CN110492987B - 精密时间预测同步电子*** - Google Patents

精密时间预测同步电子*** Download PDF

Info

Publication number
CN110492987B
CN110492987B CN201910857260.3A CN201910857260A CN110492987B CN 110492987 B CN110492987 B CN 110492987B CN 201910857260 A CN201910857260 A CN 201910857260A CN 110492987 B CN110492987 B CN 110492987B
Authority
CN
China
Prior art keywords
signal
input
input end
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910857260.3A
Other languages
English (en)
Other versions
CN110492987A (zh
Inventor
焦杰
李卫国
赵虢睿
郞中佳
杨克贵
王英涛
杨明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jilin Radio And Television Research Institute (science And Technology Information Center Of Jilin Radio And Television Bureau)
Original Assignee
Jilin Radio And Television Research Institute (science And Technology Information Center Of Jilin Radio And Television Bureau)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jilin Radio And Television Research Institute (science And Technology Information Center Of Jilin Radio And Television Bureau) filed Critical Jilin Radio And Television Research Institute (science And Technology Information Center Of Jilin Radio And Television Bureau)
Priority to CN201910857260.3A priority Critical patent/CN110492987B/zh
Publication of CN110492987A publication Critical patent/CN110492987A/zh
Application granted granted Critical
Publication of CN110492987B publication Critical patent/CN110492987B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/54Systems for transmission via power distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

精密时间预测同步电子***,涉及电子控制技术和广播电视领域,解决现有预测同步***不能实现真正同步的问题,提供一种精密时间预测同步电子***,本发明的预测同步***可以自动匹配传输电缆的长度,按延迟比例为各个子***重建同步信号。即不需要测量实际电缆有多长,又不需要测量信号延迟时间究竟是多少。被同步的各个子***相互无关,任何单个子***的改变都无需调整其他子***。即可以产生与同步信源无延时无相位差的同步信号,也可以产生与信源相比具有固定超前或滞后量的同步信号。本发明采用超前与延迟等量补偿的方式,实现被同步的***与原始同步信号精确同步无延迟;在实际应用中无需任何调整。

Description

精密时间预测同步电子***
技术领域
本发明涉及电子控制技术和广播电视领域,用这种装置预测重现的同步信号与原始信号同步一致,不会因长距离传输产生延迟。
背景技术
无线电定位、导航以及广播电视同步发射等***都需要统一的时间同步,一个大***需要用一个同步信号统一同步多个子***。大多数情况下,使用来自于北斗、GPS或原子钟的1PPS脉冲信号。在电缆中,电磁波的速度大约真空光速的2/3,也就是说线缆长度每增加200米,同步信号就有大约1微秒的明显延迟。因为同步信源距离各个子***的线路长度不一样,所以同一个同步信号到达各个子***时存在时间差异,不能真正同步。因为真空光速为宇宙极限速度,所以同步信息的传播速度也不可能超过光速。为了实现各子***同步,目前都是采取时间延迟方法。因为距离信源较近的***,同步信号较早到达,所以要对其进行延迟,使之与其他远处的***同步。在工程实施中,需要测量出最远子***的延迟数值,然后用延时器延迟其他子***的信号。如果添加新子***,就必须进行调整。因近处已被原有子***占据,所以新子***常常又是最远的子***。整个***最远延迟改变必须调整所有子***的延迟。
发明内容
本发明为解决现有预测同步***不能实现真正同步的问题,提供一种精密时间预测同步电子***。
精密时间预测同步电子***,包括同步信源输入端,第一等长电缆,第二等长电缆,第三等长电缆,同步信号输出端,信源端电路和接收端电路;
所述同步信源输入端与信源端电路的输入端连接,信源端电路的A输出端经第一等长电缆与接收端电路的A输入端连接,信源端电路的B输入端经第二等长电缆与接收端电路的B输出端连接,信源端电路的C输出端经第三等长电缆与接收端电路的C输入端连接,接收端电路的OUT输出端与同步信号输出端连接;
在所述信源端电路设置超前半比锁相电路,通过所述超前半比锁相电路预测产生超前时间为T的同步信号,所述同步信号经过第一等长电缆传输到达接收端电路被延迟T时长,在接收端电路的OUT输出端获得与原始同步信号PX无延迟的同步信号;实现过程为:
所述同步信源输入端输入的原始同步信号PX经信源端电路的A输出端,变成输出信号PA0,所述输出信号PA0经过第一等长电缆传输到接收端电路的A输入端,变成输入信号PA1,所述输入信号PA1与输出信号PA0的延迟为T,所述输入信号PA1经接收端电路的B输出端输出信号PB0,所述输出信号PB0经第二等长线缆反馈回信源端电路的B输入端,变为输入信号PB1,所述输入信号PB1与原始同步信号PX之间延迟为2T;
所述超前半比锁相电路利用原始同步信号PX以及延迟为2T的输入信号PB1预测产生一个比原始同步信号PX超前时间为T输出信号PC0,所述超前同步信号PC0从信源端电路的C输出端输出,经过第三等长电缆传输到达接收端电路的C输入端,变成输入信号PC1,所述输入信号PC1与输出信号PC0的延迟为T,所述接收端电路获得与原始同步信号PX无延迟的输入信号PC1;
所述超前半比锁相电路包括输入端INA,输入端INB,输出端,时钟输入端,第一D触发器,第二D触发器,第二D触发器,第四D触发器,第一与门,第二与门,第三与门,非门,第一数据锁存器,第二数据锁存器,第三数据锁存器,可逆计数器,计数器,减法器,第一比较器,第二比较器,第一或门,第二或门,第一T触发器和第二T触发器;
所述输入端INA与第一D触发器的C输入端连接,输入端INB与第四D触发器的C输入端连接,时钟输入端分别与可逆计数器的CLK输入端,第二T触发器的C输入端,计数器的CP输入端以及第一T触发器的C输入端连接;
VCC分别与第一D触发器的D输入端,第二D触发器的D输入端,第三D触发器的D输入端,第二T触发器的T输入端以及第四D触发器的D输入端连接;
第一与门的输出端分别与第一D触发器的CLR异步输入端以及第二D触发器的CLR异步输入端连接,第二与门的输出端分别与第三D触发器的CLR异步输入端以及第四D触发器的CLR异步输入端连接;
第一D触发器的Q端与第一与门的A输入端连接,第二D触发器的Q端分别与第一与门的B输入端,第二或门的B输入端以及非门的输入端连接;
第三D触发器的Q端分别与第二与门的A输入端,第一数据锁存器的C输入端,第二数据锁存器的C输入端以及第三与门的B输入端连接,第四D触发器的Q端与第二与门的B输入端连接;
第二T触发器的Q端与第三与门的A输入端连接;
第三与门的输出端与第二或门的A输入端连接,第二或门的输出端与可逆
—计数器的CE端连接,非门的输出端与可逆计数器的I/D输入端连接,可逆计数器的输出端Q[N..0]通过N+1条数据线与第一数据锁存器的D[N..0]输入端连接,第一数据锁存器的Q[N..0]输出端通过数据总线D[N..0]与减法器的A输入端连接,第一数据锁存器的QN输出端通过数据总线D[N..1]与第二数据锁存器的D[N-1..0]输入端连接,第二数据锁存器的Q[N..0]输出端通过N+1条数据总线与减法器的B输入端连接;
减法器的Y输出端与第三数据锁存器的D[N..0]输入端连接,第三数据锁存器的Q[N..0]输出端通过数据总线P[N..0]与第一比较器的A输入端连接;
计数器的Q[N..0]输出端通过数据总线Q[N..0]与第一比较器的B输入端连接,计数器的Q[N-1..0]输出端通过数据总线Q[N-1..0]与第二比较器的A输入端连接;
第一数据锁存器的Q[N..1]输出端通过数据总线P[N..1]与第二比较器的B输入端连接;第一比较器的输出端分别与计数器的CLR输入端以及第一或门的A输入端连接;第二比较器的输出端与第一或门的B输入端连接,第一或门的输出端与第一T触发器的T输入端连接;第一T触发器的Q输出端分别与第一数据锁存器的C输入端,第二D触发器的C输入端、第三D触发器的C输入端以及输出端连接。
本发明的有益效果:本发明所述的预测同步***,同步信号从信源发送到接收端延迟为T,反射回到信源会延迟2T,反射延迟后的信号再次到达接收端总共产生延迟为3T,各信号的时间差与传输延迟成比例;因此可预测得到精密时间同步信号。
本发明所述的预测同步***,在接收端得到的同步信号并不是从传输获得,而是以传输来的同步信号为基准经预测提前产生。***可自动适应并准确预测出因传输链路长距离传输产生的时间延迟,并且在实施安装过程中即不需要测量传输距离,也不需要调整电路参数,所有经过不同传输距离的同步信息都能自动与原始同步信号保持同步一致。
本发明提供的预测同步***可以自动匹配传输电缆的长度,按延迟比例为各个子***重建同步信号。即不需要测量实际电缆有多长,又不需要测量信号延迟时间究竟是多少。被同步的各个子***相互无关,任何单个子***的改变都无需调整其他子***。即可以产生与同步信源无延时无相位差的同步信号,也可以产生与信源相比具有固定超前或滞后量的同步信号。
本发明可以自动测量信号在线路中的延迟量并预测产生一个比原始同步超前的信号,采用超前与延迟等量补偿的方式,实现被同步的***与原始同步信号精确同步无延迟;在实际应用中无需任何调整。
附图说明
图1为本发明所述的精密时间预测同步电子***的电路原理图;
图2为本发明所述的精密时间预测同步电子***中超前半比锁相电路的电路原理图;
图3为本发明所述的精密时间预测同步电子***中居中等比锁相电路的电路原理图;
图4为本发明所述的精密时间预测同步电子***中居中比例同步模式下三个信号的波形图;INA,INB以及OUT三个信号在的波形图;图中三个信号a、信号b和输出信号out边沿到达的先后顺序为信号a、输出信号out、信号b,时间差TA=TB;
图5为本发明所述的精密时间预测同步电子***中超前半比同步模式下的波形图;图中信号a、信号b和输出信号out三个信号边沿到达的先后顺序为输出信号out、信号a、信号b,时间差2TA=TB。
具体实施方式
具体实施方式一、结合图1和图2说明本实施方式,精密时间预测同步电子***,包括同步信源输入端SIN,第一等长电缆,第二等长电缆,第三等长电缆,同步信号输出端SOUT,信源端电路SND和接收端电路REC;
所述同步信源输入端SIN与信源端电路SND的输入端连接,信源端电路SND的A输出端经第一等长电缆与接收端电路REC的A输入端连接,信源端电路SND的B输入端经第二等长电缆与接收端电路REC的B输出端连接,信源端电路SND的C输出端经第三等长电缆与接收端电路REC的C输入端连接,接收端电路REC的OUT输出端与同步信号输出端SOUT连接;
所述信源端电路SND包括超前半比锁相电路,在所述信源端电路SND预测产生超前时间为T的同步信号,所述同步信号经过第一等长电缆传输到达接收端电路REC被延迟T时长,在接收端电路REC的OUT输出端获得与原始同步信号PX无延迟的同步信号;实现过程为:
所述同步信源输入端SIN输入的原始同步信号PX经信源端电路SND的A输出端,变成输出信号PA0,所述输出信号PA0经过第一等长电缆传输到接收端电路REC的A输入端,变成输入信号PA1,所述输入信号PA1与输出信号PA0的延迟为T,所述输入信号PA1经接收端电路REC的B输出端输出信号PB0,所述输出信号PB0经第二等长线缆反馈回信源端电路SND的B输入端,变为输入信号PB1,所述输入信号PB1与原始同步信号PX之间延迟为2T;
所述超前半比锁相电路利用原始同步信号PX以及延迟为2T的输入信号PB1预测产生一个比原始同步信号PX超前时间为T输出信号PC0,所述输出售号PC0从信源端电路SND的C输出端输出,经过第三等长电缆传输到达接收端电路REC的C输入端,变成输入信号PC1,所述输入信号PC1与输出信号PC0的延迟为T,超前量与延迟量可相互抵消,所述接收端电路REC获得与原始同步信号PX无延迟的输入信号PC1;
结合图2,所述超前半比锁相电路包括所述超前半比锁相电路包括输入端INA,输入端INB,输出端OUT,时钟输入端OSC,第一D触发器U1,第二D触发器U2,第二D触发器U10,第四D触发器U4,第一与门U3,第二与门U11,第三与门U19,非门U5,第一数据锁存器U7,第二数据锁存器U8,第三数据锁存器U12,可逆计数器U6,计数器U15,减法器U9,第一比较器U13,第二比较器U14,第一或门U16,第二或门U20,第一T触发器U17和第二T触发器U18;
所述输入端INA与第一D触发器U1的C输入端连接,输入端INB与第四D触发器U4的C输入端连接,时钟输入端OSC分别与可逆计数器U6的CLK输入端,第二T触发器U18的C输入端,计数器U15的CP输入端以及第一T触发器U17的C输入端连接;
VCC分别与第一D触发器U1的D输入端,第二D触发器U2的D输入端,第三D触发器U10的D输入端,第二T触发器U18的T输入端以及第四D触发器U4的D输入端连接;
第一与门U3的输出端分别与第一D触发器U1的CLR异步输入端以及第二D触发器U2的CLR异步输入端连接,第二与门U11的输出端分别与第三D触发器U10的CLR异步输入端以及第四D触发器U4的CLR异步输入端连接;
第一D触发器U1的Q端与第一与门U3的A输入端连接,第二D触发器U2的Q端分别与第一与门U3的B输入端,第二或门U20的B输入端以及非门U5的输入端连接;
第三D触发器U10的Q端分别与第二与门U11的A输入端,第一数据锁存器U7的C输入端,第二数据锁存器U8的C输入端以及第三与门U19的B输入端连接,第四D触发器U4的Q端与第二与门U11的B输入端连接;
第二T触发器U18的Q端与第三与门U19的A输入端连接;
第三与门U19的输出端与第二或门U20的A输入端连接,第二或门U20的—输出端与可逆计数器U6的CE端连接,非门U5的输出端与可逆计数器U6的I/D输入端连接,可逆计数器U6的输出端Q[N..0]通过N+1条数据线与第一数据锁存器U7的D[N..0]输入端连接,第一数据锁存器U7的Q[N..0]输出端通过数据总线D[N..0]与减法器U9的A输入端连接,第一数据锁存器U7的QN输出端通过数据总线D[N..1]与第二数据锁存器U8的D[N-1..0]输入端连接,第二数据锁存器U8的Q[N..0]输出端通过N+1条数据总线与减法器U9的B输入端连接;
减法器U9的Y输出端与第三数据锁存器U12的D[N..0]输入端连接,第三数据锁存器U12的Q[N..0]输出端通过数据总线P[N..0]与第一比较器U13的A输入端连接;
计数器U15的Q[N..0]输出端通过数据总线Q[N..0]与第一比较器U13的B输入端连接,计数器U15的Q[N-1..0]输出端通过数据总线Q[N-1..0]与第二比较器U14的A输入端连接;
第一数据锁存器U12的Q[N..1]输出端通过数据总线P[N..1]与第二比较器(U14)的B输入端连接;第一比较器U13的输出端分别与计数器U15的CLR输入端以及第一或门U16的A输入端连接;第二比较器U14的输出端与第一或门U16的B输入端连接,第一或门U16的输出端与第一T触发器U17的T输入端连接;第一T触发器U17的Q输出端分别与第一数据锁存器U12的C输入端,第二D触发器U2的C输入端、第三D触发器U10的C输入端以及输出端OUT连接。
本实施方式中,从信源端电路SND的A输出端输出信号为PA0,经过第一等长电缆传输到接收端电路REC的A输入端成为PA1,PA1与PA0之间存在延迟时间为T1,数值等于电磁波在线缆A中的传播时间加上接口电路元件的延迟;接收端电路REC的B输出端输出信号为PB0,经过第二等长电缆信号发送到信源端电路SND的B输入端成为PB1,PB1与PB0之间的延迟时间为T2;信源端电路SND的C输出端输出信号为PC0,经过第三等长电缆C传输到接收端电路REC的C输入端成为PC1,PC1与PC0之间有延迟时间为T3;信源端电路SND与接收端电路REC使用相同的电路元件设计信号发送和接收电路,并且用三条长度相等的电缆传输信号,因此三个信号延迟时间T1、T2以及T3相等,数值都为T。
本实施方式中,第一等长电缆、第二等长电缆以及第三等长电缆,这三条电缆长度相等,在实际应用中可以是一条多芯电缆中的三条芯线,或者是三对双绞芯线,也可以是单芯或多芯的可复用传送三组信息的电线或光纤组成;用一条多芯电缆中的几条芯线作为所述三条等长电缆,只需保证它们的长度相等而不需要测量真实长度。
具体实施方式二、本实施方式采用在所述接收端电路REC设置超前半比锁相电路代替具体实施方式一所述的信源端电路SND的超前半比锁相电路,在接收端电路REC预测产生一个与原始同步信号无延迟的精密时间同步信号具体实施方式为:
同步信源输入端SIN输入的原始同步信号为PX,直接从信源端电路SND的A输出端输出信号为PA0,经过第一等长电缆发送到接收端电路REC的A输入端,变成输入信号为PA1,输入信号PA1与输出信号PA0存在延迟为T,将所述输入信号PA1从接收端电路REC的B输出端变成输出信号PB0,所述输出信号PBO经过第二等长电缆反馈回到信源端电路SND的B输入端,变成输入信号PB1,所述输入信号PB1与原始同步信号PX之端存在延迟为2T;将所述输入信号PB1从信源端电路SND的C输出端变成输出信号PC0,所述输出信号PCO经过第三等长电缆传输到接收端电路REC的C输入端,变成输入信号PC1,所述输入信号PC1与原始同步信号PX之间存在延迟为3T;所述接收端电路REC收两个信号分别是延迟为T的信号PA1以及延迟为3T的信号PC1,两个信号的时间差与传输延迟成正比;所述超前半比锁相电路产生的同步信号PZ与原始同步信号PX无延迟。
具体实施方式三、采用在所述信源端电路SND内部设置居中等比锁相电路代替具体实施方式一所述的信源端电路SND的超前半比锁相电路;在信源端电路SND预测产生一个超前同步信号,所述超前同步信号到达接收端电路REC时与原始同步信号无延迟;具体实现方式为:
同步信源输入端SIN输入的原始同步信号为PX;信源端电路SND内部有一个锁相环PLL,锁相环PLL的压控振荡器VCO输出信号输出到信源端电路SND的A输出端输出信号PA0,经过第一等长电缆发送到接收端电路REC的A输入端变成输入信号PA1,所述输入信号PA1与输出信号PA0存在延迟为T,所述输入信号PA1经接收端电路REC的B输出端变成输出信号PB0,经过第二等长电缆反馈回到信源端电路SND的B输入端变成输入信号PB1,所述输入信号PB1与原始同步信号PX存在延迟为2T;所述原始同步信号PX,以及所述输入信号PB1分别接在锁相环PLL中鉴相器的两个输入端,若锁相环PLL进入锁定状态后,则所述输出信号PA0信号超前原始同步信号PX为2T;
将超前为2T的输出信号PA0以及原始同步信号PX,利用居中等比锁相电路预测产生一个比原始同步信号超前时间为T的超前同步信号PC0;所述超前同步信号PCO经过第三等长电缆发送到接收端电路REC的C输入端变成输入信号PC1;所述输入信号PC1与超前同步信号PC0存在延迟为T,由所述超前同步信号PC0超前原始同步信号PX延迟为T;故输入信号PC1与原始同步信号PX无延迟。
结合图3说明本实施方式,本实施方式中,所述居中等比锁相电路包括输入端INA,输入端INB,输出端OUT,时钟输入端OSC,第一D触发器U1,第二D触发器U2,第三D触发器U10,第四D触发器U4,第一与门U3,第二与门U11,第二或门U18,非门U5,第一数据锁存器U7,第二数据锁存器U8,第三数据锁存器U12,可逆计数器U6,计数器U15,减法器U9,第一比较器U13,第二比较器U14,第一或门U16和T触发器U17;
所述输入端INA与第一D触发器U1的C输入端连接,输入端INB与第四D触发器U4的C输入端连接;
时钟输入端OSC分别与可逆计数器U6的CLK输入端,计数器U15的CP输入端以及T触发器U17的C输入端连接;
VCC分别与第一D触发器U1的D输入端,第二D触发器U2的D输入端,第三D触发器U10的D输入端以及第四D触发器U4的D输入端连接;
第一与门U3的输出端分别与第一D触发器U1的CLR异步输入端以及第二D触发器U2的CLR异步输入端连接,第二与门U11的输出端分别与第三D触发器U10的CLR异步输入端以及第四D触发器U4的CLR异步输入端连接;
第一D触发器U1的Q端分别与第一与门U3的A输入端,非门U5的输入端以及第二或门U18的A输入端连接,第二D触发器U2的Q端与第一与门U3的B输入端连接,第三D触发器U10的Q端分别与第二与门U11的A输入端以及第二或门U18的B输入端连接,第四D触发器U4的Q端与第一与门U11的B输入端连接,第二或门U18的输出端分别与可逆计数器U6的CE输入端,第一数据锁存器U7的C输入端以及第二数据锁存器U8的C输入端连接;
非门U5的输出端与可逆计数器U6的
Figure DA00021986815755025690
输入端连接,可逆计数器U6的输出端Q[N..0]通过N+1条数据线与第一数据锁存器U7的D[N..0]输入端连接,第一数据锁存器U7的Q[N..0]输出端通过D[N..0]数据总线与减法器U9的A输入端连接,第一数据锁存器U7的Q[N..1]输出端通过D[N..1]数据总线与第二数据锁存器U8的D[N-1..0]输入端连接;
第二数据锁存器U8的Q[N..0]输出端与减法器U9的B输入端连接,
减法器U9的Y输出端与第三数据锁存器U12的D[N..0]输入端连接,
第三数据锁存器U12的Q[N..0]输出端通过P[N..0]数据总线与第一比较器U13的A输入端连接,
第三数据锁存器U12的Q[N..0]输出端通过数据总线P[N..1]与第二比较器U14的B输入端连接,第二比较器U14的输出端与第一或门U16的B输入端连接;
计数器U15的Q[N..0]输出端通过数据总线Q[N..0]与第一比较器U13的B输入端连接,计数器U15的Q[N-1..0]输出端通过数据总线Q[N-1..0]与第二比较器U14的A输入端连接;第一比较器U13的输出端分别与计数器U15的CLR输入端以及第一或门U16的A输入端连接,第一或门U16的输出端与T触发器U17的T输入端连接;T触发器U17的Q输出端分别与第三数据锁存器U12的C输入端,第二D触发器U2的C输入端、第三D触发器U10的C输入端以及输出端OUT连接。
具体实施方式四、采用在所述接收端电路REC中设置居中等比锁相电路代替具体实施方式三所述的信源端电路SND的居中等比锁相电路;在接收端电路REC预测产生一个与原始同步信号无延迟的精密时间同步信号,具体实现方式为:
同步信源输入端SIN输入的原始同步信号PX,直接从信源端电路SNDC输出端输出的输出信号PC0,经过第三等长电缆发送到接收端电路REC的C输入端变为输入信号PC1,所述输入信号PC1与原始同步信号PX存在延迟为T;信源端电路SND内部有一个锁相环PLL,锁相环PLL的压控振荡器VCO输出信号输出到信源端电路SND的A输出端输出信号PA0,所述输出信号PA0经过第一等长电缆发送到接收端电路REC的A输入端变成输入信号PA1,所述输入信号PA1与输出信号PA0存在延迟为T,输入信号PA1从接收端电路REC的B输出端输出信号PB0,所述输出信号PB0经过第二等长电缆反馈回到信源端电路SND的B输入端变成输入信号PB1,所述输入信号PB1与原始同步信号PX存在延迟为2T;所述原始同步信号信号PX以及输入信号PB1分别接在锁相环PLL中鉴相器的两个输入端,若锁相环PLL进入锁定状态后,则所述输出信号PA0信号超前原始同步信号PX为2T,并且所述输入信号PA1超前原始同步信号PX为T;利用比原始同步信号PX超前为T的输出信号PA1,以及与原始同步信号PX延迟同样为T的输入信号PC1,通过居中等比锁相电路预测产生的同步信号PZ,所述同步信号PZ与原始同步信号PX无延迟。
结合图4说明本实施方式,本实施方式所述的超前半比锁相电路中,两个频率都为f的信号a、信号b分别经输入端INA和输入端INB输入,并且信号a的上升沿先于信号b的上升沿到达,在电路完成同步锁定之后输出信号out,所述输入信号out的频率自动等于f,并且输入信号out超前于信号a且存在时间差TA,信号a与信号b之间存在时间差TB;时间差TA与时间差TB存在二倍比例关系。这种二倍比例关系可一直锁相保持,与INA和INB两个信号频率或时间差的绝对大小无关;
结合图5说明本实施方式,本实施方式所述的居中等比锁相电路中,两个频率都为f的信号a、信号b别经输入端INA和输入端INB输入,并且信号a的上升沿先于信号b的上升沿到达,在电路完成同步锁定之后输出信号out,频率自动等于f,并且信号a超前于输出信号out且存在时间差TA,输出信号out超前于信号b且存在时间差TB;时间差TA与时间差TB数值相等。这种等比关系可以一直保持,与INA和INB两个信号频率或时间差的绝对大小无关。

Claims (5)

1.精密时间预测同步电子***,包括同步信源输入端(SIN),第一等长电缆,第二等长电缆,第三等长电缆,同步信号输出端(SOUT),信源端电路(SND)和接收端电路(REC);其特征是;
所述同步信源输入端(SIN)与信源端电路(SND)的输入端连接,信源端电路(SND)的A输出端经第一等长电缆与接收端电路(REC)的A输入端连接,信源端电路(SND)的B输入端经第二等长电缆与接收端电路(REC)的B输出端连接,信源端电路(SND)的C输出端经第三等长电缆与接收端电路(REC)的C输入端连接,接收端电路(REC)的OUT输出端与同步信号输出端(SOUT)连接;
在所述信源端电路(SND)设置超前半比锁相电路,通过所述超前半比锁相电路预测产生超前时间为T的同步信号,所述同步信号经过第一等长电缆传输到达接收端电路(REC)被延迟T时长,在接收端电路(REC)的OUT输出端获得与原始同步信号PX无延迟的同步信号;实现过程为:
所述同步信源输入端(SIN)输入的原始同步信号PX经信源端电路(SND)的A输出端,变成输出信号PA0,所述输出信号PA0经过第一等长电缆传输到接收端电路(REC)的A输入端,变成输入信号PA1,所述输入信号PA1与输出信号PA0的延迟为T,所述输入信号PA1经接收端电路(REC)的B输出端输出信号PB0,所述输出信号PB0经第二等长线缆反馈回信源端电路(SND)的B输入端,变为输入信号PB1,所述输入信号PB1与原始同步信号PX之间延迟为2T;
所述超前半比锁相电路利用原始同步信号PX以及延迟为2T的输入信号PB1预测产生一个比原始同步信号PX超前时间为T输出信号PC0,超前同步信号PC0从信源端电路(SND)的C输出端输出,经过第三等长电缆传输到达接收端电路(REC)的C输入端,变成输入信号PC1,所述输入信号PC1与输出信号PC0的延迟为T,所述接收端电路(REC)获得与原始同步信号PX无延迟的输入信号PC1;
所述超前半比锁相电路包括输入端INA,输入端INB,输出端(OUT),时钟输入端(OSC),第一D触发器(U1),第二D触发器(U2),第三D触发器(U10),第四D触发器(U4),第一与门(U3),第二与门(U11),第三与门(U19),非门(U5),第一数据锁存器(U7),第二数据锁存器(U8),第三数据锁存器(U12),可逆计数器(U6),计数器(U15),减法器(U9),第一比较器(U13),第二比较器(U14),第一或门(U16),第二或门(U20),第一T触发器(U17)和第二T触发器(U18);所述输入端INA与第一D触发器(U1)的C输入端连接,输入端INB与第四D触发器(U4)的C输入端连接,时钟输入端(OSC)分别与可逆计数器(U6)的CLK输入端,第二T触发器(U18)的C输入端,计数器(U15)的CP输入端以及第一T触发器(U17)的C输入端连接;
VCC分别与第一D触发器(U1)的D输入端,第二D触发器(U2)的D输入端,第三D触发器(U10)的D输入端,第二T触发器(U18)的T输入端以及第四D触发器(U4)的D输入端连接;
第一与门(U3)的输出端分别与第一D触发器(U1)的CLR异步输入端以及第二D触发器(U2)的CLR异步输入端连接,第二与门(U11)的输出端分别与第三D触发器(U10)的CLR异步输入端以及第四D触发器(U4)的CLR异步输入端连接;
第一D触发器(U1)的Q端与第一与门(U3)的A输入端连接,第二D触发器(U2)的Q端分别与第一与门(U3)的B输入端,第二或门(U20)的B输入端以及非门(U5)的输入端连接;
第三D触发器(U10)的Q端分别与第二与门(U11)的A输入端,第一数据锁存器(U7)的C输入端,第二数据锁存器(U8)的C输入端以及第三与门(U19)的B输入端连接,第四D触发器(U4)的Q端与第二与门(U11)的B输入端连接;
第二T触发器(U18)的Q端与第三与门(U19)的A输入端连接;
第三与门(U19)的输出端与第二或门(U20)的A输入端连接,第二或门(U20)的输出端与可逆计数器(U6)的CE端连接,非门(U5)的输出端与—
可逆计数器(U6)的I/D输入端连接,可逆计数器(U6)的输出端Q[N..0]通过N+1条数据线与第一数据锁存器(U7)的D[N..0]输入端连接,第一数据锁存器(U7)的Q[N..0]输出端通过数据总线D[N..0]与减法器(U9)的A输入端连接,第一数据锁存器(U7)的QN输出端通过数据总线D[N..1]与第二数据锁存器(U8)的D[N-1..0]输入端连接,第二数据锁存器(U8)的Q[N..0]输出端通过N+1条数据总线与减法器(U9)的B输入端连接;
减法器(U9)的Y输出端与第三数据锁存器(U12)的D[N..0]输入端连接,第三数据锁存器(U12)的Q[N..0]输出端通过数据总线P[N..0]与第一比较器(U13)的A输入端连接;
计数器(U15)的Q[N..0]输出端通过数据总线Q[N..0]与第一比较器(U13)的B输入端连接,计数器(U15)的Q[N-1..0]输出端通过数据总线Q[N-1..0]与第二比较器(U14)的A输入端连接;
第一数据锁存器(U12)的Q[N..1]输出端通过数据总线P[N..1]与第二比较器(U14)的B输入端连接;
第一比较器(U13)的输出端分别与计数器(U15)的CLR输入端以及第一或门(U16)的A输入端连接;
第二比较器(U14)的输出端与第一或门(U16)的B输入端连接,第一或门(U16)的输出端与第一T触发器(U17)的T输入端连接;
第一T触发器(U17)的Q输出端分别与第一数据锁存器(U12)的C输入端,第二D触发器(U2)的C输入端、第三D触发器(U10)的C输入端以及输出端(OUT)连接;
采用在所述接收端电路(REC)设置超前半比锁相电路代替所述信源端电路(SND)的超前半比锁相电路,所述接收端电路(REC)的超前半比锁相电路预测产生一个与原始同步信号无延迟的精密时间同步信号,具体实现方式为:
同步信源输入端(SIN)输入的原始同步信号为PX,直接从信源端电路(SND)的A输出端输出信号为PA0,经过第一等长电缆发送到接收端电路(REC)的A输入端,变成输入信号为PA1,输入信号PA1与输出信号PA0存在延迟为T,将所述输入信号PA1从接收端电路(REC)的B输出端变成输出信号PB0,所述输出信号PB0经过第二等长电缆反馈回到信源端电路(SND)的B输入端,变成输入信号PB1,所述输入信号PB1与原始同步信号PX之端存在延迟为2T;将所述输入信号PB1从信源端电路(SND)的C输出端变成输出信号PC0,所述输出信号PC0经过第三等长电缆传输到接收端电路(REC)的C输入端,变成输入信号PC1,所述输入信号PC1与原始同步信号PX之间存在延迟为3T;所述接收端电路(REC)收两个信号分别是延迟为T的信号PA1以及延迟为3T的信号PC1,两个信号的时间差与传输延迟成正比;所述超前半比锁相电路产生的同步信号PZ与原始同步信号PX无延迟;
采用在所述信源端电路(SND)内部设置居中等比锁相电路代替所述信源端电路(SND)的超前半比锁相电路;
在信源端电路(SND)预测产生一个超前同步信号,所述超前同步信号到达接收端电路(REC)时与原始同步信号无延迟;具体实现方式为:
同步信源输入端(SIN)输入的原始同步信号为PX;信源端电路(SND)内部有一个锁相环PLL,锁相环(PLL)的压控振荡器VCO输出信号输出到信源端电路(SND)的A输出端输出信号PA0,经过第一等长电缆发送到接收端电路(REC)的A输入端变成输入信号PA1,所述输入信号PA1与输出信号PA0存在延迟为T,所述输入信号PA1经接收端电路(REC)的B输出端变成输出信号PB0,经过第二等长电缆反馈回到信源端电路(SND)的B输入端变成输入信号PB1,所述输入信号PB1与原始同步信号PX存在延迟为2T;所述原始同步信号PX,以及所述输入信号PB1分别接在锁相环(PLL)中鉴相器的两个输入端,若锁相环(PLL)进入锁定状态后,则所述输出信号PA0信号超前原始同步信号PX为2T;
将超前为2T的输出信号PA0以及原始同步信号PX,利用居中等比锁相电路预测产生一个比原始同步信号超前时间为T的超前同步信号PC0;所述超前同步信号PC0经过第三等长电缆发送到接收端电路(REC)的C输入端变成输入信号PC1;所述输入信号PC1与超前同步信号PC0存在延迟为T,由所述超前同步信号PC0超前原始同步信号PX延迟为T;故输入信号PC1与原始同步信号PX无延迟;
所述居中等比锁相电路包括输入端INA,输入端INB,输出端(OUT),时钟输入端(OSC),第一D触发器(U1),第二D触发器(U2),第三D触发器(U10),第四D触发器(U4),第一与门(U3),第二与门(U11),第二或门(U18),非门(U5),第一数据锁存器(U7),第二数据锁存器(U8),第三数据锁存器(U12),可逆计数器(U6),计数器(U15),减法器(U9),第一比较器(U13),第二比较器(U14),第一或门(U16)和T触发器(U17);所述输入端INA与第一D触发器(U1)的C输入端连接,输入端INB与第四D触发器(U4)的C输入端连接;
时钟输入端(OSC)分别与可逆计数器(U6)的CLK输入端,计数器(U15)的CP输入端以及T触发器(U17)的C输入端连接;
VCC分别与第一D触发器(U1)的D输入端,第二D触发器(U2)的D输入端,第三D触发器(U10)的D输入端以及第四D触发器(U4)的D输入端连接;
第一与门(U3)的输出端分别与第一D触发器(U1)的CLR异步输入端以及第二D触发器(U2)的CLR异步输入端连接,第二与门(U11)的输出端分别与第三D触发器(U10)的CLR异步输入端以及第四D触发器(U4)的CLR异步输入端连接;
第一D触发器(U1)的Q端分别与第一与门(U3)的A输入端,非门(U5)的输入端以及第二或门(U18)的A输入端连接,第二D触发器(U2)的Q端与第一与门(U3)的B输入端连接,第三D触发器(U10)的Q端分别与第二与门(U11)的A输入端以及第二或门(U18)的B输入端连接,第四D触发器(U4)的Q端与第一与门(U11)的B输入端连接,第二或门(U18)的输出端分别与可逆计数器(U6)的CE输入端,第一数据锁存器(U7)的C输入端以及第二数据锁存器(U8)的C输入端连接;
非门(U5)的输出端与可逆计数器(U6)的
Figure DA00042227709355018007
输入端连接,可逆计数器(U6)的输出端Q[N..0]通过N+1条数据线与第一数据锁存器(U7)的D[N..0]输入端连接,第一数据锁存器(U7)的Q[N..0]输出端通过D[N..0]数据总线与减法器(U9)的A输入端连接,第一数据锁存器(U7)的Q[N..1]输出端通过D[N..1]数据总线与第二数据锁存器(U8)的D[N-1..0]输入端连接;
第二数据锁存器(U8)的Q[N..0]输出端与减法器(U9)的B输入端连接,减法器(U9)的Y输出端与第三数据锁存器(U12)的D[N..0]输入端连接,
第三数据锁存器(U12)的Q[N..0]输出端通过P[N..0]数据总线与第一比较器(U13)的A输入端连接,
第三数据锁存器(U12)的Q[N..0]输出端通过数据总线P[N..1]与第二比较器(U14)的B输入端连接,第二比较器(U14)的输出端与第一或门(U16)的B输入端连接;
计数器(U15)的Q[N..0]输出端通过数据总线Q[N..0]与第一比较器(U13)的B输入端连接,计数器(U15)的Q[N-1..0]输出端通过数据总线Q[N-1..0]与第二比较器(U14)的A输入端连接;
第一比较器(U13)的输出端分别与计数器(U15)的CLR输入端以及第一或门(U16)的A输入端连接,第一或门(U16)的输出端与T触发器(U17)的T输入端连接;
T触发器(U17)的Q输出端分别与第三数据锁存器(U12)的C输入端,第二D触发器(U2)的C输入端、第三D触发器(U10)的C输入端以及输出端(OUT)连接。
2.根据权利要求1所述的精密时间预测同步电子***,其特征在于;采用在所述接收端电路(REC)中设置居中等比锁相电路代替所述信源端电路(SND)的居中等比锁相电路;
接收端电路(REC)的居中等比锁相电路预测产生一个与原始同步信号无延迟的精密时间同步信号,具体实现方式为:
同步信源输入端(SIN)输入的原始同步信号PX,直接从信源端电路(SND)C输出端输出的输出信号PC0,经过第三等长电缆发送到接收端电路(REC)的C输入端变为输入信号PC1,所述输入信号PC1与原始同步信号PX存在延迟为T;信源端电路(SND)内部有一个锁相环PLL,锁相环(PLL)的压控振荡器VCO输出信号输出到信源端电路(SND)的A输出端输出信号PA0,所述输出信号PA0经过第一等长电缆发送到接收端电路(REC)的A输入端变成输入信号PA1,所述输入信号PA1与输出信号PA0存在延迟为T,输入信号PA1从接收端电路(REC)的B输出端输出信号PB0,所述输出信号PB0经过第二等长电缆反馈回到信源端电路(SND)的B输入端变成输入信号PB1,所述输入信号PB1与原始同步信号PX存在延迟为2T;所述原始同步信号信号PX以及输入信号PB1分别接在锁相环(PLL)中鉴相器的两个输入端,若锁相环(PLL)进入锁定状态后,则所述输出信号PA0信号超前原始同步信号PX为2T,并且所述输入信号PA1超前原始同步信号PX为T;利用比原始同步信号PX超前为T的输出信号PA1,以及与原始同步信号PX延迟同样为T的输入信号PC1,通过居中等比锁相电路预测产生的同步信号PZ,所述同步信号PZ与原始同步信号PX无延迟。
3.根据权利要求1所述的精密时间预测同步电子***,其特征在于;所述超前半比锁相电路中,两个频率都为f的信号a、信号b分别经输入端INA和输入端INB输入,并且信号a的上升沿先于信号b的上升沿到达,在电路完成同步锁定之后输出信号out,所述输入信号out的频率自动等于f,并且输入信号out超前于信号a且存在时间差TA,信号a与信号b之间存在时间差TB;时间差TA与时间差TB存在二倍比例关系。
4.根据权利要求1所述的精密时间预测同步电子***,其特征在于;所述居中等比锁相电路中,两个频率都为f的信号a、信号b别经输入端INA和输入端INB输入,并且信号a的上升沿先于信号b的上升沿到达,在电路完成同步锁定之后输出信号out,频率自动等于f,并且信号a超前于输出信号out且存在时间差TA,输出信号out超前于信号b且存在时间差TB;时间差TA与时间差TB数值相等。
5.根据权利要求1所述的精密时间预测同步电子***,其特征在于;所述第一等长电缆、第二等长电缆以及第三等长电缆长度相等,所述三条等长电缆为多芯电缆中的三条芯线,三对双绞芯线以及单芯或多芯的可复用传送三组信息的电线或光纤。
CN201910857260.3A 2019-09-11 2019-09-11 精密时间预测同步电子*** Active CN110492987B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910857260.3A CN110492987B (zh) 2019-09-11 2019-09-11 精密时间预测同步电子***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910857260.3A CN110492987B (zh) 2019-09-11 2019-09-11 精密时间预测同步电子***

Publications (2)

Publication Number Publication Date
CN110492987A CN110492987A (zh) 2019-11-22
CN110492987B true CN110492987B (zh) 2023-06-16

Family

ID=68557365

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910857260.3A Active CN110492987B (zh) 2019-09-11 2019-09-11 精密时间预测同步电子***

Country Status (1)

Country Link
CN (1) CN110492987B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636979B1 (en) * 2000-04-13 2003-10-21 Lsi Logic Corporation System for measuring phase error between two clocks by using a plurality of phase latches with different respective delays
CN102035512A (zh) * 2010-11-19 2011-04-27 中国工程物理研究院流体物理研究所 一种基于时钟分相技术的精密数字延时同步机及延时方法
CN103744094A (zh) * 2014-01-08 2014-04-23 东南大学 基于复杂可编程逻辑器件的组合导航***时序差测量模块
TW201433082A (zh) * 2013-02-06 2014-08-16 Mitsubishi Electric Corp 失真補償電路
CN106066599A (zh) * 2016-07-15 2016-11-02 中国地震局地震研究所 用于三维激光扫描仪的精密时间测量***
WO2018113425A1 (zh) * 2016-12-19 2018-06-28 华为技术有限公司 一种检测时延的方法、装置及***
CN207720116U (zh) * 2018-02-09 2018-08-10 南华大学 一种快速锁定的全数字延迟锁相环
CN210274107U (zh) * 2019-09-11 2020-04-07 吉林省广播电视研究所(吉林省广播电视局科技信息中心) 精密时间预测同步电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636979B1 (en) * 2000-04-13 2003-10-21 Lsi Logic Corporation System for measuring phase error between two clocks by using a plurality of phase latches with different respective delays
CN102035512A (zh) * 2010-11-19 2011-04-27 中国工程物理研究院流体物理研究所 一种基于时钟分相技术的精密数字延时同步机及延时方法
TW201433082A (zh) * 2013-02-06 2014-08-16 Mitsubishi Electric Corp 失真補償電路
CN103744094A (zh) * 2014-01-08 2014-04-23 东南大学 基于复杂可编程逻辑器件的组合导航***时序差测量模块
CN106066599A (zh) * 2016-07-15 2016-11-02 中国地震局地震研究所 用于三维激光扫描仪的精密时间测量***
WO2018113425A1 (zh) * 2016-12-19 2018-06-28 华为技术有限公司 一种检测时延的方法、装置及***
CN207720116U (zh) * 2018-02-09 2018-08-10 南华大学 一种快速锁定的全数字延迟锁相环
CN210274107U (zh) * 2019-09-11 2020-04-07 吉林省广播电视研究所(吉林省广播电视局科技信息中心) 精密时间预测同步电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈巍 ; 王国富 ; 张法全 ; 叶金才 ; .基于FPGA同步时钟测量***的研究及实现.电子技术应用.2014,(12),全文. *

Also Published As

Publication number Publication date
CN110492987A (zh) 2019-11-22

Similar Documents

Publication Publication Date Title
US11006378B2 (en) Synchronizing clocks in a wireless system
CN104917582B (zh) 高精度时钟分发和相位自动补偿***及其相位调节方法
Gergeleit et al. Implementing a distributed high-resolution real-time clock using the CAN-bus
JP5378601B2 (ja) 高精度な同期方法およびシステム
CN100426832C (zh) 成像***、成像控制器以及垂直同步的方法
Lipiński et al. White rabbit applications and enhancements
CN210274107U (zh) 精密时间预测同步电路
US20150295702A1 (en) Synchronization apparatus, synchronization system, radio communication apparatus and synchronization method
US4651330A (en) Multipoint data communications
CA2421649A1 (en) Method of synchronising data
EP0770237B1 (en) Method and system for automatic compensation of line delay in a clock distribution system
CN112968691B (zh) 脉冲时延精度自适应同步方法
CN110492987B (zh) 精密时间预测同步电子***
CN210112019U (zh) 单纤精密时间预测同步电路
US3218560A (en) Averaging pulse synchronizing apparatus
CN110492986B (zh) 单纤精密时间预测同步电子***
CN210405272U (zh) 超前半比预测电路
CN114520703B (zh) 用于工业网络设备间时间同步的时钟漂移补偿方法及电路
US8565293B2 (en) Method for synchronizing a plurality of measuring channel assemblies and/or measuring devices, and appropriate measuring device
CN210518271U (zh) 居中等比预测电路
CN110460332B (zh) 居中等比预测电子***
CN110492884B (zh) 超前半比预测电子***
US5430746A (en) Method of and circuitry for detecting synchronism failure of two word sequences
US4713830A (en) Continuously variable synchronizer apparatus
Quan et al. An Ultrahigh Precision Network Time Synchronization Technology

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant