CN110245366A - 动态功耗估计方法、装置及*** - Google Patents

动态功耗估计方法、装置及*** Download PDF

Info

Publication number
CN110245366A
CN110245366A CN201810191683.1A CN201810191683A CN110245366A CN 110245366 A CN110245366 A CN 110245366A CN 201810191683 A CN201810191683 A CN 201810191683A CN 110245366 A CN110245366 A CN 110245366A
Authority
CN
China
Prior art keywords
echo signal
road
power consumption
unit time
statistic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810191683.1A
Other languages
English (en)
Other versions
CN110245366B (zh
Inventor
魏威
周宙
普玉伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201810191683.1A priority Critical patent/CN110245366B/zh
Priority to EP19763771.3A priority patent/EP3751443A4/en
Priority to PCT/CN2019/077091 priority patent/WO2019170094A1/zh
Publication of CN110245366A publication Critical patent/CN110245366A/zh
Priority to US17/014,371 priority patent/US20200401201A1/en
Application granted granted Critical
Publication of CN110245366B publication Critical patent/CN110245366B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/396Clock trees
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2117/00Details relating to the type or aim of the circuit design
    • G06F2117/04Clock gating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/06Power analysis or power optimisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/12Timing analysis or timing optimisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Abstract

一种动态功耗估计方法、装置及***。所述方法包括:记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,目标信号为经过时钟门控后的时钟信号,且统计数值为翻转次数,或者,目标信号为时钟门控信号,且统计数值为使能周期数,n为正整数;根据n路目标信号中的每路目标信号在单位时间内的统计数值,计算待测目标在单位时间内的动态功耗。本申请实施例提供的方案中,由于目标信号反映了待测目标内的各个电路模块的翻转情况,不翻转的电路模块自然没有动态功耗,因此采用上述方式根据电路的实际翻转状态来估计动态功耗,准确性高。

Description

动态功耗估计方法、装置及***
技术领域
本申请实施例涉及芯片技术领域,特别涉及一种动态功耗估计方法、装置及***。
背景技术
为了应对日益增长的温度调度需求,ARM公司开发了功耗感知调度(Energy AwareScheduling,EAS)和智能功率分配(Intelligent Power Allocation,IPA)技术(以下简称“EAS&IPA”),以动态调整***级芯片(System on Chip,SOC)内各个子***的工作频率,以达到最大化利用散热空间,从而最大化***性能,最优化用户温度体验的目的。
EAS&IPA为达到温控和相应的子***调度目的,需要获取下述参数:温度、功耗和负载。其中,温度和负载较易获得精确值,但现有技术所提供的获取功耗的方式,准确性较低。
SOC的功耗包括静态功耗和动态功耗两部分。静态功耗主要由静电流、漏电流等因素造成,动态功耗主要由电路中信号变换时产生的瞬态开路电流(crowbar current)和负载电流(load current)等因素造成。目前,相关现有技术所提供获取动态功耗的方式如下:通过电压、频点、负载率等参数来静态折算得到动态功耗。
上述方式所获得的动态功耗的准确性较低。
发明内容
本申请提供了一种动态功耗估计方法、装置及***,可用于提高动态功耗估计的准确性。
一方面,本申请实施例提供一种动态功耗估计装置,该装置包括:计数单元和运算单元。计数单元,用于记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,目标信号为经过时钟门控后的时钟信号,且统计数值为翻转次数,或者,目标信号为时钟门控信号,且统计数值为使能周期数;将n路目标信号中的每路目标信号在单位时间内的统计数值发送给运算单元,n为正整数。运算单元,用于根据n路目标信号中的每路目标信号在单位时间内的统计数值,计算待测目标在单位时间内的动态功耗。
本申请实施例提供的方案中,通过记录待测目标的n路目标信号在单位时间内的统计数值,根据上述统计数值计算待测目标在单位时间内的动态功耗,由于目标信号为经过时钟门控后的时钟信号或者时钟门控信号,其反映了待测目标内的各个电路模块的翻转情况,不翻转的电路模块自然没有动态功耗,因此采用上述方式根据电路的实际翻转状态来估计动态功耗,准确性高。
在一个可能的设计中,本申请实施例提供的装置还包括:存储单元。存储单元,用于存储n路目标信号中的每路目标信号各自对应的权重系数。运算单元,具体用于根据n路目标信号中的每路目标信号在单位时间内的统计数值,以及n路目标信号中的每路目标信号各自对应的权重系数,计算待测目标在单位时间内的动态功耗。
可选地,运算单元,具体用于按照下述公式计算待测目标在单位时间内的动态功耗p:
其中,ki表示n路目标信号中的第i路目标信号在单位时间内的统计数值,ai表示所述第i路目标信号对应的权重系数,ε为误差项,1≤i≤n且i为整数。
在一个可能的设计中,计数单元包括:n个计数器。可选地,n个计数器异步工作。n个计数器中的每一个计数器,用于对一路目标信号在单位时间内的统计数值进行计数。
由于待测目标内时钟树设置及收敛需要大量工作量,如果输入至计数器的目标信号与计数时钟之间要做同步收敛,则需要消耗大量的资源及时间进行处理,影响待测目标内子模块的收敛时序,采用n个计数器异步工作的方式,可以不对目标信号与计数时钟之间做同步收敛,节省处理资源和时间。
在一个可能的设计中,待测目标中存在多级时钟门控。目标信号为经过第一级时钟门控后的时钟信号,或者,目标信号为第一级时钟门控信号。
由于经过第一级时钟门控后的时钟信号或者第一级时钟门控信号对应的电路模块的覆盖率已经较高,因此一方面能够确保动态功耗的估计准确性,另一方面能够使得所获取的目标信号的数量不至于过多,有效控制计算复杂度。
另一方面,本申请实施例提供一种电子设备,该电子设备包括上述方面所述的动态功耗估计装置。
再一方面,本申请实施例提供一种动态功耗估计方法,该方法包括:记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,n为正整数;根据n路目标信号中的每路目标信号在单位时间内的统计数值,计算待测目标在单位时间内的动态功耗。
在一个可能的设计中,用于计算所述动态功耗的公式采用下述方法得到:获取j个测试功耗片段,j个测试功耗片段中的每个测试功耗片段包括:所述待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值Kj,以及所述待测目标在单位时间内的动态功耗pj,j为正整数;采用线性回归对j个测试功耗片段中的所述Kj和所述pj进行拟合;根据拟合结果确定所述公式。
在一个可能的设计中,获取j个测试功耗片段,包括:构建电子设计自动化(Electronics Design Automation,EDA)仿真环境,该EDA仿真环境中包括:待测目标的寄存器转换级(Register Transfer Level,RTL)和智能温度调度(Intelligent TemperatureScheduling,ITS)模块的RTL,其中,待测目标的RTL用于仿真待测目标中除ITS模块以外的其它功能,ITS模块的RTL用于仿真ITS模块的功能,ITS模块用于实现动态功耗估计;在EDA仿真环境中执行j个测试用例,得到j个测试功耗片段。
本申请实施例提供的方案中,通过EDA仿真获取测试功耗片段,后续根据该测试功耗片段训练得到用于计算动态功耗的公式,能够在芯片完成成品加工前即可得到较为准确的公式。
又一方面,本申请实施例提供一种动态功耗估计***,该***包括处理器和存储器,所述存储器用于存储指令,所述处理器用于基于所述指令执行上述动态功耗估计方法的步骤。
附图说明
图1是本申请一个实施例提供的动态功耗估计方法的流程图;
图2是本申请一个实施例提供的训练过程的流程图;
图3是本申请一个实施例提供的动态功耗估计装置的示意图;
图4是本申请一个实施例提供的动态功耗估计***的示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
请参考图1,其示出了本申请一个实施例提供的动态功耗估计方法的流程图,该方法可以包括如下几个步骤:
步骤101,记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,n为正整数。
在本申请实施例中,待测目标可以是一个芯片,也可以是由两个或者两个以上的芯片组成的芯片***,或者是一个芯片中的一部分电路模块。在一个示例中,待测目标为SOC。SOC是一个有专用目标的集成电路,其中包含完整***并嵌有软件。在诸如手机、平板电脑之类的终端中,SOC可以是应用处理器(Application Processor,AP)芯片,AP芯片包括应用处理器,以及除应用处理器外的其它一个或多个器件,如存储器、图形处理器等。
在本申请的一个示例中,目标信号为经过时钟门控后的时钟信号,且统计数值为翻转次数。也即上述步骤101为:记录待测目标的n路经过时钟门控后的时钟信号中的每路时钟信号在单位时间内的翻转次数。时钟信号的翻转即是指时钟信号在高低电平之间切换,时钟信号由高电平变为低电平,或者由低电平变为高电平,均记为翻转一次。
在本申请的另一个示例中,目标信号为时钟门控信号,且统计数值为使能周期数。也即上述步骤101为:记录待测目标的n路时钟门控信号中的每路时钟门控信号在单位时间内的使能周期数。
时钟门控(clock gating)技术是一种简单和有效的功耗控制方法,其基本原理是通过关闭芯片上暂时用不到的功能和该功能对应的时钟,以达到降低功耗的目的。在时钟门控技术中,通过一个时钟门控信号与一个时钟信号作逻辑运算,以达到对该时钟信号进行门控的目的。例如,用一个时钟门控信号和一个时钟信号相与,可以控制该时钟信号的起作用时间。由于待测目标(如SOC)可以包括多个不同功能的电路模块,因此待测目标中可以包括多路时钟信号,每一路时钟信号均可采用时钟门控技术进行控制。
上述n路目标信号可以是待测目标中的所有目标信号,也可以是待测目标中的部分目标信号。通常来讲,所获取的目标信号的数量越多,相应的电路模块的覆盖率就越高,有助于提升后续估计出的动态功耗的准确性,但计算复杂度也会相应提升;反之,所获取的目标信号的数量越少,相应的电路模块的覆盖率就越低,这会降低后续估计出的动态功耗的准确性,但计算复杂度会相应降低。因此,在确定所要获取的目标信号时,需要进行合理选择,以兼顾动态功耗的估计准确性和计算复杂度。
针对某一时钟信号,可能存在多级时钟门控。例如,初始的时钟信号经过第一级时钟门控之后,得到经过第一级时钟门控后的时钟信号;经过第一级时钟门控后的时钟信号经过第二级时钟门控之后,得到经过第二级时钟门控后的时钟信号;以此类推。可选地,当待测目标中存在多级时钟门控时,所获取的n路目标信号为经过第一级时钟门控后的时钟信号,或者为第一级时钟门控信号,所述第一级时钟门控信号是指在第一级时钟门控中与初始的时钟信号作逻辑运算的时钟门控信号。上述方式获取的n路目标信号对应的电路模块的覆盖率已经较高,因此一方面能够确保动态功耗的估计准确性,另一方面能够使得所获取的目标信号的数量不至于过多,有效控制计算复杂度。
在获取到n路目标信号之后,对每路目标信号的统计数值进行计数。以单位时间为计数周期,单位时间可以预先设定,如1us、1ms等,本申请实施例对此不作限定。
可选地,通过硬件计数器对统计数值进行计数,包括如下几个子步骤:
1、将n路目标信号分别输入至n个计数器;
2、通过n个计数器对n路目标信号中的每路目标信号在单位时间内的统计数值进行计数。
上述n路目标信号和n个计数器一一对应,也即,1个计数器用于对1路目标信号的统计数值进行计数。
计数器包括时钟输入端和使能输入端。
在本申请的一个示例中,当目标信号为经过时钟门控后的时钟信号时,计数器的时钟输入端输入1路经过时钟门控后的时钟信号,计数器的使能输入端输入的使能信号用于控制计数器启动和停止计数,使能信号能够根据单位时间的时长进行设定,计数器的计数结果即为该路经过时钟门控后的时钟信号在单位时间内的翻转次数。例如,某一时钟信号与一时钟门控信号做逻辑运算之后,得到经过时钟门控后的时钟信号,经过时钟门控后的时钟信号在单位时间内的翻转次数为8,表示该经过门控后的时钟信号在单位时间内由高电平变为低电平的次数,以及由低电平变为高电平的次数之和为8。
在本申请的另一个示例中,当目标信号为时钟门控信号时,计数器的时钟输入端输入1路时钟信号,计数器的使能输入端输入1路时钟门控信号,计数器的计数结果即为单位时间内的使能周期数。其中,单位时间内的使能周期数,是指在单位时间内,时钟门控信号允许时钟信号正常翻转的周期数。一个正常翻转的周期,是指相邻两个上升沿之间的翻转过程,或者相邻两个下降沿之间的翻转过程。以最简单的“与”逻辑为例,假设时钟门控信号为高电平,那么无论时钟信号是高电平还是低电平,都只会输出高电平。也就是说,将输出锁死为高电平,也即经过高电平的时钟门控之后时钟信号无法正常翻转。而当时钟门控信号为低电平时,输出完全依照时钟信号,如果时钟信号翻转,那么输出也会翻转。假设某一时钟信号在单位时间内正常翻转的周期数为20,将该时钟信号和上述时钟门控信号一起作为“与”逻辑的输入,输出经过时钟门控后的时钟信号,假设该经过时钟门控后的时钟信号在单位时间内正常翻转的周期数为12,则该时钟门控信号在单位时间内的使能周期数为12。另外,输入至各个计数器的时钟信号可以相同,也可以不同,本申请实施例对此不作限定。并且,输入至计数器的时钟信号,可以是待测目标上电路模块的时钟信号,也可以是其它预设的时钟信号。
可选地,n个计数器可以同步工作,也可以异步工作。由于待测目标内时钟树设置及收敛需要大量工作量,如果输入至计数器的目标信号与计数时钟之间要做同步收敛,则需要消耗大量的资源及时间进行处理,影响待测目标内子模块的收敛时序,采用n个计数器异步工作的方式,可以不对目标信号与计数时钟之间做同步收敛,节省处理资源和时间。
步骤102,根据n路目标信号中的每路目标信号在单位时间内的统计数值,计算待测目标在单位时间内的动态功耗。
在记录得到每路目标信号在单位时间内的统计数值之后,便可根据预先拟合得到的各路目标信号的统计数值与动态功耗之间的函数关系,计算待测目标在单位时间内的动态功耗。该函数关系可以称为用于计算动态功耗的公式或者功耗计算模型,有关该函数关系的拟合过程,将在下文实施例中介绍说明。
在一个示例中,采用线性回归算法拟合得到n路目标信号中的每路目标信号各自对应的权重系数,相应地,在计算动态功耗时,根据n路目标信号中的每路目标信号在单位时间内的翻转次数,以及n路目标信号中的每路目标信号各自对应的权重系数,计算待测目标在单位时间内的动态功耗。可选地,按照下述公式计算待测目标在单位时间内的动态功耗p:
其中,ki表示n路目标信号中的第i路目标信号在单位时间内的统计数值,ai表示所述第i路目标信号对应的权重系数,ε为误差项,1≤i≤n且i为整数。误差项ε的取值可以在上述公式的训练过程中确定,其用于表示公式的本征误差。
动态功耗可以输入至待测目标(如SOC)的EAS&IPA模块,由该EAS&IPA模块结合动态功耗、静态功耗、温度以及负载等参数,进行调度及温控。
本申请实施例提供的技术方案中,通过记录待测目标的n路目标信号在单位时间内的统计数值,根据上述统计数值计算待测目标在单位时间内的动态功耗,由于目标信号为经过时钟门控后的时钟信号或者时钟门控信号,其反映了待测目标内的各个电路模块的翻转情况,不翻转的电路模块自然没有动态功耗,因此采用上述方式根据电路的实际翻转状态来估计动态功耗,准确性高。
下面,在图2实施例中,对上述用于计算动态功耗的公式的训练过程进行介绍说明。该训练过程可以包括如下几个步骤:
步骤201,获取j个测试功耗片段。
上述j个测试功耗片段中的每个测试功耗片段包括:待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值Kj,以及待测目标在单位时间内的动态功耗pj,j为正整数,n为正整数。有关待测目标、目标信号和统计数值的介绍说明可参见上文,此处不再赘述。
在本申请实施例中,通过EDA仿真获取上述j个测试功耗片段。首先,构建EDA仿真环境,该EDA仿真环境中包括:待测目标的RTL和ITS模块的RTL,其中,待测目标的RTL用于仿真待测目标中除ITS模块以外的其它功能,ITS模块的RTL用于仿真ITS模块的功能,ITS模块用于实现动态功耗估计;而后,在EDA仿真环境中执行j个测试用例,得到j个测试功耗片段,其中,每个测试功耗片段中包括的统计数值可以由ITS模块的RTL统计得到,动态功耗由EDA仿真输出。
步骤202,采用线性回归对j个测试功耗片段中的Kj和pj进行拟合。
可选地,采用线性回归(linear regression)对j个测试功耗片段中的Kj和pj进行拟合,拟合结果即为各路目标信号的统计数值与动态功耗之间的函数关系。线性回归是利用数理统计中回归分析,来确定两种或者两种以上变量间相互依赖的定量关系的一种统计分析方法。线性回归可以利用称为线性回归方程的最小平方函数对一个或多个自变量和因变量之间关系进行建模,从而得到自变量和因变量之间的关系。
步骤203,根据拟合结果确定上述用于计算动态功耗的公式。
具体的,确定上述公式中n路目标信号各自对应的权重系数。
示例性地,采用线性回归算法拟合得到的n路目标信号中的每路目标信号对应的权重系数如下表-1所示:
目标信号的序号 权重系数
1 5.496485e+00
2 4.212942e+00
3 3.451386e+00
4 -6.889167e+01
5 1.377307e+01
6 -5.568340e+00
表-1
在本申请实施例中,通过EDA仿真获取测试功耗片段,后续根据该测试功耗片段训练得到用于计算动态功耗的公式,能够在芯片完成成品加工前即可得到较为准确的公式。
另外,在芯片成品加工完成之后,可以获取若干个校验功耗片段,每个校验功耗片段包括:待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,以及实测得到的待测目标在单位时间内的动态功耗。采用上述校验功耗片段对公式的准确率进行校验,如果准确率不符合预设期望,则采用新的测试功耗片段对公式进行训练,直至准确率符合预设期望时停止训练。完成训练的公式可以硬化至用于动态功耗估计的硬件电路中,以进行动态功耗估计。
下述为本申请装置和***实施例,对于本申请装置和***实施例中未披露的细节,参见本申请方法实施例。
请参考图3,其示出了本申请一个实施例提供的动态功耗估计装置30的示意图。所述动态功耗估计装置30可以由硬件实现,例如该动态功耗估计装置30可以是一数字电路。可选地,动态功耗估计装置30为待测目标(如SOC)或者待测目标中的一部分电路模块。或者,所述动态功耗估计装置30也可以由硬件执行相应的软件实现。如图3所示,动态功耗估计装置30可以包括:计数单元31和运算单元32。
计数单元31,用于记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,目标信号为经过时钟门控后的时钟信号,且统计数值为翻转次数,或者,目标信号为时钟门控信号,且统计数值为使能周期数;将n路目标信号中的每路目标信号在单位时间内的统计数值发送给运算单元32,n为正整数。
运算单元32,用于根据n路目标信号中的每路目标信号在单位时间内的翻转次数,计算待测目标在单位时间内的动态功耗。
可选地,动态功耗估计装置30还包括:存储单元33。
存储单元33,用于存储n路目标信号中的每路目标信号各自对应的权重系数。可选地,存储单元33还用于存储运算单元32的计算结果,也即动态功耗。
运算单元32,具体用于根据n路目标信号中的每路目标信号在单位时间内的统计数值,以及n路目标信号中的每路目标信号各自对应的权重系数,计算待测目标在单位时间内的动态功耗。
在一个示例中,运算单元32,具体用于按照下述公式计算待测目标在单位时间内的动态功耗p:
其中,ki表示n路目标信号中的第i路目标信号在单位时间内的统计数值,ai表示所述第i路目标信号对应的权重系数,ε为误差项,1≤i≤n且i为整数。
可选地,计数单元31包括n个计数器。上述n个计数器在图3中以计数器1、计数器2、…、计数器n示出。可选地,该n个计数器异步工作。n个计数器中的每一个计数器,用于对一路目标信号在单位时间内的统计数值进行计数。
可选地,待测目标中存在多级时钟门控。目标信号为经过第一级时钟门控后的时钟信号,或者,目标信号为第一级时钟门控信号。
可选地,动态功耗估计装置30还包括:配置单元和时钟产生单元(图中未示出)。
配置单元用于对运算单元32的处理逻辑和参数进行配置,例如对动态功耗的计算公式进行配置,对权重系数进行配置等。时钟产生单元产生用于控制运算单元32的时钟信号。
需要说明的是,动态功耗估计装置30为了实现上述功能,其可以包含实现各个功能相应的硬件电路结构。例如,计数单元31包括n个计数器,上述计数器是由硬件电路实现的计数器。运算单元32可以是硬件乘加器电路。存储单元33可以是寄存器,该寄存器用于存储权重系数,且寄存器中存储的权重系数可配置,权重系数根据公式的训练结果确定,并将其配置在寄存器中。硬件乘加器电路能够从寄存器中读取上述权重系数,并结合各个计数器输出的统计数值,进行乘加运算得到动态功耗。
本申请实施例提供的技术方案中,通过记录待测目标的n路目标信号在单位时间内的统计数值,根据上述统计数值计算待测目标在单位时间内的动态功耗,由于目标信号为经过时钟门控后的时钟信号或者时钟门控信号,其反映了待测目标内的各个电路模块的翻转情况,不翻转的电路模块自然没有动态功耗,因此采用上述方式根据电路的实际翻转状态来估计动态功耗,准确性高。
请参考图4,其示出了本申请一个实施例提供的动态功耗估计***40的示意图。所述动态功耗估计***40可以是一个芯片,也可以是由两个或者两个以上的芯片组成的芯片***,或者是一个芯片中的一部分电路模块。可选地,所述动态功耗估计***40为SOC。如图4所示,动态功耗估计***40可以包括:处理器41和存储器42。
处理器41可以是中央处理器(Central Processing Unit,CPU),通用处理器,数字信号处理器(Digital Signal Processor,DSP),专用集成电路(Application-SpecificIntegrated Circuit,ASIC),现场可编程门阵列(Field Programmable Gate Array,FPGA)或者其他可编程逻辑器件、晶体管逻辑器件、硬件部件或者其任意组合。所述处理器41也可以是实现计算功能的组合,例如包含一个或多个微处理器组合,DSP和微处理器的组合等等。
存储器42可以是随机存取存储器(Random Access Memory,RAM)、闪存、只读存储器(Read Only Memory,ROM)、可擦除可编程只读存储器(Erasable Programmable ROM,EPROM)、电可擦可编程只读存储器(Electrically EPROM,EEPROM)、寄存器、硬盘、移动硬盘、只读光盘(CD-ROM)或者本领域熟知的任何其它形式的存储介质。
处理器41和存储器42之间可以通过总线相互连接;总线可以是外设部件互连标准(Peripheral Component Interconnect,PCI)总线或扩展工业标准结构(ExtendedIndustry Standard Architecture,EISA)总线等。所述总线可以分为地址总线、数据总线、控制总线等。
在上述图3实施例中,本申请实施例公开内容所描述的方法的步骤是以硬件的方式来实现。在本实施例中,本申请实施例公开内容所描述的方法的步骤是由处理器41执行软件指令的方式来实现。上述软件指令可以存放在存储器42中。具体的,所述存储器42用于存储指令,所述处理器41用于基于所述指令执行下列步骤:
记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,所述目标信号为经过时钟门控后的时钟信号,且所述统计数值为翻转次数,或者,所述目标信号为时钟门控信号,且所述统计数值为使能周期数,所述n为正整数;
根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,计算所述待测目标在单位时间内的动态功耗。
可选地,所述处理器41用于基于所述指令具体执行下列步骤:
根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,以及所述n路目标信号中的每路目标信号各自对应的权重系数,计算所述待测目标在单位时间内的动态功耗。
可选地,所述处理器41用于基于所述指令具体执行下列步骤:
按照下述公式计算所述待测目标在单位时间内的动态功耗p:
其中,ki表示所述n路目标信号中的第i路目标信号在单位时间内的统计数值,ai表示所述第i路目标信号对应的权重系数,ε为误差项,1≤i≤n且i为整数。
可选地,所述处理器41用于基于所述指令具体执行下列步骤:
将所述n路目标信号分别输入至n个计数器,所述n路目标信号和所述n个计数器一一对应;
通过所述n个计数器对所述n路目标信号中的每路目标信号在单位时间内的统计数值进行计数。
本申请一示例性实施例还提供了一种电子设备,该电子设备包括如图3实施例提供的动态功耗估计装置30或者包括如图4实施例提供的动态功耗估计***40。可选地,电子设备可以是手机、平板电脑、电子书阅读器、多媒体播放设备、可穿戴设备、个人计算机(Personal Computer,PC)等,本申请实施例对此不作限定。
以上所述的具体实施方式,对本申请实施例的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本申请实施例的具体实施方式而已,并不用于限定本申请实施例的保护范围,凡在本申请实施例的技术方案的基础之上,所做的任何修改、等同替换、改进等,均应包括在本申请实施例的保护范围之内。

Claims (14)

1.一种动态功耗估计装置,其特征在于,所述装置包括:计数单元和运算单元;
所述计数单元,用于记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,所述目标信号为经过时钟门控后的时钟信号,且所述统计数值为翻转次数,或者,所述目标信号为时钟门控信号,且所述统计数值为使能周期数;将所述n路目标信号中的每路目标信号在单位时间内的统计数值发送给所述运算单元,所述n为正整数;
所述运算单元,用于根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,计算所述待测目标在单位时间内的动态功耗。
2.根据权利要求1所述的装置,其特征在于,所述装置还包括:存储单元;
所述存储单元,用于存储所述n路目标信号中的每路目标信号各自对应的权重系数;
所述运算单元,具体用于根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,以及所述n路目标信号中的每路目标信号各自对应的权重系数,计算所述待测目标在单位时间内的动态功耗。
3.根据权利要求2所述的装置,其特征在于,
所述运算单元,具体用于按照下述公式计算所述待测目标在单位时间内的动态功耗p:
其中,ki表示所述n路目标信号中的第i路目标信号在单位时间内的统计数值,ai表示所述第i路目标信号对应的权重系数,ε为误差项,1≤i≤n且i为整数。
4.根据权利要求1至3任一项所述的装置,其特征在于,所述计数单元包括:n个计数器;
所述n个计数器中的每一个计数器,用于对一路目标信号在单位时间内的统计数值进行计数。
5.根据权利要求1至4任一项所述的装置,其特征在于,所述待测目标中存在多级时钟门控;
所述目标信号为经过第一级时钟门控后的时钟信号,或者,所述目标信号为第一级时钟门控信号。
6.一种电子设备,其特征在于,所述电子设备包括如权利要求1至5任一项所述的动态功耗估计装置。
7.一种动态功耗估计方法,其特征在于,所述方法包括:
记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,所述目标信号为经过时钟门控后的时钟信号,且所述统计数值为翻转次数,或者,所述目标信号为时钟门控信号,且所述统计数值为使能周期数,所述n为正整数;
根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,计算所述待测目标在单位时间内的动态功耗。
8.根据权利要求7所述的方法,其特征在于,所述根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,计算所述待测目标在单位时间内的动态功耗,包括:
根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,以及所述n路目标信号中的每路目标信号各自对应的权重系数,计算所述待测目标在单位时间内的动态功耗。
9.根据权利要求8所述的方法,其特征在于,所述根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,以及所述n路目标信号中的每路目标信号各自对应的权重系数,计算所述待测目标在单位时间内的动态功耗,包括:
按照下述公式计算所述待测目标在单位时间内的动态功耗p:
其中,ki表示所述n路目标信号中的第i路目标信号在单位时间内的统计数值,ai表示所述第i路目标信号对应的权重系数,ε为误差项,1≤i≤n且i为整数。
10.根据权利要求9所述的方法,其特征在于,所述公式采用下述方法得到:
获取j个测试功耗片段,所述j测试功耗片段中的每个测试功耗片段包括:所述待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值Kj,以及所述待测目标在单位时间内的动态功耗pj,所述j为正整数;
采用线性回归对所述j个测试功耗片段中的所述Kj和所述pj进行拟合;
根据拟合结果确定所述公式。
11.根据权利要求10所述的方法,其特征在于,所述获取j个测试功耗片段,包括:
构建电子设计自动化EDA仿真环境,所述EDA仿真环境中包括:所述待测目标的寄存器转换级电路RTL和智能温度调度ITS模块的RTL,其中,所述待测目标的RTL用于仿真所述待测目标中除所述ITS模块以外的其它功能,所述ITS模块的RTL用于仿真所述ITS模块的功能,所述ITS模块用于实现动态功耗估计;
在所述EDA仿真环境中执行j个测试用例,得到所述j个测试功耗片段。
12.根据权利要求7至11任一项所述的方法,其特征在于,所述记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,包括:
将所述n路目标信号分别输入至n个计数器,所述n路目标信号和所述n个计数器一一对应;
通过所述n个计数器对所述n路目标信号中的每路目标信号在单位时间内的统计数值进行计数。
13.根据权利要求7至12任一项所述的方法,其特征在于,所述待测目标中存在多级时钟门控;
所述目标信号为经过第一级时钟门控后的时钟信号,或者,所述目标信号为第一级时钟门控信号。
14.一种动态功耗估计***,其特征在于,所述***包括处理器和存储器,所述存储器用于存储指令,所述处理器用于基于所述指令执行下列步骤:
记录待测目标的n路目标信号中的每路目标信号在单位时间内的统计数值,其中,所述目标信号为经过时钟门控后的时钟信号,且所述统计数值为翻转次数,或者,所述目标信号为时钟门控信号,且所述统计数值为使能周期数,所述n为正整数;
根据所述n路目标信号中的每路目标信号在单位时间内的统计数值,计算所述待测目标在单位时间内的动态功耗。
CN201810191683.1A 2018-03-08 2018-03-08 动态功耗估计方法、装置及*** Active CN110245366B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201810191683.1A CN110245366B (zh) 2018-03-08 2018-03-08 动态功耗估计方法、装置及***
EP19763771.3A EP3751443A4 (en) 2018-03-08 2019-03-06 METHOD, DEVICE, AND SYSTEM FOR ESTIMATING DYNAMIC ENERGY CONSUMPTION
PCT/CN2019/077091 WO2019170094A1 (zh) 2018-03-08 2019-03-06 动态功耗估计方法、装置及***
US17/014,371 US20200401201A1 (en) 2018-03-08 2020-09-08 Dynamic Power Consumption Estimation Method, Apparatus, and System

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810191683.1A CN110245366B (zh) 2018-03-08 2018-03-08 动态功耗估计方法、装置及***

Publications (2)

Publication Number Publication Date
CN110245366A true CN110245366A (zh) 2019-09-17
CN110245366B CN110245366B (zh) 2022-01-14

Family

ID=67846923

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810191683.1A Active CN110245366B (zh) 2018-03-08 2018-03-08 动态功耗估计方法、装置及***

Country Status (4)

Country Link
US (1) US20200401201A1 (zh)
EP (1) EP3751443A4 (zh)
CN (1) CN110245366B (zh)
WO (1) WO2019170094A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111694714A (zh) * 2020-06-15 2020-09-22 中国人民解放军国防科技大学 一种众核芯片功耗估算方法、装置、设备及可读存储介质
CN111737935A (zh) * 2020-06-30 2020-10-02 中国电子产品可靠性与环境试验研究所((工业和信息化部电子第五研究所)(中国赛宝实验室)) 功率器件失效率评估方法、计算机设备以及存储介质
CN112149367A (zh) * 2020-08-11 2020-12-29 上海华虹集成电路有限责任公司 一种mcu芯片功耗评估的方法
CN112257358A (zh) * 2020-12-22 2021-01-22 上海国微思尔芯技术股份有限公司 一种动态功耗精确分析方法及装置
CN112416709A (zh) * 2020-11-19 2021-02-26 海光信息技术股份有限公司 芯片动态功耗估计方法、装置、处理器芯片及服务器
CN112559282A (zh) * 2020-12-08 2021-03-26 海光信息技术股份有限公司 功耗监测***、相关方法、装置、处理器及介质
CN112631849A (zh) * 2020-12-17 2021-04-09 海光信息技术股份有限公司 功耗检测模型构建方法、功耗检测方法、装置及电子设备
CN113238648A (zh) * 2021-05-11 2021-08-10 成都海光集成电路设计有限公司 一种功耗调整方法及其装置
CN114327025A (zh) * 2021-11-16 2022-04-12 北京紫光展锐通信技术有限公司 Cpu能效模型优化方法及装置
WO2022226936A1 (zh) * 2021-04-29 2022-11-03 华为技术有限公司 一种限制功耗的方法和装置
CN116842903A (zh) * 2023-09-04 2023-10-03 深圳鲲云信息科技有限公司 优化芯片动态功耗的方法及芯片、电子设备和计算设备

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113177369B (zh) * 2021-06-15 2024-03-01 中冶赛迪技术研究中心有限公司 一种能源调度评估方法及***
CN114578950B (zh) * 2022-03-07 2023-11-07 成都九华圆通科技发展有限公司 一种基于微型电磁感知设备的低功耗管理控制***及方法
CN116502596B (zh) * 2023-06-28 2023-10-31 杭州行芯科技有限公司 芯片功耗评估方法、功耗模型的生成方法和计算机设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060290378A1 (en) * 2005-06-10 2006-12-28 Azuro (Uk) Limited Estimation of average-case activity for digital state machines
CN101493717A (zh) * 2009-02-19 2009-07-29 浪潮电子信息产业股份有限公司 一种用于soc的动态多时钟低功耗ahb总线的设计方法
US20090271167A1 (en) * 2008-04-25 2009-10-29 Cadence Design Systems, Inc. Peak power detection in digital designs using emulation systems
CN101881812A (zh) * 2010-07-05 2010-11-10 中国人民解放军63908部队 一种混合模式的内建自测试***及其方法
CN102439535A (zh) * 2011-10-25 2012-05-02 深圳市海思半导体有限公司 降低动态功耗的方法和电子设备
CN102866912A (zh) * 2012-10-16 2013-01-09 首都师范大学 一种单指令集异构多核***静态任务调度方法
CN102866291A (zh) * 2012-08-27 2013-01-09 中国科学院微电子研究所 基于硬件平台的门级功耗分析装置及方法
US20140316728A1 (en) * 2013-06-20 2014-10-23 University Of Electronic Science And Technology Of China System and method for soc estimation of a battery

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7096374B2 (en) * 2003-05-21 2006-08-22 Agilent Technologies, Inc. Method and apparatus for defining an input state vector that achieves low power consumption in digital circuit in an idle state
US7085942B2 (en) * 2003-05-21 2006-08-01 Agilent Technologies, Inc. Method and apparatus for defining an input state vector that achieves low power consumption in a digital circuit in an idle state
US7882461B2 (en) * 2007-05-29 2011-02-01 Magma Design Automation, Inc. Method for optimized automatic clock gating
JP2017102790A (ja) * 2015-12-03 2017-06-08 富士通株式会社 情報処理装置、演算処理装置および情報処理装置の制御方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060290378A1 (en) * 2005-06-10 2006-12-28 Azuro (Uk) Limited Estimation of average-case activity for digital state machines
US20090271167A1 (en) * 2008-04-25 2009-10-29 Cadence Design Systems, Inc. Peak power detection in digital designs using emulation systems
CN101493717A (zh) * 2009-02-19 2009-07-29 浪潮电子信息产业股份有限公司 一种用于soc的动态多时钟低功耗ahb总线的设计方法
CN101881812A (zh) * 2010-07-05 2010-11-10 中国人民解放军63908部队 一种混合模式的内建自测试***及其方法
CN102439535A (zh) * 2011-10-25 2012-05-02 深圳市海思半导体有限公司 降低动态功耗的方法和电子设备
CN102866291A (zh) * 2012-08-27 2013-01-09 中国科学院微电子研究所 基于硬件平台的门级功耗分析装置及方法
CN102866912A (zh) * 2012-10-16 2013-01-09 首都师范大学 一种单指令集异构多核***静态任务调度方法
US20140316728A1 (en) * 2013-06-20 2014-10-23 University Of Electronic Science And Technology Of China System and method for soc estimation of a battery

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
CADENCE: "Cadence Palladium Dynamic Power Analysis", 《HTTP://WWW.CADENCE.COM/CONTENT/DAM/CADENCE-WWW/GLOBAL/EN_US/DOCUMENTS/TOOLS/SYSTEM-DESIGN-VERIFICATION/PALLADIUM-DPA-DS.PDF》 *
王敏志,至芯科技 著: "《博客藏经阁丛书 深入理解Altera FPGA应用设计》", 31 January 2014, 北京航空航天大学出版社 *
田泽 著: "《SoC设计方法学》", 31 December 2016, 西北工业大学出版社 *

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111694714A (zh) * 2020-06-15 2020-09-22 中国人民解放军国防科技大学 一种众核芯片功耗估算方法、装置、设备及可读存储介质
CN111737935A (zh) * 2020-06-30 2020-10-02 中国电子产品可靠性与环境试验研究所((工业和信息化部电子第五研究所)(中国赛宝实验室)) 功率器件失效率评估方法、计算机设备以及存储介质
CN111737935B (zh) * 2020-06-30 2023-09-29 中国电子产品可靠性与环境试验研究所((工业和信息化部电子第五研究所)(中国赛宝实验室)) 功率器件失效率评估方法、计算机设备以及存储介质
CN112149367A (zh) * 2020-08-11 2020-12-29 上海华虹集成电路有限责任公司 一种mcu芯片功耗评估的方法
CN112416709A (zh) * 2020-11-19 2021-02-26 海光信息技术股份有限公司 芯片动态功耗估计方法、装置、处理器芯片及服务器
CN112416709B (zh) * 2020-11-19 2023-03-21 海光信息技术股份有限公司 芯片动态功耗估计方法、装置、处理器芯片及服务器
CN112559282A (zh) * 2020-12-08 2021-03-26 海光信息技术股份有限公司 功耗监测***、相关方法、装置、处理器及介质
CN112631849B (zh) * 2020-12-17 2023-05-12 海光信息技术股份有限公司 功耗检测模型构建方法、功耗检测方法、装置及电子设备
CN112631849A (zh) * 2020-12-17 2021-04-09 海光信息技术股份有限公司 功耗检测模型构建方法、功耗检测方法、装置及电子设备
CN112257358A (zh) * 2020-12-22 2021-01-22 上海国微思尔芯技术股份有限公司 一种动态功耗精确分析方法及装置
CN112257358B (zh) * 2020-12-22 2021-03-05 上海国微思尔芯技术股份有限公司 一种动态功耗精确分析方法及装置
WO2022226936A1 (zh) * 2021-04-29 2022-11-03 华为技术有限公司 一种限制功耗的方法和装置
CN113238648A (zh) * 2021-05-11 2021-08-10 成都海光集成电路设计有限公司 一种功耗调整方法及其装置
CN113238648B (zh) * 2021-05-11 2023-05-09 成都海光集成电路设计有限公司 一种功耗调整方法及其装置
CN114327025A (zh) * 2021-11-16 2022-04-12 北京紫光展锐通信技术有限公司 Cpu能效模型优化方法及装置
CN116842903A (zh) * 2023-09-04 2023-10-03 深圳鲲云信息科技有限公司 优化芯片动态功耗的方法及芯片、电子设备和计算设备
CN116842903B (zh) * 2023-09-04 2023-11-21 深圳鲲云信息科技有限公司 优化芯片动态功耗的方法及芯片、电子设备和计算设备

Also Published As

Publication number Publication date
CN110245366B (zh) 2022-01-14
EP3751443A1 (en) 2020-12-16
WO2019170094A1 (zh) 2019-09-12
EP3751443A4 (en) 2021-07-14
US20200401201A1 (en) 2020-12-24

Similar Documents

Publication Publication Date Title
CN110245366A (zh) 动态功耗估计方法、装置及***
US8266569B2 (en) Identification of critical enables using MEA and WAA metrics
US10409936B2 (en) Method and apparatus for modelling power consumption of integrated circuit
US5696942A (en) Cycle-based event-driven simulator for hardware designs
Lebreton et al. Power modeling in SystemC at transaction level, application to a DVFS architecture
US20060168456A1 (en) Method and apparatus to generate circuit energy models with multiple clock gating inputs
US7260809B2 (en) Power estimation employing cycle-accurate functional descriptions
US20130191054A1 (en) Digital circuit power measurements using numerical analysis
CN116544999A (zh) 储能***的装机容量确定方法、装置、设备和介质
US20140325461A1 (en) Method and apparatus for generating gate-level activity data for use in clock gating efficiency analysis
Schuermans et al. Power estimation on electronic system level using linear power models
Najem et al. Method for dynamic power monitoring on FPGAs
US7720667B2 (en) Method and system for estimating power consumption of integrated circuitry
Singh et al. A scalable statistical static timing analyzer incorporating correlated non-Gaussian and Gaussian parameter variations
CN103245829A (zh) 一种虚拟机功耗测量方法
Lin et al. An ensemble learning approach for in-situ monitoring of FPGA dynamic power
US8667442B1 (en) Circuit simulation methodology to calculate leakage current during any mode of circuit operation
CN116681025A (zh) 一种信号线布线方法、装置、设备及存储介质
US11831159B2 (en) Systems, devices and methods for power management and power estimation
Golanbari et al. Runtime adjustment of IoT system-on-chips for minimum energy operation
Zhong et al. RTL-aware cycle-accurate functional power estimation
Darwish et al. Transaction level power modeling (TLPM) methodology
CN110070230B (zh) 一种局部电网机组窝电量评估计算方法、装置及存储介质
Fuang et al. Implementation study of path-based AOCV model on pessimism reduction for 20nm technology
Halim et al. Low power study on trace back and reconstruction modules for dna sequences alignment accelerator

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant