CN109584772A - 一种显示面板、装置以及驱动方法 - Google Patents
一种显示面板、装置以及驱动方法 Download PDFInfo
- Publication number
- CN109584772A CN109584772A CN201811572471.4A CN201811572471A CN109584772A CN 109584772 A CN109584772 A CN 109584772A CN 201811572471 A CN201811572471 A CN 201811572471A CN 109584772 A CN109584772 A CN 109584772A
- Authority
- CN
- China
- Prior art keywords
- signal
- control
- circuit
- pair
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 27
- 238000006243 chemical reaction Methods 0.000 claims description 97
- 239000010409 thin film Substances 0.000 claims description 63
- 230000005611 electricity Effects 0.000 claims description 11
- 239000010408 film Substances 0.000 claims description 8
- 230000009466 transformation Effects 0.000 claims description 8
- 239000013078 crystal Substances 0.000 claims description 6
- 238000003491 array Methods 0.000 claims 1
- 102100027992 Casein kinase II subunit beta Human genes 0.000 description 23
- 101000858625 Homo sapiens Casein kinase II subunit beta Proteins 0.000 description 23
- 238000010586 diagram Methods 0.000 description 19
- 230000008569 process Effects 0.000 description 12
- 102000043139 CK2 family Human genes 0.000 description 6
- 108091054872 CK2 family Proteins 0.000 description 6
- 101710118321 Casein kinase I isoform alpha Proteins 0.000 description 6
- 102100034356 Casein kinase I isoform alpha-like Human genes 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000004069 differentiation Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种显示面板、装置以及驱动方法,用于解决现有技术存在输入到各个公共电极块的公共电压信号不相等导致显示面板显示效果差的技术问题。其中,该显示面板的显示区域包括多个阵列设置的公共电极块,该公共电极块复用作为触控电极;该显示面板的非显示区域包括信号控制线、至少一个栅极驱动电路、控制电路和至少一对时钟信号线;该控制电路的输入端与该至少一对时钟信号线、该信号控制线电连接,该控制电路的输出端与各该公共电极块电连接;该控制电路用于:根据该信号控制线提供的控制信号以及该至少一对时钟信号线提供的时钟信号,控制各该公共电极块在显示阶段相互电连接,在触控阶段相互断开。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种显示面板、装置以及驱动方法。
背景技术
随着自容式触控显示技术的发展,可以将显示面板的阵列基板的公共电极兼做自容式触控检测的触控感测电极,通过分时驱动,分时序的进行触控控制与显示控制,可以同时实现触控与显示功能。这样,将触控感测电极直接集成在显示面板内,大大降低了制作成本,提高了生产效率,并降低了面板厚度。
参考图1,图1为现有技术中常见的一种显示面板的结构示意图,包括:在衬底上相对设置的公共电极层以及走线层。其中,公共电极层分割为多个阵列排布的公共电极块11,走线层包括多条走线12,走线12与公共电极块11一一对应连接;显示面板的集成电路13设置在阵列的下端,通过走线层的多条走线12将公共电压信号输送给各个公共电极块11。
从图1可以看出,连接集成电路13远端的公共电极块11的走线12的长度远远大于连接集成电路13近端的公共电极块11的走线12的长度,然而公共电压信号在传输的过程中会受到走线自身电阻和电容的影响,走线12的长度不一将导致集成电路13近端和远端的公共电压信号的延迟不同,最终导致输入到各个公共电极块11的公共电压信号不相等,影响面内显示的均一性,显示面板尺寸越大,影响越明显。
发明内容
本发明实施例提供一种显示面板、装置以及驱动方法,用于解决现有技术存在输入到各个公共电极块的公共电压信号不相等导致显示面板显示效果差的技术问题。
第一方面,本发明实施例提供一种显示面板,分为显示区域和非显示区域;所述显示区域包括多个阵列设置的公共电极块,所述公共电极块复用作为触控电极;所述非显示区域包括信号控制线、至少一个栅极驱动电路、控制电路和至少一对时钟信号线;
所述至少一对时钟信号线中的各对时钟信号线与所述至少一个栅极驱动电路中的各栅极驱动电路一一对应电连接,所述至少一对时钟信号线用于输出时钟信号控制所述至少一个栅极驱动电路在显示阶段工作;
所述控制电路的输入端与所述至少一对时钟信号线、所述信号控制线电连接,所述控制电路的输出端与各所述公共电极块电连接;所述控制电路用于:根据所述信号控制线提供的控制信号以及所述至少一对时钟信号线提供的时钟信号,控制各所述公共电极块在显示阶段相互电连接,在触控阶段相互断开;
其中,所述信号控制线提供的控制信号若在所述显示阶段为高电平,则在所述触控阶段为低电平,若在所述显示阶段为低电平,则在所述触控阶段为高电平。
本实施方式,通过在显示面板的非显示区域中设置控制电路,使控制电路根据信号控制线提供的控制信号以及栅极驱动电路的时钟信号,控制各公共电极块在显示阶段相互电连接,在触控阶段相互断开,在保证显示面板正常分时驱动工作的前提下,解决由于走线的长度不一将导致集成电路近端和远端的公共电压信号的延迟不同的技术问题,使得最终导致输入到各个公共电极块的公共电压信号相等,提高面内显示的均一性,改善显示面板的显示效果。同时,由于控制电路使用的时钟信号是共用栅极驱动电路的时钟信号,因此电路布线十分简单,有利于显示面板的薄化,工艺成本低。
第二方面,本发明实施例提供一种显示装置,包括如本发明实施例第一方面或第一方面的任一种可选的实施方式所述的显示面板。
第三方面,本发明实施例提供一种驱动方法,应用于如本发明实施例第一方面或第一方面的任一种可选的实施方式所述的显示面板,该方法包括:
对至少一对时钟信号线中的每对时钟信号线加载时钟信号,以及对信号控制线加载控制信号,以使控制电路根据所述信号控制线提供的控制信号以及所述至少一对时钟信号线提供的时钟信号,控制各公共电极块在显示阶段相互电连接,在触控阶段相互断开。
本发明实施例中提供的一个或多个技术方案,至少具有如下技术效果或优点:
本发明实施例技术方案通过在显示面板的非显示区域中设置控制电路,使控制电路根据信号控制线提供的控制信号以及栅极驱动电路的时钟信号,控制各公共电极块在显示阶段相互电连接,在触控阶段相互断开,在保证显示面板正常分时驱动工作的前提下,解决由于走线的长度不一将导致集成电路近端和远端的公共电压信号的延迟不同的技术问题,使得最终导致输入到各个公共电极块的公共电压信号相等,提高面内显示的均一性,改善显示面板的显示效果。同时,由于控制电路使用的时钟信号是共用栅极驱动电路的时钟信号,因此电路布线十分简单,有利于显示面板的薄化,工艺成本低。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中显示面板的结构示意图;
图2本发明实施例中一种可能的显示面板的结构示意图;
图3a本发明实施例中一种可能的信号控制线的走线方式示意图;
图3b本发明实施例中另一种可能的信号控制线的走线方式示意图;
图4本发明实施例中一种可能的控制电路的结构示意图;
图5本发明实施例中一种可能的转换电路的结构示意图;
图6a本发明实施例中一种可能的开关电路的结构示意图;
图6b本发明实施例中另一种可能的开关电路的结构示意图;
图6c本发明实施例中又一种可能的开关电路的结构示意图;
图6d本发明实施例中又一种可能的开关电路的结构示意图;
图7本发明实施例中另一种可能的显示面板的结构示意图;
图8本发明实施例中CK1、CKB1、CK2、CKB2以及Goff信号的示意图;
图9本发明实施例中CK1、CKB1、CK2、CKB2、Goff以及SW信号的示意图;
图10本发明实施例中另一种可能的显示面板的结构示意图;
图11本发明实施例中CK1、CKB1、CK2、CKB2以及Goff信号的示意图;
图12本发明实施例中CK1、CKB1、CK2、CKB2、Goff以及SW信号的示意图。
具体实施方式
下面通过附图以及具体实施例对本发明技术方案做详细的说明,应当理解本发明实施例以及实施例中的具体特征是对本发明技术方案的详细的说明,而不是对本发明技术方案的限定,在不冲突的情况下,本发明实施例以及实施例中的技术特征可以相互组合。其中,附图中各个部件的形状和大小不反应其真实比例,仅用于说明本发明实施例。
需要理解的是,在本发明实施例的描述中,“第一”、“第二”等词汇,仅用于区分描述的目的,而不能理解为指示或暗示相对重要性,也不能理解为指示或暗示顺序。在本发明实施例的描述中“多个”,是指两个或两个以上。
本发明实施例中的术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
本发明实施例提供一种显示面板、装置以及驱动方法,用于解决现有技术存在输入到各个公共电极块的公共电压信号不相等导致显示面板显示效果差的技术问题。
请参见图2,该显示面板分为显示区域21和非显示区域22;在显示区域21包括多个阵列设置的公共电极块211,公共电极块211复用作为触控电极;在非显示区域22包括信号控制线221、至少一个栅极驱动电路222、控制电路223、至少一对时钟信号线224以及集成电路225;
至少一对时钟信号线224中的各对时钟信号线224与至少一个栅极驱动电路222中的各栅极驱动电路222一一对应电连接,至少一对时钟信号线224用于输出时钟信号控制至少一个栅极驱动电路222在显示阶段工作;需要说明的是,每对时钟信号线224实际包括两根时钟信号线,图2中为了便于示出,每对时钟信号线224仅以一根实线表征;
控制电路223的输入端与至少一对时钟信号线224、信号控制线221电连接,控制电路223的输出端与各公共电极块211电连接;控制电路223用于:根据信号控制线221提供的控制信号以及至少一对时钟信号线224提供的时钟信号,控制各公共电极块211在显示阶段相互电连接,在触控阶段相互断开;
其中,信号控制线221提供的控制信号若在显示阶段为高电平,则在触控阶段为低电平,若在显示阶段为低电平,则在触控阶段为高电平。
需要说明的是,在具体实施时,栅极驱动电路222、时钟信号线224以及公共电极块211的数量有很多,本发明实施例为了便于示出,仅画出了少量的栅极驱动电路222、时钟信号线224和公共电极块211,本领域技术人员可以根据实际需求设置栅极驱动电路222、时钟信号线224和公共电极块211的具体数量,本发明实施例不做具体限制。
在上述方案中,通过在显示面板的非显示区域中设置控制电路,使控制电路根据信号控制线提供的控制信号以及栅极驱动电路的时钟信号,控制各公共电极块在显示阶段相互电连接,在触控阶段相互断开,在保证显示面板正常分时驱动工作的前提下,解决由于走线的长度不一将导致集成电路近端和远端的公共电压信号的延迟不同的技术问题,使得最终导致输入到各个公共电极块的公共电压信号相等,提高面内显示的均一性,改善显示面板的显示效果。同时,由于控制电路使用的时钟信号是共用栅极驱动电路的时钟信号,因此电路布线十分简单,有利于显示面板的薄化,工艺成本低。
可选的,在具体实施过程中,信号控制线221提供的控制信号可以是集成电路225直接提供给信号控制线221的,也可以是集成电路225提供给其它电路模块的控制信号,而该信号控制线221公共该其它电路模块(如栅极驱动电路222)的控制信号,本发明实施例不做具体限制。
请参见图3a,当信号控制线221共用栅极驱动电路222的控制信号时,信号控制线还与至少一个栅极驱动电路222电连接,具体可以是与至少一个栅极驱动电路222中的每个栅极驱动电路电连接;信号控制线221输出的控制信号还用于在触控阶段控制各栅极驱动电路222停止工作。例如,信号控制线221公共的栅极驱动电路222的控制信号具体可以为Goff信号。
请参见图3b,当控制信号是集成电路225直接提供给信号控制线221时,信号控制线221还与显示面板的集成电路225连接;信号控制线221提供的控制信号具体为集成电路225生成并发送给信号控制线221的信号。
同样需要说明的是,每对时钟信号线224实际包括两根时钟信号线,图3a和图3b中为了便于示出,每对时钟信号线224仅以一根实线表征。
本实施方式,针对信号控制线的控制信号的来源,提供了两种实现方式,在解决由于走线的长度不一将导致集成电路近端和远端的公共电压信号的延迟不同的技术问题的同时,还可以简化电路结构,提高电路控制的精准度,节省工艺成本,提高方案的灵活性和适用性。
可选的,请参见图4,控制电路223具体包括:转换电路223a和开关电路223b。
其中,开关电路223b设置在非显示区域22远离显示面板的集成电路225的一端;比如,集成电路225设置在公共电极块阵列的下方时,开关电路223b设置公共电极块阵列的上方。
其中,转换电路223a的第一类输入端与至少一对时钟信号线224电连接,转换电路223a的第二类输入端与信号控制线221电连接,转换电路223a的输出端与开关电路223b的输入端电连接,开关电路223b的输出端与各公共电极块211电连接;
其中,转换电路223a用于:在显示时间段,根据至少一对时钟信号线224输出的时钟信号、信号控制线221输出的控制信号生成第一控制信号并发送给开关电路223b;在触控时间段,根据至少一对时钟信号线224输出的时钟信号、信号控制线221输出的控制信号生成第二控制信号并发送给开关电路223b;
开关电路223b用于:在接收到第一控制信号时导通各公共电极块211,在接收到第二控制信号时断开各公共电极块211。
同样需要说明的是,每对时钟信号线224实际包括两根时钟信号线,图4中为了便于示出,每对时钟信号线224仅以一根实线表征。
通过本实施方式,转换电路基于至少一对时钟信号线的时钟信号、信号控制线的控制信号,在显示阶段生成第一控制信号并发送给开关电路223b,控制开关电路223b导通各公共电极块211,在触控阶段生成第二控制信号并发送给开关电路223b,控制开关电路223b断开各公共电极块211,以此可在保证显示面板正常分时驱动工作的前提下,解决由于走线的长度不一将导致集成电路近端和远端的公共电压信号的延迟不同的技术问题,使得最终导致输入到各个公共电极块的公共电压信号相等。
可选的,转换电路223a具体包括与至少一对时钟信号线224中各个时钟信号线224一一对应的第一类薄膜晶体管,以及与信号控制线221对应的第二类薄膜晶体管;其中,第一类输入端具体为第一类薄膜晶体管的栅极和第一极;第一类薄膜晶体管的第二极与转换电路223a的输出端连接;第二类输入端具体为第二类薄膜晶体管的栅极;第二类薄膜晶体管的第一极与用于为栅极驱动电路222提供低电平信号的低电位信号线连接,或者,与用于为栅极驱动电路222提供高电平信号的高电位信号线连接;第二类薄膜晶体管的第二极与转换电路223a的输出端连接。
例如:请参见图5,转换电路223a具体包括晶体管T1、T2、T3、T4以及T5。晶体管T1、T2的输入端分别接第一对时钟信号CK1和CKB1,其中CK1和CKB1对应至少一个栅极驱动电路222中第一驱动电路222a的时钟信号;晶体管T3、T4输入端分别接第二对时钟信号CK2和CKB2,其中CK2和CKB2对应至少一个栅极驱动电路222中第二驱动电路222b的时钟信号;晶体管T5的栅极接栅极驱动电路222对应的Goff信号,第一极接用于为栅极驱动电路222提供低电平信号VGL的低电位信号线。
在具体实施过程中,第一对时钟信号CK1、CKB1和第二对时钟信号CK2、CKB2可以相同,也可以不同,本发明实施例不做具体限制。当任意一对时钟信号(比如CK1、CKB1)在多个栅极驱动电路中存在时,该对时钟信号对应的晶体管(比如T1、T2)可以所有的栅极驱动电路中的该对时钟信号电连接,也可以只和部分栅极驱动电路中的该对时钟信号电连接,本发明实施例不做具体限制。
在具体实施过程中,由于每个栅极驱动电路的Goff信号和VGL信号均相同,因此T5可以接任意一个栅极驱动电路的Goff信号,也可同时接多个栅极驱动电路的Goff信号,此处不做具体限制。
需要说明的是,在本发明实施例中,可以根据晶体管的类型以及其栅极的信号,将晶体管的第一极作为其源极,第二极作为其漏极;或者,反之,将晶体管的第一极作为其漏极,第二极作为其源极,具体在此不做具体区分。
本实施方式通过晶体管设计转换电路223a,可以简化电路结构,提高电路控制的精准度,节省工艺成本。
可选的,开关电路223b包括与各公共电极块211一一对应的开关晶体管;各开关晶体管的栅极与转换电路223a的输出端电连接。
其中,各开关晶体管的第一极相互电连接,和/或,各开关晶体管的第一极均与公共电极线226电连接。公共电极线226位于非显示区域22远离显示面板的集成电路225的一端,公共电极线226中传输的信号为公共电压信号。例如,请参见图6a,各开关晶体管的第一极相互电连接;又如,请参见图6b,各开关晶体管的第一极均与公共电极线226电连接;又如,请参见图6c,各开关晶体管的第一极相互电连接且均与公共电极线226电连接。
其中,各开关晶体管的第二极与各公共电极块211一一对应电连接。
本实施方式通过开关晶体管设计开关电路223b,可以简化电路结构,提高电路控制的精准度,节省工艺成本。
可选的,为了减少显示面板内的布线,可将与各公共电极块211一一对应的连接的触控信号线延伸至非显示区域22远离显示面板的集成电路225的一端与开关晶体管的第二极电连接。比如,请参见图6d,集成电路225设置在公共电极块阵列的下方时,开关电路223b设置公共电极块阵列的上方,则可将集成电路225连接各个公共电机块221的触控信号线227(也即图1中的走线12)延伸到公共电极块阵列的上方与开关电路223b中的各个开关晶体管的第二极电连接。
在具体实施时,栅极驱动电路222设置在显示面板的M1层,各公共电极块211设置在显示面板的M2层,触控信号线227可在和栅极驱动电路222交叠的地方换线到M2层,优选在公共电极块阵列左下角或右下角换线。
本实施方式减少显示面板内的布线,进一步可以简化电路结构,节省工艺成本。
可选的,开关电路223b和转换电路223a中的晶体管为相同掺杂特性的晶体管。通过本实施方式可以简化电路结构,提高电路控制的精准度,节省工艺成本。
可选的,本发明实施例上述的晶体管可以是N型薄膜晶体管,也可以是P型薄膜晶体管,本发明实施例不做具体限制。
接下来,分别对晶体管为N型薄膜晶体管和P型薄膜晶体管的情形进行详细介绍:
第1种:本发明实施例中的晶体管均为N型薄膜晶体管,则上述第二类薄膜晶体管的第一极与用于为栅极驱动电路222提供低电平信号VGL的低电位信号线连接。
在显示阶段,至少一对时钟信号线224输出的每对时钟信号为相位相差180度的两个方波信号,信号控制线221输出的控制信号为低电平信号;与至少一对时钟信号线224连接的第一类薄膜晶体管中的第一部分晶体管和第二部分晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出高电平信号至转换电路223a的输出端;开关电路223b在接收到转换电路223a输出的高电平信号后,开关电路223b中的所有开关晶体管打开,使得各公共电极块211相互电连接;
在触控阶段,至少一对时钟信号线224输出的每对时钟信号均为低电平信号,信号控制线221输出的控制信号为高电平信号;与至少一对时钟信号线224连接的第一类薄膜晶体管全部关闭,第二类薄膜晶体管打开,第二类薄膜晶体管的第二极输出低电平信号至转换电路223a的输出端;开关电路223b在接收到转换电路223a输出的低电平信号后,开关电路223b中的所有开关晶体管关闭,使得各公共电极块211相互断开。
第2种:本发明实施例中的晶体管均为P型薄膜晶体管,则上述第二类薄膜晶体管的第一极与用于为栅极驱动电路222提供高电平信号VGH的高电位信号线连接。
在显示阶段,至少一对时钟信号线224输出的每对时钟信号为相位相差180度的两个方波信号,信号控制线221输出的控制信号为高电平信号;与至少一对时钟信号线224连接的第一类薄膜晶体管中的第一部分第一类薄膜晶体管和第二部分第一类薄膜晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出低电平信号至转换电路223a的输出端;开关电路223b在接收到转换电路223a输出的低电平信号后,开关电路223b中的所有开关晶体管打开,使得各公共电极块211相互电连接;
在触控阶段,至少一对时钟信号线224输出的每对时钟信号均为高电平信号,信号控制线221输出的控制信号为低电平信号;与至少一对时钟信号线224连接的第一类薄膜晶体管全部关闭,第二类薄膜晶体管打开;第二类薄膜晶体管的第二极输出高电平信号至转换电路223a的输出端;开关电路223b在接收到转换电路223a输出的高电平信号后,开关电路223b中的所有开关晶体管关闭,使得各公共电极块211相互断开。
本实施方式通过N型薄膜晶体管或P型薄膜晶体管设计控制电路223,可以简化电路结构,提高电路控制的精准度,节省工艺成本。
为了更加清楚地理解本发明实施例上述技术方案,下面举一个可能的完整的实施例进行详细说明:
请参见图7,图7所示显示面板中的晶体管均为N型薄膜晶体管,转换电路223a包括晶体管T1、T2、T3、T4和T5,开关电路223b中各开关晶体管的第一极相互电连接且均与公共电极线226电连接。其中,晶体管T1、T2分别接收第一对时钟信号中的CK1和CKB1,晶体管T3、T4分别接收第二对时钟信号中的CK2和CKB2,晶体管T3的栅极接收Goff信号,第一极接收VGL信号。
请参见图8,图8为图7所示显示面板内CK1、CKB1、CK2、CKB2、Goff的电平图。在显示时间段,转换电路223a中的T1和T2随着接收到的方波信号的高低电平变换交替导通或截止(具体为高电平时导通,低电平时截止),T3和T4随着接收到的方波信号的高低电平变换交替导通或截止(具体为高电平时导通,低电平时截止),T5截止,转换电路223a输出端输出高电平的SW信号,如图9所示;开关电路223b在接收到转换电路223a输出的高电平的SW信号后,开关电路223b中的所有开关晶体管导通,使得各公共电极块211相互电连接;
在触控时间段,转换电路223a中的T1、T2、T3以及T4全部截止,T5导通,T5输出低电平(即VGL),转换电路223a输出端输出低电平的SW信号,如图9所示;开关电路223b在接收到转换电路223a输出的低电平的SW信号后,开关电路223b中的所有开关晶体管截止,使得各公共电极块211相互断开。
请参见图10,图10所示显示面板中的晶体管均为P型薄膜晶体管,转换电路223a包括晶体管T1、T2、T3、T4和T5,开关电路223b中各开关晶体管的第一极相互电连接且均与公共电极线226电连接。其中,晶体管T1、T2分别接收第一对时钟信号中的CK1和CKB1,晶体管T3、T4分别接收第二对时钟信号中的CK2和CKB2,晶体管T3的栅极接收Goff信号,第一极接收VGH信号。
请参见图11,图11为图10所示显示面板内CK1、CKB1、CK2、CKB2、Goff的电平图。在显示时间段,转换电路223a中的T1和T2随着接收到的方波信号的高低电平变换交替导通或截止(具体为低电平时导通,高电平时截止),T3和T4随着接收到的方波信号的高低电平变换交替导通或截止(具体为低电平时导通,高电平时截止),T5截止,转换电路223a输出端输出低电平的SW信号,如图12所示;开关电路223b在接收到转换电路223a输出的低电平的SW信号后,开关电路223b中的所有开关晶体管导通,使得各公共电极块211相互电连接;
在触控时间段,转换电路223a中的T1、T2、T3以及T4全部截止,T5导通,T5输出高电平(即VGH),转换电路223a输出端输出高电平的SW信号,如图12所示;开关电路223b在接收到转换电路223a输出的高电平的SW信号后,开关电路223b中的所有开关晶体管截止,使得各公共电极块211相互断开。
基于同一发明构思,本发明实施例还提供一种显示装置,包括本发明实施例上述任一种可选的实施方式中的显示面板。
基于同一发明构思,本发明实施例还提供一种驱动方法,应用于本发明实施例上述任一种可选的实施方式中的显示面板,所述方法包括:
对至少一对时钟信号线224中的每对时钟信号线224加载时钟信号,以及对信号控制线221加载控制信号,以使控制电路223根据所述信号控制线221提供的控制信号以及所述至少一对时钟信号线224提供的时钟信号,控制各公共电极块211在显示阶段相互电连接,在触控阶段相互断开。
可选的,控制各公共电极块211在显示阶段相互电连接,在触控阶段相互断开,具体包括:
在显示时间段,所述控制电路223中的转换电路223a根据所述至少一对时钟信号线224输出的时钟信号、所述信号控制线221输出的控制信号生成第一控制信号并发送给所述控制电路223中的开关电路223b,以使所述开关电路223b在接收到所述第一控制信号时导通各所述公共电极块211;
在触控时间段,所述控制电路223中的转换电路223a根据所述至少一对时钟信号线224输出的时钟信号、所述信号控制线221输出的控制信号生成第二控制信号并发送给所述控制电路223中的开关电路223b,以使所述开关电路223b在接收到所述第二控制信号时断开各所述公共电极块211。
可选的,对至少一对时钟信号线224中的每对时钟信号线224加载时钟信号,以及对信号控制线221加载控制信号,具体包括:
在显示阶段,对所述至少一对时钟信号线224中的每对时钟信号线224分别加载相位相差180度的两个方波信号,对所述信号控制线221加载低电平信号;在触控阶段,对所述至少一对时钟信号线224中的每对时钟信号线224加载低电平信号,对所述信号控制线221加载高电平信号;
在显示时间段,所述控制电路223中的转换电路223a根据所述至少一对时钟信号线224输出的时钟信号、所述信号控制线221输出的控制信号生成第一控制信号并发送给所述控制电路223中的开关电路223b,以使所述开关电路223b在接收到所述第一控制信号时导通各所述公共电极块211,具体包括:
所述转换电路223a中的第一类薄膜晶体管中的第一部分晶体管和第二部分晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,所述转换电路223a中的第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出高电平信号至所述转换电路223a的输出端,以使所述开关电路223b在接收到所述转换电路223a输出的高电平信号后,打开所述开关电路223b中的所有开关晶体管,进而使得各所述公共电极块211相互电连接;
在触控时间段,所述控制电路223中的转换电路223a根据所述至少一对时钟信号线224输出的时钟信号、所述信号控制线221输出的控制信号生成第二控制信号并发送给所述控制电路223中的开关电路223b,以使所述开关电路223b在接收到所述第二控制信号时断开各所述公共电极块211,具体包括:
所述转换电路223a中的第一类薄膜晶体管全部关闭,所述转换电路223a中的第二类薄膜晶体管打开,所述第二类薄膜晶体管的第二极输出低电平信号至所述转换电路223a的输出端,以使所述开关电路223b在接收到所述转换电路223a输出的低电平信号后,关闭所述开关电路223b中的所有开关晶体管,进而使得各所述公共电极块211相互断开。
可选的,对至少一对时钟信号线224中的每对时钟信号线224加载时钟信号,以及对信号控制线221加载控制信号,具体包括:
在显示阶段,对所述至少一对时钟信号线224中的每对时钟信号线224分别加载相位相差180度的两个方波信号,对所述信号控制线221加载高电平信号;在触控阶段,对所述至少一对时钟信号线224中的每对时钟信号线224加载高电平信号,对所述信号控制线221加载低电平信号;
在显示时间段,所述控制电路223中的转换电路223a根据所述至少一对时钟信号线224输出的时钟信号、所述信号控制线221输出的控制信号生成第一控制信号并发送给所述控制电路223中的开关电路223b,以使所述开关电路223b在接收到所述第一控制信号时导通各所述公共电极块211,具体包括:
所述转换电路223a中的第一类薄膜晶体管中的第一部分晶体管和第二部分晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,所述转换电路223a中的第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出低电平信号至所述转换电路223a的输出端,以使所述开关电路223b在接收到所述转换电路223a输出的低电平信号后,打开所述开关电路223b中的所有开关晶体管,进而使得各所述公共电极块211相互电连接;
在触控时间段,所述控制电路223中的转换电路223a根据所述至少一对时钟信号线224输出的时钟信号、所述信号控制线221输出的控制信号生成第二控制信号并发送给所述控制电路223中的开关电路223b,以使所述开关电路223b在接收到所述第二控制信号时断开各所述公共电极块211,具体包括:
所述转换电路223a中的第一类薄膜晶体管全部关闭,所述转换电路223a中的第二类薄膜晶体管打开,所述第二类薄膜晶体管的第二极输出高电平信号至所述转换电路223a的输出端,以使所述开关电路223b在接收到所述转换电路223a输出的高电平信号后,关闭所述开关电路223b中的所有开关晶体管,进而使得各所述公共电极块211相互断开。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (16)
1.一种显示面板,其特征在于,分为显示区域和非显示区域;所述显示区域包括多个阵列设置的公共电极块,所述公共电极块复用作为触控电极;所述非显示区域包括信号控制线、至少一个栅极驱动电路、控制电路和至少一对时钟信号线;
所述至少一对时钟信号线中的各对时钟信号线与所述至少一个栅极驱动电路中的各栅极驱动电路一一对应电连接,所述至少一对时钟信号线用于输出时钟信号控制所述至少一个栅极驱动电路在显示阶段工作;
所述控制电路的输入端与所述至少一对时钟信号线、所述信号控制线电连接,所述控制电路的输出端与各所述公共电极块电连接;所述控制电路用于:根据所述信号控制线提供的控制信号以及所述至少一对时钟信号线提供的时钟信号,控制各所述公共电极块在显示阶段相互电连接,在触控阶段相互断开;
其中,所述信号控制线提供的控制信号若在所述显示阶段为高电平,则在所述触控阶段为低电平,若在所述显示阶段为低电平,则在所述触控阶段为高电平。
2.如权利要求1所述的显示面板,其特征在于,所述信号控制线还与所述至少一个栅极驱动电路电连接;
所述信号控制线输出的控制信号还用于在触控阶段控制所述各栅极驱动电路停止工作。
3.如权利要求1所述的显示面板,其特征在于,所述信号控制线还与所述显示面板的集成电路连接;
所述信号控制线提供的控制信号具体为所述集成电路生成并发送给所述信号控制线的信号。
4.如权利要求1所述的显示面板,其特征在于,所述控制电路具体包括:转换电路和开关电路;
其中,所述开关电路设置在非显示区域远离所述显示面板的集成电路的一端;
所述转换电路的第一类输入端与所述至少一对时钟信号线电连接,所述转换电路的第二类输入端与所述信号控制线电连接,所述转换电路的输出端与所述开关电路的输入端电连接,所述开关电路的输出端与各所述公共电极块电连接;
所述转换电路用于:在显示时间段,根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第一控制信号并发送给所述开关电路;在触控时间段,根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第二控制信号并发送给所述开关电路;
所述开关电路用于:在接收到所述第一控制信号时导通各所述公共电极块,在接收到所述第二控制信号时断开各所述公共电极块。
5.如权利要求4所述的显示面板,其特征在于,所述转换电路包括与所述至少一对时钟信号线中各个时钟信号线一一对应的第一类薄膜晶体管,以及与所述信号控制线对应的第二类薄膜晶体管;
其中,所述第一类输入端具体为所述第一类薄膜晶体管的栅极和第一极;所述第一类薄膜晶体管的第二极与所述转换电路的输出端连接;
所述第二类输入端具体为所述第二类薄膜晶体管的栅极;所述第二类薄膜晶体管的第一极与用于为所述栅极驱动电路提供低电平信号的低电位信号线连接,或者,与用于为所述栅极驱动电路提供高电平信号的高电位信号线连接;所述第二类薄膜晶体管的第二极与所述转换电路的输出端连接。
6.如权利要求5所述的显示面板,其特征在于,所述开关电路包括与各所述公共电极块一一对应的开关晶体管;
各所述开关晶体管的栅极与所述转换电路的输出端电连接;各所述开关晶体管的第一极相互电连接,和/或,各所述开关晶体管的第一极均与公共电极线电连接;各所述开关晶体管的第二极与对应的所述公共电极块电连接。
7.如权利要求6所述的显示面板,其特征在于,所述开关电路和所述转换电路中的晶体管均为N型薄膜晶体管;所述第二类薄膜晶体管的第一极与用于为所述栅极驱动电路提供低电平信号的低电位信号线连接;
在显示阶段,所述至少一对时钟信号线输出的每对时钟信号为相位相差180度的两个方波信号,所述信号控制线输出的控制信号为低电平信号;与所述至少一对时钟信号线连接的第一类薄膜晶体管中的第一部分晶体管和第二部分晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,所述第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出高电平信号至所述转换电路的输出端;所述开关电路在接收到所述转换电路输出的高电平信号后,所述开关电路中的所有开关晶体管打开,使得各所述公共电极块相互电连接;
在触控阶段,所述至少一对时钟信号线输出的每对时钟信号均为低电平信号,所述信号控制线输出的控制信号为高电平信号;与所述至少一对时钟信号线连接的第一类薄膜晶体管全部关闭,所述第二类薄膜晶体管打开,所述第二类薄膜晶体管的第二极输出低电平信号至所述转换电路的输出端;所述开关电路在接收到所述转换电路输出的低电平信号后,所述开关电路中的所有开关晶体管关闭,使得各所述公共电极块相互断开。
8.如权利要求6所述的显示面板,其特征在于,所述开关电路和所述转换电路中的晶体管均为P型薄膜晶体管;所述第二类薄膜晶体管的第一极与用于为所述栅极驱动电路提供高电平信号的高电位信号线连接;
在显示阶段,所述至少一对时钟信号线输出的每对时钟信号为相位相差180度的两个方波信号,所述信号控制线输出的控制信号为高电平信号;与所述至少一对时钟信号线连接的第一类薄膜晶体管中的第一部分第一类薄膜晶体管和第二部分第一类薄膜晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,所述第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出低电平信号至所述转换电路的输出端;所述开关电路在接收到所述转换电路输出的低电平信号后,所述开关电路中的所有开关晶体管打开,使得各所述公共电极块相互电连接;
在触控阶段,所述至少一对时钟信号线输出的每对时钟信号均为高电平信号,所述信号控制线输出的控制信号为低电平信号;与所述至少一对时钟信号线连接的第一类薄膜晶体管全部关闭,所述第二类薄膜晶体管打开;所述第二类薄膜晶体管的第二极输出高电平信号至所述转换电路的输出端;所述开关电路在接收到所述转换电路输出的高电平信号后,所述开关电路中的所有开关晶体管关闭,使得各所述公共电极块相互断开。
9.如权利要求6所述的显示面板,其特征在于,所述显示区域包括与各所述公共电极块一一对应的连接的触控信号线,所述触控信号线延伸至非显示区域远离所述显示面板的集成电路的一端与所述开关晶体管的第二极电连接。
10.如权利要求6所述的显示面板,其特征在于,所述公共电极线位于所述非显示区域远离所述显示面板的集成电路的一端。
11.如权利要求5-10任一项所述的显示面板,其特征在于,所述开关电路和所述转换电路中的晶体管为相同掺杂特性的晶体管。
12.一种显示装置,其特征在于,包括如权利要求1-11任一项所述的显示面板。
13.一种如权利要求1-11任一项所述的显示面板的驱动方法,其特征在于,所述方法包括:
对至少一对时钟信号线中的每对时钟信号线加载时钟信号,以及对信号控制线加载控制信号,以使控制电路根据所述信号控制线提供的控制信号以及所述至少一对时钟信号线提供的时钟信号,控制各公共电极块在显示阶段相互电连接,在触控阶段相互断开。
14.如权利要求13所述的方法,其特征在于,控制各公共电极块在显示阶段相互电连接,在触控阶段相互断开,具体包括:
在显示时间段,所述控制电路中的转换电路根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第一控制信号并发送给所述控制电路中的开关电路,以使所述开关电路在接收到所述第一控制信号时导通各所述公共电极块;
在触控时间段,所述控制电路中的转换电路根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第二控制信号并发送给所述控制电路中的开关电路,以使所述开关电路在接收到所述第二控制信号时断开各所述公共电极块。
15.如权利要求14所述的方法,其特征在于,对至少一对时钟信号线中的每对时钟信号线加载时钟信号,以及对信号控制线加载控制信号,具体包括:
在显示阶段,对所述至少一对时钟信号线中的每对时钟信号线分别加载相位相差180度的两个方波信号,对所述信号控制线加载低电平信号;在触控阶段,对所述至少一对时钟信号线中的每对时钟信号线加载低电平信号,对所述信号控制线加载高电平信号;
在显示时间段,所述控制电路中的转换电路根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第一控制信号并发送给所述控制电路中的开关电路,以使所述开关电路在接收到所述第一控制信号时导通各所述公共电极块,具体包括:
所述转换电路中的第一类薄膜晶体管中的第一部分晶体管和第二部分晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,所述转换电路中的第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出高电平信号至所述转换电路的输出端,以使所述开关电路在接收到所述转换电路输出的高电平信号后,打开所述开关电路中的所有开关晶体管,进而使得各所述公共电极块相互电连接;
在触控时间段,所述控制电路中的转换电路根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第二控制信号并发送给所述控制电路中的开关电路,以使所述开关电路在接收到所述第二控制信号时断开各所述公共电极块,具体包括:
所述转换电路中的第一类薄膜晶体管全部关闭,所述转换电路中的第二类薄膜晶体管打开,所述第二类薄膜晶体管的第二极输出低电平信号至所述转换电路的输出端,以使所述开关电路在接收到所述转换电路输出的低电平信号后,关闭所述开关电路中的所有开关晶体管,进而使得各所述公共电极块相互断开。
16.如权利要求14所述的方法,其特征在于,对至少一对时钟信号线中的每对时钟信号线加载时钟信号,以及对信号控制线加载控制信号,具体包括:
在显示阶段,对所述至少一对时钟信号线中的每对时钟信号线分别加载相位相差180度的两个方波信号,对所述信号控制线加载高电平信号;在触控阶段,对所述至少一对时钟信号线中的每对时钟信号线加载高电平信号,对所述信号控制线加载低电平信号;
在显示时间段,所述控制电路中的转换电路根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第一控制信号并发送给所述控制电路中的开关电路,以使所述开关电路在接收到所述第一控制信号时导通各所述公共电极块,具体包括:
所述转换电路中的第一类薄膜晶体管中的第一部分晶体管和第二部分晶体管随着接收到的方波信号的高低电平变换交替打开或关闭,所述转换电路中的第二类薄膜晶体管关闭,处于打开状态的第一类薄膜晶体管的第二极输出低电平信号至所述转换电路的输出端,以使所述开关电路在接收到所述转换电路输出的低电平信号后,打开所述开关电路中的所有开关晶体管,进而使得各所述公共电极块相互电连接;
在触控时间段,所述控制电路中的转换电路根据所述至少一对时钟信号线输出的时钟信号、所述信号控制线输出的控制信号生成第二控制信号并发送给所述控制电路中的开关电路,以使所述开关电路在接收到所述第二控制信号时断开各所述公共电极块,具体包括:
所述转换电路中的第一类薄膜晶体管全部关闭,所述转换电路中的第二类薄膜晶体管打开,所述第二类薄膜晶体管的第二极输出高电平信号至所述转换电路的输出端,以使所述开关电路在接收到所述转换电路输出的高电平信号后,关闭所述开关电路中的所有开关晶体管,进而使得各所述公共电极块相互断开。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811572471.4A CN109584772B (zh) | 2018-12-21 | 2018-12-21 | 一种显示面板、装置以及驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811572471.4A CN109584772B (zh) | 2018-12-21 | 2018-12-21 | 一种显示面板、装置以及驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109584772A true CN109584772A (zh) | 2019-04-05 |
CN109584772B CN109584772B (zh) | 2022-04-15 |
Family
ID=65931299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811572471.4A Active CN109584772B (zh) | 2018-12-21 | 2018-12-21 | 一种显示面板、装置以及驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109584772B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114141198A (zh) * | 2021-12-07 | 2022-03-04 | 合肥京东方卓印科技有限公司 | 扫描驱动电路及其维修方法、显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130127779A1 (en) * | 2011-11-18 | 2013-05-23 | Synaptics Incorporated | Flexible timing and multiplexing for a display device comprising an integrated capacitive sensing device |
CN104699355A (zh) * | 2015-04-01 | 2015-06-10 | 上海天马微电子有限公司 | 一种自容式触摸显示面板及其阵列基板和触控装置 |
CN105093721A (zh) * | 2015-08-10 | 2015-11-25 | 上海天马微电子有限公司 | 一种触控显示基板、电子设备及驱动方法 |
US20160188063A1 (en) * | 2014-12-30 | 2016-06-30 | Lg Display Co., Ltd | Touch type liquid crystal display device |
CN105913791A (zh) * | 2016-06-24 | 2016-08-31 | 厦门天马微电子有限公司 | 显示装置、阵列基板及其驱动方法 |
CN107992229A (zh) * | 2017-12-05 | 2018-05-04 | 上海中航光电子有限公司 | 触控显示面板和触控显示装置 |
CN108628499A (zh) * | 2018-05-25 | 2018-10-09 | 京东方科技集团股份有限公司 | 阵列基板及其驱动方法、显示装置 |
-
2018
- 2018-12-21 CN CN201811572471.4A patent/CN109584772B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130127779A1 (en) * | 2011-11-18 | 2013-05-23 | Synaptics Incorporated | Flexible timing and multiplexing for a display device comprising an integrated capacitive sensing device |
US20160188063A1 (en) * | 2014-12-30 | 2016-06-30 | Lg Display Co., Ltd | Touch type liquid crystal display device |
CN104699355A (zh) * | 2015-04-01 | 2015-06-10 | 上海天马微电子有限公司 | 一种自容式触摸显示面板及其阵列基板和触控装置 |
CN105093721A (zh) * | 2015-08-10 | 2015-11-25 | 上海天马微电子有限公司 | 一种触控显示基板、电子设备及驱动方法 |
CN105913791A (zh) * | 2016-06-24 | 2016-08-31 | 厦门天马微电子有限公司 | 显示装置、阵列基板及其驱动方法 |
CN107992229A (zh) * | 2017-12-05 | 2018-05-04 | 上海中航光电子有限公司 | 触控显示面板和触控显示装置 |
CN108628499A (zh) * | 2018-05-25 | 2018-10-09 | 京东方科技集团股份有限公司 | 阵列基板及其驱动方法、显示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114141198A (zh) * | 2021-12-07 | 2022-03-04 | 合肥京东方卓印科技有限公司 | 扫描驱动电路及其维修方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN109584772B (zh) | 2022-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104699347B (zh) | 一种阵列基板、显示面板及电子设备 | |
CN106066738B (zh) | 阵列基板及其驱动方法、显示面板和显示装置 | |
CN104699355B (zh) | 一种自容式触摸显示面板及其阵列基板和触控装置 | |
CN103280201B (zh) | 栅极驱动装置和显示装置 | |
CN109637414A (zh) | 一种显示面板驱动电路及其驱动方法、显示装置 | |
CN108648705A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路及显示装置 | |
CN106383624B (zh) | 一种阵列基板、显示面板及其驱动方法和显示装置 | |
CN105869599B (zh) | 一种阵列基板及其驱动方法、以及显示面板 | |
CN108231034A (zh) | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 | |
CN102473385A (zh) | 扫描信号线驱动电路和具备它的显示装置 | |
CN105719593A (zh) | 一种栅极驱动电路、显示面板以及电子设备 | |
CN104916249B (zh) | 一种用于显示面板的驱动电路和显示装置 | |
CN107221298B (zh) | 一种goa电路及液晶显示器 | |
CN107221299B (zh) | 一种goa电路及液晶显示器 | |
CN104637430B (zh) | 栅极驱动电路及显示装置 | |
CN106023875A (zh) | 驱动单元、驱动方法、驱动电路及显示面板 | |
CN106502456B (zh) | 显示面板及其驱动方法、显示装置 | |
CN106448532B (zh) | 一种移位寄存器、驱动电路及显示面板 | |
TW200406613A (en) | Display device | |
CN109272960A (zh) | 栅极驱动电路及显示装置 | |
CN105161042A (zh) | 一种阵列基板、显示面板及显示装置 | |
CN106531118A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN108874201A (zh) | 一种阵列基板和显示面板 | |
CN106940500A (zh) | 阵列基板、显示面板、显示装置以及阵列基板的驱动方法 | |
CN104699350B (zh) | 触控显示面板及其驱动方法,驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |