CN109491158A - 一种显示面板及显示装置 - Google Patents
一种显示面板及显示装置 Download PDFInfo
- Publication number
- CN109491158A CN109491158A CN201811367434.XA CN201811367434A CN109491158A CN 109491158 A CN109491158 A CN 109491158A CN 201811367434 A CN201811367434 A CN 201811367434A CN 109491158 A CN109491158 A CN 109491158A
- Authority
- CN
- China
- Prior art keywords
- display panel
- level
- switched
- time point
- adjacent
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims description 21
- 230000005611 electricity Effects 0.000 claims description 8
- 239000012212 insulator Substances 0.000 claims description 4
- 230000017105 transposition Effects 0.000 claims description 4
- 230000001808 coupling effect Effects 0.000 abstract description 15
- 230000008878 coupling Effects 0.000 description 15
- 238000010168 coupling process Methods 0.000 description 15
- 238000005859 coupling reaction Methods 0.000 description 15
- 239000004973 liquid crystal related substance Substances 0.000 description 12
- 238000010586 diagram Methods 0.000 description 8
- 230000000694 effects Effects 0.000 description 8
- 230000003071 parasitic effect Effects 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 238000010408 sweeping Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明涉及显示面板及显示装置,包括栅极驱动电路,栅极驱动电路包括多级栅极驱动单元,在特定的时间段,存在连续多级所述栅极驱动单元输出有效扫描信号,显示面板还包括虚拟栅极线,虚拟栅极线在下栅极结构的显示面板中设置于首行像素之前,在上栅极结构的显示面板中设置于末行像素之后,并在对下栅极结构的显示装置进行反向扫描,以及对上栅极结构的显示装置进行正向扫描时,在虚拟栅极线上输入特定的脉冲信号,使显示面板上各像素在相同灰阶下由耦合效应导致的电位差异相同。本发明的显示面板及显示装置解决了首行或末行像素由于受到的耦合效应与其他像素存在差异而导致的在相同灰阶画面下的首行或末行亮线的问题。
Description
技术领域
本发明涉及显示驱动技术领域,尤其涉及一种显示面板及显示装置
背景技术
液晶显示装置(Liquid Crystal Display,LCD)具备轻薄、节能、无辐射等诸多优点,因此已经逐渐取代传统的阴极射线管(CRT)显示器。目前液晶显示器被广泛地应用于高清晰数字电视、台式计算机、个人数字助理(PDA)、笔记本电脑、移动电话、数码相机等电子设备中。
以薄膜晶体管(Thin Film Transistor,TFT)液晶显示装置为例,其包括:液晶显示面板和驱动电路,其中,液晶显示面板包括多条栅极线与多条数据线,且相邻的两条栅极线与相邻的两条数据线交叉形成一个像素单元,每个像素单元至少包括一个薄膜晶体管。而驱动电路包括:栅极驱动电路(gate drive circuit)和源极驱动电路(source drivecircuit)。随着生产者对液晶显示装置的低成本化追求以及制造工艺的提高,原本设置于液晶显示面板以外的驱动电路集成芯片被设置于液晶显示面板的玻璃基板上成为了可能,例如,将栅极驱动集成电路设置于阵列基板(Gate IC in Array,GIA)上从而简化液晶显示装置的制造过程,并降低生产成本,还能实现液晶显示面板窄边框化。
液晶显示面板与驱动电路的基本工作原理为:阵列基板上的栅极驱动电路通过与栅极线电性连接的上拉晶体管向栅极线送出栅极驱动信号,依序将每一行的TFT打开,然后由源极驱动电路同时将一整行的像素单元充电到各自所需的电压,以显示不同的灰阶。即首先由第一行的栅极驱动电路通过其上拉晶体管将第一行的薄膜晶体管打开,然后由源极驱动电路对第一行的像素单元进行充电。第一行的像素单元充好电时,栅极驱动电路便将该行薄膜晶体管关闭,然后第二行的栅极驱动电路通过其上拉晶体管将第二行的薄膜晶体管打开,再由源极驱动电路对第二行的像素单元进行充放电。如此依序下去,当充好了最后一行的像素单元,便又重新从第一行开始充电。
随着技术的发展和市场的需求,众多厂商生产的阵列基板在进行扫描时,通过同时打开多条栅极线对多行的像素单元进行充电,这样可以实现画面的高刷新率进而提高了画面的显示质量,该技术主要运用于高分辨率的显示面板中。然而通过同时打开多条栅极线对多行的像素单元进行充电,不可避免的带来一些问题。具体地,如图1及图2所示,图1所示为阵列基板上的上栅极结构的像素单元阵列,除末行像素电极外,其他行的像素电极均位于本行栅极扫描线及下一行栅极扫描线之间,形成有第一寄生电容Cg_own和第二寄生电容Cg_next,唯独只有末行像素的第二寄生电容Cg_next的一端是接到虚拟栅极线(Dummygate),其中,虚拟栅极线上的电位通常为公共电极的电压值Vcom,电位恒定。同样的,在下栅极结构的像素单元阵列中则是首行像素的第二寄生电容Cg_next的一端接到虚拟栅极线(Dummy gate),因此在这两种结构的显示面板分别进行正扫和反扫时,末(首)行像素所受耦合与其他像素所受耦合存在差异,从而导致电位不同,因此在相同灰阶下时,末(首)行存在亮线的问题。如图2所示,在A点,第N-1条栅极扫描线Gate_N-1与第N条栅极扫描线Gate_N均输出高电平,第N条栅极扫描线Gate_N上的电平信号由低电平切换至高电平,第N-1行像素电极Pixel_N-1受到第N条栅极扫描线Gate_N上信号的耦合,电位被拉高,但因此时第N-1行像素Pixel_N-1尚处于充电状态,所受耦合造成的电位变化很快将平复。在C点,第N条栅极扫描线Gate_N上的电平信号由高电平切换至低电平,此时受第N条栅极扫描线Gate_N的耦合,像素电极Pixel_N-1的电位被拉低(约几百毫伏),并且此时栅极扫描线Gate_N-1关闭,像素电极Pixel_N-1处于电位维持状态,电位无法恢复。而对于末行像素,由于末行像素的第二寄生电容Cg_next的一端接于虚拟栅极线(Dummy gate),而虚拟栅极线上接入的电位为公共电压Vcom,电位恒定,不存在上述的A点与C点的耦合情况,因此,在相同的灰阶情况下,末行像素Pixel_N+1最终维持的电位和其他像素维持的电位不同,从而表现出末端亮线问题,现有的解决方法有首末行像素处加宽黑色矩阵,但是会使面板有效显示区与规格值差异较大,另外还有增加虚拟像素(dummy pixel)和栅极驱动单元(GIA unit),但是会额外占用面板边框。
发明内容
本发明要解决的主要技术问题是提供一种显示面板及显示装置,该显示面板及显示装置可以解决面板的首行或末行像素因所处位置相对特殊,在相邻栅极扫描线存在同时扫描的显示面板中,首行或末行的像素电极受到的耦合效应与其他行的像素存在差异,从而在相同灰阶画面下像素电极电压有别于其他像素,宏观表现为在下栅极结构的显示面板中栅极驱动电路反扫或上栅极结构的显示面板中栅极驱动电路正扫时,首行或末行亮线的问题,进而提高画面的质量。
为了实现上述目的,本发明实施例第一方面提高一种显示面板,包括阵列基板,所述阵列基板上设置有交叉绝缘的扫描线和数据线,在交叉部分连接有晶体管以及与所述晶体管相连的像素电极,所述阵列基板上还设置有栅极驱动电路,所述栅极驱动电路包括多级栅极驱动单元,每级栅极驱动单元用于输出扫描信号以驱动显示面板上每级所述栅极驱动单元对应的每一行扫描线,并在特定的时间段,存在连续多级所述栅极驱动单元输出有效电平的所述扫描信号,其特征在于,所述阵列基板还包括:
虚拟栅极线,所述虚拟栅极线在下栅极结构的显示面板中设置于首行像素之前,在上栅极结构的显示面板中设置于末行像素之后,并在对下栅极结构的显示装置进行反向扫描,或对上栅极结构的显示装置进行正向扫描时,所述虚拟扫描线接收脉冲信号,其中,在同一帧内,所述脉冲信号由有效电平切换为无效电平的时间点晚于相邻的所述扫描信号由有效电平切换为无效电平的时间点。
进一步地,所述脉冲信号由无效电平切换为有效电平的时间点不早于所述相邻的扫描信号由无效电平切换为有效电平的时间点。
进一步地,在所述虚拟栅极线与相邻的扫描线之间的距离等于其他相邻的两个扫描线之间的距离时,所述脉冲信号的脉冲幅度与所述相邻的的扫描信号的脉冲幅度相等;
在所述虚拟栅极线与所述相邻的扫描线之间的距离小于其他相邻的两个扫描线之间的距离时,所述脉冲信号的脉冲幅度小于所述相邻的扫描信号的脉冲幅度;
在所述虚拟栅极线与所述相邻的扫描线之间的距离大于其他相邻的两个扫描线之间的距离时,所述脉冲信号的脉冲幅度大于所述相邻的扫描信号的脉冲幅度。
进一步地,所述脉冲信号的脉宽与所述扫描信号的脉宽相同。
进一步地,在同一帧内,所述脉冲信号由有效电平切换为无效电平的时间点与相邻的扫描信号由有效电平切换为无效电平的时间点的差值等于所述相邻的扫描信号由有效电平切换为无效电平的时间点与相对侧的扫描信号由有效电平切换为无效电平的时间点的差值。
进一步地,在同一帧内,相邻的扫描信号由无效电平切换为有效电平的时间点与所述脉冲信号由无效电平切换为有效电平的时间点的差值等于相对侧的扫描信号由无效电平切换为有效电平的时间点与所述相邻的扫描信号由无效电平切换为有效电平的时间点的差值。
进一步地,在一时间段,每相邻两级的栅极驱动单元同时输出有效所述扫描信号。
进一步地,所述有效电平为高电平。
进一步地,所述阵列基板上还设置有源极驱动电路,用于输出数据信号至每列数据线使图像画面显示相同灰阶。
此外,为实现上述目的,本发明实施例第二方面提供一种显示装置,所述显示装置包括实施例第一方面所述的显示面板。
本发明提供的显示面板及显示装置,通过设置虚拟栅极线并施加特定的脉冲信号,具体为,在下栅极结构的显示面板中设置于首行像素之前,或在上栅极结构的显示面板中设置于末行像素之后,并在对下栅极结构的显示装置进行反向扫描,或对上栅极结构的显示装置进行正向扫描时,在虚拟栅极线上输入特定的脉冲信号,其中,该脉冲信号高电平切低电平的时间点晚于所述最端部的行中的扫描信号高电平切低电平的时间点,这样使得显示面板上各像素在相同灰阶下由耦合效应导致的电位差异相同,解决了显示面板的首行或末行像素由于受到的耦合效应与其他像素存在差异,在相同灰阶画面下导致的首行或末行亮线的问题。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚。
图1示出现有的上栅极结构的显示面板的像素的电学结构的等效电路图。
图2示出图1所示的等效电路图中末行像素与其他像素由耦合效应引起的像素电极电位变化的电压波形图。
图3示出本发明第一实施例的上栅极结构的显示面板的结构示意图。
图4示出图3所示的末行像素及其他行像素的电压波形图。
图5示出本发明第二实施例的扫描信号时序图及各行像素电极电位波形图。
图6示出本发明第三实施例的下栅极结构的显示面板的结构示意图。
图7示出本发明第四实施例的上栅极结构的显示面板的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的实施方式作进一步地描述。
首先,本发明显示面板的配置中,“首行”、“末行”指物理结构上的设置方式,不随扫描的方式而改变,并且“行”及“列”、“水平”及“垂直”在普遍情况下分别是显示面板的横向及纵向的排列,但不局限于此,从横关系也可以逆转,因此,本发明中的“行”、“列”、“水平”、“垂直”并不特别限定方向。并且每个实施例中的数字表明代表同一类,不仅仅指某一行的特定部分。
第一实施例
结合图3和图4对本实施例进行具体说明,如图3所示,本发明的显示面板包括阵列基板,阵列基板上设置有交叉绝缘的多条扫描线12(图中仅仅示出三条Gate N-1、Gate N、Gate N+1,但本发明并不以此为限)、数据线11以及虚拟栅极线15,在交叉部分连接有开关元件以及与开关元件相连的像素电极13,阵列基板上还设置有栅极驱动电路,用于向扫描线12提供扫描信号,栅极驱动电路包括多级栅极驱动单元14,每级栅极驱动单元14包括移位寄存器,用于输出扫描信号以驱动显示面板上每级所述栅极驱动单元对应的每一行扫描线12,并在特定的时间段,存在连续多级栅极驱动单元14输出有效的扫描信号。具体地,图3所示为上栅极结构的显示面板,即每行的扫描线12都位于本行像素电极13的上方,在上栅极结构的显示面板中,虚拟栅极线15设置于末行像素之后,在对上栅极结构的显示装置进行正向扫描时,在虚拟栅极线15上输入特定的脉冲信号以解决末行像素的耦合差异,即该脉冲信号与栅极驱动单元输出的扫描信号相应,使得末行像素所受耦合与相邻两级栅极驱动单元输出的扫描信号之间的像素所受耦合一致。具体地,在同一帧画面内,脉冲信号有效电平切换为无效电平的时间点晚于相邻的扫描线(在上栅极结构中为末行扫描线)中的扫描信号有效电平切换为无效电平的时间点。
具体地,本实施例以每相邻两级的栅极驱动单元同时输出有效栅极驱动信号,且有效栅极驱动信号为高电平为例进行具体说明,请参考图3及图4。
在本实施方式中,在同一帧画面内,脉冲信号无效电平切换为有效电平的时间点不早于相邻的扫描线(在上栅极结构中即末行)中的扫描信号无效电平切换为有效电平的时间点,例如,图4中,扫描线Gate N上的扫描信号的无效电平切换为有效电平的时间点不早于扫描线Gate N-1上的扫描信号的无效电平切换为有效电平的时间点,相应地,虚拟栅极线(Dummy gate)15上的脉冲信号的无效电平切换为有效电平的时间点不早于扫描线Gate N+1上的扫描信号的无效电平切换为有效电平的时间点。
在本实施方式中,虚拟栅极线15与末行的扫描线12之间的距离等于其他相邻扫描线12之间的距离,并且施加到虚拟栅极线15上的脉冲信号的脉冲幅度与施加到末行上的扫描信号的脉冲幅度相等。但是对距离与高低电平压差进行相应的调整也可以实现本发明的目的,即,虚拟栅极线15与末行中的扫描线12之间的距离小于其他相邻扫描线12之间的距离时,施加到虚拟栅极线15上的脉冲信号的脉冲幅度小于末行中的扫描信号的脉冲幅度,虚拟栅极线15与末行中的扫描线12之间的距离大于其他相邻扫描线12之间的距离时,施加到虚拟栅极线15上的脉冲信号的脉冲幅度大于末行中的扫描信号的脉冲幅度。
在一实施方式中,脉冲信号的脉宽与其他扫描信号的脉宽相同。
较优地,在同一帧内,脉冲信号由有效电平切换为无效电平的时间点与相邻的扫描信号(此处相邻的扫描信号是唯一的)由有效电平切换为无效电平的时间点的差值等于相邻的扫描信号由有效电平切换为无效电平的时间点与相对侧的扫描信号(此处相对侧的扫描信号是唯一的)由有效电平切换为无效电平的时间点的差值,且相邻的扫描信号由无效电平切换为有效电平的时间点与脉冲信号由无效电平切换为有效电平的时间点的差值等于相对侧的扫描信号由无效电平切换为有效电平的时间点与相邻的扫描信号由无效电平切换为有效电平的时间点的差值,例如,参考图3-图4,在同一帧内,虚拟栅极线(Dummygate)15上的脉冲信号由有效电平切换为无效电平的时间点与相邻的扫描信号Gate N+1由有效电平切换为无效电平的时间点的差值等于相邻的扫描信号Gate N+1由有效电平切换为无效电平的时间点与相对侧的扫描信号Gate N由有效电平切换为无效电平的时间点的差值(未示出),且相邻的扫描信号Gate N+1由无效电平切换为有效电平的时间点与脉冲信号由无效电平切换为有效电平的时间点的差值等于相对侧的扫描信号Gate N由无效电平切换为有效电平的时间点与相邻的扫描信号Gate N+1由无效电平切换为有效电平的时间点的差值(未示出)。
具体地,本实施例中施加于虚拟栅极线15上的脉冲信号来自于显示装置***电路中符合上述要求的脉冲信号,如栅极驱动电路中的STV信号。
具体技术效果如图4所示,对于末行像素的耦合效应,在A1点与C1点的耦合效果与其他相邻行的耦合效果一致,例如,扫描线Gate N+1与虚拟栅极线(Dummy gate)之间的末行像素所受耦合与扫描线Gate N-1与扫描线Gate N之间的像素所受耦合一致。因此,本实施例的显示面板能很好的解决因耦合不同导致像素电极电位不同的问题,从而宏观上不会表现为亮线。
需要说明的是,图3中所示的时钟信号和STV信号的设定和连接仅仅与具体的扫描方式有关,即同时实现多条扫描线对各行像素单元进行扫描,不影响本发明功能的实现。
本发明实施例提供的显示面板通过设置虚拟栅极线15并施加特定的脉冲信号,具体为在上栅极结构的显示面板中设置于末行像素之后,并在对上栅极结构的显示面板进行正向扫描时,在虚拟栅极线15上输入特定的脉冲信号,该特定的脉冲信号在画面扫描时,在同一帧内,该脉冲信号由有效电平切换为无效电平的时间点晚于相邻的扫描信号由有效电平切换为无效电平的时间点,该脉冲信号由无效电平切换为有效电平的时间点不早于该相邻的扫描信号由无效电平切换为有效电平的时间点。并且通过虚拟栅极线与末行扫描线之间的距离,相应的调整脉冲信号的脉冲幅度,实现距离与脉冲幅度都与其他扫描线相同的效果。因此本发明通过设置虚拟栅极线并施加特定的脉冲信号可以使显示面板上各像素在相同灰阶下由耦合效应导致的电位差异相同,解决了显示面板的末行像素由于受到的耦合效应与其他像素存在差异,在相同灰阶画面下导致的末行亮线的问题。
第二实施例
本实施例中的显示面板的具体结构与上述实施例中的显示面板具体结构大致相同,不同的是各栅极驱动单元时钟信号CLOCK的相位设定及STV信号的连接方式,由此实现4条扫描线同时对各行像素单元进行扫描。由于实现该功能的电路结构不是本发明的发明点,因此不具体展开,仅仅对同时扫描的四条扫描线的时序图及由此产生的各像素电极的耦合差异进行分析,如图5所示,图示是上栅极结构的显示面板的扫描线的信号及像素电极电位波形,当四条扫描线同时进行扫描时,影响各行像素电极的也局限于与各行像素电极相邻的扫描线,如图5所示,第N-2行的像素电极Pixel_N-2的电位,在B点受第N-1行的扫描信号的耦合,电位被拉高,但因此时尚处于充电状态,电位很快平复,在D点受第N-1行的扫描信号的耦合,电位被拉低,并且此时第N-2行处于维持状态,电位无法恢复。同样,第N-1行的像素电极Pixel_N-1的电位也有对应的E点与F点,最终维持的电位相同,第N行的同样不在赘述,但是对于末行第N+1行的像素电极的电位,由于现有技术中Dummy gate的电位通常为为公共电压,电压恒定,不会产生上述耦合作用,如图所示,在K点之后没有再次下拉,该行像素在相同灰阶下最终维持的电位与其他行像素的电位不相同,此时同样根据显示面板为上栅极或下栅极结构在虚拟栅极线Dummy gate上施加如上述实施例中的脉冲信号产生与其他像素相同的耦合效果即可实现本发明的目的。因此本发明不局限于仅仅相邻两条扫描线同时扫描的显示面板。
第三实施例
如图6所示,本发明的显示面板包括阵列基板,阵列基板上设置有交叉绝缘的扫描线12(图中仅仅示出三条Gate N-1、Gate N、Gate N+1,但本发明并不以此为限)、数据线11以及虚拟栅极线15,在交叉部分连接有开关元件以及与开关元件相连的像素电极13,阵列基板上还设置有栅极驱动电路,用于向扫描线12提供扫描信号,栅极驱动电路包括多级栅极驱动单元14,每级栅极驱动单元14包括移位寄存器,用于输出扫描信号以驱动显示面板上每级所述栅极驱动单元对应的每一行扫描线12,并在特定的时间段,存在连续多级栅极驱动单元14输出有效扫描信号。
具体地,图6所示为下栅极结构的显示面板,即每行的扫描线12都位于本行像素电极13的下方,在下栅极结构的显示面板中,虚拟栅极线15设置于首行像素之前,在对下栅极结构的显示装置进行反向扫描时,在虚拟栅极线15上输入特定的脉冲信号,在同一帧画面内,脉冲信号有效电平切换为无效电平的时间点晚于相邻的扫描线(在下栅极结构中即首行)中的扫描信号由有效电平切换为无效电平的时间点。
具体地,本实施例以每相邻两级的栅极驱动单元同时输出有效栅极驱动信号,且有效栅极驱动信号为高电平为例进行具体说明
在本实施方式中,在同一帧画面内,脉冲信号无效电平切换为有效电平的时间点不早于相邻的扫描线(在下栅极结构中即首行)中的扫描信号无效电平切换为有效电平的时间点。
在本实施方式中,虚拟栅极线15与首行的扫描线12(图6中即第N+1行)之间的距离等于其他相邻扫描线12之间的距离,并且施加到虚拟栅极线15上的脉冲信号的脉冲幅度与施加到末行上的扫描信号的脉冲幅度相等。但是对距离与高低电平压差进行相应的调整也可以实现本发明的目的,即,虚拟栅极线15与首行中的扫描线12之间的距离小于其他相邻扫描线12之间的距离时,施加到虚拟栅极线15上的脉冲信号的脉冲幅度小于首行中的扫描信号的脉冲幅度,虚拟栅极线15与首行中的扫描线12之间的距离大于其他相邻扫描线12之间的距离时,施加到虚拟栅极线15上的脉冲信号的脉冲幅度大于首行中的扫描信号的脉冲幅度。
在一实施方式中,脉冲信号的脉宽与其他扫描信号的脉宽相同。
较优地,在同一帧内,脉冲信号由有效电平切换为无效电平的时间点与相邻的扫描信号由有效电平切换为无效电平的时间点的差值等于相邻的扫描信号由有效电平切换为无效电平的时间点与相对侧的扫描信号由有效电平切换为无效电平的时间点的差值,且相邻的扫描信号由无效电平切换为有效电平的时间点与脉冲信号由无效电平切换为有效电平的时间点的差值等于相对侧的扫描信号由无效电平切换为有效电平的时间点与相邻的扫描信号由无效电平切换为有效电平的时间点的差值。
具体地,本实施例中施加于虚拟栅极线15上的脉冲信号来自于显示装置***电路中符合上述要求的脉冲信号。
需要说明的是,图6中所示的时钟信号和STV信号的设定和连接仅仅与具体的扫描方式有关,即同时实现多条扫描线对各行像素单元进行扫描,不影响本发明功能的实现,并且与上栅极结构一样,在下栅极结构中,实施例二中提及的应用场景同样适用于下栅极结构,此处不再赘述。
本发明实施例提供的显示面板通过设置虚拟栅极线15并施加特定的脉冲信号,具体为在下栅极结构的显示面板中设置于首行像素之前,并在对下栅极结构的显示面板进行反向扫描时,在虚拟栅极线15上输入特定的脉冲信号,该特定的脉冲信号在画面扫描时,在同一帧内,该脉冲信号由有效电平切换为无效电平的时间点晚于首行的扫描信号由有效电平切换为无效电平的时间点,该脉冲信号由无效电平切换为有效电平的时间点不早于首行扫描信号由无效电平切换为有效电平的时间点,并且通过虚拟栅极线与首行扫描线之间的距离,相应的调整脉冲信号的脉冲幅度,实现距离与脉冲幅度都与其他扫描线相同的效果。因此本发明通过设置虚拟栅极线并施加特定的脉冲信号可以使显示面板上各像素在相同灰阶下由耦合效应导致的电位差异相同,解决了显示面板的首行像素由于受到的耦合效应与其他像素存在差异,在相同灰阶画面下导致的首行亮线的问题。
第四实施例
如图7所示,本实施例中的显示面板与第一实施例中的显示面板大致相同,区别在于施加于虚拟栅极线上的脉冲信号来自于额外的信号产生装置16,使末行像素所受耦合与相邻两级栅极驱动单元的扫描信号之间的像素所受耦合一致即可,而非第一实施例中本身存在的脉冲信号,即对于前述实施例,其中的脉冲信号都可以通过额外的信号产生装置产生,并施加于虚拟栅极线,其中对于具体的面板结构及工作原理请参考上述的显示面板的描述,在此不再赘述。
第五实施例
本发明第5实施例提供一种显示装置,显示装置包括显示面板,其中显示面板的结构及工作原理请参考上述实施例中显示面板的描述,在此不再赘述。
本发明提供的显示装置,通过设置虚拟栅极线并施加特定的脉冲信号,具体为,在下栅极结构的显示面板中设置于首行像素之前,在上栅极结构的显示面板中设置于末行像素之后,并在对下栅极结构的显示装置进行反向扫描,以及对上栅极结构的显示装置进行正向扫描时,在虚拟栅极线上输入特定的脉冲信号,该特定的脉冲信号在画面扫描时,在同一帧内,该脉冲信号低电平切高电平的时间点不早于最端部的行(即首行或末行)中的扫描信号低电平切高电平的时间点,该脉冲信号高电平切低电平的时间点晚于最端部的行(即首行或末行)中的扫描信号高电平切低电平的时间点,并且通过虚拟栅极线与首行或末行扫描线之间的距离,相应的调整脉冲信号的脉冲幅度,实现距离与脉冲幅度都与其他扫描线相同的效果。通过设置虚拟栅极线并施加特定的脉冲信号可以使显示面板上各像素在相同灰阶下由耦合效应导致的电位差异相同,解决了显示面板的首行或末行像素由于受到的耦合效应与其他像素存在差异,在相同灰阶画面下导致的首行或末行亮线的问题,进而避免因亮线造成其它不良影响,如增加边框、缩小有效显示区等。
以上结合附图详细描述了本发明的优选实施方式,但是本发明并不限于上述实施方式中的具体细节,在本发明的技术构思范围内,可以对本发明的技术方案进行多种简单变型,这些简单变型均属于本发明的保护范围。在上述具体实施方式中所描述的各个具体技术特征,在不矛盾的情况下,可以通过任何合适的方式进行组合。为了避免不必要的重复,本发明对各种可能的组合方式不再另行说明。
Claims (10)
1.一种显示面板,包括阵列基板,所述阵列基板上设置有交叉绝缘的扫描线和数据线,在交叉部分连接有晶体管以及与所述晶体管相连的像素电极,所述阵列基板上还设置有栅极驱动电路,所述栅极驱动电路包括多级栅极驱动单元,每级所述栅极驱动单元用于输出扫描信号以驱动所述显示面板上每级所述栅极驱动单元对应的每一行所述扫描线,并在特定的时间段,存在连续多级所述栅极驱动单元输出有效电平的所述扫描信号,其特征在于,所述阵列基板还包括:
虚拟栅极线,所述虚拟栅极线在下栅极结构的显示面板中设置于首行像素之前,在上栅极结构的显示面板中设置于末行像素之后,并在对所述下栅极结构的显示装置进行反向扫描,或对所述上栅极结构的显示装置进行正向扫描时,所述虚拟栅极线接收脉冲信号,其中,在同一帧内,所述脉冲信号由有效电平切换为无效电平的时间点晚于相邻的所述扫描信号由有效电平切换为无效电平的时间点。
2.根据权利要求1所述的显示面板,其特征在于,所述脉冲信号由无效电平切换为有效电平的时间点不早于相邻的所述扫描信号由无效电平切换为有效电平的时间点。
3.根据权利要求1所述的显示面板,其特征在于,
在所述虚拟栅极线与相邻的所述扫描线之间的距离等于其他相邻的两个所述扫描线之间的距离时,所述脉冲信号的脉冲幅度与所述相邻的所述扫描信号的脉冲幅度相等;
在所述虚拟栅极线与相邻的所述扫描线之间的距离小于其他相邻的两个所述扫描线之间的距离时,所述脉冲信号的脉冲幅度小于所述相邻的扫描信号的脉冲幅度;
在所述虚拟栅极线与相邻的所述扫描线之间的距离大于其他相邻的两个所述扫描线之间的距离时,所述脉冲信号的脉冲幅度大于所述相邻的所述扫描信号的脉冲幅度。
4.根据权利要求1所述的显示面板,其特征在于,所述脉冲信号的脉宽与所述扫描信号的脉宽相同。
5.根据权利要求1或2或3或4所述的显示面板,其特征在于,在同一帧内,所述脉冲信号由有效电平切换为无效电平的时间点与相邻的所述扫描信号由有效电平切换为无效电平的时间点的差值等于相邻的所述扫描信号由有效电平切换为无效电平的时间点与相对侧的所述扫描信号由有效电平切换为无效电平的时间点的差值。
6.根据权利要求1或2或3或4所述的显示面板,其特征在于,在同一帧内,相邻的所述扫描信号由无效电平切换为有效电平的时间点与所述脉冲信号由无效电平切换为有效电平的时间点的差值等于相对侧的所述扫描信号由无效电平切换为有效电平的时间点与相邻的所述扫描信号由无效电平切换为有效电平的时间点的差值。
7.根据权利要求1所述的显示面板,其特征在于,在一时间段,每相邻两级的所述栅极驱动单元同时输出有效所述扫描信号。
8.根据权利要求1所述的显示面板,其特征在于,所述有效电平为高电平。
9.根据权利要求1所述的显示面板,其特征在于,所述阵列基板上还设置有源极驱动电路,用于输出数据信号至每列数据线使图像画面显示相同灰阶。
10.一种显示装置,其特征在于,包括权利要求1至9任意一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811367434.XA CN109491158B (zh) | 2018-11-16 | 2018-11-16 | 一种显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811367434.XA CN109491158B (zh) | 2018-11-16 | 2018-11-16 | 一种显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109491158A true CN109491158A (zh) | 2019-03-19 |
CN109491158B CN109491158B (zh) | 2021-08-17 |
Family
ID=65696180
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811367434.XA Active CN109491158B (zh) | 2018-11-16 | 2018-11-16 | 一种显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109491158B (zh) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10854684B2 (en) | 2016-02-18 | 2020-12-01 | Boe Technology Group Co., Ltd. | Pixel arrangement structure and driving method thereof, display substrate and display device |
CN112017575A (zh) * | 2020-06-23 | 2020-12-01 | 京东方科技集团股份有限公司 | 驱动方法、驱动模组和显示装置 |
WO2021016946A1 (zh) * | 2019-07-31 | 2021-02-04 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示面板、显示装置 |
US10943955B2 (en) | 2018-02-09 | 2021-03-09 | Boe Technology Group Co., Ltd. | Pixel arrangement structure, display substrate, display device and mask plate group |
CN113760217A (zh) * | 2021-09-07 | 2021-12-07 | 深圳创维-Rgb电子有限公司 | 显示面板显示方法、显示装置、显示面板及存储介质 |
US11233096B2 (en) | 2016-02-18 | 2022-01-25 | Boe Technology Group Co., Ltd. | Pixel arrangement structure and driving method thereof, display substrate and display device |
US11264430B2 (en) | 2016-02-18 | 2022-03-01 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel arrangement structure with misaligned repeating units, display substrate, display apparatus and method of fabrication thereof |
US11448807B2 (en) | 2016-02-18 | 2022-09-20 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate, fine metal mask set and manufacturing method thereof |
US11462589B2 (en) | 2018-02-09 | 2022-10-04 | Beijing Boe Technology Development Co., Ltd. | Pixel arrangement structure, display method and preparing method of pixel arrangement structure, and display substrate |
US11462591B2 (en) | 2018-02-09 | 2022-10-04 | Boe Technology Group Co., Ltd. | Display device comprising a specified arrangement of sub-pixels and spacers |
US11574960B2 (en) | 2018-02-09 | 2023-02-07 | Boe Technology Group Co., Ltd. | Pixel arrangement structure, display substrate, display device and mask plate group |
US11747531B2 (en) | 2016-02-18 | 2023-09-05 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate, fine metal mask set and manufacturing method thereof |
CN117116196A (zh) * | 2023-09-07 | 2023-11-24 | 重庆惠科金渝光电科技有限公司 | 显示补偿方法和显示面板 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW413737B (en) * | 1997-09-04 | 2000-12-01 | Sharp Kk | Liquid crystal display device and method for driving the same |
CN101884062A (zh) * | 2008-01-24 | 2010-11-10 | 夏普株式会社 | 显示装置及显示装置的驱动方法 |
CN201673656U (zh) * | 2010-06-03 | 2010-12-15 | 北京京东方光电科技有限公司 | 液晶显示器 |
CN104123920A (zh) * | 2013-07-29 | 2014-10-29 | 深超光电(深圳)有限公司 | 液晶显示装置及其栅极驱动器 |
CN106325633A (zh) * | 2015-07-02 | 2017-01-11 | 群创光电股份有限公司 | 内嵌式触控显示面板及其驱动方法 |
CN106444195A (zh) * | 2016-11-29 | 2017-02-22 | 南京中电熊猫液晶显示科技有限公司 | 液晶显示面板 |
CN108154835A (zh) * | 2018-01-02 | 2018-06-12 | 京东方科技集团股份有限公司 | 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置 |
US20180218703A1 (en) * | 2017-02-02 | 2018-08-02 | Samsung Display Co., Ltd. | Display device with corrected gate-off voltage and method of operating the same |
-
2018
- 2018-11-16 CN CN201811367434.XA patent/CN109491158B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW413737B (en) * | 1997-09-04 | 2000-12-01 | Sharp Kk | Liquid crystal display device and method for driving the same |
CN101884062A (zh) * | 2008-01-24 | 2010-11-10 | 夏普株式会社 | 显示装置及显示装置的驱动方法 |
CN201673656U (zh) * | 2010-06-03 | 2010-12-15 | 北京京东方光电科技有限公司 | 液晶显示器 |
CN104123920A (zh) * | 2013-07-29 | 2014-10-29 | 深超光电(深圳)有限公司 | 液晶显示装置及其栅极驱动器 |
CN106325633A (zh) * | 2015-07-02 | 2017-01-11 | 群创光电股份有限公司 | 内嵌式触控显示面板及其驱动方法 |
CN106444195A (zh) * | 2016-11-29 | 2017-02-22 | 南京中电熊猫液晶显示科技有限公司 | 液晶显示面板 |
US20180218703A1 (en) * | 2017-02-02 | 2018-08-02 | Samsung Display Co., Ltd. | Display device with corrected gate-off voltage and method of operating the same |
CN108154835A (zh) * | 2018-01-02 | 2018-06-12 | 京东方科技集团股份有限公司 | 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置 |
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11264430B2 (en) | 2016-02-18 | 2022-03-01 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel arrangement structure with misaligned repeating units, display substrate, display apparatus and method of fabrication thereof |
US11747531B2 (en) | 2016-02-18 | 2023-09-05 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate, fine metal mask set and manufacturing method thereof |
US10854684B2 (en) | 2016-02-18 | 2020-12-01 | Boe Technology Group Co., Ltd. | Pixel arrangement structure and driving method thereof, display substrate and display device |
US11448807B2 (en) | 2016-02-18 | 2022-09-20 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate, fine metal mask set and manufacturing method thereof |
US12001035B2 (en) | 2016-02-18 | 2024-06-04 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate and display device |
US11233096B2 (en) | 2016-02-18 | 2022-01-25 | Boe Technology Group Co., Ltd. | Pixel arrangement structure and driving method thereof, display substrate and display device |
US10943955B2 (en) | 2018-02-09 | 2021-03-09 | Boe Technology Group Co., Ltd. | Pixel arrangement structure, display substrate, display device and mask plate group |
US11462589B2 (en) | 2018-02-09 | 2022-10-04 | Beijing Boe Technology Development Co., Ltd. | Pixel arrangement structure, display method and preparing method of pixel arrangement structure, and display substrate |
US11462591B2 (en) | 2018-02-09 | 2022-10-04 | Boe Technology Group Co., Ltd. | Display device comprising a specified arrangement of sub-pixels and spacers |
US11574960B2 (en) | 2018-02-09 | 2023-02-07 | Boe Technology Group Co., Ltd. | Pixel arrangement structure, display substrate, display device and mask plate group |
US12035599B2 (en) | 2018-02-09 | 2024-07-09 | Boe Technology Group Co., Ltd. | Display substrate and display device |
US11957019B2 (en) | 2018-02-09 | 2024-04-09 | Boe Technology Group Co., Ltd. | Pixel arrangement structure, display method and preparing method of pixel arrangement structure, and display substrate |
US11908410B2 (en) | 2019-07-31 | 2024-02-20 | Boe Technology Group Co., Ltd. | Display substrate and preparation method thereof, display panel, and display device |
WO2021016946A1 (zh) * | 2019-07-31 | 2021-02-04 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示面板、显示装置 |
US11735108B2 (en) | 2019-07-31 | 2023-08-22 | Boe Technology Group Co., Ltd. | Display substrate and preparation method thereof, display panel, and display device |
CN112017575B (zh) * | 2020-06-23 | 2022-10-04 | 京东方科技集团股份有限公司 | 驱动方法、驱动模组和显示装置 |
CN112017575A (zh) * | 2020-06-23 | 2020-12-01 | 京东方科技集团股份有限公司 | 驱动方法、驱动模组和显示装置 |
CN113760217A (zh) * | 2021-09-07 | 2021-12-07 | 深圳创维-Rgb电子有限公司 | 显示面板显示方法、显示装置、显示面板及存储介质 |
CN117116196A (zh) * | 2023-09-07 | 2023-11-24 | 重庆惠科金渝光电科技有限公司 | 显示补偿方法和显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN109491158B (zh) | 2021-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109491158A (zh) | 一种显示面板及显示装置 | |
CN107958656B (zh) | Goa电路 | |
CN100385323C (zh) | 液晶显示面板及其液晶显示器与驱动方法 | |
CN100520903C (zh) | 液晶显示器件及其驱动方法 | |
CN102831867B (zh) | 栅极驱动单元电路及其栅极驱动电路和一种显示器 | |
CN101373586B (zh) | 主动阵列液晶显示装置的驱动方法 | |
CN201072484Y (zh) | 主动元件阵列基板以及液晶显示面板 | |
TW200947026A (en) | Pixel circuit and driving method thereof | |
CN106531096A (zh) | Rgbw四基色显示面板的驱动方法 | |
CN102867493A (zh) | 可消除闪烁的显示面板的驱动电路 | |
CN109634010A (zh) | 一种显示装置 | |
CN105404033A (zh) | 液晶显示装置 | |
CN108133693B (zh) | 显示面板、驱动方法及显示装置 | |
CN108535924B (zh) | 液晶显示装置及其驱动方法 | |
CN101178879B (zh) | 液晶显示器的显示面板及其驱动方法 | |
CN107016971A (zh) | 一种扫描电路单元、栅极驱动电路及扫描信号控制方法 | |
CN107665687A (zh) | 一种显示设备 | |
CN109658895A (zh) | 液晶显示面板及其驱动方法 | |
CN107545873A (zh) | 一种显示设备 | |
CN106128377B (zh) | 液晶显示面板及预充电方法、液晶显示装置 | |
CN106548758A (zh) | Cmos goa电路 | |
CN106971697A (zh) | 显示装置 | |
CN108319049A (zh) | 液晶显示器及液晶显示器驱动方法 | |
CN105609070B (zh) | 一种显示装置及其驱动方法 | |
CN105206234B (zh) | 移位寄存器单元、栅极驱动方法、电路和栅极驱动装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou Applicant after: InfoVision Optoelectronics(Kunshan)Co.,Ltd. Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou Applicant before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |