CN109427403A - 一种放电电路及存储器 - Google Patents

一种放电电路及存储器 Download PDF

Info

Publication number
CN109427403A
CN109427403A CN201710780723.1A CN201710780723A CN109427403A CN 109427403 A CN109427403 A CN 109427403A CN 201710780723 A CN201710780723 A CN 201710780723A CN 109427403 A CN109427403 A CN 109427403A
Authority
CN
China
Prior art keywords
control signal
switching tube
module
negative pressure
connect
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710780723.1A
Other languages
English (en)
Other versions
CN109427403B (zh
Inventor
胡俊
舒清明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xi'an Geyi Anchuang Integrated Circuit Co ltd
Zhaoyi Innovation Technology Group Co ltd
Hefei Geyi Integrated Circuit Co Ltd
Original Assignee
GigaDevice Semiconductor Beijing Inc
Hefei Geyi Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GigaDevice Semiconductor Beijing Inc, Hefei Geyi Integrated Circuit Co Ltd filed Critical GigaDevice Semiconductor Beijing Inc
Priority to CN201710780723.1A priority Critical patent/CN109427403B/zh
Publication of CN109427403A publication Critical patent/CN109427403A/zh
Application granted granted Critical
Publication of CN109427403B publication Critical patent/CN109427403B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/145Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/071Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps adapted to generate a negative voltage output from a positive voltage source

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明提供一种放电电路及存储器,电路包括:第一负压放电模块,第一端与负压电荷泵的输出端连接,第二端接地,控制端分别接收放电使能信号和第一控制信号,当放电使能信号和第一控制信号均为高电平时,第一负压放电模块导通;第二负压放电模块,第一端与电源连接,第二端与负压电荷泵的输出端连接,控制端分别接收放电使能信号和第二控制信号,当放电使能信号和第二控制信号均为高电平时,第二负压放电模块导通;在第一负压放电模块导通预设时间后,负压电荷泵的输出端电压放电至预设负电压,第一控制信号跳变为低电平,第二控制信号跳变为高电平。相对于现有放电电路,本发明的放电时间可调,且有效缩短了放电时间。

Description

一种放电电路及存储器
技术领域
本发明涉及存储器技术领域,特别是涉及一种放电电路和一种存储器。
背景技术
在SPI(Serial Peripheral Interface,串行外设接口)NOR FLASH中,负压电荷泵电路通常需要产生-9V的负电压,来实现对存储阵列进行擦除操作。在擦除操作结束的时候,需要通过放电电路将负电压放电到地电位。
图1是现有技术中放电电路的结构示意图。图1中,PMOS管P0’的栅端电压Vbias’是偏置电压,通过设置偏置电压Vbias’的大小,可以设置放电电流的大小。
现有技术中的放电电路还存在以下缺陷:在偏置电压Vbias’的大小设置后,放电电流的大小固定,因此,将负电压VNEG’放电到地电位GND的放电时间为固定时间。
发明内容
鉴于上述问题,本发明实施例的目的在于提供一种放电电路和一种存储器,以解决现有技术中放电时间为固定时间的问题。
为了解决上述问题,本发明实施例公开了一种放电电路,包括:
第一负压放电模块,所述第一负压放电模块的第一端与负压电荷泵的输出端连接,所述第一负压放电模块的第二端接地,所述第一负压放电模块的控制端分别接收放电使能信号和第一控制信号,当所述放电使能信号和所述第一控制信号均为高电平时,所述第一负压放电模块导通;
第二负压放电模块,所述第二负压放电模块的第一端与电源连接,所述第二负压放电模块的第二端与负压电荷泵的输出端连接,所述第一负压放电模块的控制端分别接收所述放电使能信号和第二控制信号,当所述放电使能信号和所述第二控制信号均为高电平时,所述第二负压放电模块导通;
在所述第一负压放电模块导通预设时间后,所述负压电荷泵的输出端电压放电至预设负电压,所述第一控制信号跳变为低电平,所述第二控制信号跳变为高电平。
可选地,所述第一负压放电模块包括:
第一驱动模块,所述第一驱动模块接收所述放电使能信号和所述第一控制信号,所述第一驱动模块根据所述放电使能信号和所述第一控制信号生成第一驱动控制信号和第二驱动控制信号,所述第一驱动控制信号和所述第二驱动控制信号互为反相信号;当所述放电使能信号和所述第一控制信号均为高电平时,所述第一驱动控制信号为低电平,所述第二驱动控制信号为高电平;
第一开关管,所述第一开关管的第一端与所述负压电荷泵的输出端连接;
第二开关管,所述第二开关管的控制端接收所述第二驱动控制信号,所述第二开关管的第一端与所述第一开关管的第二端连接,所述第二开关管的第二端接地,当所述第二驱动控制信号为高电平时,所述第二开关管导通;
电源切换模块,所述电源切换模块的电源端分别与所述电源和所述负压电荷泵的输出端连接,所述电源切换模块的控制端接收所述第一驱动控制信号,所述电源切换模块的输出端与所述第一开关管的控制端连接,当所述第一驱动控制信号为低电平时,所述电源切换模块切换所述电源与所述第一开关管的控制端连接,所述第一开关管导通,当所述第一驱动控制信号为高电平时,所述电源切换模块切换所述负压电荷泵的输出端与所述第一开关管的控制端连接,所述第一开关管断开。
可选地,所述第一驱动模块包括:
与门,所述与门的第一输入端接收所述放电使能信号,所述与门的第二输入端接收所述第一控制信号;
第一反相器,所述第一反相器的输入端与所述与门的输出端连接,所述第一反相器的输出端输出所述第一驱动控制信号;
第二反相器,所述第二反相器的输入端与所述第一反相器的输出端连接,所述第二反相器的输出端与所述第二开关管的控制端连接。
可选地,所述电源切换模块包括:
第三开关管,所述第三开关管的第一端与所述负压电荷泵的输出端连接,所述第三开关管的第二端与所述第一开关管的控制端连接,所述第三开关管的控制端接收所述第一驱动控制信号,当所述第一驱动控制信号disb为高电平时,所述第三开关管导通;
开关模块,所述开关模块的第一端与所述电源连接,所述开关模块的第二端与所述第一开关管的控制端连接,所述开关模块的控制端接收所述第一驱动控制信号,当所述第一驱动控制信号为低电平时,所述开关模块导通;所述开关模块的第二端和所述第三开关管的第二端作为所述电源切换模块的输出端。
可选地,所述开关模块包括:
第四开关管,所述第四开关管的第一端与所述电源连接,所述第四开关管的控制端接收所述第一驱动控制信号;
第五开关管,所述第五开关管的第一端与所述第四开关管的第二端连接,所述第五开关管的控制端接收所述第一驱动控制信号,所述第五开关管的第二端与所述第一开关管的控制端连接;
当所述第一驱动控制信号为低电平时,所述第四开关管和所述第五开关管导通。
可选地,所述第二负压放电模块包括:
串联的第六开关管和第七开关管,所述第六开关管与所述电源连接,所述第七开关管与所述负压电荷泵的输出端连接,所述第六开关管的控制端与偏置电压提供端连接;
第二驱动模块,所述第二驱动模块接收所述放电使能信号和所述第二控制信号,所述第二驱动模块的输出端与所述第七开关管的控制端连接;当所述放电使能信号和所述第二控制信号均为高电平时,所述第二驱动模块驱动所述第七开关管导通。
可选地,所述第二驱动模块包括:
与非门,所述与非门的第一输入端接收所述放电使能信号,所述与非门的第二输入端接收所述第二控制信号;
第三反相器,所述第三反相器的输入端与所述与非门的输出端连接,所述第三反相器的输出端与所述第七开关管的控制端连接。
可选地,所述第一负压放电模块还包括:
电压设置模块,所述电压设置模块分别与所述第五开关管的第一端和第二端相连,所述电压设置模块接收所述第一驱动控制信号,当所述第一驱动控制信号为低电平时,所述电压设置模块设置所述第五开关管的第一端电压等于第二端电压。
可选地,所述电压设置模块包括:
电容,所述电容的一端接收所述第一驱动控制信号;
第八开关管,所述第八开关管的控制端与所述电容的一端连接,所述第八开关管的第一端接地,所述第八开关管的第二端与所述电容的另一端连接;
第九开关管,所述第九开关管的控制端与所述电容的另一端连接,所述第九开关管的第一端与所述第五开关管的第一端连接,所述第九开关管的第二端与所述第五开关管的第二端连接;
当所述第一驱动控制信号为高电平时,所述第八开关管导通,第九开关管断开,当所述第一驱动控制信号为低电平时,所述第八开关管的控制端电压为反相的高电平,所述第八开关管断开,所述第九开关管导通。
为了解决上述问题,本发明实施例还公开了一种存储器,包括负压电荷泵和所述的放电电路。
本发明实施例包括以下优点:通过设置放电电路包括第一负压放电模块和第二负压放电模块,其中,第一负压放电模块的第一端与负压电荷泵的输出端连接,第一负压放电模块的第二端接地,第一负压放电模块的控制端分别接收放电使能信号和第一控制信号,当放电使能信号和第一控制信号均为高电平时,第一负压放电模块导通,负压电荷泵的输出端电压通过第一负压放电模块对地快速放电;第二负压放电模块的第一端与电源连接,第二负压放电模块的第二端与负压电荷泵的输出端连接,第一负压放电模块的控制端分别接收放电使能信号和第二控制信号,当放电使能信号和第二控制信号均为高电平时,第二负压放电模块导通,负压电荷泵的输出端电压通过第二负压放电模块匀速放电至地电位;在第一负压放电模块导通预设时间后,负压电荷泵的输出端电压放电至预设负电压,第一控制信号跳变为低电平,第二控制信号跳变为高电平。这样,本发明实施例实现了在负压电荷泵的输出端电压通过第一负压放电模块对地快速放电至预设负电压后,通过第二负压放电模块从预设负电压匀速放电至地电位,相对于现有放电电路,不仅放电时间可调(调整第一控制信号为高电平的时间即可调整快速放电时间和匀速放电时间),有效缩短了放电时间,同时还可以避免电荷泵的输出电压放电到地电位过程中对芯片地的放电过冲。
附图说明
图1是现有技术中放电电路的结构示意图;
图2是本发明的一种放电电路实施例的结构框图;
图3是本发明的一种放电电路实施例的结构示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
参照图2,其示出了本发明的一种放电电路1实施例的结构框图,具体可以包括如下模块:第一负压放电模块10,第一负压放电模块10的第一端与负压电荷泵2的输出端连接,第一负压放电模块10的第二端接地,第一负压放电模块10的控制端分别接收放电使能信号DIS_EN和第一控制信号delay1,当放电使能信号DIS_EN和第一控制信号delay1均为高电平时,第一负压放电模块10导通,负压电荷泵2的输出端电压VNEG通过第一负压放电模块10对地快速放电;第二负压放电模块20,第二负压放电模块20的第一端与电源3连接,第二负压放电模块20的第二端与负压电荷泵2的输出端连接,第一负压放电模块10的控制端分别接收放电使能信号DIS_EN和第二控制信号delay2,当放电使能信号DIS_EN和第二控制信号delay2均为高电平时,第二负压放电模块20导通,负压电荷泵2的输出端电压VNEG通过第二负压放电模块20继续匀速放电;在第一负压放电模块10导通预设时间后,负压电荷泵2的输出端电压VNEG放电至预设负电压,第一控制信号delay1跳变为低电平,第二控制信号delay2跳变为高电平,负压电荷泵2的输出端电压VNEG从预设负电压放电至地电位。
本发明实施例中放电时间由快速放电时间和匀速放电时间构成,由于调整第一控制信号delay1为高电平的时间即可调整快速放电时间,实现调整预设负电压的大小,这样,快速放电时间和匀速放电时间均得到调整,因此,本发明实施例可以调整放电时间;另外,由于本发明实施例先快速放电再匀速放电,相对于现有技术中的放电电路1,本发明实施例的放电时间有效缩短,且避免了电荷泵的输出电压VNEG放电到地电位过程中对芯片地的放电过冲。
可选地,预设负电压可以为1/2负压电荷泵2的输出端电压VNEG,或预设负电压可以为地电位至负压电荷泵2的输出电压之间的任意负电压。
可选地,可以在第一控制信号delay1跳变为低电平预设时间后,控制第二控制信号delay2跳变为高电平,从而可以保证第一负压放电模块10彻底断开,提高放电电路1的安全性。其中,预设时间可以根据第一负压放电模块10彻底断开的时间进行确定,即只需预设时间大于或等于第一负压放电模块10彻底断开的时间即可。
可选地,参照图3,在本发明的一个实施例中,第一负压放电模块10可以包括:第一驱动模块11,第一驱动模块11接收放电使能信号DIS_EN和第一控制信号delay1,第一驱动模块11根据放电使能信号DIS_EN和第一控制信号delay1生成第一驱动控制信号disb和第二驱动控制信号dis,第一驱动控制信号disb和第二驱动控制信号dis互为反相信号;当放电使能信号DIS_EN和第一控制信号delay1均为高电平时,第一驱动控制信号disb为低电平,第二驱动控制信号dis为高电平;第一开关管12,第一开关管12的第一端与负压电荷泵2的输出端连接;第二开关管13,第二开关管13的控制端接收第二驱动控制信号dis,第二开关管13的第一端与第一开关管12的第二端连接,第二开关管13的第二端接地,当第二驱动控制信号dis为高电平时,第二开关管13导通;电源切换模块14,电源切换模块14的电源端分别与电源3和负压电荷泵2的输出端连接,电源切换模块14的控制端接收第一驱动控制信号disb,电源切换模块14的输出端与第一开关管12的控制端连接,当第一驱动控制信号disb为低电平时,电源切换模块14切换电源3与第一开关管12的控制端连接,第一开关管12导通,当第一驱动控制信号disb为高电平时,电源切换模块14切换负压电荷泵2的输出端与第一开关管12的控制端连接,第一开关管12断开。
可选地,参照图3,在本发明的一个实施例中,第一负压放电模块10还可以包括:第一电阻模块15,第一电阻模块15分别与第一开关管12的第一端和负压电荷泵2的输出端连接,第一电阻模块15用于限制流经第一开关管12和第二开关管13的电流大小,保护第一开关管12和第二开关管13。
可选地,参照图3,在本发明的一个实施例中,第一驱动模块11可以包括:与门A,与门A的第一输入端接收放电使能信号DIS_EN,与门A的第二输入端接收第一控制信号delay1;第一反相器F1,第一反相器F1的输入端与与门A的输出端连接,第一反相器F1的输出端输出第一驱动控制信号disb;第二反相器F2,第二反相器F2的输入端与第一反相器F1的输出端连接,第二反相器F2的输出端与第二开关管13的控制端连接,第二反相器F2的输出端输出第二驱动控制信号dis。
可选地,参照图3,在本发明的一个实施例中,电源切换模块14可以包括:第三开关管141,第三开关管141的第一端与负压电荷泵2的输出端连接,第三开关管141的第二端与第一开关管12的控制端连接,第三开关管141的控制端接收第一驱动控制信号disb,当第一驱动控制信号disb为高电平时,第三开关管141导通;开关模块142,开关模块142的第一端与电源3连接,开关模块142的第二端与第一开关管12的控制端连接,开关模块142的控制端接收第一驱动控制信号disb,当第一驱动控制信号disb为低电平时,开关模块142导通;开关模块142的第二端和第三开关管141的第二端作为电源切换模块14的输出端。
可选地,参照图3,在本发明的一个实施例中,电源切换模块14还可以包括:第二电阻模块143,第二电阻模块143分别与第三开关管141的第一端和负压电荷泵2的输出端连接,第二电阻模块143用于限制流经第三开关管141的电流,保护第三开关管141。
可选地,参照图3,在本发明的一个实施例中,开关模块142可以包括:第四开关管144,第四开关管144的第一端与电源3连接,第四开关管144的控制端接收第一驱动控制信号disb;第五开关管145,第五开关管145的第一端与第四开关管144的第二端连接,第五开关管145的控制端接收第一驱动控制信号disb,第五开关管145的第二端与第一开关管12的控制端连接;当第一驱动控制信号disb为低电平时,第四开关管144和第五开关管145导通。
可选地,参照图3,在本发明的一个实施例中,第二负压放电模块20可以包括:串联的第六开关管21和第七开关管22,第六开关管21与电源3连接,第七开关管22与负压电荷泵2的输出端连接,第六开关管21的控制端与偏置电压提供端连接,偏置电压提供端提供偏置电压Vbias;第二驱动模块23,第二驱动模块23接收放电使能信号DIS_EN和第二控制信号delay2,第二驱动模块23的输出端与第七开关管22的控制端连接;当放电使能信号DIS_EN和第二控制信号delay2均为高电平时,第二驱动模块23驱动第七开关管22导通。
可选地,参照图3,在本发明的一个实施例中,第二驱动模块23可以包括:与非门AN,与非门AN的第一输入端接收放电使能信号DIS_EN,与非门AN的第二输入端接收第二控制信号delay2;第三反相器F3,第三反相器F3的输入端与与非门AN的输出端连接,第三反相器F3的输出端与第七开关管22的控制端连接。
可选地,参照图3,在本发明的一个实施例中,第二负压放电模块20还可以包括:第三电阻模块24,第三电阻模块24分别与第七开关管22和负压电荷泵2的输出端连接,第三电阻模块24用于限制流经第六开关管21和第七开关管22的电流,保护第六开关管21和第七开关管22。
可选地,参照图3,在本发明的一个实施例中,第一负压放电模块10还可以包括:电压设置模块16,电压设置模块16分别与第五开关管145的第一端和第二端相连,电压设置模块16接收第一驱动控制信号disb,当第一驱动控制信号disb为低电平时,电压设置模块16设置第五开关管145的第一端电压等于第二端电压。避免了当第四开关管144和第五开关管145导通时,第五开关管145的第一端电压为未知电压的情况出现。
本发明实施例中高电平对应的电压可以等于电源3的电压,高电平对应的电压可以为零电压。
可选地,参照图3,在本发明的一个实施例中,电压设置模块16可以包括:电容161,电容161的一端接收第一驱动控制信号disb;第八开关管162,第八开关管162的控制端与电容161的一端连接,第八开关管162的第一端接地,第八开关管162的第二端与电容161的另一端连接;第九开关管163,第九开关管163的控制端与电容161的另一端连接,第九开关管163的第一端与第五开关管145的第一端连接,第九开关管163的第二端与第五开关管145的第二端连接。当第一驱动控制信号disb为高电平时,第八开关管162导通,电容161的另一端接地,电容161充电并维持压差为第一驱动控制信号disb为高电平时的电压幅值,第九开关管163断开。当第一驱动控制信号disb为低电平时,由于电容161两端压差不能突变,第八开关管162的控制端电压即电容161的一端电压为反相的高电平即可以为负的电源3的电压,第八开关管162断开,第九开关管163导通。从而第九开关管163可以传输负电压,即由于第九开关管163导通后,第九开关管163的漏端与源端短接,且由于此时第四开关管144和第五开关管145导通,可以通过第四开关管144传送电源3的电压,第五开关管145同时也在帮助将第一开关管12的控制端和电源3进行短接。其中,如果没有第九开关管163,那么在第一驱动控制信号disb从低电平变为高电平时,第四开关管144和第五开关管145的中间结点电压为一个未知态的电压,可能无法使得电源3的电压通过第四开关管144和第五开关管145传送到第一开关管12的控制端,因此,正是由于第九开关管163的存在以及电容161的一端电压变为反相的高电平即负的电源3的电压,使得第九开关管163比第五开关管145更容易导通,从而使得第四开关管144和第五开关管145的中间结点电压为介于负压电荷泵2的输出端电压VNEG与负的电源3的电压之间的一个电压,便于确保第四开关管144和第五开关管145导通。
可选地,参照图3,在本发明的一个实施例中,第一开关管12可以包括第一NMOS管N1;第二开关管13可以包括第二NMOS管N2;第三开关管141可以包括第三NMOS管N3;第四开关管144可以包括第一PMOS管P1,第一PMOS管P1的源端与电源3连接,第一PMOS管P1的栅端接收第一驱动控制信号disb;第五开关管145可以包括第二PMOS管P2,第二PMOS管P2的源端与第一PMOS管P1的漏端连接,第二PMOS管P2的栅端接收第一驱动控制信号disb,第二PMOS管P2的漏端与第一开关管12的控制端连接;第六开关管21可以包括第三PMOS管P3;第七开关管22可以包括第四NMOS管N4;电容161可以包括第四PMOS管P4,第四PMOS管P4的源端和漏端接收第一驱动控制信号disb,第四PMOS管P4的源端和漏端分别与第八开关管162的控制端连接,第四PMOS管P4的栅端分别与第八开关管162的的第二端和第九开关管163的控制端连接;第八开关管162可以包括第五NMOS管N5,第五NMOS管N5的栅端分别与第四PMOS管P4的源端和漏端连接,第五NMOS管N5的源端接地;第九开关管163可以包括第五PMOS管P5,第五PMOS管P5的栅端与第四PMOS管P4的栅端连接,第五PMOS管P5的源端与第二PMOS管P2的源端连接,第五PMOS管P5的漏端与第二PMOS管P2的漏端连接;第一电阻模块15可以包括第一电阻R1;第二电阻模块143可以包括第二电阻R2;第三电阻模块24可以包括第三电阻R3。
图3所示的放电电路1的工作原理如下:当放电使能信号DIS_EN和第一控制信号delay1置位后,第一驱动控制信号disb从高电平变为低电平,第二驱动控制信号dis从低电平变为高电平,第二NMOS管N2导通。初始时,第四PMOS管P4的栅端电平va1为低电平,第四PMOS管P4的漏端电平disb和源端电平disb为高电平,因此,当第一驱动控制信号disb从高电平变为低电平时,由于第四PMOS管P4两端电压不能突变,第四PMOS管P4的栅端电平va1瞬间从低电平变为反相的高电平,反相的高电平绝对值大小约等于电源电压。因此,第五PMOS管P5会瞬间导通,此时,第一PMOS管P1和第二PMOS管P2也是导通的,那么第一NMOS管N1的控制端电压va2会从初始为负压电荷泵2的输出端电压VNEG瞬间变为电源电压,第一NMOS管N1导通,负压电荷泵2的输出端电压VNEG开始快速对地放电。快速放电电流的大小由第一NMOS管N1的耐压能力、第二NMOS管N2的耐压能力和第一电阻模块15的大小决定。
当负压电荷泵2的输出端电压VNEG放电至预设负电压时,控制第一控制信号delay1跳变为低电平,放电使能信号DIS_EN依然保持为高电平;在第一控制信号delay1跳变为低电平预设时间后,第一控制信号delay1置位,第四NMOS管N4的控制端电压从负压电荷泵2的输出端电压VNEG变为电源电压。偏置电压提供端提供的偏置电压Vbias同时开启,第三PMOS管P3导通,实现对负压电荷泵2的输出端电压VNEG以固定的放电电流进行放电。此时的放电速度明显会比上述对地放电的速度慢,这样可以避免负压电荷泵2的输出电压VNEG放电到地电位过程中对芯片地的放电过冲。同时,作为本发明专利的延伸,我们还可以在负压电荷泵2的输出端加入钳位管子,以在负压电荷泵2的输出电压VNEG被放电到正压时,进行钳位放电至零电位。此时,嵌位管子可以为第六NMOS管,第六NMOS管的栅端跟源端短接、并且第六NMOS管的栅端跟源端分别与负压电荷泵2的输出端连接,第六NMOS管的漏端接地,这样,当负压电荷泵2的输出电压VNEG由于放电太快而冲到正压时,第六NMOS管导通,通过第六NMOS管对正压进行放电至零电位。
本发明实施例的放电电路包括以下优点:通过设置放电电路包括第一负压放电模块和第二负压放电模块,其中,第一负压放电模块的第一端与负压电荷泵的输出端连接,第一负压放电模块的第二端接地,第一负压放电模块的控制端分别接收放电使能信号和第一控制信号,当放电使能信号和第一控制信号均为高电平时,第一负压放电模块导通,负压电荷泵的输出端电压通过第一负压放电模块对地快速放电;第二负压放电模块的第一端与电源连接,第二负压放电模块的第二端与负压电荷泵的输出端连接,第一负压放电模块的控制端分别接收放电使能信号和第二控制信号,当放电使能信号和第二控制信号均为高电平时,第二负压放电模块导通,负压电荷泵的输出端电压通过第二负压放电模块匀速放电至地电位;在第一负压放电模块导通预设时间后,负压电荷泵的输出端电压放电至预设负电压,第一控制信号跳变为低电平,第二控制信号跳变为高电平。这样,本发明实施例实现了在负压电荷泵的输出端电压通过第一负压放电模块对地快速放电至预设负电压后,通过第二负压放电模块从预设负电压匀速放电至地电位,相对于现有放电电路,不仅放电时间可调(调整第一控制信号为高电平的时间即可调整快速放电时间和匀速放电时间),有效缩短了放电时间,同时还可以避免电荷泵的输出电压放电到地电位过程中对芯片地的放电过冲。
本发明实施例还公开了一种存储器,包括负压电荷泵2和上述的放电电路1。
其中,上述的电源3可以设置在存储器中,或设置在存储器外。
具体地,存储器可以包括SPI NOR FLASH或其它存储器。
本发明实施例的存储器包括以下优点:通过采用上述的放电电路,实现了在负压电荷泵的输出端电压通过第一负压放电模块对地快速放电至预设负电压后,通过第二负压放电模块从预设负电压匀速放电至地电位,相对于现有放电电路,不仅放电时间可调(调整第一控制信号为高电平的时间即可调整快速放电时间和匀速放电时间),有效缩短了放电时间,同时还可以避免电荷泵的输出电压放电到地电位过程中对存储器芯片地的放电过冲。
对于存储器实施例而言,由于其包括上述的放电电路,所以描述的比较简单,相关之处参见放电电路实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种放电电路和一种存储器,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种放电电路,其特征在于,包括:
第一负压放电模块,所述第一负压放电模块的第一端与负压电荷泵的输出端连接,所述第一负压放电模块的第二端接地,所述第一负压放电模块的控制端分别接收放电使能信号和第一控制信号,当所述放电使能信号和所述第一控制信号均为高电平时,所述第一负压放电模块导通;
第二负压放电模块,所述第二负压放电模块的第一端与电源连接,所述第二负压放电模块的第二端与负压电荷泵的输出端连接,所述第一负压放电模块的控制端分别接收所述放电使能信号和第二控制信号,当所述放电使能信号和所述第二控制信号均为高电平时,所述第二负压放电模块导通;
在所述第一负压放电模块导通预设时间后,所述负压电荷泵的输出端电压放电至预设负电压,所述第一控制信号跳变为低电平,所述第二控制信号跳变为高电平。
2.根据权利要求1所述的放电电路,其特征在于,所述第一负压放电模块包括:
第一驱动模块,所述第一驱动模块接收所述放电使能信号和所述第一控制信号,所述第一驱动模块根据所述放电使能信号和所述第一控制信号生成第一驱动控制信号和第二驱动控制信号,所述第一驱动控制信号和所述第二驱动控制信号互为反相信号;当所述放电使能信号和所述第一控制信号均为高电平时,所述第一驱动控制信号为低电平,所述第二驱动控制信号为高电平;
第一开关管,所述第一开关管的第一端与所述负压电荷泵的输出端连接;
第二开关管,所述第二开关管的控制端接收所述第二驱动控制信号,所述第二开关管的第一端与所述第一开关管的第二端连接,所述第二开关管的第二端接地,当所述第二驱动控制信号为高电平时,所述第二开关管导通;
电源切换模块,所述电源切换模块的电源端分别与所述电源和所述负压电荷泵的输出端连接,所述电源切换模块的控制端接收所述第一驱动控制信号,所述电源切换模块的输出端与所述第一开关管的控制端连接,当所述第一驱动控制信号为低电平时,所述电源切换模块切换所述电源与所述第一开关管的控制端连接,所述第一开关管导通,当所述第一驱动控制信号为高电平时,所述电源切换模块切换所述负压电荷泵的输出端与所述第一开关管的控制端连接,所述第一开关管断开。
3.根据权利要求2所述的放电电路,其特征在于,所述第一驱动模块包括:
与门,所述与门的第一输入端接收所述放电使能信号,所述与门的第二输入端接收所述第一控制信号;
第一反相器,所述第一反相器的输入端与所述与门的输出端连接,所述第一反相器的输出端输出所述第一驱动控制信号;
第二反相器,所述第二反相器的输入端与所述第一反相器的输出端连接,所述第二反相器的输出端与所述第二开关管的控制端连接。
4.根据权利要求2所述的放电电路,其特征在于,所述电源切换模块包括:
第三开关管,所述第三开关管的第一端与所述负压电荷泵的输出端连接,所述第三开关管的第二端与所述第一开关管的控制端连接,所述第三开关管的控制端接收所述第一驱动控制信号,当所述第一驱动控制信号disb为高电平时,所述第三开关管导通;
开关模块,所述开关模块的第一端与所述电源连接,所述开关模块的第二端与所述第一开关管的控制端连接,所述开关模块的控制端接收所述第一驱动控制信号,当所述第一驱动控制信号为低电平时,所述开关模块导通;所述开关模块的第二端和所述第三开关管的第二端作为所述电源切换模块的输出端。
5.根据权利要求4所述的放电电路,其特征在于,所述开关模块包括::
第四开关管,所述第四开关管的第一端与所述电源连接,所述第四开关管的控制端接收所述第一驱动控制信号;
第五开关管,所述第五开关管的第一端与所述第四开关管的第二端连接,所述第五开关管的控制端接收所述第一驱动控制信号,所述第五开关管的第二端与所述第一开关管的控制端连接;
当所述第一驱动控制信号为低电平时,所述第四开关管和所述第五开关管导通。
6.根据权利要求1所述的放电电路,其特征在于,所述第二负压放电模块包括:
串联的第六开关管和第七开关管,所述第六开关管与所述电源连接,所述第七开关管与所述负压电荷泵的输出端连接,所述第六开关管的控制端与偏置电压提供端连接;
第二驱动模块,所述第二驱动模块接收所述放电使能信号和所述第二控制信号,所述第二驱动模块的输出端与所述第七开关管的控制端连接;当所述放电使能信号和所述第二控制信号均为高电平时,所述第二驱动模块驱动所述第七开关管导通。
7.根据权利要求6所述的放电电路,其特征在于,所述第二驱动模块包括:
与非门,所述与非门的第一输入端接收所述放电使能信号,所述与非门的第二输入端接收所述第二控制信号;
第三反相器,所述第三反相器的输入端与所述与非门的输出端连接,所述第三反相器的输出端与所述第七开关管的控制端连接。
8.根据权利要求5所述的放电电路,其特征在于,所述第一负压放电模块还包括:
电压设置模块,所述电压设置模块分别与所述第五开关管的第一端和第二端相连,所述电压设置模块接收所述第一驱动控制信号,当所述第一驱动控制信号为低电平时,所述电压设置模块设置所述第五开关管的第一端电压等于第二端电压。
9.根据权利要求8所述的放电电路,其特征在于,所述电压设置模块包括:
电容,所述电容的一端接收所述第一驱动控制信号;
第八开关管,所述第八开关管的控制端与所述电容的一端连接,所述第八开关管的第一端接地,所述第八开关管的第二端与所述电容的另一端连接;
第九开关管,所述第九开关管的控制端与所述电容的另一端连接,所述第九开关管的第一端与所述第五开关管的第一端连接,所述第九开关管的第二端与所述第五开关管的第二端连接;
当所述第一驱动控制信号为高电平时,所述第八开关管导通,第九开关管断开,当所述第一驱动控制信号为低电平时,所述第八开关管的控制端电压为反相的高电平,所述第八开关管断开,所述第九开关管导通。
10.一种存储器,其特征在于,包括负压电荷泵和权利要求1-9中任一项所述的放电电路。
CN201710780723.1A 2017-09-01 2017-09-01 一种放电电路及存储器 Active CN109427403B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710780723.1A CN109427403B (zh) 2017-09-01 2017-09-01 一种放电电路及存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710780723.1A CN109427403B (zh) 2017-09-01 2017-09-01 一种放电电路及存储器

Publications (2)

Publication Number Publication Date
CN109427403A true CN109427403A (zh) 2019-03-05
CN109427403B CN109427403B (zh) 2020-11-06

Family

ID=65513043

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710780723.1A Active CN109427403B (zh) 2017-09-01 2017-09-01 一种放电电路及存储器

Country Status (1)

Country Link
CN (1) CN109427403B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110265078A (zh) * 2019-06-24 2019-09-20 长江存储科技有限责任公司 一种掉电保护电路
CN111934542A (zh) * 2019-05-13 2020-11-13 北京兆易创新科技股份有限公司 电荷泵稳压电路、稳压方法以及非易失存储器
CN112600410A (zh) * 2020-12-24 2021-04-02 深圳市芯天下技术有限公司 一种负压电荷泵的放电电路及非易失型储存器
CN113470720A (zh) * 2021-06-29 2021-10-01 长江存储科技有限责任公司 放电电路及存储器的放电控制电路***

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0668593B1 (en) * 1994-02-21 2001-09-26 STMicroelectronics S.r.l. Regulation circuit and method for the erasing phase of non-volatile memory cells
KR100481841B1 (ko) * 1997-11-25 2005-08-25 삼성전자주식회사 음의고전압을방전시키기위한회로를구비한플래시메모리장치
CN101258554A (zh) * 2005-07-12 2008-09-03 美光科技公司 用以改进非易失性存储器中快反向的负电压放电方案
CN101504866A (zh) * 2008-02-04 2009-08-12 力晶半导体股份有限公司 集成电路与放电电路
CN103514937A (zh) * 2012-06-18 2014-01-15 北京兆易创新科技股份有限公司 一种存储器放电电路
CN106160459A (zh) * 2015-03-25 2016-11-23 展讯通信(上海)有限公司 快速瞬态响应的电荷泵电路***

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0668593B1 (en) * 1994-02-21 2001-09-26 STMicroelectronics S.r.l. Regulation circuit and method for the erasing phase of non-volatile memory cells
KR100481841B1 (ko) * 1997-11-25 2005-08-25 삼성전자주식회사 음의고전압을방전시키기위한회로를구비한플래시메모리장치
CN101258554A (zh) * 2005-07-12 2008-09-03 美光科技公司 用以改进非易失性存储器中快反向的负电压放电方案
CN101504866A (zh) * 2008-02-04 2009-08-12 力晶半导体股份有限公司 集成电路与放电电路
CN103514937A (zh) * 2012-06-18 2014-01-15 北京兆易创新科技股份有限公司 一种存储器放电电路
CN106160459A (zh) * 2015-03-25 2016-11-23 展讯通信(上海)有限公司 快速瞬态响应的电荷泵电路***

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111934542A (zh) * 2019-05-13 2020-11-13 北京兆易创新科技股份有限公司 电荷泵稳压电路、稳压方法以及非易失存储器
CN110265078A (zh) * 2019-06-24 2019-09-20 长江存储科技有限责任公司 一种掉电保护电路
CN110265078B (zh) * 2019-06-24 2020-08-18 长江存储科技有限责任公司 一种掉电保护电路
CN112600410A (zh) * 2020-12-24 2021-04-02 深圳市芯天下技术有限公司 一种负压电荷泵的放电电路及非易失型储存器
CN112600410B (zh) * 2020-12-24 2022-01-04 芯天下技术股份有限公司 一种负压电荷泵的放电电路及非易失型储存器
CN113470720A (zh) * 2021-06-29 2021-10-01 长江存储科技有限责任公司 放电电路及存储器的放电控制电路***

Also Published As

Publication number Publication date
CN109427403B (zh) 2020-11-06

Similar Documents

Publication Publication Date Title
CN109427403A (zh) 一种放电电路及存储器
US7378878B2 (en) Driver circuit having programmable slew rate
US6208198B1 (en) Drain voltage pumping circuit
US20020000870A1 (en) Voltage blocking method and apparatus for a charge pump with diode connected pull-up and pull-down on boot nodes
JP2018503852A5 (zh)
US20100253384A1 (en) Semiconductor device
CN107483045B (zh) 一种电平位移电路及显示装置
US7808841B2 (en) Data output circuit for semiconductor memory apparatus
CN104615183B (zh) 操作电压的控制电路及其存储器
KR20160072804A (ko) 전류 모드 로직 버퍼 및 그 제어 방법
CN102142273A (zh) 半导体集成电路
CN101964212B (zh) 负电压斜率控制电路
TWI290319B (en) High-voltage switching circuit of nonvolatile memory device
US9570977B2 (en) Charge pump initialization device, integrated circuit having charge pump initialization device, and method of operation
JP4355625B2 (ja) 高電圧スイッチ回路
KR20040056786A (ko) 반도체 메모리 장치의 테스트 모드 회로
CN105336371A (zh) 非易失性存储器的电压控制电路及其控制方法
CN105590610B (zh) 液晶面板驱动***中的切角电路
CN104935326B (zh) 接口电路中的输出电路
US7902902B2 (en) Anti-fuse repair control circuit for preventing stress on circuit parts
US20160241233A1 (en) Driver circuit for single wire protocol slave unit
CN106027013A (zh) 用于模拟功率开关的控制装置和控制方法
EP3917008B1 (en) Low emission electronic switch for signals with long transition times
KR100342978B1 (ko) 플래쉬메모리셀의소오스드라이버회로
CN108347232A (zh) 延迟电路及存储器电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20201013

Address after: 2301, 23rd floor, East Building, building B, Tengfei Kehui City, Singapore, No.88 Tiangu 7th Road, hi tech Zone, Xi'an City, Shaanxi Province 710000

Applicant after: XI'AN GEYI ANCHUANG INTEGRATED CIRCUIT Co.,Ltd.

Applicant after: HEFEI GEYI INTEGRATED CIRCUIT Co.,Ltd.

Applicant after: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc.

Address before: 230601, 1 Pearl Plaza, Hefei economic and Technological Development Zone, Anhui

Applicant before: HEFEI GEYI INTEGRATED CIRCUIT Co.,Ltd.

Applicant before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc.

GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 23 / F, East Building, Tengfei Kehui City, 88 tianguqi Road, high tech Zone, Xi'an, Shaanxi 710000

Patentee after: XI'AN GEYI ANCHUANG INTEGRATED CIRCUIT Co.,Ltd.

Patentee after: HEFEI GEYI INTEGRATED CIRCUIT Co.,Ltd.

Patentee after: Zhaoyi Innovation Technology Group Co.,Ltd.

Address before: 2301, 23 / F, East Building, building B, Tengfei Kehui City, 88 Tiangu 7th Road, high tech Zone, Xi'an, Shaanxi, 710000

Patentee before: XI'AN GEYI ANCHUANG INTEGRATED CIRCUIT Co.,Ltd.

Patentee before: HEFEI GEYI INTEGRATED CIRCUIT Co.,Ltd.

Patentee before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc.