CN109413356A - 一种hdmi高画质同步去隔行***及方法 - Google Patents

一种hdmi高画质同步去隔行***及方法 Download PDF

Info

Publication number
CN109413356A
CN109413356A CN201811502909.1A CN201811502909A CN109413356A CN 109413356 A CN109413356 A CN 109413356A CN 201811502909 A CN201811502909 A CN 201811502909A CN 109413356 A CN109413356 A CN 109413356A
Authority
CN
China
Prior art keywords
signal
line
memory block
interlacing
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811502909.1A
Other languages
English (en)
Other versions
CN109413356B (zh
Inventor
胡宏清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Rgblink Science & Technology Co Ltd
Original Assignee
Xiamen Rgblink Science & Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Rgblink Science & Technology Co Ltd filed Critical Xiamen Rgblink Science & Technology Co Ltd
Priority to CN201811502909.1A priority Critical patent/CN109413356B/zh
Publication of CN109413356A publication Critical patent/CN109413356A/zh
Application granted granted Critical
Publication of CN109413356B publication Critical patent/CN109413356B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Television Systems (AREA)

Abstract

本发明涉及一种HDMI高画质同步去隔行***及方法,将MCU控制模块通过同步时钟总线连接第一FPGA模块,从而为第一FPGA模块提供同步时钟,实现多路视频信号的同步;同时,第一FPGA模块开辟了隔行信号存储区和逐行信号存储区,以实现隔行信号到逐行信号的转换,完成去隔行操作。能够实现多个HDMI输入信号之间的同步以及去隔行,保证后端输出视频画面的质量。

Description

一种HDMI高画质同步去隔行***及方法
技术领域
本发明涉及视频处理器技术领域,具体涉及一种HDMI高画质同步去隔行***及方法。
背景技术
视频处理器是一种具有支持VGA、复合视频、SDI信号以及数字HDMI等多种输入信号功能的视频数据处理设备。2002年日立、松下、飞利浦、 Silicon Image、索尼、汤姆逊、东芝共七家公司成立了 HDMI 组织,颁布了高清晰数字多媒体接口 HDMI标准。HDMI协议通过对视频信号、音频信号和控制信号的时分控制,实现了音视频的同时传输。HDMI的信号传输过程包括3个期间:视频数据传输期、岛屿数据传输期和控制数据传输期,在岛屿数据传输期, HDMI 数据线上出现音频数据和辅助数据(信息帧和场行同步信号),同步信号可以很好实现单路HDMI音视频同步。但传统HDMI输入模块各个输入接口无统一的同步时序,这就导致多个HDMI信号相互间没有统一的同步信息,多个HDMI输入信号之间就无法同步,这就导致视频处理器拼接出的画面视频不同步,影响客户体验。
另外,传统HDMI***没有去交错Deinterlace算法功能,去交错是将交错式(interlace)视频信号转换为渐进式(progressive)逐行扫描视频信号的方法。而现在新型的显示设备都是使用逐行扫描,在逐行扫描设备上直接播放交错式影像会产生严重的闪烁现象,且因为交错式信号两行只有一行有影像,另一行则是全黑的,所以亮度相比逐行信号会减少一半。
有鉴于此,本发明人针对上述HDMI***存在的诸多问题进行深入构思,进而提出本发明。
发明内容
本发明的目的在于提供一种HDMI高画质同步去隔行***及方法,其能够实现多个HDMI输入信号之间的同步以及去隔行,保证后端输出视频画面的质量。
为实现上述目的,本发明采用的技术方案是:
一种HDMI高画质同步去隔行***,其包括均衡及解串模块、第一FPGA模块、第二FPGA模块、MCU控制模块、时钟IC、同步时钟总线和背板传输模块,
所述均衡及解串模块采用IT6604芯片实现,其输入端连接HDMI输入接口,输出端则连接第一FPGA模块的信号输入端,所述第一FPGA模块的时钟输入端则通过同步时钟总线连接MCU控制模块,输出端则连接第二FPGA模块的信号输入端;所述第二FPGA模块的时钟输入端通过同步时钟总线连接MCU控制模块以及背板传输模块,输出端则连接TMDS高速信号驱动模块;所述TDMS高速信号驱动模块采用SIL9134芯片实现,其输入端连接第二FPGA模块,输出端则连接背板传输模块;
所述第一FPGA模块开辟有隔行信号存储区和逐行信号存储区,所述隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区;
隔行Y信号存储区用于存储偶数行的Y信号和奇数行的Y信号,该偶数行的Y信号和奇数行的Y信号按分开存储的方式存储在隔行Y信号存储区;所述隔行UV信号存储区中存储了偶数行的UV信号和奇数行的UV信号,该偶数行的UV信号和奇数行的UV信号按分开存储的方式存储在隔行UV信号存储区;所述逐行Y信号存储区中存储了逐行排列的Y信号;所述逐行UV信号存储区中存储了逐行排列的UV信号。
所述均衡及解串模块采用IT6604芯片实现。
所述TDMS高速信号驱动模块采用SIL9134芯片实现。
一种HDMI高画质同步去隔行方法,其采用上述的一种HDMI高画质同步去隔行***,具体包括以下步骤:
步骤1、将至少两路经远距离传输后的高速HDMI信号送入均衡及解串模块中,进行均衡处理以及格式转换,获取低速信号的YUV格式的TTL信号;
步骤2、将至少两路的YUV格式的TTL信号送入第一FPGA模块中,进行同步处理和去隔行处理,具体如下:
第一FPGA模块接收到多路TTL信号时,判断是否接收到MCU控制模块输出的同步时钟,若没有接收到同步时钟,则继续等待同步时钟的输入;当接收到同步时钟时,第一FPGA模块根据同步时钟对多路TTL信号进行同步处理;
同步处理完成后,对同步后的TTL信号进行去隔行处理:
第一FPGA模块开辟出隔行信号存储区和逐行信号存储区,其中,隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区。
将每一路同步后的TTL信号的Y信号的偶数行按序存入隔行Y信号存储区中,直至所有偶数行的Y信号均存储完毕;将Y信号的奇数行存入隔行Y信号存储区中,直至所有奇数行的Y信号均存储完毕;将每一路同步后的TTL信号的UV信号的偶数行按序存入隔行UV信号存储区中,直至所有偶数行的UV信号均存储完毕;将UV信号的奇数行按序存入隔行Y信号存储区中,直至所有偶数行的UV信号均存储完毕;
将隔行Y信号存储区的偶数行Y信号和奇数行Y信号读出,并存入逐行Y信号存储区中,存储时,偶数行Y信号按序存入逐行Y信号存储区的偶数地址中,奇数行Y信号按序存入逐行Y信号存储区的奇数地址中;将隔行UV信号存储区的偶数行UV信号和奇数行UV信号读出,并存入逐行UV信号存储区中,存储时,偶数行UV信号按序存入逐行UV信号存储区的偶数地址中,奇数行UV信号按序存入逐行UV信号存储区的奇数地址中;Y信号和UV信号全部存入逐行Y信号存储区和逐行UV信号存储区后,完成隔行信号到逐行信号的转换;
去隔行处理完成后,判断是否需要对视频信号进行运动补偿:首先判断出视频信号是否为运动视频信号,若为运动视频信号,则继续判断慢运动视频信号或快速运动视频信号,当为慢速运动视频信号或快速运动视频信号时,在视频信号中引入时域降噪因子,从而进行视频信号的运动补偿;
步骤3、去隔行处理完成后,第一FPGA模块从逐行信号存储区中读出TTL信号,然后转换为LVDS信号输出至第二FPGA模块;第二FPGA模块对LVDS信号进行高速信号恢复并转换为低速TTL信号,并根据MCU控制模块输出的内部同步时钟或背板传输的外部同步时钟进行同步处理,同步处理后送入TMDS高速信号驱动模块中;
步骤4、TMDS高速信号驱动模块将其接收的TTL信号进行格式转换为TMDS信号,并输送至背板传输模块。
采用上述方案后,本发明将MCU控制模块通过同步时钟总线连接第一FPGA模块,从而为第一FPGA模块提供同步时钟,实现多路视频信号的同步;同时,第一FPGA模块开辟了隔行信号存储区和逐行信号存储区,以实现隔行信号到逐行信号的转换,完成去隔行操作。能够实现多个HDMI输入信号之间的同步以及去隔行,保证后端输出视频画面的质量。
附图说明
图1为本发明的***原理框图;
图2为本发明的方法流程图;
图3为本发明第一FPGA中的视频信息存储示意图。
具体实施方式
如图1所示,本发明揭示了一种HDMI高画质同步去隔行***,其包括均衡及解串模块、第一FPGA模块、第二FPGA模块、MCU控制模块、时钟IC、同步时钟总线和背板传输模块。
其中,均衡及解串模块采用IT6604芯片实现,其输入端连接HDMI输入接口,以便输入远距离传输后的高速HDMI信号,输出端则连接第一FPGA模块。该均衡及解串模块用于对高速HDMI模块进行均衡处理,并将均衡处理后的高速HDMI信号转换为低速的YUV格式TTL信号,并将该TTL信号传输至第一FPGA模块。
第一FPGA模块的信号输入端连接均衡及解串模块的输出端,时钟输入端则通过同步时钟总线连接MCU控制模块,输出端则连接第二FPGA模块。该第一FPGA模块根据MCU控制模块输出的同步时钟对输入的多路TTL信号进行同步处理,第一FPGA模块开辟有隔行信号存储区和逐行信号存储区,用于存储YUV格式的TTL信号。其中,隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区。
隔行Y信号存储区中存储了偶数行的Y信号和奇数行的Y信号,该偶数行的Y信号和奇数行的Y信号按分开存储的方式存储在隔行Y信号存储区。隔行UV信号存储区中存储了偶数行的UV信号和奇数行的UV信号,该偶数行的UV信号和奇数行的UV信号按分开存储的方式存储在隔行UV信号存储区。逐行Y信号存储区中存储了逐行排列的Y信号。逐行UV信号存储区中存储了逐行排列的UV信号。该第一FPGA模块将逐行Y信号存储区和逐行UV信号存储区的Y信号、UV信号按顺序读出后,转换为LVDS信号,并传输至第二FPGA模块中。
第二FPGA模块的信号输入端连接第一FPGA模块的输出端,时钟输入端通过同步时钟总线连接MCU控制模块以及背板传输模块,输出端则连接TMDS高速信号驱动模块。该第二FPGA模块根据MCU控制模块输出的同步时钟对其收到的多路LVDS信号进行同步处理及多画面处理,并将LVDS信号转换为TTL信号,然后传输至TDMS高速信号驱动模块。
TDMS高速信号驱动模块采用SIL9134芯片实现,其输入端连接第二FPGA模块,输出端则连接背板传输模块。该TDMS高速信号驱动模块用于将其接收的TTL信号转换为TMDS信号,并传输至背板传输模块。
如图2和图3所示,基于上述***,本发明还揭示了一种HDMI高画质同步去隔行方法,该方法具体包括以下步骤:
步骤1、将至少两路经远距离传输后的高速HDMI信号送入均衡及解串模块中,进行均衡处理以及格式转换,获取低速信号的YUV格式的TTL信号。
步骤2、将至少两路的YUV格式的TTL信号送入第一FPGA模块中,进行同步处理和去隔行处理,具体如下:
第一FPGA模块接收到多路TTL信号时,判断是否接收到MCU控制模块输出的同步时钟,若没有接收到同步时钟,则继续等待同步时钟的输入。当接收到同步时钟时,第一FPGA模块根据同步时钟对多路TTL信号进行同步处理。
同步处理完成后,对同步后的TTL信号进行去隔行处理:
第一FPGA模块开辟出隔行信号存储区和逐行信号存储区,其中,隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区。
将每一路同步后的TTL信号的Y信号的偶数行存入隔行Y信号存储区中,即将第0行的Y信号存入该隔行Y信号存储区的地址0中,第2行的Y信号存入该隔行Y信号存储区的地址1中,以此类推,直至所有偶数行的Y信号均存储完毕;偶数行的Y信号存储完毕后,继续将Y信号的奇数行存入隔行Y信号存储区中。如图所示,Y信号的最后一个偶数行存入隔行Y信号存储区的地址1023中,那么,Y信号的奇数行则从地址1024开始存储。
将每一路同步后的TTL信号的UV信号的偶数行存入隔行UV信号存储区中,即将第0行的UV信号存入该隔行UV信号存储区的地址0中,第2行的Y信号存入该隔行UV信号存储区的地址1中,以此类推,直至所有偶数行的UV信号均存储完毕;偶数行的UV信号存储完毕后,继续将UV信号的奇数行存入隔行Y信号存储区中。如图所示,UV信号的最后一个偶数行存入隔行UV信号存储区的地址1023中,那么,UV信号的奇数行则从地址1024开始存储。
将隔行Y信号存储区的偶数行Y信号和奇数行Y信号读出,并存入逐行Y信号存储区中,存储时,偶数行Y信号按序存入逐行Y信号存储区的偶数地址中,奇数行Y信号按序存入逐行Y信号存储区的奇数地址中。例如,按地址顺序读出隔行Y信号存储区中的Y信号,首先读出的是偶数行Y信号,按如下方式进行存储:Y【0000】存入逐行Y信号存储区的地址0中,Y【0002】存入逐行Y信号存储区的地址2中,以此类推,直至将偶数行Y信号全部存入逐行Y信号存储区。然后读出的是奇数行Y信号,按如下方式进行存储:Y【0001】存入逐行Y信号存储区的地址1中,Y【0003】存入逐行Y信号存储区的地址3中,以此类推,直至将奇数行Y信号全部存入逐行Y信号存储区,即完成逐行Y信号的存储。
将隔行UV信号存储区的偶数行UV信号和奇数行UV信号读出,并存入逐行UV信号存储区中,存储时,偶数行UV信号按序存入逐行UV信号存储区的偶数地址中,奇数行UV信号按序存入逐行UV信号存储区的奇数地址中。例如,按地址顺序读出隔行UV信号存储区中的UV信号,首先读出的是偶数行UV信号,按如下方式进行存储:UV【0000】存入逐行UV信号存储区的地址0中,UV【0002】存入逐行UV信号存储区的地址2中,以此类推,直至将偶数行UV信号全部存入逐行UV信号存储区。然后读出的是奇数行UV信号,按如下方式进行存储:UV【0001】存入逐行UV信号存储区的地址1中,UV【0003】存入逐行UV信号存储区的地址3中,以此类推,直至将奇数行UV信号全部存入逐行UV信号存储区,即完成逐行UV信号的存储。
Y信号和UV信号全部存入逐行Y信号存储区和逐行UV信号存储区后,即完成了隔行信号到逐行信号的转换。
去隔行扫描不仅仅完成简单的隔行信号转逐行信号的问题,对于图片和静止的信号,将隔行信号转为逐行信号无法分辨出差异,而对于运动的图像,若不进行补偿将将影响后端视频输出的画面质量。为此,本发明引入了时域降噪因子,以解决运动补偿的问题,具体如下:
首先判断出视频信号是否为运动视频信号,若为运动视频信号,则继续判断慢运动视频信号或快速运动视频信号,当为慢速运动视频信号或快速运动视频信号时,在视频信号中引入时域降噪因子,从而进行视频信号的运动补偿。
步骤3、去隔行处理完成后,第一FPGA模块从逐行信号存储区中读出TTL信号,然后转换为LVDS信号输出至第二FPGA模块。第二FPGA模块对LVDS信号进行高速信号恢复并转换为低速TTL信号,并根据MCU控制模块输出的内部同步时钟或背板传输的外部同步时钟进行同步处理,同步处理后送入TMDS高速信号驱动模块中。
步骤4、TMDS高速信号驱动模块将其接收的TTL信号进行格式转换为TMDS信号,并输送至背板传输模块。
本发明的关键在于,本发明将MCU控制模块通过同步时钟总线连接第一FPGA模块,从而为第一FPGA模块提供同步时钟,实现多路视频信号的同步;同时,第一FPGA模块开辟了隔行信号存储区和逐行信号存储区,以实现隔行信号到逐行信号的转换,完成去隔行操作。能够实现多个HDMI输入信号之间的同步以及去隔行,保证后端输出视频画面的质量。此外,本发明通过MCU控制模块和背景传输模块连接第二FPGA模块,从而为第二FPGA模块提供内部同步时钟和外部同步时钟,进一步保证了多路视频信号之间的同步,或者多路视频信号与外部信号之间的同步,保证了多画面拼接的画面质量。
以上所述,仅是本发明实施例而已,并非对本发明的技术范围作任何限制,故凡是依据本发明的技术实质对以上实施例所作的任何细微修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (4)

1.一种HDMI高画质同步去隔行***,其特征在于:包括均衡及解串模块、第一FPGA模块、第二FPGA模块、MCU控制模块、时钟IC、同步时钟总线和背板传输模块,
所述均衡及解串模块采用IT6604芯片实现,其输入端连接HDMI输入接口,输出端则连接第一FPGA模块的信号输入端,所述第一FPGA模块的时钟输入端则通过同步时钟总线连接MCU控制模块,输出端则连接第二FPGA模块的信号输入端;所述第二FPGA模块的时钟输入端通过同步时钟总线连接MCU控制模块以及背板传输模块,输出端则连接TMDS高速信号驱动模块;所述TDMS高速信号驱动模块采用SIL9134芯片实现,其输入端连接第二FPGA模块,输出端则连接背板传输模块;
所述第一FPGA模块开辟有隔行信号存储区和逐行信号存储区,所述隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区;
隔行Y信号存储区用于存储偶数行的Y信号和奇数行的Y信号,该偶数行的Y信号和奇数行的Y信号按分开存储的方式存储在隔行Y信号存储区;所述隔行UV信号存储区中存储了偶数行的UV信号和奇数行的UV信号,该偶数行的UV信号和奇数行的UV信号按分开存储的方式存储在隔行UV信号存储区;所述逐行Y信号存储区中存储了逐行排列的Y信号;所述逐行UV信号存储区中存储了逐行排列的UV信号。
2.根据权利要求1所述的一种HDMI高画质同步去隔行***,其特征在于:所述均衡及解串模块采用IT6604芯片实现。
3.根据权利要求1所述的一种HDMI高画质同步去隔行***,其特征在于:所述TDMS高速信号驱动模块采用SIL9134芯片实现。
4.一种HDMI高画质同步去隔行方法,其特征在于:所述方法采用如权利要求1所述的一种HDMI高画质同步去隔行***,具体包括以下步骤:
步骤1、将至少两路经远距离传输后的高速HDMI信号送入均衡及解串模块中,进行均衡处理以及格式转换,获取低速信号的YUV格式的TTL信号;
步骤2、将至少两路的YUV格式的TTL信号送入第一FPGA模块中,进行同步处理和去隔行处理,具体如下:
第一FPGA模块接收到多路TTL信号时,判断是否接收到MCU控制模块输出的同步时钟,若没有接收到同步时钟,则继续等待同步时钟的输入;当接收到同步时钟时,第一FPGA模块根据同步时钟对多路TTL信号进行同步处理;
同步处理完成后,对同步后的TTL信号进行去隔行处理:
第一FPGA模块开辟出隔行信号存储区和逐行信号存储区,其中,隔行信号存储区包括隔行Y信号存储区、隔行UV信号存储区;逐行信号存储区包括逐行Y信号存储区、逐行UV信号存储区;
将每一路同步后的TTL信号的Y信号的偶数行按序存入隔行Y信号存储区中,直至所有偶数行的Y信号均存储完毕;将Y信号的奇数行存入隔行Y信号存储区中,直至所有奇数行的Y信号均存储完毕;将每一路同步后的TTL信号的UV信号的偶数行按序存入隔行UV信号存储区中,直至所有偶数行的UV信号均存储完毕;将UV信号的奇数行按序存入隔行Y信号存储区中,直至所有偶数行的UV信号均存储完毕;
将隔行Y信号存储区的偶数行Y信号和奇数行Y信号读出,并存入逐行Y信号存储区中,存储时,偶数行Y信号按序存入逐行Y信号存储区的偶数地址中,奇数行Y信号按序存入逐行Y信号存储区的奇数地址中;将隔行UV信号存储区的偶数行UV信号和奇数行UV信号读出,并存入逐行UV信号存储区中,存储时,偶数行UV信号按序存入逐行UV信号存储区的偶数地址中,奇数行UV信号按序存入逐行UV信号存储区的奇数地址中;Y信号和UV信号全部存入逐行Y信号存储区和逐行UV信号存储区后,完成隔行信号到逐行信号的转换;
去隔行处理完成后,判断是否需要对视频信号进行运动补偿:首先判断出视频信号是否为运动视频信号,若为运动视频信号,则继续判断慢运动视频信号或快速运动视频信号,当为慢速运动视频信号或快速运动视频信号时,在视频信号中引入时域降噪因子,从而进行视频信号的运动补偿;
步骤3、去隔行处理完成后,第一FPGA模块从逐行信号存储区中读出TTL信号,然后转换为LVDS信号输出至第二FPGA模块;第二FPGA模块对LVDS信号进行高速信号恢复并转换为低速TTL信号,并根据MCU控制模块输出的内部同步时钟或背板传输的外部同步时钟进行同步处理,同步处理后送入TMDS高速信号驱动模块中;
步骤4、TMDS高速信号驱动模块将其接收的TTL信号进行格式转换为TMDS信号,并输送至背板传输模块。
CN201811502909.1A 2018-12-10 2018-12-10 一种hdmi高画质同步去隔行***及方法 Active CN109413356B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811502909.1A CN109413356B (zh) 2018-12-10 2018-12-10 一种hdmi高画质同步去隔行***及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811502909.1A CN109413356B (zh) 2018-12-10 2018-12-10 一种hdmi高画质同步去隔行***及方法

Publications (2)

Publication Number Publication Date
CN109413356A true CN109413356A (zh) 2019-03-01
CN109413356B CN109413356B (zh) 2023-08-01

Family

ID=65458055

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811502909.1A Active CN109413356B (zh) 2018-12-10 2018-12-10 一种hdmi高画质同步去隔行***及方法

Country Status (1)

Country Link
CN (1) CN109413356B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102142236A (zh) * 2010-02-03 2011-08-03 胡志强 针对高分辨率隔行扫描视频信号的液晶显示驱动器
CN203243440U (zh) * 2013-03-08 2013-10-16 珠海英图电子科技有限公司 一种hdmi转vga的视频信号转换设备
CN103745683A (zh) * 2013-09-27 2014-04-23 中傲智能科技(苏州)有限公司 基于hdmi接口的led显示屏控制***
CN209120335U (zh) * 2018-12-10 2019-07-16 厦门视诚科技有限公司 一种hdmi高画质同步去隔行***

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102142236A (zh) * 2010-02-03 2011-08-03 胡志强 针对高分辨率隔行扫描视频信号的液晶显示驱动器
CN203243440U (zh) * 2013-03-08 2013-10-16 珠海英图电子科技有限公司 一种hdmi转vga的视频信号转换设备
CN103745683A (zh) * 2013-09-27 2014-04-23 中傲智能科技(苏州)有限公司 基于hdmi接口的led显示屏控制***
CN209120335U (zh) * 2018-12-10 2019-07-16 厦门视诚科技有限公司 一种hdmi高画质同步去隔行***

Also Published As

Publication number Publication date
CN109413356B (zh) 2023-08-01

Similar Documents

Publication Publication Date Title
CN107277595B (zh) 一种多路视频同步方法及装置
CN103347163A (zh) 一种超高清视频图像处理和传送的***及其方法
US20040252756A1 (en) Video signal frame rate modifier and method for 3D video applications
JPH03147491A (ja) 音声・映像通信装置およびそのインターフエース装置
US8416286B2 (en) Image signal processing device, three-dimensional image display device, three-dimensional image transmission/display system, and image signal processing method
CN103814577B (zh) 发送装置、发送方法、接收装置、接收方法和发送/接收***
CN101388992A (zh) 信息处理装置和信息处理方法
EP3644614A1 (en) Video data processing method and video data processing device
WO2003032645A1 (en) Digital video data signal processing system and method of processing digital video data signals for display
CN101783917B (zh) 一种高清视频无缝切换的实现方法
CN209120335U (zh) 一种hdmi高画质同步去隔行***
CN112055159A (zh) 画质处理装置和显示设备
CN107707829A (zh) 一种基于fpga实现多接口智能sdi视频转换盒的方法
CN109413356A (zh) 一种hdmi高画质同步去隔行***及方法
CN117201718A (zh) 一种基于fpga实现视频图像缩放裁剪的hdmi转lvds方法及装置
CN103856737A (zh) 帧率转换器、时序控制器及图像数据的处理装置及方法
CN103260044B (zh) 3d超高清信号处理方法和装置
US6005630A (en) Method and apparatus for displaying images representing network application data along with interlaced images encoded in television signals.
CN109451201A (zh) 一种sdi高画质同步去隔行***及方法
US20020105592A1 (en) System and method for processing HDTV format video signals
CN111464766B (zh) 视频处理器和显示***
KR100385975B1 (ko) 비디오 포맷 변환장치 및 방법
TW202002604A (zh) 影像處理方法及電子設備
CN104349205A (zh) 音视频处理方法及***
CN101202868B (zh) 用于多媒体接口的影音数据同步方法及其相关装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant