CN109283762B - 显示面板及其驱动方法 - Google Patents
显示面板及其驱动方法 Download PDFInfo
- Publication number
- CN109283762B CN109283762B CN201811332375.2A CN201811332375A CN109283762B CN 109283762 B CN109283762 B CN 109283762B CN 201811332375 A CN201811332375 A CN 201811332375A CN 109283762 B CN109283762 B CN 109283762B
- Authority
- CN
- China
- Prior art keywords
- switch
- electrically coupled
- pixel
- row
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 31
- 239000000758 substrate Substances 0.000 claims abstract description 45
- 239000003990 capacitor Substances 0.000 claims description 60
- 230000000630 rising effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 8
- 230000009977 dual effect Effects 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 8
- 230000000694 effects Effects 0.000 description 7
- 230000005856 abnormality Effects 0.000 description 3
- 230000009194 climbing Effects 0.000 description 3
- 239000010408 film Substances 0.000 description 2
- 229920006395 saturated elastomer Polymers 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本申请提供了一种显示面板及其驱动方法,所述显示面板,包括:一基板;多条数据线,设置于所述基板上;多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;多个像素单元,设置于所述像素区上,且分别与所述数据线及所述扫描线电性耦接;每个像素区包括至少一像素电路;在第一扫描期间,对2n‑1行扫描线上的所述像素单元施加第一开启电压;以及在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;其中,相邻的第2n‑1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;其中,所述第一开启电压与所述第二电开启压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间。
Description
技术领域
本申请关于显示领域,涉及像素电路及相关的驱动方式,特别是涉及一种显示面板及其驱动方法。
背景技术
液晶显示面板的通常是由一彩膜基板(Color Filter,CF)、一薄膜晶体管阵列基板(Thin Film Transistor Array Substrate,TFT Array Substrate)以及一配置于两基板间的液晶层(Liquid Crystal Layer,LCD)所构成,其工作原理是通过在两片玻璃基板上施加驱动电压来控制液晶层的液晶分子的旋转,将背光模组的光线折射出来产生画面。
而目前液晶显示器为了节约成本,很多面板厂都会采用双栅极(dual Gate)架构,数据线(data line)减半,即源极晶粒软模接合颗数可以减半,扫描线(scan line)翻倍,即栅极晶粒软模接合颗数翻倍,但是栅极晶粒软模接合比源极晶粒软模接合便宜很多,所以总的来讲双栅极(dual Gate)架构会降低成本。但是为了画质,双栅极(dual Gate)架构通常会搭配1+2line或2line反转方式来驱动,这样就会带来低灰阶下的亮暗线问题。
双栅极(dual Gate)架构搭配2line反转方式时,会出现亮暗线问题。充电时,从正极性到正极性或负极性到负极性时,无跨压或跨压很小,这个像素充电就会比较饱和,亮度就会是预期的亮度;当从正极性到负极性或由负极性到正极性时,跨压比较大,且因为电阻电容负载的原因,电压切换需要爬坡时间,此时像素充电比较不会饱和,达不到预期的亮度,会偏暗,就会出现亮暗线,在低灰阶下会比较明显。
因此,本申请的主要目的在于提供一种显示面板及其驱动方法,以更优化上述所提之问题。
发明内容
为了解决上述技术问题,本申请的目的在于,提供一种显示面板及其驱动方法,其能消除显示面板在双栅极架构中低灰阶下亮暗线问题,从而提高显示面板的显示画质。
本申请的目的及解决其技术问题是采用以下技术方案来实现的。依据本申请提出的一种显示面板,包括:一基板;多条数据线,设置于所述基板上;多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;多个像素单元,设置于所述像素区上,且分别与所述数据线及所述扫描线电性耦接;每个像素区包括至少一像素电路,所述像素电路包括:一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点;在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压;以及在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;其中,所述第一开启电压与所述第二电开启压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间;其中,所述第一二极体单元另一端电性耦接一第2n-1行扫描线,n为正数;所述第二二极体单元另一端电性耦接一第2n行扫描线,n为正数。
本申请的另一目的为一种显示面板,包括:一基板;多条数据线,设置于所述基板上;多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;多个像素单元,设置于所述像素区上,且分别与所述数据线及所述扫描线电性耦接;每个像素区包括至少一像素电路,所述像素电路包括:一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点;在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压;在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一输入电压;以及在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压;其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;其中,所述第一开启电压与所述第二开启电压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间;其中,所述第一输入电压与所述第二输入电压的大小为相异,且所述第一输入电压的充电时间大于所述第二输入电压的充电时间;其中,所述第一二极体单元另一端电性耦接一第2n-1行扫描线,n为正数;所述第二二极体单元另一端电性耦接一第2n行扫描线,n为正数;其中,所述像素单元为阵列式排列;所述像素单元为矩形形状。
本申请的又一目的为一种显示面板的驱动方法,包括:提供一基板;多条数据线,设置于所述基板上;多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;多个像素单元,设置于所述像素区上,分别与所述数据线及所述扫描线电性耦接;每个像素区包括至少一像素电路,所述像素电路包括:一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点;在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压;在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一输入电压;以及在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压;其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;其中,所述第一开启电压与所述第二开启电压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间;其中,所述第一输入电压与所述第二输入电压的大小为相异,且所述第一输入电压的充电时间大于所述第二输入电压的充电时间;其中,所述第一二极体单元另一端电性耦接一第2n-1行扫描线,n为正数;所述第二二极体单元另一端电性耦接一第2n行扫描线,n为正数。
在本申请的一实施例中,于同一数据线,第2n-1行扫描线和第2n行扫描线上的两个像素单元的极性相同。
在本申请的一实施例中,于同一扫描线,相邻像素单元的极性相异。
在本申请的一实施例中,于同一数据线,第2n-1行扫描线上的像素单元与第2n+1行扫描线上的像素单元的极性相异,且第2n-2行扫描线上的像素单元与第2n行扫描线上的像素单元的极性相异。
在本申请的一实施例中,相邻两帧画面的相同所述像素单元的极性相异。
在本申请的一实施例中,所述驱动方法,所述在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一输入电压的步骤包括:透过调整所述第一电容单元所提供的一低电压讯号的下降周期及所述第二电容单元所提供的一低电压讯号上升周期;以及因而产生所述第一输入电压的讯号周期。
在本申请的一实施例中,所述驱动方法,所述在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压的步骤包括:透过调整所述第一电容单元所提供的一低电压讯号的上升周期及所述第二电容单元所提供的一低电压讯号下降周期;以及因而产生所述第二输入电压的讯号周期。
在本申请的一实施例中,所述驱动方法,于同一数据线,第2n-1行扫描线和第2n行扫描线上的两个像素单元的极性相同。
本申请能消除显示面板在双栅极架构中低灰阶下亮暗线问题,从而提高显示面板的显示画质。
附图说明
图1为范例性的显示面板局部示意图。
图2为范例性的扫描线充电示意图。
图3为范例性的扫描线开启电压示意图。
图4a为本申请一实施例的显示面板局部示意图。
图4b为本申请一实施例的显示面板的驱动电路示意图。
图5a为本申请一实施例的扫描线开启电压示意图。
图5b为本申请一实施例第一电容单元及第二电容单元的充电示意图。
图5c为本申请一实施例的扫描线输入电压示意图。
图6为本申请一实施例的显示面板的驱动方法流程图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本申请可用以实施的特定实施例。本申请所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本申请,而非用以限制本申请。
附图和说明被认为在本质上是示出性的,而不是限制性的。在图中,结构相似的单元是以相同标号表示。另外,为了理解和便于描述,附图中示出的每个组件的尺寸和厚度是任意示出的,但是本申请不限于此。
在附图中,为了清晰起见,夸大了层、膜、面板、区域等的厚度。在附图中,为了理解和便于描述,夸大了一些层和区域的厚度。将理解的是,当例如层、膜、区域或基底的组件被称作“在”另一组件“上”时,所述组件可以直接在所述另一组件上,或者也可以存在中间组件。
另外,在说明书中,除非明确地描述为相反的,否则词语“包括”将被理解为意指包括所述组件,但是不排除任何其它组件。此外,在说明书中,“在......上”意指位于目标组件上方或者下方,而不意指必须位于基于重力方向的顶部上。
在说明书及申请专利范围当中使用了某些词汇来指称特定的组件。本领域一般技术人员应可理解,电子设备制造商可能会用不同的名词来称呼同一组件。本说明书及申请专利范围并不以名称的差异来作为区别组件的方式,而是以组件在功能上的差异来作为区别的基准。在通篇说明书及申请专利范围当中所提及的『包括』是开放式的用语,故应解释成『包括但不限定于』。此外,『耦接』一词在此是包含任何直接及间接的电气连接手段。因此,若文中描述第一装置电性连接于第二装置,则代表该第一装置可直接连接于该第二装置,或通过其他装置或连接手段间接地连接至该第二装置。
为更进一步阐述本申请为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本申请提出的一种显示面板及其驱动方法,其具体实施方式、结构、特征及其功效,详细说明如后。
图1为范例性的显示面板局部示意图,图2为范例性的扫描线充电示意图及图3为范例性的扫描线开启电压示意图。请同时参考图1、图2及图3,一种范例性的显示面板10,包括:一基板(图未示);多条数据线D1~D7,设置于所述基板上;多条扫描线G1~G6,设置于所述基板上,并与所述数据线交叉配置,定义出多个像素区;多个像素单元111,112,设置于所述基板上,并位于所述像素区内,所述像素单元111,112分别与所述数据线和所述扫描线电性耦接;以及多个主动开关140,分别耦接对应的数据线、扫描线及像素单元111,112;其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数,此电路设计又称为半源极驱动电路,对此类电路的像素电压配置可例如为两列反转方式(如图2所示),充电时,面板上像素单元111,112的扫描开启电压,从正极性到正极性或负极性到负极性时,其之间无跨压或跨压很小,这种情况下的像素单元111,112充电就会比较饱和,其最终呈现的面板亮度等参数可以达到预期的显示效果。
但,当面板上像素单元111,112的扫描开启电压从正极性到负极性或由负极性到正极性,即变换极性时,显示面板上的像素单元111跨压相对会比较大,电压的切换需要经过升压或降压的“爬坡”时间,而奇偶像素单元111,112的扫描开启电压(A-B)相同,此时像素单元111的充电对于像素单元112的充电,其相对而定不会饱和,亦即像素单元111的亮度等显示参数达不到预期的效果,最终于显示面板10上会显示偏暗,其如像素显示区域200所示,进而形成亮暗线的问题,影响显示面板10的质量和显示效果。
图4a为本申请一实施例的显示面板局部示意图、图4b为本申请一实施例的显示面板的驱动电路示意图及图5a为本申请一实施例的扫描线开启电压示意图。请同时参考图4a、图4b及图5a,在本申请的一实施例中,一种显示面板20,包括:一基板(图未示);多条数据线D1~D7,设置于所述基板上;多条扫描线G1~G6,设置于所述基板上,与所述数据线D1~D7交叉配置,并定义出多个像素区100;多个像素单元120、122、124、126,设置于所述像素区100上,且分别与所述数据线D1~D3及所述扫描线G1~G2电性耦接;每个像素区100包括至少一像素电路21,所述像素电路21包括:一第一开关T10,所述第一开关T10的一控制端101a电性耦接一第一电容单元C1,所述第一开关T10的一第一端101b电性耦接一第一节点P1(n),所述第一开关T10的一第二端101c电性耦接一第一二极体单元150;一第二开关T20,所述第二开关T20的一控制端201a电性耦接一第二电容单元C2,所述第二开关T20的一第一端201b电性接收一第一输入电压讯号CI1,所述第二开关T20的一第二端201c电性耦接所述第一节点P1(n);一第三开关T30,所述第三开关T30的一控制端301a电性耦接所述第一电容单元C1,所述第三开关T30的一第一端301b电性耦接一第二节点P2(n),所述第三开关T30的一第二端301c电性耦接一第二二极体单元160;一第四开关T40,所述第四开关T40的一控制端401a电性耦接所述第二电容单元C2,所述第四开关T40的一第一端401b电性接收一第二输入电压讯号CI2,所述第四开T40关的一第二端401c电性耦接所述第二节点P2(n);在第一扫描期间,对2n-1行扫描线G1上的所述像素单元122、126施加第一开启电压(A1-B1);以及在第二扫描期间,对2n行扫描线G2上的所述像素单元120、124施加第二开启电压(A1-B1);其中,相邻的第2n-1行扫描线G1与第2n行扫描线G2耦接于同一数据线,n为正数;其中,所述第一开启电压(A1-B1)与所述第二电开启压(A1-B1)的大小为相同,且所述第一开启电压(A1-B1)的充电时间t等于所述第二开启电压(A1-B1)的充电时间t;其中,所述第一二极体单元150另一端电性耦接一第2n-1行扫描线G1,n为正数;所述第二二极体单元160另一端电性耦接一第2n行扫描线G2,n为正数;所述第一二极体单元150及所述第二二极体单元160为单向导通二极体,可以避免所述第一输入电压讯号CI1端及所述第二输入电压讯号CI2端的静电放电反灌至栅极驱动芯片,造成异常。
在本申请的一实施例中,像素单元122、126为奇数扫描线G1(即第2n-1行扫描线)所耦接的像素单元。像素单元120、124为偶数扫描线G2(即第2n行扫描线)所耦接的像素单元。
在本申请的一实施例中,于同一数据线D2,第2n-1行扫描线G1和第2n行扫描线G2上的两个像素单元122、124的极性相同。
在本申请的一实施例中,于同一扫描线G1,相邻像素单元122、126的极性相异。
在本申请的一实施例中,于同一数据线D2,第2n-1行扫描线G1上的像素单元122与第2n+1行扫描线G3上的像素单元128的极性相异,且第2n-2行扫描线G2上的像素单元120与第2n行扫描线G4上的像素单元130的极性相异。
在本申请的一实施例中,相邻两帧画面的相同所述像素单元(120、130)(122、128)的极性相异。
图5b为本申请一实施例第一电容单元及第二电容单元的充电示意图及图5c为本申请一实施例的扫描线输入电压示意图。请同时参考图4a、图4b、图5a、图5b及图5c,在本申请的一实施例中,一种显示面板20,包括:一基板(图未示);多条数据线D1~D7,设置于所述基板上;多条扫描线G1~G6,设置于所述基板上,与所述数据线D1~D7交叉配置,并定义出多个像素区100;多个像素单元120、122、124、126,设置于所述像素区100上,且分别与所述数据线D1~D3及所述扫描线G1~G2电性耦接;每个像素区100包括至少一像素电路21,所述像素电路21包括:一第一开关T10,所述第一开关T10的一控制端101a电性耦接一第一电容单元C1,所述第一开关T10的一第一端101b电性耦接一第一节点P1(n),所述第一开关T10的一第二端101c电性耦接一第一二极体单元150;一第二开关T20,所述第二开关T20的一控制端201a电性耦接一第二电容单元C2,所述第二开关T20的一第一端201b电性接收一第一输入电压讯号CI1,所述第二开关T20的一第二端201c电性耦接所述第一节点P1(n);一第三开关T30,所述第三开关T30的一控制端301a电性耦接所述第一电容单元C1,所述第三开关T30的一第一端301b电性耦接一第二节点P2(n),所述第三开关T30的一第二端301c电性耦接一第二二极体单元160;一第四开关T40,所述第四开关T40的一控制端401a电性耦接所述第二电容单元C2,所述第四开关T40的一第一端401b电性接收一第二输入电压讯号CI2,所述第四开T40关的一第二端401c电性耦接所述第二节点P2(n);在第一扫描期间,对2n-1行扫描线G1上的所述像素单元122、126施加第一开启电压(A1-B1);在第二扫描期间,对2n行扫描线G2上的所述像素单元120、124施加第二开启电压(A1-B1);在第一扫描期间,对2n-1行扫描线G1上的所述像素单元122、126施加第一输入电压(E1-F1);以及在第二扫描期间,对2n行扫描线G2上的所述像素单元120、124施加第二输入电压(E2-F2);其中,相邻的第2n-1行扫描线G1与第2n行扫描线G2耦接于同一数据线,n为正数;其中,所述第一开启电压(A1-B1)与所述第二开启电压(A1-B1)的大小为相同,且所述第一开启电压(A1-B1)的充电时间t等于所述第二开启电压(A1-B1)的充电时间t;其中,所述第一输入电压(E1-F1)与所述第二输入电压(E2-F2)的大小为相异,且所述第一输入电压(E1-F1)的充电时间t1大于所述第二输入电压(E2-F2)的充电时间t2(举例:奇数行的充电时间大于偶数行的充电时间,来补偿因电压切换爬坡损失掉的时间,从而使充电效果达到一样,使正极性到负极性或负极性到正极性时,充电也能达到预期,亮度达到预期值,而不是偏暗);其中,所述第一二极体单元150另一端电性耦接一第2n-1行扫描线G1,n为正数;所述第二二极体单元160另一端电性耦接一第2n行扫描线G2,n为正数;所述第一二极体单元150及所述第二二极体单元160为单向导通二极体,可以避免所述第一输入电压讯号CI1端及所述第二输入电压讯号CI2端的静电放电反灌至栅极驱动芯片,造成异常;其中,所述像素单元120、122、124、126为阵列式排列;所述像素单元120、122、124、126为矩形形状。
在本申请的一实施例中,像素单元122、126为奇数扫描线G1(即第2n-1行扫描线)所耦接的像素单元。像素单元120、124为偶数扫描线G2(即第2n行扫描线)所耦接的像素单元。
在本申请的一实施例中,于同一数据线D2,第2n-1行扫描线G1和第2n行扫描线G2上的两个像素单元122、124的极性相同。
在本申请的一实施例中,于同一扫描线G1,相邻像素单元122、126的极性相异。
在本申请的一实施例中,于同一数据线D2,第2n-1行扫描线G1上的像素单元122与第2n+1行扫描线G3上的像素单元128的极性相异,且第2n-2行扫描线G2上的像素单元120与第2n行扫描线G4上的像素单元130的极性相异。
在本申请的一实施例中,相邻两帧画面的相同所述像素单元(120、130)(122、128)的极性相异。
请参考图5b,在本申请的一实施例中,所述第一电容单元C1具有一电压(C1-D1)讯号周期A,并提供的一低电压讯号a;所述第二电容单元C2具有一电压(C2-D2)讯号周期B,并提供的一低电压讯号b,其中B=2A;b≥a。
图6为本申请一实施例的显示面板的驱动方法流程图。请再参考图4a、图4b、图5a、图5b、图5c及图6,在本申请的一实施例中,一种显示面板20的驱动方法,包括:提供一基板(图未示);多条数据线D1~D7,设置于所述基板上;多条扫描线G1~G6,设置于所述基板上,与所述数据线D1~D7交叉配置,并定义出多个像素区100;多个像素单元120、122、124、126,设置于所述像素区100上,分别与所述数据线D1~D3及所述扫描线G1~G2电性耦接;每个像素区100包括至少一像素电路21,所述像素电路21包括:一第一开关T10,所述第一开关T10的一控制端101a电性耦接一第一电容单元C1,所述第一开关T10的一第一端101b电性耦接一第一节点P1(n),所述第一开关T10的一第二端101c电性耦接一第一二极体单元150;一第二开关T20,所述第二开关T20的一控制端201a电性耦接一第二电容单元C2,所述第二开关T20的一第一端201b电性接收一第一输入电压讯号CI1,所述第二开关T20的一第二端201c电性耦接所述第一节点P1(n);一第三开关T30,所述第三开关T30的一控制端301a电性耦接所述第一电容单元C1,所述第三开关T30的一第一端301b电性耦接一第二节点P2(n),所述第三开关T30的一第二端301c电性耦接一第二二极体单元160;一第四开关T40,所述第四开关T40的一控制端401a电性耦接所述第二电容单元C2,所述第四开关T40的一第一端401b电性接收一第二输入电压讯号CI2,所述第四开T40关的一第二端401c电性耦接所述第二节点P2(n);在第一扫描期间,对2n-1行扫描线G1上的所述像素单元122、126施加第一开启电压(A1-B1);在第二扫描期间,对2n行扫描线G2上的所述像素单元120、124施加第二开启电压(A1-B1);在第一扫描期间,对2n-1行扫描线G1上的所述像素单元122、126施加第一输入电压(E1-F1);以及在第二扫描期间,对2n行扫描线G2上的所述像素单元120、124施加第二输入电压(E2-F2);其中,相邻的第2n-1行扫描线G1与第2n行扫描线G2耦接于同一数据线,n为正数;其中,所述第一开启电压(A1-B1)与所述第二开启电压(A1-B1)的大小为相同,且所述第一开启电压(A1-B1)的充电时间t等于所述第二开启电压(A1-B1)的充电时间t;其中,所述第一输入电压(E1-F1)与所述第二输入电压(E2-F2)的大小为相异,且所述第一输入电压(E1-F1)的充电时间t1大于所述第二输入电压(E2-F2)的充电时间t2(举例:奇数行的充电时间大于偶数行的充电时间,来补偿因电压切换爬坡损失掉的时间,从而使充电效果达到一样,使正极性到负极性或负极性到正极性时,充电也能达到预期,亮度达到预期值,而不是偏暗);其中,所述第一二极体单元150另一端电性耦接一第2n-1行扫描线G1,n为正数;所述第二二极体单元160另一端电性耦接一第2n行扫描线G2,n为正数;所述第一二极体单元150及所述第二二极体单元160为单向导通二极体,可以避免所述第一输入电压讯号CI1端及所述第二输入电压讯号CI2端的静电放电反灌至栅极驱动芯片,造成异常。
在本申请的一实施例中,像素单元122、126为奇数扫描线G1(即第2n-1行扫描线)所耦接的像素单元。像素单元120、124为偶数扫描线G2(即第2n行扫描线)所耦接的像素单元。
请参考图5b,在本申请的一实施例中,所述第一电容单元C1具有一电压(C1-D1)讯号周期A,并提供的一低电压讯号a,;所述第二电容单元C2具有一电压(C2-D2)讯号周期B,并提供的一低电压讯号b,其中B=2A;b≥a。
在本申请的一实施例中,所述驱动方法,所述在第一扫描期间,对2n-1行扫描线G1上的所述像素单元122、126施加第一输入电压(E1-F1)的步骤包括:透过调整所述第一电容单元C1所提供的一低电压讯号a的下降周期及所述第二电容单元C2所提供的一低电压讯号b上升周期;以及因而产生所述第一输入电压(E1-F1)的讯号周期t1。
在本申请的一实施例中,所述驱动方法,所述在第二扫描期间,对2n行扫描线G2上的所述像素单元120、124施加第二输入电压(E2-F2)的步骤包括:透过调整所述第一电容单元C1所提供的一低电压讯号a的上升周期及所述第二电容单元C2所提供的一低电压讯号b下降周期;以及因而产生所述第二输入电压(E2-F2)的讯号周期t2。
在本申请的一实施例中,所述驱动方法,于同一数据线D2,第2n-1行扫描线G1和第2n行扫描线G2上的两个像素单元122、124的极性相同。
在本申请的某些实施例中,显示面板可包括LCD(Liquid Crystal Display)面板,其中LCD(Liquid Crystal Display)面板包括:开关阵列(thin film transistor,TFT)基板、彩色滤光层(color filter,CF)基板与形成于两基板之间的液晶层,显示面板亦或为OLED(Organic Light-Emitting Diode)面板,或QLED(Quantum Dots Light-EmittingDiode)面板。
请参考图6,在流程S611中,提供一基板。
请参考图6,在流程S612中,多条数据线,设置于所述基板上。
请参考图6,在流程S613中,多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区。
请参考图6,在流程S614中,多个像素单元,设置于所述像素区上,分别与所述数据线及所述扫描线电性耦接。
请参考图6,在流程S615中,每个像素区包括至少一像素电路,所述像素电路包括:一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点。
请参考图6,在流程S616中,在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压。
请参考图6,在流程S617中,在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压。
请参考图6,在流程S618中,在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一输入电压。
请参考图6,在流程S619中,在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压。
本申请能消除显示面板在双栅极架构中低灰阶下亮暗线问题,从而提高显示面板的显示画质。
“在一些实施例中”及“在各种实施例中”等用语被重复地使用。所述用语通常不是指相同的实施例;但它也可以是指相同的实施例。“包含”、“具有”及“包括”等用词是同义词,除非其前后文意显示出其它意思。
以上所述,仅是本申请的实施例,并非对本申请作任何形式上的限制,虽然本申请已以较佳实施例揭露如上,然而并非用以限定本申请,任何熟悉本专业的技术人员,在不脱离本申请技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本申请技术方案的范围内。
Claims (9)
1.一种显示面板,其特征在于,包括:
一基板;
多条数据线,设置于所述基板上;
多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;
多个像素单元,设置于所述像素区上,且分别与所述数据线及所述扫描线电性耦接;
每个像素区包括至少一像素电路,所述像素电路包括:
一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;
一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;
一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;
一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点;
在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压;以及
在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;
其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;
其中,所述第一开启电压与所述第二电开启压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间;
其中,所述第一二极体单元另一端电性耦接一第2n-1行扫描线,n为正数;所述第二二极体单元另一端电性耦接一第2n行扫描线,n为正数。
2.如权利要求1所述的显示面板,其特征在于,于同一数据线,第2n-1行扫描线和第2n行扫描线上的两个像素单元的极性相同。
3.如权利要求1所述的显示面板,其特征在于,于同一扫描线,相邻像素单元的极性相异。
4.如权利要求1所述的显示面板,其特征在于,于同一数据线,第2n-1行扫描线上的像素单元与第2n+1行扫描线上的像素单元的极性相异,且第2n-2行扫描线上的像素单元与第2n行扫描线上的像素单元的极性相异。
5.如权利要求1所述的显示面板,其特征在于,相邻两帧画面的相同所述像素单元的极性相异。
6.一种显示面板,其特征在于,包括:
一基板;
多条数据线,设置于所述基板上;
多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;
多个像素单元,设置于所述像素区上,且分别与所述数据线及所述扫描线电性耦接;
每个像素区包括至少一像素电路,所述像素电路包括:
一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;
一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;
一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;
一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点;
在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压;
在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;
在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一输入电压;以及
在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压;
其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;
其中,所述第一开启电压与所述第二开启电压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间;
其中,所述第一输入电压与所述第二输入电压的大小为相异,且所述第一输入电压的充电时间大于所述第二输入电压的充电时间;
其中,所述第一二极体单元另一端电性耦接一第2n-1行扫描线,n为正数;所述第二二极体单元另一端电性耦接一第2n行扫描线,n为正数;
其中,所述像素单元为阵列式排列;所述像素单元为矩形形状。
7.一种显示面板的驱动方法,其特征在于,包括:
提供一基板;
多条数据线,设置于所述基板上;
多条扫描线,设置于所述基板上,与所述数据线交叉配置,并定义出多个像素区;
多个像素单元,设置于所述像素区上,分别与所述数据线及所述扫描线电性耦接;
每个像素区包括至少一像素电路,所述像素电路包括:
一第一开关,所述第一开关的一控制端电性耦接一第一电容单元,所述第一开关的一第一端电性耦接一第一节点,所述第一开关的一第二端电性耦接一第一二极体单元;
一第二开关,所述第二开关的一控制端电性耦接一第二电容单元,所述第二开关的一第一端电性接收一第一输入电压讯号,所述第二开关的一第二端电性耦接所述第一节点;
一第三开关,所述第三开关的一控制端电性耦接所述第一电容单元,所述第三开关的一第一端电性耦接一第二节点,所述第三开关的一第二端电性耦接一第二二极体单元;
一第四开关,所述第四开关的一控制端电性耦接所述第二电容单元,所述第四开关的一第一端电性接收一第二输入电压讯号,所述第四开关的一第二端电性耦接所述第二节点;
在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一开启电压;
在第二扫描期间,对2n行扫描线上的所述像素单元施加第二开启电压;
在第一扫描期间,对2n-1行扫描线上的所述像素单元施加第一输入电压的步骤包括:
调整所述第一电容单元所提供的一低电压讯号的下降周期及所述第二电容单元所提供的一低电压讯号上升周期;以及
因而产生所述第一输入电压的讯号周期;以及
在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压;
其中,相邻的第2n-1行扫描线与第2n行扫描线耦接于同一数据线,n为正数;
其中,所述第一开启电压与所述第二开启电压的大小为相同,且所述第一开启电压的充电时间等于所述第二开启电压的充电时间;
其中,所述第一输入电压与所述第二输入电压的大小为相异,且所述第一输入电压的充电时间大于所述第二输入电压的充电时间;
其中,所述第一二极体单元另一端电性耦接一第2n-1行扫描线,n为正数;所述第二二极体单元另一端电性耦接一第2n行扫描线,n为正数。
8.如权利要求7所述显示面板的驱动方法,其特征在于,所述在第二扫描期间,对2n行扫描线上的所述像素单元施加第二输入电压的步骤包括:
调整所述第一电容单元所提供的一低电压讯号的上升周期及所述第二电容单元所提供的一低电压讯号下降周期;以及
因而产生所述第二输入电压的讯号周期。
9.如权利要求7所述显示面板的驱动方法,其特征在于,于同一数据线,第2n-1行扫描线和第2n行扫描线上的两个像素单元的极性相同。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811332375.2A CN109283762B (zh) | 2018-11-09 | 2018-11-09 | 显示面板及其驱动方法 |
PCT/CN2019/073190 WO2020093604A1 (zh) | 2018-11-09 | 2019-01-25 | 显示面板及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811332375.2A CN109283762B (zh) | 2018-11-09 | 2018-11-09 | 显示面板及其驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109283762A CN109283762A (zh) | 2019-01-29 |
CN109283762B true CN109283762B (zh) | 2021-03-30 |
Family
ID=65175524
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811332375.2A Active CN109283762B (zh) | 2018-11-09 | 2018-11-09 | 显示面板及其驱动方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN109283762B (zh) |
WO (1) | WO2020093604A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111916034A (zh) * | 2020-08-19 | 2020-11-10 | 惠科股份有限公司 | 显示装置及其驱动方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101430853B (zh) * | 2008-12-10 | 2010-09-15 | 友达光电股份有限公司 | 具有半源极驱动架构的显示面板的驱动方法 |
CN101777301B (zh) * | 2010-01-15 | 2012-06-20 | 友达光电股份有限公司 | 栅极驱动电路 |
CN201716499U (zh) * | 2010-05-19 | 2011-01-19 | 深圳华映显示科技有限公司 | 一种显示器 |
CN102737591A (zh) * | 2011-04-12 | 2012-10-17 | 联咏科技股份有限公司 | 双闸极显示器的闸极驱动器以及其图框控制方法 |
CN102568398B (zh) * | 2012-03-02 | 2014-06-04 | 福州华映视讯有限公司 | 亮度均匀的双闸极液晶显示器 |
JP2014153541A (ja) * | 2013-02-08 | 2014-08-25 | Japan Display Central Co Ltd | 画像表示装置及びその駆動方法 |
CN103177683B (zh) * | 2013-04-02 | 2016-02-03 | 华映视讯(吴江)有限公司 | 显示装置及其显示面板驱动方法 |
CN103761944B (zh) * | 2013-12-25 | 2017-01-25 | 合肥京东方光电科技有限公司 | 一种栅极驱动电路、显示装置及驱动方法 |
TWI533270B (zh) * | 2014-03-27 | 2016-05-11 | 友達光電股份有限公司 | 顯示面板及其驅動方法 |
CN104298041B (zh) * | 2014-11-10 | 2017-04-26 | 深圳市华星光电技术有限公司 | 阵列基板、液晶面板以及液晶显示器 |
CN104407479B (zh) * | 2014-12-02 | 2017-07-21 | 深圳市华星光电技术有限公司 | 一种液晶显示面板和显示装置 |
CN107507588A (zh) * | 2017-08-28 | 2017-12-22 | 惠科股份有限公司 | 显示面板的驱动电路及驱动方法 |
-
2018
- 2018-11-09 CN CN201811332375.2A patent/CN109283762B/zh active Active
-
2019
- 2019-01-25 WO PCT/CN2019/073190 patent/WO2020093604A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
CN109283762A (zh) | 2019-01-29 |
WO2020093604A1 (zh) | 2020-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6982690B2 (en) | Display apparatus with a driving circuit in which every three adjacent pixels are coupled to the same data line | |
US10488967B2 (en) | Shift register circuit and touch display apparatus thereof | |
US10482835B2 (en) | Gate driving circuit, gate driving method, array substrate and display panel | |
US9934752B2 (en) | Demultiplex type display driving circuit | |
US20190164478A1 (en) | Oled display panel and oled display device comprising the same | |
CN111243496B (zh) | 一种像素电路及其驱动方法、显示装置 | |
KR20040044529A (ko) | 단순화된 평면 표시장치용 다중 출력 디지털-아날로그변환기 | |
US6859195B2 (en) | Display device driven with dual transistors | |
KR101025224B1 (ko) | 박막 트랜지스터 액정 디스플레이 | |
US9035936B2 (en) | Level shifter circuit, scanning circuit, display device and electronic equipment | |
US9589528B2 (en) | Display device | |
WO2019041336A1 (zh) | 显示面板的驱动电路及驱动方法 | |
US20160217727A1 (en) | Display panel and driving method thereof as well as display device | |
US20170110060A1 (en) | Display panel, method for controlling display panel and display device | |
US20180059464A1 (en) | Electro-optical device, electronic apparatus, and control method of electro-optical device | |
CN109283762B (zh) | 显示面板及其驱动方法 | |
CN107863059B (zh) | 显示面板和显示装置 | |
US10147360B2 (en) | Rugged display device architecture | |
CN1248187C (zh) | 改善液晶显示器中亮度控制的驱动电路及其方法 | |
US11069316B2 (en) | Liquid crystal display, driving circuit and driving method for the liquid crystal display | |
WO2023231384A1 (zh) | 显示面板的像素驱动电路、驱动方法以及显示装置 | |
US20150085000A1 (en) | Method for driving display device | |
JP2009086262A (ja) | 液晶表示装置 | |
CN110136672B (zh) | 一种显示面板、其驱动方法及显示装置 | |
CN113380211A (zh) | 一种显示面板及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |