CN109270398B - 插卡的插稳状态的检测方法、装置和设备 - Google Patents

插卡的插稳状态的检测方法、装置和设备 Download PDF

Info

Publication number
CN109270398B
CN109270398B CN201710587606.3A CN201710587606A CN109270398B CN 109270398 B CN109270398 B CN 109270398B CN 201710587606 A CN201710587606 A CN 201710587606A CN 109270398 B CN109270398 B CN 109270398B
Authority
CN
China
Prior art keywords
card
plug
differential pair
parameter value
single board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201710587606.3A
Other languages
English (en)
Other versions
CN109270398A (zh
Inventor
芦超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201710587606.3A priority Critical patent/CN109270398B/zh
Publication of CN109270398A publication Critical patent/CN109270398A/zh
Application granted granted Critical
Publication of CN109270398B publication Critical patent/CN109270398B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/66Testing of connections, e.g. of plugs or non-disconnectable joints
    • G01R31/68Testing of releasable connections, e.g. of terminals mounted on a printed circuit board

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

本申请提供一种插卡的插稳状态的检测方法、装置和设备。该方法包括:单板通过插卡与单板之间的差分对引脚,接收来自所述插卡的差分信号;所述单板根据所述差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在所述单板上的插卡是否处于插稳状态;其中,所述插稳条件为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的条件。本申请提供的方法,大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。

Description

插卡的插稳状态的检测方法、装置和设备
技术领域
本申请涉及电路技术,尤其涉及一种插卡的插稳状态的检测方法、装置和设备。
背景技术
支持灵活插接插卡的设备,由于人工插接插卡时可能存在虚插的情况,若此时插接上插卡的单板启动,可能由于板间通路连接不可靠,造成业务异常。因此,目前都会在插卡或者单板的连接器上定义插稳信号,用于判断插卡是否插稳。
现有技术中,一般选用单个连接器或者一排连接器,参见图1所示的主控板和插卡的连接示意图。首先,在插卡和主控板上选取两对引脚,分别是A1和A2、B1和B2,其中A1和A2这一对PIN在主控侧连接上拉电阻R1到直流电源V1上,B1和B2这一对PIN接地,在插卡侧A2和B2直连。这样,当两对PIN都连接良好时,检测脚被下拉到地;若有任何一对PIN未连接上,则检测脚仍然被上拉。这样通过检测电平高低,就可以判断出插卡是否插稳。
当主控板上的PIN和插卡上的PIN对接时,其直流传输可靠(直流阻抗正常),且由于主控板与插卡之间的传输也包含了交流信号的传输,板间也具有一定的交流阻抗。但是,现有技术中所检测的插卡是否插稳,仅限于板间传输是直流状态下的插稳检测。当板间的直流阻抗正常,交流阻抗异常时,直流状态下所检测到的插卡处于插稳的状态,在交流状态时插卡有可能并没有插稳,从而导致板间高速串行解串器(serdes)链路基于直流状态下所确定的插卡插稳的状态进行业务传输时,serdes链路的信号差,无法满足主控板或者插卡的接收要求。因此,如何提高插卡插稳状态判断的准确性,成为目前技术人员亟待解决的技术问题。
发明内容
本申请提供一种插卡的插稳状态的检测方法、装置和设备,用以解决现有技术中插卡插稳状态判断不准确,导致serdes链路的信号差,无法满足主控板或者插卡的接收要求的技术问题。
第一方面,本申请实施例提供一种插卡的插稳状态的检测方法,该插卡与单板通过差分对引脚连接,该方法包括:
单板通过差分对引脚,接收来自插卡的差分信号;
单板根据差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在单板上的插卡是否处于插稳状态;其中,该插稳条件为能够使得单板和插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的条件。
该第一方面所提供的方法,单板通过板间连接的差分对引脚,接收来自插卡的差分信号,然后基于该差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在单板上的插卡是否处于插稳的状态。本实施例的方法,结合板间直流阻抗和交流阻抗之间的关联关系,即当板间的交流阻抗满足serdes信号的阻抗传输要求时,直流阻抗一定满足直流信号的阻抗传输要求,因此,本实施例基于差分信号的质量和预设的插稳条件所判断的插卡的插稳状态,可以等同于板间进行直流传输时插卡的实际状态,即如果插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的。故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
在一种可能的设计中,上述单板根据差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在单板上的插卡是否处于插稳状态,具体包括:
单板获取差分信号的电子眼图的参数值;该电子眼图参数值包括电子眼图的眼高、电子眼图的眼宽中的至少一个;
单板根据电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定插卡是否处于插稳状态;其中,预设的眼图参数值为能够使得单板和插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
该可能的设计所提供的方法,在单板接收到来自于插卡的差分信号时,通过该差分信号的电子眼图和预设的眼图参数值,确定插卡是否处于插稳状态,该判断方式简单,无需在电路中增加额外的器件,提高了插稳检测的效率,降低了插稳检测的电路成本。另外,基于该方法,如果确定插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的,故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
在一种可能的设计中,上述单板获取差分信号的电子眼图的参数值之前,该方法还包括:
单板基于预设的插卡插稳环境,在接收到不存在误码的第一差分信号时,获取第一差分信号的第一电子眼图的参数值;该第一电子眼图的参数值包括第一电子眼图的第一眼高、第一电子眼图的第一眼宽中的至少一个;
单板基于预设的插卡插稳环境,在插卡拔出的过程中,若首次接收到存在误码的第二差分信号,则获取第二差分信号的第二电子眼图的参数值;第二电子眼图的参数值包括第二电子眼图的第二眼高、第二电子眼图的第二眼宽中的至少一个;
单板根据第一电子眼图的参数值和第二电子眼图的参数值,确定预设的眼图参数值。
在一种可能的设计中,上述单板根据第一电子眼图的参数值和第二电子眼图的参数值,确定所述预设的眼图参数值,具体包括:
单板将第一眼高和第二眼高的平均值,作为预设的眼图参数值中的第一阈值;
单板将第一眼宽和第二眼宽的平均值,作为预设的眼图参数值中的第二阈值。
在一种可能的设计中,上述单板根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定插卡是否处于插稳状态,具体包括:
若单板判断所述电子眼图的眼高大于或者等于所述第一阈值、且电子眼图的眼宽大于或者等于第二阈值,则单板确定插卡处于插稳状态;
若单板判断电子眼图的眼高小于所述第一阈值,则单板确定插卡处于未插稳状态;
若单板判断电子眼图的眼宽小于所述第二阈值,则单板确定插卡处于未插稳状态。
上述各可能的设计所提供的方法,在单板接收到来自于插卡的差分信号时,通过该差分信号的电子眼图的眼宽和眼高和预设的眼图参数值中的第一阈值和第二阈值,确定插卡是否处于插稳状态,该判断方式简单,无需在电路中增加额外的器件,提高了插稳检测的效率,降低了插稳检测的电路成本。
在一种可能的设计中,上述单板根据差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在单板上的插卡是否处于插稳状态,具体包括:
若单板接收到的差分信号中存在循环冗余校验CRC误码,则单板确定插卡处于未插稳状态;
若单板接收到的所述差分信号中不存在CRC误码,则单板确定插卡处于插稳状态。
该可能的设计所提供的方法,在单板接收到来自于插卡的差分信号时,通过该差分信号中是否存在CRC误码来确定插卡是否处于插稳状态,该判断方式简单,无需在电路中增加额外的器件,提高了插稳检测的效率,降低了插稳检测的电路成本。另外,基于该方法,如果确定插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的,故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
在一种可能的设计中,上述单板与插卡通过差分对引脚连接,具体包括:
单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与所述插卡连接;
其中,第一差分对引脚与第二差分对引脚位于所述单板上,第三差分对引脚和第四差分对引脚位于插卡上,第一差分对引脚与第二差分对引脚为单板上距离最远的一对差分对引脚,第三差分对引脚与所述第四差分对引脚为插卡上距离最远的一对差分对引脚,第一差分对引脚与第三差分对引脚连接,第二差分对引脚与第四差分对引脚连接。
在一种可能的设计中,第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚,用于传输串行解串器信号。
该可能的设计所提供的方法,可以避因为单板上的差分对引脚和插卡上的差分对引脚由于部分引脚错开导致单板和插卡上的一些差分对引脚实际上没有对接的情况发生,从而可以避免在该情况下,即使通过差分信号已经确定插卡处于插稳状态,但是此时的插卡虽然插稳,但是实际上并没有和单板完全对接,故而出现插稳误判的情况。
第二方面,为了实现上述第一方面的插卡的插稳状态的检测方法,本申请实施例提供了一种设备,该设备具有实现上述插卡的插稳状态的检测方法的功能。所述功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。所述硬件或软件包括一个或多个与上述功能相对应的模块。
在第二方面的一种可能的实现方式中,该设备包括多个功能模块或单元,用于实现上述第一方面中的任一种插卡的插稳状态的检测方法。
在第二方面的另一种可能的实现方式中,该设备的结构中可以包括处理器和收发器。所述处理器被配置为支持该设备执行上述第一方面中任一种插卡的插稳状态的检测方法中相应的功能。所述收发器用于支持该设备与插卡之间的通信,例如可以为相应的射频模块或者基带模块。该设备中还可以包括存储器,所述存储器用于与处理器耦合,其保存该设备执行上述插卡的插稳状态的检测方法必要的程序指令和数据。
第三方面,本申请实施例提供了一种计算机存储介质,用于储存为上述设备所用的计算机软件指令,其包含用于执行上述第一方面所设计的程序。
第四方面,本申请实施例提供一种计算机程序产品,其包含指令,当所述计算机程序被计算机所执行时,该指令使得计算机执行上述方法中设备所执行的功能。
相较于现有技术,本申请提供的插卡的插稳状态的检测方法、装置和设备,单板通过板间连接的差分对引脚,接收来自插卡的差分信号,然后基于该差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在单板上的插卡是否处于插稳的状态。本实施例的方法,结合板间直流阻抗和交流阻抗之间的关联关系,即当板间的交流阻抗满足serdes信号的阻抗传输要求时,直流阻抗一定满足直流信号的阻抗传输要求,因此,本实施例基于差分信号的质量和预设的插稳条件所判断的插卡的插稳状态,可以等同于板间进行直流传输时插卡的实际状态,即如果插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的。故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
附图说明
图1为本申请实施例提供的现有技术中插稳检测的电路图;
图2为本申请实施例提供的插稳检测***的架构示意图;
图3为本申请实施例提供的插卡的插稳状态的检测方法实施例一的流程示意图;
图4为本申请提供的单板与插卡的连接结构示意图
图5为本申请实施例提供的单板和插卡引脚错开连接的示意图;
图6为本申请实施例提供的插卡的插稳状态的检测方法实施例二的流程示意图;
图7为本申请实施例提供的插卡的插稳状态的检测方法实施例三的流程示意图;
图8为本申请实施例提供的插卡的插稳状态的检测方法实施例四的流程示意图;
图9为本申请实施例提供的插卡的插稳状态的检测装置实施例一的结构示意图;
图10为本申请实施例提供的插卡的插稳状态的检测装置实施例二的结构示意图;
图11为本申请实施例提供的设备实施例一的结构示意图。
具体实施方式
本申请提供的插卡的插稳状态的检测方法,可以适用于图2所示的插稳检测***的架构示意图。如图1所示,该插稳检测***包括单板41和插卡42,该单板可以为主控板,还可以为其他具有控制和管理功能的电路板。可选的,该单板和插卡可以通过连接器连接,其中,单板上可以包括一个或者多个连接器,插卡上也可以包括一个或者多个连接器。可选的,单板上的连接器的个数和插卡上的连接器的个数相等。可选的,该单板可以与插卡共同集成在设备中,单板固定在设备中,插卡作为设备的一个电气模块,可拆卸的集成在设备中。该设备可以为框式设备,还可以为其他可支持插卡插拔的设备。
目前,上述支持插接插卡的设备,为了确保板间通路连接的可靠性,需要进行插卡是否插稳的判断。现有技术中经常采用图1所示的插卡插稳检测的方法,通过检测电平高低,判断插卡是否插稳。但是,现有技术中所检测的插卡是否插稳,仅限于板间传输是直流状态下的插稳检测。当板间的直流阻抗正常,交流阻抗异常时,直流状态下所检测到的插卡处于插稳的状态,在交流状态时插卡有可能并没有插稳,从而导致板间高速串行解串器(serdes)链路基于直流状态下所确定的插卡插稳的状态进行业务传输时,serdes链路的信号差,无法满足主控板或者插卡的接收要求。
因此,本申请提供的插卡的插稳状态的检测方法和装置,旨在解决现有技术中插卡插稳状态判断不准确,导致serdes链路的信号差,无法满足主控板或者插卡的接收要求的技术问题。
下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。下面将结合附图,对本申请的实施例进行描述。
图3为本申请实施例提供的插卡的插稳状态的检测方法实施例一的流程示意图。图4为本申请提供的单板与插卡的连接结构示意图一。本实施例涉及是将单板和插卡通过差分对引脚连接,单板通过该差分对引脚接收来自于插卡的差分信号,并结合该差分信号的质量确定插卡的插稳状态的具体过程。结合图3和图4,该方法可以包括如下步骤:
S101:单板通过所述差分对引脚,接收来自所述插卡的差分信号。
本实施例中,单板通过差分对引脚与插卡连接,单板与插卡之间传输的信号为差分信号。该差分对引脚包括两个PIN,这两个PIN用于传输振幅相同、相位相反的差分信号。可选的,本实施例中,单板可以通过至少四个差分对引脚连接,其中,该至少四个差分对引脚中的其中两个差分对引脚位于单板上,另外两个差分对引脚位于插卡上。图4中示出的是单板通过4个差分对引脚与插卡连接的情况。
如图4所示,单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与插卡连接。其中,该第一差分对引脚为图4中的A1和A1’,第二差分对引脚为图4中的B1和B1’,第三差分对引脚为图4中的A2和A2’,第四差分对引脚为图4中的B2和B2’。该第一差分对引脚与第二差分对引脚位于单板上,第三差分对引脚和第四差分对引脚位于插卡上,第一差分对引脚与第三差分对引脚连接,所述第二差分对引脚与所述第四差分对引脚连接。
可选的,第一差分对引脚与第二差分对引脚可以为单板上距离最远的一对差分对引脚,第三差分对引脚与第四差分对引脚可以为插卡上距离最远的一对差分对引脚,这样的物理连接方式,可以避免因为单板上的差分对引脚和插卡上的差分对引脚由于部分引脚错开导致单板和插卡上的一些差分对引脚实际上没有对接的情况发生,例如可以参见图5所示的引脚错开的情况。在图5所示的情况下,即使通过差分信号已经确定插卡处于插稳状态,但是此时的插卡虽然插稳,但是实际上并没有和单板完全对接,故而出现插稳误判的情况。但是,图4中通过设置第一差分对引脚与第二差分对引脚是单板上距离最远的一对差分对引脚,以及设置第三差分对引脚与第四差分对引脚是插卡上距离最远的一对差分对引脚,目的在于:如果单板上距离最远的两个差分对引脚与插卡上的距离最远的两个差分对引脚连接准确,则单板上位于这两个距离最远的差分对引脚(即第一差分对引脚和第二差分对引脚)之间的其他差分对引脚,与插卡上位于上述两个距离最远的差分对引脚(即第三差分对引脚和第四差分对引脚)之间的其他差分对引脚势必也会连接准确。基于该物理连接方式,如果通过下述采用差分信号质量判断插卡处于插稳状态,则可以直接确定该插卡的插稳状态的判断是准确的。
需要说明的是,上述图4的连接方式仅是一种示例,单板与插卡之间还可以通过四个以上的差分对引脚连接,本实施例对此并不做限定。
基于单板和插卡通过差分对引脚连接的方式,单板可以通过差分对引脚接收来自于插卡的差分信号,并获知该差分信号的质量。
S102:单板根据所述差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在所述单板上的插卡是否处于插稳状态;其中,所述插稳条件为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的条件。
具体的,当单板获得差分信号的质量之后,单板判断该差分信号的质量是否满足预设的插稳条件,若满足,则单板认为当前插接在单板上的插卡处于插稳状态。该插稳条件为能够使得单板和插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的条件。例如,该插稳条件可以是研发人员基于在实验室搭建的插卡插稳的环境下,通过不断的检测、测试确定的能够表征插卡插稳的差分信号的标准质量,或者得到板间直流阻抗和交流阻抗均正常的情况下的差分信号的标准质量。在实际的插稳判断中,如果单板得到的差分信号的质量小于该标准质量,就说明当前插接在单板上的插卡是没有插稳的。本实施例对插稳条件的具体表现形式并不做限定,只要在该条件下,单板和插卡之间的交流阻抗和直流阻抗均满足信号传输阻抗要求即可。基于此,单板就可以确定出在板间传差分信号时插卡是否处于插稳的状态。
需要说明的是,在插卡在板间传输差分信号的前提下插卡处于插稳状态,则可以保证在板间传输直流信号时,插卡也是处于插稳状态的。这是因为在板间的直流阻抗满足直流信号的阻抗传输要求时,交流阻抗不一定serdes信号阻抗传输要求;但是,当板间的交流阻抗满足serdes信号的阻抗传输要求时,直流阻抗一定满足直流信号的阻抗传输要求。因此,基于本申请提供的方法,如果插卡在板间传输差分信号的前提下处于插稳状态,则也可以确定该插卡在板间传输直流信号时,插卡也是处于插稳状态的。基于该方法,在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减。
本申请实施例提供的插卡的插稳状态的检测方法,单板通过板间连接的差分对引脚,接收来自插卡的差分信号,然后基于该差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在单板上的插卡是否处于插稳的状态。本实施例的方法,结合板间直流阻抗和交流阻抗之间的关联关系,即当板间的交流阻抗满足serdes信号的阻抗传输要求时,直流阻抗一定满足直流信号的阻抗传输要求,因此,本实施例基于差分信号的质量和预设的插稳条件所判断的插卡的插稳状态,可以等同于板间进行直流传输时插卡的实际状态,即如果插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的。故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
图6为本申请实施例提供的插卡的插稳状态的检测方法实施例二的流程示意图。本实施例涉及的是单板通过差分信号的电子眼图判断插卡是否处于插稳状态的具体过程。在上述实施例的基础上,可选的,上述S102可以包括如下步骤:
S201:单板获取所述差分信号的电子眼图的参数值;所述电子眼图参数值包括所述电子眼图的眼高、所述电子眼图的眼宽中的至少一个。
可选的,单板中可以包括收发器(tranceiver),该tranceiver中可以在单板的处理器中,还可以与单板的处理器分开设置。参见图5所示,单板接收差分信号,可以是是单板上的tranceiver接收来自于插卡的差分信号。该tranceiver具有发射端(图5中的TX)和接收端(图5中的RX),单板上的tranceiver的发送端发出serdes信号,经过A1和A1’(第一差分对引脚)、A2和A2’(第三差分对引脚),在插卡上直连到B2和B2’(第四差分对引脚))、B1和B1’(第三差分对引脚),然后回到tranceiver的接收端。可选的,第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚,均可以用于传输串行解串器(serdes)信号。
当该tranceiver具有电子眼图的功能时,tranceiver在接收到来自于插卡的差分信号时,可以获得该差分信号的电子眼图,从而得到该差分信号的电子眼图的参数值,该参数值包括该电子眼图的眼高、眼宽中的至少一个。
S202:单板根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态;其中,所述预设的眼图参数值为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
可选的,本实施例中,上述预设的插稳条件可以为预设的眼图参数值。该预设的眼图参数值为能够使得单板和插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值,该预设的眼图参数值可以是研发人员基于在实验室搭建的插卡插稳的环境下,通过不断的检测、测试确定的能够表征插卡插稳的差分信号的标准眼图的参数值,或者得到板间直流阻抗和交流阻抗均正常的情况下的差分信号的标准眼图的参数值。该预设的眼图参数值可以包括标准眼图的眼高和/或眼宽。
因此,在S201中,当单板得到来自于差分信号的电子眼图的参数值之后,可以判断该电子眼图的参数值是否能够达到预设的电子眼图的参数值要求,若可以达到预设的电子眼图的参数值要求,则可以确定当前插接在单板上的插卡处于插稳状态;若不能达到预设的电子眼图的参数值要求,则确定当前插接在单板上的插卡处于未插稳状态。
本申请实施例提供的插卡的插稳状态的检测方法,在单板接收到来自于插卡的差分信号时,通过该差分信号的电子眼图和预设的眼图参数值,确定插卡是否处于插稳状态,该判断方式简单,无需在电路中增加额外的器件,提高了插稳检测的效率,降低了插稳检测的电路成本。另外,基于该方法,如果确定插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的,故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
图7为本申请实施例提供的插卡的插稳状态的检测方法实施例三的流程示意图。本实施例涉及的是单板通过差分信号的电子眼图判断插卡是否处于插稳状态的具体过程。如图7所示,该方法包括如下步骤:
S301:单板基于预设的插卡插稳环境,在接收到不存在误码的第一差分信号时,获取所述第一差分信号的第一电子眼图的参数值;所述第一电子眼图的参数值包括所述第一电子眼图的第一眼高、所述第一电子眼图的第一眼宽中的至少一个。
S302:单板基于预设的插卡插稳环境,在插卡拔出的过程中,若首次接收到存在误码的第二差分信号,则获取所述第二差分信号的第二电子眼图的参数值;所述第二电子眼图的参数值包括所述第二电子眼图的第二眼高、所述第二电子眼图的第二眼宽中的至少一个。
具体的,该预设的插卡插稳环境,可以为研发人员实际搭建的环境,该环境下,插卡处于插稳状态。在插卡处于插稳状态时,单板和插卡之间传输差分信号,当单板接收到不存在误码的第一差分信号时,单板中具有电子眼图功能的tranceiver可以获得该第一差分信号的第一电子眼图,从而得到该第一电子眼图的第一眼高H1、第一眼宽W1中的至少一个。然后逐渐拔出插卡,单板此时一直处于接收差分信号的状态,随着插卡的拔出,当单板第一次接收到存在误码的第二差分信号时,单板中具有电子眼图功能的tranceiver可以获得该第二差分信号的第二电子眼图,从而得到该第二电子眼图的第二眼高H2、第二眼宽W2中的至少一个。
S303:单板根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值。
当单板获得上述第一电子眼图的参数值和所述第二电子眼图的参数值之后,可选的,当单板获得第一电子眼图的第一眼高H1和第二电子眼图的第二眼高H2时,单板可以通过将H1和H2进行加权平均得到第三眼高,该第三眼高可以为上述预设的眼图参数值。可选的,当单板获得第一电子眼图的第一眼宽W1和第二电子眼图的第二眼宽W2时,单板可以通过将W1和W2进行加权平均得到第三眼宽,该第三眼高可以为上述预设的眼图参数值。可选的,当单板既获得第一电子眼图的第一眼高H1也获得第一电子眼图的第一眼宽W1,同时也获得了第二电子眼图的第二眼高H2和第二电子眼图的第二眼宽W2时,单板可以通过上述加权平均的方式得到第三眼高和第三眼宽,该第三眼高和第三眼宽可以为上述预设的眼图参数值。需要说明的是,上述对第一电子眼图的参数值和第二电子眼图的参数值进行加权平均得到预设的眼图参数值的方式,仅是一种示例,本实施例对如何根据第一电子眼图的参数值和第二电子眼图的参数值得到预设的眼图参数值的具体方式并不做限定。
可选的,作为获得预设的眼图参数值的一种可能的实现方式,单板可以将上述第一眼高和第二眼高的平均值,作为预设的眼图参数值中的第一阈值;可选的,这里的平均值为算数平均值,即第一阈值等于(H1+H2)/2;并且,单板将上述第一眼宽和第二眼宽的平均值,作为预设的眼图参数值中的第二阈值,这里的平均值也是算数平均值,即第二阈值等于(W1+W2)/2。
S304:单板根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态。
具体的,若单板判断上述电子眼图的眼高大于或者等于第一阈值、且电子眼图的眼宽大于或者等于第二阈值,则单板确定插卡处于插稳状态;若单板判断电子眼图的眼高小于第一阈值,则单板确定插卡处于未插稳状态;若单板判断电子眼图的眼宽小于第二阈值,则单板确定插卡处于未插稳状态。
本申请实施例提供的插卡的插稳状态的检测方法,在单板接收到来自于插卡的差分信号时,通过该差分信号的电子眼图的眼宽和眼高和预设的眼图参数值中的第一阈值和第二阈值,确定插卡是否处于插稳状态,该判断方式简单,无需在电路中增加额外的器件,提高了插稳检测的效率,降低了插稳检测的电路成本。
图8为本申请实施例提供的插卡的插稳状态的检测方法实施例四的流程示意图。本实施例涉及的是单板通过差分信号中是否存在循环冗余校验(Cyclic RedundancyCheck,简称CRC)误码来判断插卡是否处于插稳状态的具体过程。在上述实施例的基础上,进一步地,上述S102可以包括如下步骤:
S401:若单板接收到的上述差分信号中存在CRC误码,则单板确定插卡处于未插稳状态。
S402:若单板接收到的差分信号中不存在述CRC误码,则单板确定插卡处于插稳状态。
可选的,单板还可以在确定差分信号存在CRC误码时,通过判断该CRC误码在差分信号中所占的比例,进一步确定插卡的未插稳状态的严重性。
本申请实施例提供的插卡的插稳状态的检测方法,在单板接收到来自于插卡的差分信号时,通过该差分信号中是否存在CRC误码来确定插卡是否处于插稳状态,该判断方式简单,无需在电路中增加额外的器件,提高了插稳检测的效率,降低了插稳检测的电路成本。另外,基于该方法,如果确定插卡在板间传输差分信号的前提下处于插稳状态,则可以保证该插卡在板间传输直流信号时,插卡也是处于插稳状态的,故而,本申请的方法大大提高了插卡插稳检测的准确性,并且在单板与插卡之间传输serdes信号时,能够确保该serdes信号的传输质量,降低了serdes信号的传输衰减,同时也可以确保板间进行直流传输时直流信号的传输质量。
图9为本申请实施例提供的插卡的插稳状态的检测装置实施例一的结构示意图。该检测装置可以通过软件、硬件或者软硬件结合的方式实现。该检测装置可以集成在单板上,该单板与插卡通过差分对引脚连接。如图9所示,所述装置包括:
接收模块11,用于通过所述差分对引脚,接收来自所述插卡的差分信号;
第一确定模块12,用于根据所述差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在所述单板上的插卡是否处于插稳状态;其中,所述插稳条件为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的条件。
本申请实施例提供的插卡的插稳状态的检测装置可以执行上述方法实施例,其实现原理和技术效果类似,在此不再赘述。
图10为本申请实施例提供的插卡的插稳状态的检测装置实施例二的结构示意图。在上述图9所示实施例的基础上,进一步地,所述第一确定模块12,包括:
获取单元121,用于获取所述差分信号的电子眼图的参数值;所述电子眼图参数值包括所述电子眼图的眼高、所述电子眼图的眼宽中的至少一个;
确定单元122,用于根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态;其中,所述预设的眼图参数值为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
继续参见图10所示,可选的,所述装置还包括:
获取模块13,用于在所述获取单元121获取所述差分信号的电子眼图的参数值之前,基于预设的插卡插稳环境,在所述接收模块11接收到不存在误码的第一差分信号时,获取所述第一差分信号的第一电子眼图的参数值;以及,基于预设的插卡插稳环境,在插卡拔出的过程中,若所述接收模块11首次接收到存在误码的第二差分信号,则获取所述第二差分信号的第二电子眼图的参数值;所述第一电子眼图的参数值包括所述第一电子眼图的第一眼高、所述第一电子眼图的第一眼宽中的至少一个;所述第二电子眼图的参数值包括所述第二电子眼图的第二眼高、所述第二电子眼图的第二眼宽中的至少一个;
第二确定模块14,用于根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值。
可选的,所述第二确定模块14,具体用于将所述第一眼高和所述第二眼高的平均值,作为所述预设的眼图参数值中的第一阈值;以及,将所述第一眼宽和所述第二眼宽的平均值,作为所述预设的眼图参数值中的第二阈值。
可选的,所述确定单元122,具体用于:
若所述电子眼图的眼高大于或者等于所述第一阈值、且所述电子眼图的眼宽大于或者等于所述第二阈值,则确定所述插卡处于插稳状态;
若所述电子眼图的眼高小于所述第一阈值,则确定所述插卡处于未插稳状态;
若所述电子眼图的眼宽小于所述第二阈值,则确定所述插卡处于未插稳状态。
可选的,上述第一确定模块12,具体用于:
若所述接收模块11接收到的所述差分信号中存在循环冗余校验CRC误码,则确定所述插卡处于未插稳状态;
若所述接收模块11接收到的所述差分信号中不存在所述CRC误码,则确定所述插卡处于插稳状态。
进一步地,所述单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与所述插卡连接;
其中,所述第一差分对引脚与所述第二差分对引脚位于所述单板上,所述第三差分对引脚和所述第四差分对引脚位于所述插卡上,所述第一差分对引脚与所述第二差分对引脚为所述单板上距离最远的一对差分对引脚,所述第三差分对引脚与所述第四差分对引脚为所述插卡上距离最远的一对差分对引脚,所述第一差分对引脚与第三差分对引脚连接,所述第二差分对引脚与所述第四差分对引脚连接。
可选的,所述第一差分对引脚、所述第二差分对引脚、所述第三差分对引脚和所述第四差分对引脚,用于传输串行解串器信号。
本申请实施例提供的插卡的插稳状态的检测装置可以执行上述方法实施例,其实现原理和技术效果类似,在此不再赘述。
图11为本申请实施例提供的设备实施例一的结构示意图。如图11所示,该设备可以包括单板,所述单板与插卡通过差分对引脚连接,该单板可以包括接收器31、存储器32、处理器33、至少一个通信总线34和发送器35。通信总线34用于实现元件之间的通信连接。存储器32可能包含高速RAM存储器,也可能还包括非易失性存储NVM,例如至少一个磁盘存储器,存储器32中可以存储各种程序,用于完成各种处理功能以及实现本实施例的方法步骤。本实施例中,发送器35和接收器31-可以集成在一起实现成为收发器(tranceiver),该tranceiver可以与处理器33独立设置,还可以集成在处理器33中。
本实施例中,所述接收器31,用于通过所述差分对引脚,接收来自所述插卡的差分信号;
所述处理器33,用于根据所述差分信号的质量是否满足预设的插稳条件的判断结果,确定当前插接在所述单板上的插卡是否处于插稳状态;其中,所述插稳条件为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的条件。
可选的,所述处理器33,具体用于获取所述差分信号的电子眼图的参数值;以及,根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态;其中,所述电子眼图参数值包括所述电子眼图的眼高、所述电子眼图的眼宽中的至少一个;所述预设的眼图参数值为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
可选的,所述处理器33,还用于在获取所述差分信号的电子眼图的参数值之前,基于预设的插卡插稳环境,在所述接收器31接收到不存在误码的第一差分信号时,获取所述第一差分信号的第一电子眼图的参数值;以及,基于预设的插卡插稳环境,在插卡拔出的过程中,若所述接收器31首次接收到存在误码的第二差分信号,则获取所述第二差分信号的第二电子眼图的参数值;并根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值;
其中,所述第一电子眼图的参数值包括所述第一电子眼图的第一眼高、所述第一电子眼图的第一眼宽中的至少一个;所述第二电子眼图的参数值包括所述第二电子眼图的第二眼高、所述第二电子眼图的第二眼宽中的至少一个。
可选的,所述处理器33,具体用于将所述第一眼高和所述第二眼高的平均值,作为所述预设的眼图参数值中的第一阈值;以及,将所述第一眼宽和所述第二眼宽的平均值,作为所述预设的眼图参数值中的第二阈值。
可选的,所述处理器33,具体用于:
若所述电子眼图的眼高大于或者等于所述第一阈值、且所述电子眼图的眼宽大于或者等于所述第二阈值,则确定所述插卡处于插稳状态;
若所述电子眼图的眼高小于所述第一阈值,则确定所述插卡处于未插稳状态;
若所述电子眼图的眼宽小于所述第二阈值,则确定所述插卡处于未插稳状态。
可选的,所述处理器33,具体用于:
若所述接收器31接收到的所述差分信号中存在循环冗余校验CRC误码,则确定所述插卡处于未插稳状态;
若所述接收器31接收到的所述差分信号中不存在所述CRC误码,则确定所述插卡处于插稳状态。
可选的,所述单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与所述插卡连接;
其中,所述第一差分对引脚与所述第二差分对引脚位于所述单板上,所述第三差分对引脚和所述第四差分对引脚位于所述插卡上,所述第一差分对引脚与所述第二差分对引脚为所述单板上距离最远的一对差分对引脚,所述第三差分对引脚与所述第四差分对引脚为所述插卡上距离最远的一对差分对引脚,所述第一差分对引脚与第三差分对引脚连接,所述第二差分对引脚与所述第四差分对引脚连接。
可选的,所述第一差分对引脚、所述第二差分对引脚、所述第三差分对引脚和所述第四差分对引脚,用于传输串行解串器信号。
本申请实施例提供的设备可以执行上述方法实施例,其实现原理和技术效果类似,在此不再赘述。
本申请还提供了一种计算机存储介质,该计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述方法实施例中的单板所执行的方法。
本申请实施例还提供一种计算机程序产品,其包含指令,当所述计算机程序被计算机所执行时,该指令使得计算机执行上述方法中单板所执行的功能。
在上述实施例中可以全部或者部分的通过软件、硬件、固件或者其任意组合来实现。当使用软件程序实现时,可以全部或者部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或者多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或者部分地产生按照本申请实施例所述的流程或者功能。所述计算机可以是通用的计算机、专用计算机、计算机网络或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输。例如,所述计算机指令可以从一个网站站点、计算机、服务器或者数据中心通过有线(例如同轴电缆、光纤数字用户线DSL)或者无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或者数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或者多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,例如软盘、硬盘、磁带、光介质(例如DVD)、或者半导体介质(例如固态硬盘SSD)等
结合本申请公开内容所描述的方法或者算法的步骤可以硬件的方式来实现,也可以是由处理器执行软件指令的方式来实现,也可以通过计算机程序产品实现。软件指令可以由相应的软件模块组成,软件模块可以被存放于RAM存储器、闪存、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、移动硬盘、CD-ROM或者本领域熟知的任何其它形式的存储介质中。一种示例性的存储介质耦合至处理器,从而使处理器能够从该存储介质读取信息,且可向该存储介质写入信息。当然,存储介质也可以是处理器的组成部分。处理器和存储介质可以位于ASIC中。另外,该ASIC可以位于用户设备中。当然,处理器和存储介质也可以作为分立组件存在于用户设备中。
在本申请所提供的几个实施例中,应该理解到,所揭露的***、设备和方法,在没有超过本申请的范围内,可以通过其他的方式实现。例如,以上所描述的实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。

Claims (21)

1.一种插卡的插稳状态的检测方法,其特征在于,所述插卡与单板通过差分对引脚连接,所述方法包括:
所述单板通过所述差分对引脚,接收来自所述插卡的差分信号;
所述单板根据所述差分信号,确定当前插接在所述单板上的插卡是否处于插稳状态;
所述单板与插卡通过差分对引脚连接,具体包括:
所述单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与所述插卡连接;
其中,所述第一差分对引脚与所述第二差分对引脚位于所述单板上,所述第三差分对引脚和所述第四差分对引脚位于所述插卡上,所述第一差分对引脚与所述第二差分对引脚为所述单板上距离最远的一对差分对引脚,所述第三差分对引脚与所述第四差分对引脚为所述插卡上距离最远的一对差分对引脚,所述第一差分对引脚与第三差分对引脚连接,所述第二差分对引脚与所述第四差分对引脚连接。
2.根据权利要求1所述的方法,其特征在于,所述单板根据所述差分信号,确定当前插接在所述单板上的插卡是否处于插稳状态,具体包括:
所述单板获取所述差分信号的电子眼图的参数值;所述电子眼图参数值包括所述电子眼图的眼高、所述电子眼图的眼宽中的至少一个;
所述单板根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态;其中,所述预设的眼图参数值为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
3.根据权利要求2所述的方法,其特征在于,所述单板获取所述差分信号的电子眼图的参数值之前,所述方法还包括:
所述单板基于预设的插卡插稳环境,在接收到不存在误码的第一差分信号时,获取所述第一差分信号的第一电子眼图的参数值;所述第一电子眼图的参数值包括所述第一电子眼图的第一眼高、所述第一电子眼图的第一眼宽中的至少一个;
所述单板基于预设的插卡插稳环境,在插卡拔出的过程中,若首次接收到存在误码的第二差分信号,则获取所述第二差分信号的第二电子眼图的参数值;所述第二电子眼图的参数值包括所述第二电子眼图的第二眼高、所述第二电子眼图的第二眼宽中的至少一个;
所述单板根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值。
4.根据权利要求3所述的方法,其特征在于,所述单板根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值,具体包括:
所述单板将所述第一眼高和所述第二眼高的平均值,作为所述预设的眼图参数值中的第一阈值;
所述单板将所述第一眼宽和所述第二眼宽的平均值,作为所述预设的眼图参数值中的第二阈值。
5.根据权利要求4所述的方法,其特征在于,所述单板根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态,具体包括:
若所述单板判断所述电子眼图的眼高大于或者等于所述第一阈值、且所述电子眼图的眼宽大于或者等于所述第二阈值,则所述单板确定所述插卡处于插稳状态;
若所述单板判断所述电子眼图的眼高小于所述第一阈值,则所述单板确定所述插卡处于未插稳状态;
若所述单板判断所述电子眼图的眼宽小于所述第二阈值,则所述单板确定所述插卡处于未插稳状态。
6.根据权利要求1所述的方法,其特征在于,所述单板根据所述差分信号,确定当前插接在所述单板上的插卡是否处于插稳状态,具体包括:
若所述单板接收到的所述差分信号中存在循环冗余校验CRC误码,则所述单板确定所述插卡处于未插稳状态;
若所述单板接收到的所述差分信号中不存在所述CRC误码,则所述单板确定所述插卡处于插稳状态。
7.根据权利要求1所述的方法,其特征在于,所述第一差分对引脚、所述第二差分对引脚、所述第三差分对引脚和所述第四差分对引脚,用于传输串行解串器信号。
8.一种插卡的插稳状态的检测装置,其特征在于,所述检测装置集成在单板上,所述单板与插卡通过差分对引脚连接;所述装置包括:
接收模块,用于通过所述差分对引脚,接收来自所述插卡的差分信号;
第一确定模块,用于根据所述差分信号,确定当前插接在所述单板上的插卡是否处于插稳状态;
所述单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与所述插卡连接;
其中,所述第一差分对引脚与所述第二差分对引脚位于所述单板上,所述第三差分对引脚和所述第四差分对引脚位于所述插卡上,所述第一差分对引脚与所述第二差分对引脚为所述单板上距离最远的一对差分对引脚,所述第三差分对引脚与所述第四差分对引脚为所述插卡上距离最远的一对差分对引脚,所述第一差分对引脚与第三差分对引脚连接,所述第二差分对引脚与所述第四差分对引脚连接。
9.根据权利要求8所述的装置,其特征在于,所述第一确定模块,包括:
获取单元,用于获取所述差分信号的电子眼图的参数值;所述电子眼图参数值包括所述电子眼图的眼高、所述电子眼图的眼宽中的至少一个;
确定单元,用于根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态;其中,所述预设的眼图参数值为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
10.根据权利要求9所述的装置,其特征在于,所述装置还包括:
获取模块,用于在所述获取单元获取所述差分信号的电子眼图的参数值之前,基于预设的插卡插稳环境,在所述接收模块接收到不存在误码的第一差分信号时,获取所述第一差分信号的第一电子眼图的参数值;以及,基于预设的插卡插稳环境,在插卡拔出的过程中,若所述接收模块首次接收到存在误码的第二差分信号,则获取所述第二差分信号的第二电子眼图的参数值;所述第一电子眼图的参数值包括所述第一电子眼图的第一眼高、所述第一电子眼图的第一眼宽中的至少一个;所述第二电子眼图的参数值包括所述第二电子眼图的第二眼高、所述第二电子眼图的第二眼宽中的至少一个;
第二确定模块,用于根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值。
11.根据权利要求10所述的装置,其特征在于,所述第二确定模块,具体用于将所述第一眼高和所述第二眼高的平均值,作为所述预设的眼图参数值中的第一阈值;以及,将所述第一眼宽和所述第二眼宽的平均值,作为所述预设的眼图参数值中的第二阈值。
12.根据权利要求11所述的装置,其特征在于,所述确定单元,具体用于:
若所述电子眼图的眼高大于或者等于所述第一阈值、且所述电子眼图的眼宽大于或者等于所述第二阈值,则确定所述插卡处于插稳状态;
若所述电子眼图的眼高小于所述第一阈值,则确定所述插卡处于未插稳状态;
若所述电子眼图的眼宽小于所述第二阈值,则确定所述插卡处于未插稳状态。
13.根据权利要求8所述的装置,其特征在于,所述第一确定模块,具体用于:
若所述接收模块接收到的所述差分信号中存在循环冗余校验CRC误码,则确定所述插卡处于未插稳状态;
若所述接收模块接收到的所述差分信号中不存在所述CRC误码,则确定所述插卡处于插稳状态。
14.根据权利要求8所述的装置,其特征在于,所述第一差分对引脚、所述第二差分对引脚、所述第三差分对引脚和所述第四差分对引脚,用于传输串行解串器信号。
15.一种设备,其特征在于,所述设备包括单板,所述单板与插卡通过差分对引脚连接,所述单板包括接收器和处理器;
所述接收器,用于通过所述差分对引脚,接收来自所述插卡的差分信号;
所述处理器,用于根据所述差分信号,确定当前插接在所述单板上的插卡是否处于插稳状态;
所述单板通过第一差分对引脚、第二差分对引脚、第三差分对引脚和第四差分对引脚与所述插卡连接;
其中,所述第一差分对引脚与所述第二差分对引脚位于所述单板上,所述第三差分对引脚和所述第四差分对引脚位于所述插卡上,所述第一差分对引脚与所述第二差分对引脚为所述单板上距离最远的一对差分对引脚,所述第三差分对引脚与所述第四差分对引脚为所述插卡上距离最远的一对差分对引脚,所述第一差分对引脚与第三差分对引脚连接,所述第二差分对引脚与所述第四差分对引脚连接。
16.根据权利要求15所述的设备,其特征在于,所述处理器,具体用于获取所述差分信号的电子眼图的参数值;以及,根据所述电子眼图的参数值是否满足预设的眼图参数值的判断结果,确定所述插卡是否处于插稳状态;其中,所述电子眼图参数值包括所述电子眼图的眼高、所述电子眼图的眼宽中的至少一个;所述预设的眼图参数值为能够使得所述单板和所述插卡之间的交流阻抗和直流阻抗满足信号传输阻抗要求的参数值。
17.根据权利要求16所述的设备,其特征在于,所述处理器,还用于在获取所述差分信号的电子眼图的参数值之前,基于预设的插卡插稳环境,在所述接收器接收到不存在误码的第一差分信号时,获取所述第一差分信号的第一电子眼图的参数值;以及,基于预设的插卡插稳环境,在插卡拔出的过程中,若所述接收器首次接收到存在误码的第二差分信号,则获取所述第二差分信号的第二电子眼图的参数值;并根据所述第一电子眼图的参数值和所述第二电子眼图的参数值,确定所述预设的眼图参数值;
其中,所述第一电子眼图的参数值包括所述第一电子眼图的第一眼高、所述第一电子眼图的第一眼宽中的至少一个;所述第二电子眼图的参数值包括所述第二电子眼图的第二眼高、所述第二电子眼图的第二眼宽中的至少一个。
18.根据权利要求17所述的设备,其特征在于,所述处理器,具体用于将所述第一眼高和所述第二眼高的平均值,作为所述预设的眼图参数值中的第一阈值;以及,将所述第一眼宽和所述第二眼宽的平均值,作为所述预设的眼图参数值中的第二阈值。
19.根据权利要求18所述的设备,其特征在于,所述处理器,具体用于:
若所述电子眼图的眼高大于或者等于所述第一阈值、且所述电子眼图的眼宽大于或者等于所述第二阈值,则确定所述插卡处于插稳状态;
若所述电子眼图的眼高小于所述第一阈值,则确定所述插卡处于未插稳状态;
若所述电子眼图的眼宽小于所述第二阈值,则确定所述插卡处于未插稳状态。
20.根据权利要求15所述的设备,其特征在于,所述处理器,具体用于:
若所述接收器接收到的所述差分信号中存在循环冗余校验CRC误码,则确定所述插卡处于未插稳状态;
若所述接收器接收到的所述差分信号中不存在所述CRC误码,则确定所述插卡处于插稳状态。
21.根据权利要求15所述的设备,其特征在于,所述第一差分对引脚、所述第二差分对引脚、所述第三差分对引脚和所述第四差分对引脚,用于传输串行解串器信号。
CN201710587606.3A 2017-07-18 2017-07-18 插卡的插稳状态的检测方法、装置和设备 Expired - Fee Related CN109270398B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710587606.3A CN109270398B (zh) 2017-07-18 2017-07-18 插卡的插稳状态的检测方法、装置和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710587606.3A CN109270398B (zh) 2017-07-18 2017-07-18 插卡的插稳状态的检测方法、装置和设备

Publications (2)

Publication Number Publication Date
CN109270398A CN109270398A (zh) 2019-01-25
CN109270398B true CN109270398B (zh) 2020-07-28

Family

ID=65152858

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710587606.3A Expired - Fee Related CN109270398B (zh) 2017-07-18 2017-07-18 插卡的插稳状态的检测方法、装置和设备

Country Status (1)

Country Link
CN (1) CN109270398B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101074976A (zh) * 2006-05-15 2007-11-21 深圳Tcl新技术有限公司 一种检测显示设备与外接设备之间的连接状态的方法及装置
CN101408571A (zh) * 2007-10-11 2009-04-15 瑞昱半导体股份有限公司 插接检测电路
CN102269788A (zh) * 2010-06-03 2011-12-07 英业达股份有限公司 主机装置及其插接状态检测方法
CN105866611A (zh) * 2016-04-28 2016-08-17 乐视控股(北京)有限公司 天线插接状态检测装置
CN106597207A (zh) * 2016-12-08 2017-04-26 山东航天电子技术研究所 一种综合电子设备电缆插接状态无源检测***和检测方法
CN106789409A (zh) * 2016-12-06 2017-05-31 曙光信息产业(北京)有限公司 一种服务器插槽的检测方法和装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8581600B2 (en) * 2010-12-14 2013-11-12 Hewlett-Packard Development Company, L.P. Electrical connectivity test apparatus and methods
JP2013057523A (ja) * 2011-09-07 2013-03-28 Renesas Electronics Corp プローブカード、半導体装置、半導体装置の試験方法、及び、半導体装置の製造方法
WO2014082275A1 (zh) * 2012-11-30 2014-06-05 华为技术有限公司 线缆插接情况的检测方法及装置
TWI461715B (zh) * 2012-12-06 2014-11-21 Wistron Corp 測試裝置以及電子裝置的測試方法
CN102998590B (zh) * 2012-12-07 2015-04-08 广东欧珀移动通信有限公司 连接器检测装置及检测方法
JP5904163B2 (ja) * 2013-06-19 2016-04-13 株式会社オートネットワーク技術研究所 接続検出装置及び車載中継装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101074976A (zh) * 2006-05-15 2007-11-21 深圳Tcl新技术有限公司 一种检测显示设备与外接设备之间的连接状态的方法及装置
CN101408571A (zh) * 2007-10-11 2009-04-15 瑞昱半导体股份有限公司 插接检测电路
CN102269788A (zh) * 2010-06-03 2011-12-07 英业达股份有限公司 主机装置及其插接状态检测方法
CN105866611A (zh) * 2016-04-28 2016-08-17 乐视控股(北京)有限公司 天线插接状态检测装置
CN106789409A (zh) * 2016-12-06 2017-05-31 曙光信息产业(北京)有限公司 一种服务器插槽的检测方法和装置
CN106597207A (zh) * 2016-12-08 2017-04-26 山东航天电子技术研究所 一种综合电子设备电缆插接状态无源检测***和检测方法

Also Published As

Publication number Publication date
CN109270398A (zh) 2019-01-25

Similar Documents

Publication Publication Date Title
CN111314945B (zh) 测试方法、***及终端设备
US7231560B2 (en) Apparatus and method for testing motherboard having PCI express devices
US10931368B2 (en) Method and apparatus for testing using a transceiver module
US8422567B2 (en) Signal transmission apparatus and method
US20120233368A1 (en) Automated protocol selection for host adapter card
US20100228892A1 (en) System and method for detecting the status of a universal serial bus port of a mobile phone
CN112799985A (zh) Usb接口控制方法、usb控制电路及智能网联设备主板
CN109270398B (zh) 插卡的插稳状态的检测方法、装置和设备
US20120068720A1 (en) Mxm interface test system and connection apparatus thereof
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法
KR101084060B1 (ko) Bms 제어기 간의 극성 자동판단에 의한 데이터 전송이 가능한 무극성 rs-485통신장치
CN113986600B (zh) 一种用于芯片串行接口的测试方法、装置和芯片
CN114299534A (zh) 电路原理图的检测方法、装置、终端设备以及存储介质
US8000278B2 (en) De-activation, at least in part, of receiver, in response, at least in part, to determination that an idle condition exists
CN116048889A (zh) 一种机柜服务器线缆连接的检测方法及相关装置
CN109542710A (zh) 一种信号测试治具和信号测试方法
CN112350785B (zh) 一种检验serdes通信链路性能的方法及***
US9742654B1 (en) Communication interface testing
CN107643990B (zh) 可配置架构的通信设备
CN113407470B (zh) 少针脚型接口和通用异步收发器接口复用方法、装置、设备
CN107728721B (zh) 一种卡槽、定位异常源的方法及装置
CN117112334A (zh) PCIe板卡测试的方法、装置、设备及存储介质
US20170195070A1 (en) Assembly for debugging modem and method thereof
CN116775390B (zh) 接口协议转换验证***及方法、电子设备及存储介质
CN214586864U (zh) 调试设备和调试***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200728