CN109216351A - 具有集成二极管的碳化硅mosfet器件及其制造方法 - Google Patents

具有集成二极管的碳化硅mosfet器件及其制造方法 Download PDF

Info

Publication number
CN109216351A
CN109216351A CN201810719162.9A CN201810719162A CN109216351A CN 109216351 A CN109216351 A CN 109216351A CN 201810719162 A CN201810719162 A CN 201810719162A CN 109216351 A CN109216351 A CN 109216351A
Authority
CN
China
Prior art keywords
region
jfet
isolated gate
conduction type
noumenon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810719162.9A
Other languages
English (en)
Other versions
CN109216351B (zh
Inventor
M·G·萨吉奥
S·拉斯库纳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
STMicroelectronics SRL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SRL filed Critical STMicroelectronics SRL
Publication of CN109216351A publication Critical patent/CN109216351A/zh
Application granted granted Critical
Publication of CN109216351B publication Critical patent/CN109216351B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8213Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using SiC technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/6606Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7806Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a Schottky barrier diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本申请涉及具有集成二极管的碳化硅MOSFET器件及其制造方法。集成MOSFET器件形成在具有第一导电类型且为碳化硅的本体中。该本体容纳:具有第二导电类型的第一本体区域;与所述第一本体区域相邻的JFET区域;具有第一导电类型的第一源极区域,延伸到第一本体区域的内部中;具有第二导电类型的注入结构,延伸到JFET区域的内部中。隔离栅极结构部分地位于第一本体区域、第一源极区域和JFET区域上方。第一金属化层在第一表面上方延伸并且与注入结构和JFET区域直接接触地形成JBS二极管。

Description

具有集成二极管的碳化硅MOSFET器件及其制造方法
技术领域
本公开涉及具有集成二极管的碳化硅MOSFET器件及其制造方法。
背景技术
众所周知,垂直导电MOSFET(“金属氧化物半导体场效应晶体管”)晶体管通常用作同步整流器,例如在具有桥式配置的应用中,例如DC/DC转换器。
特别地,由碳化硅(SiC)制成的MOSFET晶体管由于其降低的功率损耗和更小尺寸的特性而近来已经被提供。
在图1和图2中示出了由碳化硅形成的MOSFET晶体管(在下文中,也被定义为器件1)的一个示例。
具体而言,器件1包括具有第一导电类型(例如,N型)的具有上表面2A和下表面2B的碳化硅本体2。
典型地,本体2由衬底17(形成下表面22B)和外延层16(形成上表面22A)形成。本体2容纳第一本体区域3和第二本体区域5,第一本体区域3和第二本体区域5具有第二类型的导电类型(在本例中被认为是P型),被布置为彼此间隔一距离并且在平行于参考系XYZ的第一轴Y的方向上延伸;此外,本体区域3、5从上表面2A延伸到本体2的内部(在平行于参考系XYZ的第二轴Z的方向上)。
本体区域3、5由此面向上表面2A在本体2中界定中间区域15。
本体区域3、5分别容纳从上表面2A延伸到本体区域3、5的内部的N型的第一源极区域4和第二源极区域6。
P型并具有高掺杂水平的多个富集区域7A-7D从本体2的第一表面2A延伸到源极区域4、6的内部,与后者相比到达更深的深度,但与本体区域3、5的深度相比更小。具体地,富集区域7A-7D包括第一富集区域7A和7C(图2),所述第一富集区域7A和7C延伸穿过第一源极区域4并且在平行于参考系XYZ的第三轴X的方向上相互对准。此外,富集区域7A-7D包括第二富集区域7B和7D,所述第二富集区域7B和7D延伸穿过第二源极区域6并且在平行于第三轴X的方向上相互对准(如具体可以在图2中看到的那样)。
如图1所示,例如氧化硅(SiO2)的绝缘区域8在上表面2A上方延伸。详细而言,绝缘区域8在中间区域15的顶部延伸,并且部分地在两个本体区域3、5的一端的顶部以及两个源极区域4、6的一端的顶部延伸。
多晶硅的导电区域9在绝缘区域8上方延伸。例如氧化硅的电介质层10覆盖导电区域9的顶部和侧面。
绝缘区域8、导电区域9和电介质层10形成隔离栅极区域12;导电区域9还电耦合到器件1的栅极端子G。
此外,上金属化层13(用虚线示出)在整个上表面2A上方延伸,并且下金属化层11在整个下表面2B上方延伸,从而确保器件1的电连接和操作。
特别地,上金属化层13与源极区域4、6接触地形成器件1的源极端子S。
下金属化层11与本体2接触地形成器件1的漏极端子D。
本体2和下金属化层11之间的接合部在器件1内部形成被称为“本体-漏极二极管”的二极管,其可以在一些应用中根据需要在导通阶段中交替地操作到器件1,例如,当器件1在桥配置中使用时。
图1和图2所示的解决方案有一些缺点。
事实上,器件1中的本体-漏极二极管具有高开关时间、高压降(大于2V)并且可以发射电磁辐射,从而降低器件1的性能。
为了解决所列出的问题并提高器件1的效率,已经提出了各种解决方案。
例如,提出的一种解决方案是与MOSFET晶体管并联并且在同一封装体中形成例如肖特基或JBS(结-势垒肖特基)型的二极管;事实上,通过该并联结构,可以在具有桥式配置的应用中改善MOSFET晶体管的性能特性。但是,这样的解决方案体积大且经济成本高,因此不适用于所有应用。
美国专利7,071,062A2描述了一种MOSFET器件,其中肖特基二极管与MOS晶体管集成在同一硅本体中。然而,该专利中描述的解决方案,特别是其中呈现的工艺流程不能立即应用于碳化硅器件,因为碳化硅的激活的温度非常高(高于1600℃)并且可能会损坏属于隔离栅极区域12的多晶硅的导电区域。
在专利US2013/0313570A1中,提出了一种碳化硅MOSFET器件,其结构与美国专利7,071,062中所述的结构类似;在US2013/0313570A1的情况下,在MOSFET晶体管中,在与第一金属化层接触的本体区域中形成肖特基类型的接触,并且在与第二金属化层接触的源极区域中形成欧姆接触。两个金属化层使用不同的金属形成。然而,该解决方案不允许MOSFET器件的基本单元的尺寸的降低,因为其教导了在这些基本单元内形成肖特基接触。
发明内容
根据本公开的至少一个实施例,一种集成MOSFET器件包括:
具有第一导电类型的碳化硅的本体,具有第一表面和第二表面;
具有第二导电类型的第一本体区域,所述第一本体区域从所述第一表面延伸到所述本体中;
结型场效应晶体管(JFET)区域,与所述第一本体区域相邻且面向所述第一表面;
具有第一导电类型的第一源极区域,从所述第一表面延伸到所述第一本体区域中;
隔离栅极结构,在所述第一表面上方延伸并且部分地位于所述第一本体区域、所述第一源极区域和所述JFET区域上方;
具有第二导电类型的注入结构,从所述第一表面延伸到所述JFET区域中;和
在所述第一表面上方延伸的第一金属化层,所述第一金属化层与所述注入结构以及所述JFET区域直接接触并形成包括所述注入结构和所述JFET区域的结-势垒肖特基(JBS)二极管。
根据本公开的至少一个实施例,制造方法包括:
在具有第一导电类型、第一表面和第二表面的碳化硅本体中形成第一本体区域,所述第一本体区域具有第二导电类型并且从所述第一表面延伸到所述本体中,所述第一本体区域界定所述本体的JFET区域,所述JFET区域从所述第一表面延伸;
形成具有第一导电类型的第一源极区域,其从所述第一表面延伸到所述第一本体区域中;
在所述JFET区域内从所述第一表面开始形成具有所述第二导电类型的注入结构;
在所述第一表面上的部分地位于所述第一本体区域、所述第一源极区域和所述JFET区域上方的位置处形成隔离栅极结构;和
在所述第一表面上形成与所述注入结构和所述JFET区域直接接触的第一金属化层,所述第一金属化层与所述注入结构和所述JFET区域形成JBS二极管。
附图说明
为了理解本公开,现在将参考附图纯粹通过非限制性示例来描述其中的一些优选实施例,其中:
图1示出了已知器件的横截面透视图;
图2示出了从图1中的器件上方观察的视图;
图3示出了根据一个实施例的MOSFET器件的横截面透视图;
图4示出了从图3中的MOSFET器件上方观察的视图;
图5示出了图3和图4中的MOSFET器件的等效电路图;
图6示出了图3和图4中的MOSFET器件以及标准MOSFET晶体管的电特性;
图7至图11示出了在连续制造步骤中图3和图4中的器件的横截面透视图;
图12示出了根据另一实施例的器件的横截面透视图;
图13示出了从图12的器件上方观察的视图;
图14示出了根据另一实施例的器件的横截面透视图;
图15示出了从根据图14的器件上方观察的视图;和
图16示出了本器件的一个替代实施例的从上方观察的视图,为清楚起见去除了层。
具体实施方式
图3至图5示出了包括与MOSFET晶体管54并联的MOSFET晶体管54和JBS(结-势垒肖特基)二极管53的器件20(具体参见图5中的等效电路图)。
如在图3和图4中详细示出的那样,器件20在此形成在具有上表面22A和下表面22B的具有第一导电类型(例如,N型)的碳化硅的本体22中。
本体22由衬底47(限定下表面22B)和外延层46(限定上表面22A)形成。
本体22容纳第一本体区域23和第二本体区域25,第一本体区域23和第二本体区域25具有第二导电类型(例如,P型)、被布置为彼此间隔开一距离并且沿平行于参考系XYZ的第一轴Y的方向延伸;此外,本体区域23、25从上表面22A延伸到本体22的内部(在平行于参考系XYZ的第二轴Z的方向上)。
因此,本体区域23、25在本体22内界定中间区域,该中间区域以下被称为面向上表面22A的JFET(结型场效应晶体管)区域35。JFET区域35容纳从上表面22A延伸到本体22的内部的多个P型注入区域40。
注入区域40具有在平行于参考系XYZ的第三轴X的方向上的小于本体区域23、25之间距离的宽度W1以及在平行于第一轴Y的方向上的长度L。例如,宽度W1可以在0.5μm与5μm之间的范围内,特别是等于1μm,并且长度L可以在0.5μm与5μm之间的范围内,特别是等于1μm。注入区域40在与第一轴Y平行的方向上相互对准,并在它们之间界定JFET区域35的多个中间接触部分37;此外,每个注入区域40在与第一轴Y平行的方向上与随后的注入区域40和前一个注入区域40等间隔(例如,每个注入区域40可以与相邻注入区域隔开一距离,该距离在0.5μm和5μm之间的范围内,特别是等于1μm)。
本体区域23、25分别容纳从上表面22A延伸到本体区域23、25的内部的N型的第一源极区域24和第二源极区域26。
P型并具有高掺杂水平(例如,大于5·1018原子/cm3)的多个富集区域27A-27D,从本体22的第一表面22A延伸到源极区域24、26的内部,达比源极区域24、26更深的深度,但与本体区域23、25的深度相比较小。
特别地,富集区域27A-27D包括第一富集区域27A和27C(图4)以及第二富集区域27B和27D,第一富集区域27A和27C延伸通过第一源极区域24并且在平行于第一轴Y的方向上相互对准,第二富集区域27B和27D延伸通过第二源极区域26并且在平行于第一轴Y的方向上相互对准(如特别可以在图4中看到的那样)。
在所示的示例性实施例中,第一富集区域27A、27C相对于第二富集区域27B、27D在Y方向上偏移了半步(如可以在图4中看到的那样)。如图3所示,例如氧化硅(SiO2)的第一绝缘区域28和第二绝缘区域31在上表面22A上延伸,形成栅极氧化物区域。
详细地说,第一绝缘区域28部分地位于注入区域40上方,在第一JFET部分38A的顶部上以及部分地在第一源极区域24和第一本体区域23的顶部上延伸。以类似的方式,第二绝缘区域31部分地位于注入区域40上方,在第二JFET部分38B的顶部上以及部分地在第二源极区域26和第二本体区域25的顶部上延伸。
形成多晶硅栅极区域的第一导电区域29和第二导电区域32分别在第一绝缘区域28和第二绝缘区域31上方延伸并且电耦合到器件20的栅极端子G。例如氧化硅的第一电介质区域30和第二电介质区域33分别在第一导电区域29和第二导电区域32上方延伸并且覆盖它们的顶部和侧面。
第一绝缘区域28、第一导电区域29和第一电介质区域30形成第一隔离栅极区域36A;第二绝缘区域31、第二导电区域32和第二电介质区域33形成第二隔离栅极区域36B。第一隔离栅极区域36A和第二隔离栅极区域36B形成栅极结构39。
如特别在图4中可见,第一隔离栅极区域36A和第二隔离栅极区域36B彼此以一定距离延伸,并且通过具有宽度W2的间隙45相互隔开,间隙45的宽度W2例如小于注入区域40的宽度W1。
此外,上金属化层43(在图3中以透明示出)在整个上表面22A上方延伸,并且下金属化层44在整个下表面22B上方延伸,从而允许器件20的电连接和操作。
具体而言,下金属化层44与本体22接触地形成器件20的漏极端子D。
上金属化层43形成器件20的源极端子S,与源极区域24、26直接接触;此外,上金属化层43在隔离栅极区域36A、36B之间在间隙45内延伸,在间隙45内上金属化层43与JFET区域35中的注入区域40接触,在此形成欧姆接触,并且与中间接触部分37接触,在此形成肖特基接触。图3至图4中的器件20(等效电路图可以在图5中看到)因此形成与MOSFET晶体管54并联的JBS二极管53,MOSFET晶体管54由本体22、源极区域24、26和栅极结构39形成。
参考图5,JBS二极管53的阴极端子耦合到第一导电节点56,并且其阳极端子耦合到第二导电节点58。例如,第一导电节点56可以是电源节点,第二导电节点可以耦合到地线。作为替代方案,如果器件20被用在桥结构中,则导电节点56、58可以在参考电位(例如电源线)处连接到第一线路,在参考电位(地线)处连接到负载和/或连接到第二线路。
MOSFET晶体管54具有被设计为接收控制信号s1的栅极端子G、耦合到第一导电节点56的漏极端子D以及耦合到第二导电节点58的源极端子S。此外,源极端子S与MOSFET晶体管54的本体区域23、25短路。
此外,如图所示,JBS二极管53由图3和图4中的上金属化层43之间的电接触、注入区域40和中间部分37形成。
在使用中,在第一阶段,控制信号s1为高并命令MOSFET晶体管54导通;结果,MOSFET晶体管54导通,允许电流I通过MOSFET晶体管54从第一导电节点56流到第二导电节点58。在该第一阶段中,JBS二极管53不导通。
在第二阶段中,控制信号s1为低并且MOSFET晶体管54截止。相比之下,在该第二阶段中,JBS二极管53导通,并且因此电流I'可以通过JBS二极管53从第二导电节点58流到第一导电节点56。
在该模式中,器件20可以有利地用于其中期望MOSFET晶体管54和JBS二极管53交替工作的桥结构中。
所描述的器件20提供以下优点。由于存在允许降低器件的点燃电压的图5中的JBS二极管53,所以具有高效率,如图6所示,示出了在常规MOSFET晶体管的情况下(曲线A)和在器件20(曲线B)情况下的电压-电流特性。
此外,与分立解决方案相比,所描述的器件20提供了降低的制造成本,其中MOSFET晶体管和二极管设置在分离的晶片内并且重新结合在同一封装体中。
图3和图4中的器件20可以如图7至图11所示制造。
在图7中,通过已知的掩模和注入技术,以形成本体区域23、25的方式将P型的掺杂离子物质(例如铝)注入到本体22中。具体而言,注入可以包括在各种注入能量下的注入序列。
例如,这些注入可以在5·1013和5·1014个原子/cm2之间的范围内的剂量进行,特别是等于1·1014个原子/cm2,注入能量在20keV和600keV之间的范围内。以这种方式,在本体22内部,在本体区域23、25之间形成JFET区域35。
随后,在图8中,使用已知的掩模和注入技术,以如下方式执行N型掺杂离子物质例如氮或磷的注入,以便在第一本体区域23中形成第一源极区域24以及在第二本体区域25中形成第二源极区域26。例如,该注入可以在5·1014和1·1016原子/cm2之间的范围内的剂量进行,特别是等于5·1015原子/cm2,其中注入能量例如在20keV和300keV之间的范围内。
参照图9,使用单个掩模,通过已知掩模和注入技术同时将P型掺杂离子物质(例如铝)注入到注入区域40和注入富集区域27A-27D中。例如,该注入可以在5·1014和1·1016原子/cm2之间的范围内的剂量下进行,特别是等于5·e15原子/cm2(注入能量在20keV和300keV之间的范围内)。
随后,进行激活步骤,其中将本体22加热到高温(例如在1600℃和1800℃之间的范围内,特别是1700℃)以获得掺杂离子物质的激活并完成注入工艺。如此形成的注入区域40和富集区域27A-27D与本体区域23、25相比表现出更高的掺杂水平。
因此,在图10中,使用已知的沉积技术,旨在形成绝缘区域28、31的栅极氧化物层41(例如氧化硅的绝缘材料)沉积在整个上表面22A上方。随后,在栅极氧化物层41的一个表面上并且在其整个延伸部分上方,沉积旨在形成导电区域29、32(例如多晶硅的导电材料)的栅极层42。
随后,在图11中,根据已知的光刻技术限定栅极层42和氧化物层41,由此形成绝缘区域28、31和导电区域29、32。详细地说,用于绝缘区域28、31和导电区域29、32的光刻限定的掩模相对于注入区域40和富集区域27A-27D的对准通过共同的“零层”技术来进行,即利用非有源区域中的专用沟槽。
随后,在如此形成的结构的顶部上,通过已知的沉积和限定技术沉积并限定绝缘层(未示出),以形成电介质区域30、33。由此获得第一隔离栅极结构36A和第二隔离栅极结构36B,并因此获得栅极结构39。
因此,使用已知的沉积和限定技术,将下金属化层44沉积在下表面22B上,并将上金属化层43沉积在上表面22A上。因此随后执行通常的最后步骤,包括形成钝化层、切割等,以这种方式获得图3和图4中的器件20。
以这种方式,可以在形成隔离栅极区域36A、36B之前以集成在器件中的方式形成图5中的JBS二极管53,并且碳化硅的高激活温度不存在损坏上方的多晶硅结构的风险。
这是通过仅修改三个掩模获得的:富集掩模,其允许注入区域40和富集区域27A-27D同时形成;用于导电层29、32的掩模,其导致形成两个物理分离的隔离栅极区域36A、36B;以及用于接触的掩模,这允许在隔离栅极区域36A、36B之间去除电介质层(其形成电介质层区域30、33)以用于与JBS二极管(图5中的53)的接触。
在器件20中,当本体-漏极二极管直接偏置时,欧姆接触的区域与肖特基接触的区域之间的比率决定了MOSFET晶体管的电特性的斜率和点火点;结果,通过改变该比率,可以改变器件20的特性。特别是,可以通过修改这些区域的相对尺寸或通过修改MOSFET器件的几何形状来改变该比率。
就此而言,图12至图16示出了具有各种几何形状的实施例,目的是获得不同的电特性。
具体地,图12和图13示出了本器件的另一实施例,这里用附图标记60表示该器件,其中注入区域40被单个注入区域80代替,并且与器件20的注入区域40的横向延伸相比具有较小的宽度W1'(在平行第三轴X的方向上)。
器件60相当于图3和图4中的器件20,其中与参考图3和图4描述和示出的部件相似的部件在图12和图13中以附图标记增加40的方式示出并且将不进一步描述。
详细地说,器件60的注入区域80的宽度W1'与隔离栅极区域(在此用76A、76B表示)之间的距离(图13中的W2')相比较小,并且与器件20相比较其在更大的长度上延伸(在平行于第一轴Y的方向上)。例如,器件60的注入区域80可实际上在器件60的整个长度上方(在平行于第一轴Y的方向上)延伸。作为替代,如果需要的话,注入区域80可以在沿着其长度的一些点处被中断,或者可以仅在器件20的长度的一部分(沿Y方向)上方延伸。
在图12和图13中的器件60中,包括在注入区域80的边缘与隔离栅极区域76A、76B的边缘之间的JFET区域75的部分因此形成横向接触区域78A、78B。
实际上,注入区域80具有在本体62的JFET区域75内部延伸并且面向上表面62A的薄条形状;此外,横向接触区域78A、78B没有被隔离栅极区域76A、76B覆盖并且与上金属化层83直接接触。
因此,在这种情况下,中间接触部分37缺失并且在上金属化层83和横向接触部分78A、78B之间形成肖特基接触。此外,以与器件20的注入区域40类似的方式,注入区域80与上金属化层83形成欧姆接触。
图14和图15示出了本器件的另一实施例,这里用附图标记90表示该器件,其包括这里用110表示的多个注入区域,该多个注入区域的宽度与在图3和图4中的多个注入区域40的横向延伸相比较小。
在器件90中,类似于参考图3和图4所示和所述的部件在图14和图15中以附图标记增加70的方式示出,并且将不再进一步描述。
在器件90中,类似于图12和图13中的器件60,注入区域110在与第三轴X平行的方向上具有宽度W1″,该宽度W1″相对于在这里用106A、106B表示的隔离栅极区域之间的距离W2″更小。相比之下,以类似于图3和图4的方式,注入区域110被对准并且在平行于第一轴Y的方向上被等距地放置。
结果,在器件90中存在中间接触区域107和横向接触区域108A、108B。
因此,同样在这种情况下,器件90同时具有肖特基接触(在上金属化层113和中间接触区域107以及横向接触区域108A、108B之间)以及欧姆接触(在上金属化层113和注入区域110之间)。
图16示出了MOSFET器件的不同实施例,这里用附图标记130表示该MOSFET器件,其具有六边形单元的配置。在图16中,为了图的清晰,上金属化层(图1中的13)未示出。
器件130在概念上类似于图3和图4中的器件20;因此,通过附图标记增加110的方式在图15中示出与器件20共有的元件。
具体而言,具有第一导电类型的碳化硅本体132容纳P型的多个注入区域150。
每个注入区域150由一系列六边形框架150A形成,所述一系列六边形框架150A在平行于第三轴X的方向上彼此对准地设置,并且每个具有彼此相对并且在平行于第一轴Y的方向上定向的一对横向侧面144。每个六边形框架150A的横向侧面144在两个相邻的六边形框架150A的横向侧面144处邻接(或者换句话说,两个相邻的六边形框架150A共享横向侧面144),因此形成多个平行第三轴X延伸的条形。每个六边形框架150A以同心方式并以间隙包围本体区域133'和源极区域134';此外,每隔一个六边形框架150A内存在一个富集区域137'。
详细地说,(P型的)每个本体区域133'都是六边形的,并且在其内部容纳(N型的)相应的源极区域134',它们也是六边形的,但具有比本体区域133'小的面积。(P型的)富集区域137'每隔一个源极区域134'设置,且设置在源极区域134'内部,并且富集区域137'也具有六边形形状,但是具有比相应源极区域134'更小的面积。本体区域133'、源极区域134'和富集区域137'进一步是同心的并且具有相互平行的侧面。
在容纳六边形框架150A的本体132的每个区域的顶部上,存在器件130的相应的隔离栅极区域,这里用附图标记146'表示。以类似于之前附图的方式,每个栅极结构146'包括绝缘区域、导电区域和电介质区域(未示出)。
与相应六边形框架150A的周长相比每个隔离栅极区域146'具有拥有更小外周长的六边形环的形状;此外,当从顶部看时,每个隔离栅极区域146'与相应的六边形框架150A以及相应的本体区域133'、源极区域134'和富集区域137'(如果提供的话)是同心的。详细地,每个隔离栅极区域146'被叠加到相应的本体区域133'的面向第一表面的部分(图16中看到的环形区域)和相应的源极区域134'的***部分上。结果,面对第一表面和富集区域137'(如果存在的话)的源极区域134'的内部部分未被隔离栅极区域146'覆盖并且与第一金属化层(未示出)直接接触,以与参照图3至图4讨论的类似的方式形成JBS二极管(图5中的53)。
在相邻的一对注入区域150的条形部分之间,存在不具有注入区域但是容纳本体区域133″、源极区域134″和富集区域137″的本体132的部分。本体区域133″、源极区域134″和富集区域137″以与本体区域133'、源极区域134'和富集区域137'类似的方式设置,但在平行于第三轴X的方向上偏移半步。在本体区域133″和源极区域134″的顶部上,存在具有与上述隔离栅极区域146'完全相同的形状和布置的隔离栅极区域146″。
以这种方式,在注入区域150的侧面,本体132的部分存在面向本体本身的第一表面。本体132的这些部分形成类似于图3至图4中的JFET区域35的JFET区域145。实际上,JFET区域145具有六边形环的形状,在图16中从上方观察时,其包围隔离栅极区域146'、146″。
其结果是以类似于针对器件20、60和90所描述的方式,与JFET区域145和注入区域150直接接触的金属化层(未示出)形成JBS二极管。
最后,清楚的是,修改和变型可以应用于这里描述和示出的器件和工艺,而不偏离本公开的保护范围。
特别地,隔离栅极结构可以具有不同的形状;例如它们可以具有与图16中所示形状不同的圆形或多边形形状。
此外,在图16的实施例中,注入区域150的部分可以从每个六边形框架150A的角部沿着平行于第一轴Y的方向延伸至相邻条状部分的对应角部。实际上,以这种方式,注入区域150不再形成条状,而是在整个XY平面上以蜂窝状延伸。
无论是关于它们的横向延伸(方向Y)还是关于它们的交错,富集区域27A-27D也可以以与所示出的方式不同的方式设置。
上面描述的各种实施例可以被组合以提供进一步的实施例。可以参考上述说明书对实施例做出这些和其他改变。通常,在下面的权利要求中,所使用的术语不应该被解释为将权利要求限制为说明书和权利要求书中公开的具体实施方式,而是应该被解释为包括所有可能的实施例以及全部范围内的等同物。因此,权利要求不受本公开的限制。

Claims (20)

1.一种集成金属氧化物半导体场效应晶体管(MOSFET)器件,包括:
具有第一导电类型的碳化硅的本体,具有第一表面和第二表面;
具有第二导电类型的第一本体区域,从所述第一表面延伸到所述本体中;
结型场效应晶体管(JFET)区域,与所述第一本体区域相邻且面向所述第一表面;
具有所述第一导电类型的第一源极区域,从所述第一表面延伸到所述第一本体区域中;
隔离栅极结构,在所述第一表面上方延伸并且部分地位于所述第一本体区域、所述第一源极区域和所述JFET区域上方;
具有所述第二导电类型的注入结构,从所述第一表面延伸到所述JFET区域中;和
在所述第一表面上方延伸的第一金属化层,所述第一金属化层与所述注入结构以及所述JFET区域直接接触并形成包括所述注入结构和所述JFET区域的结-势垒肖特基(JBS)二极管。
2.根据权利要求1所述的器件,还包括在所述本体的所述第二表面上延伸的第二金属化层。
3.根据权利要求1所述的器件,还包括:
具有所述第二导电类型的第二本体区域,从所述第一表面延伸到所述本体中,所述JFET区域设置在所述第一本体区域和所述第二本体区域之间;
具有所述第一导电类型的第二源极区域,从所述第一表面延伸到所述第二本体区域中;
所述隔离栅极结构包括第一隔离栅极区域和第二隔离栅极区域,所述第一隔离栅极区域部分地位于所述第一本体区域、所述第一源极区域和所述JFET区域上方,所述第二隔离栅极区域部分位于所述第二本体区域、所述第二源极区域和所述JFET区域上方,所述第一隔离栅极区域和所述第二隔离栅极区域通过间隙彼此分离,所述间隙具有在第一方向上的宽度并且位于所述JFET区域的一部分上方,设置在所述间隙下方的所述JFET区域的所述一部分容纳所述注入结构。
4.根据权利要求3所述的器件,还包括:
具有所述第二导电类型的第一富集区域,从所述第一表面延伸到所述第一源极区域中;
具有所述第二导电类型的第二富集区域,从所述第一表面延伸到所述第二源极区域中,所述第一富集区域和所述第二富集区域在与所述第一方向横切的第二方向上相互偏移。
5.根据权利要求3所述的器件,其中所述注入结构包括由所述JFET区域的中间部分相互分离的多个注入区域,所述第一金属化层与所述注入区域形成欧姆接触以及与所述中间部分形成肖特基接触。
6.根据权利要求5所述的器件,其中,与所述间隙的宽度相比,所述注入区域在所述第一方向上具有更大的延伸,并且所述注入区域被所述第一隔离栅极区域和所述第二隔离栅极区域部分地覆盖。
7.根据权利要求5所述的器件,其中,与所述间隙的宽度相比,所述注入区域在所述第一方向上具有较短的延伸,并且所述注入区域界定所述JFET区域的未被所述隔离栅极区域覆盖的横向部分,所述第一金属化层与所述横向部分形成进一步的肖特基接触。
8.根据权利要求3所述的器件,其中,所述注入结构包括在与所述第一方向横切的第二方向上纵向延伸的条状区域。
9.根据权利要求8所述的器件,其中,与所述间隙的宽度相比,所述条状区域在所述第一方向上具有较短的延伸,并且所述条状区域界定所述JFET区域的未被所述隔离栅极区域覆盖的横向部分,所述第一金属层与所述条状区域形成欧姆接触并与所述横向部分形成肖特基接触。
10.根据权利要求3所述的器件,其中,所述第一隔离栅极区域和所述第二隔离栅极区域具有封闭的环形形状,并且包括当从上方观察时分别围绕所述第一本体区域和所述第二本体区域的部分,并且所述注入结构包括第一注入区域,当从上方观察时所述第一注入区域围绕所述第一隔离栅极区域并且界定所述JFET区域的未被所述隔离栅极区域覆盖的横向部分,所述第一金属化层与所述第一注入区域形成欧姆接触并与所述横向部分形成肖特基接触。
11.根据权利要求10所述的器件,其中所述隔离栅极结构包括在与所述第一方向横切的第二方向上与所述第一隔离栅极区域对准的另外的隔离栅极区域,所述另外的隔离栅极区域具有封闭的环形形状并且包括当从上方观察时分别围绕各个另外的本体区域和各个另外的源极区域的部分,并且所述注入结构还包括另外的注入区域,当从上方观察时所述另外的注入区域围绕各个隔离栅极区域并且界定所述JFET区域的未被所述另外的隔离栅极区域覆盖的另外的横向部分,所述第一金属化层与所述另外的注入区域形成欧姆接触并与所述另外的横向部分形成肖特基接触。
12.根据权利要求11所述的器件,其中:
所述第一注入区域和所述另外的注入区域在所述第二方向上相互连接且具有共享的侧面。
13.根据权利要求11所述的器件,还包括:
具有所述第二导电类型的另外的富集区域,容纳在所述另外的源极区域中的至少一些区域中,所述第一富集区域和所述另外的富集区域在所述第二方向上每隔一个源极区域而交替地设置。
14.根据权利要求13所述的器件,其中:
所述第一隔离栅极区域、所述第二隔离栅极区域和所述另外的隔离栅极区域、所述第一注入区域、所述第二注入区域和所述另外的注入区域每个都具有六边形环形状,所述第一本体区域、所述第二本体区域和所述另外的本体区域、所述第一源极区域、所述第二源极区域和所述另外的源极区域以及所述第一富集区域、所述第二富集区域和所述另外的富集区域具有六边形形状。
15.一种用于集成MOSFET器件的制造方法,包括:
在具有第一导电类型、第一表面和第二表面的碳化硅的本体中形成第一本体区域,所述第一本体区域具有第二导电类型并且从所述第一表面延伸到所述本体中,所述第一本体区域界定所述本体的JFET区域,所述JFET区域从所述第一表面延伸;
形成具有所述第一导电类型的第一源极区域,所述第一源极区域从所述第一表面延伸到所述第一本体区域中;
在所述JFET区域内从所述第一表面开始形成具有所述第二导电类型的注入结构;
在所述第一表面上在部分地位于所述第一本体区域、所述第一源极区域和所述JFET区域上方的位置处形成隔离栅极结构;和
在所述第一表面上形成与所述注入结构和所述JFET区域直接接触的第一金属化层,所述第一金属化层与所述注入结构和所述JFET区域形成JBS二极管。
16.根据权利要求15所述的方法,还包括:
形成具有所述第二导电类型的第二本体区域,所述第二本体区域横向于所述JFET区域而从所述第一表面延伸到所述本体中;和
形成具有所述第一导电类型的第二源极区域,所述第二源极区域从所述第一表面延伸到所述第二本体区域中,其中:
形成所述隔离栅极结构包括形成第一隔离栅极区域和第二隔离栅极区域,
所述第一隔离栅极区域部分地位于所述第一体区域、所述第一源极区域和所述JFET区域上方,
所述第二隔离栅极区域部分地位于所述第二体区域、所述第二源极区域和所述JFET区域上方,
所述第一隔离栅极区域和所述第二隔离栅极区域通过在第一方向上具有长度的间隙分离,设置在所述间隙下方的所述JFET区域容纳所述注入结构。
17.根据权利要求16所述的方法,还包括:
至少形成具有所述第二导电类型的第一富集区域,所述第一富集区域从所述第一表面延伸到所述第一源极区域中;和
至少形成具有所述第二导电类型的第二富集区域,所述第二富集区域从所述第一表面延伸到所述第二源极区域,所述第一富集区域和所述第二富集区域关于与所述第一方向横切的第二方向相互偏移。
18.根据权利要求15所述的方法,其中形成注入结构、形成所述第一富集区域和形成所述第二富集区域包括注入掺杂离子物质。
19.一种集成金属氧化物半导体场效应晶体管(MOSFET)器件,包括:
具有第一导电类型的半导体本体,具有第一表面和第二表面;
具有第二导电类型的第一本体区域和第二本体区域,从所述第一表面延伸到所述半导体本体中;
结型场效应晶体管(JFET)区域,在所述第一本体区域和所述第二本体区域之间延伸并面向所述第一表面;
具有所述第一导电类型的第一源极区域和第二源极区域,分别从所述第一表面延伸到所述第一本体区域和所述第二本体区域中;
第一隔离栅极区域和第二隔离栅极区域,所述第一隔离栅极区域部分地位于所述第一本体区域、所述第一源极区域和所述JFET区域上方,所述第二隔离栅极区域部分地位于所述第二本体区域、所述第二源极区域和所述JFET区域上方,所述第一隔离栅极区域和所述第二隔离栅极区域通过间隙而彼此分离,所述间隙具有在第一方向上的宽度并且位于所述JFET区域的一部分上方;
具有所述第二导电类型的注入结构,在所述间隙下方延伸并且从所述第一表面延伸到所述JFET区域的所述一部分中;和
在所述第一表面上方延伸的第一金属化层,所述第一金属化层与所述注入结构和所述JFET区域的所述一部分直接接触,并且形成包括所述注入结构和所述JFET区域的所述一部分的结-势垒肖特基(JBS)二极管。
20.根据权利要求19所述的器件,其中所述注入结构包括通过所述JFET区域的中间部分相互分离的多个注入区域,所述第一金属化层与所述注入区域形成欧姆接触且与所述中间部分形成肖特基接触。
CN201810719162.9A 2017-07-05 2018-07-03 具有集成二极管的碳化硅mosfet器件及其制造方法 Active CN109216351B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IT102017000073767A IT201700073767A1 (it) 2017-07-05 2017-07-05 Dispositivo mosfet di carburo di silicio avente un diodo integrato e relativo processo di fabbricazione
IT102017000073767 2017-07-05

Publications (2)

Publication Number Publication Date
CN109216351A true CN109216351A (zh) 2019-01-15
CN109216351B CN109216351B (zh) 2023-06-27

Family

ID=60183018

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201810719162.9A Active CN109216351B (zh) 2017-07-05 2018-07-03 具有集成二极管的碳化硅mosfet器件及其制造方法
CN201821044765.5U Active CN208796997U (zh) 2017-07-05 2018-07-03 集成金属氧化物半导体场效应晶体管器件

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201821044765.5U Active CN208796997U (zh) 2017-07-05 2018-07-03 集成金属氧化物半导体场效应晶体管器件

Country Status (4)

Country Link
US (4) US10707202B2 (zh)
EP (1) EP3425676B1 (zh)
CN (2) CN109216351B (zh)
IT (1) IT201700073767A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110459540A (zh) * 2019-07-30 2019-11-15 创能动力科技有限公司 集成mosfet和二极管的半导体装置及其制造方法
US10777689B1 (en) 2019-10-18 2020-09-15 Hong Kong Applied Science and Technology Research Institute Company, Limited Silicon-carbide shielded-MOSFET embedded with a trench Schottky diode and heterojunction gate
CN115579399A (zh) * 2022-12-12 2023-01-06 深圳平创半导体有限公司 一种碳化硅mosfet元胞版图结构
CN115799344A (zh) * 2023-02-03 2023-03-14 深圳平创半导体有限公司 一种碳化硅jfet元胞结构及其制作方法
CN117253923A (zh) * 2023-11-20 2023-12-19 深圳平创半导体有限公司 集成jbs的凸台***栅碳化硅mosfet及制备工艺

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT201700073767A1 (it) * 2017-07-05 2019-01-05 St Microelectronics Srl Dispositivo mosfet di carburo di silicio avente un diodo integrato e relativo processo di fabbricazione
CN111446293A (zh) * 2020-03-25 2020-07-24 浙江大学 一种增强体二极管的碳化硅功率mosfet器件
US11004940B1 (en) 2020-07-31 2021-05-11 Genesic Semiconductor Inc. Manufacture of power devices having increased cross over current
TW202226592A (zh) 2020-08-31 2022-07-01 美商GeneSiC 半導體股份有限公司 經改良之功率器件之設計及製法
CN117425965A (zh) * 2021-06-09 2024-01-19 三菱电机株式会社 碳化硅半导体装置
CN115241282B (zh) * 2022-09-23 2023-01-10 浙江大学杭州国际科创中心 一种SiC MOSFET器件及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009088326A (ja) * 2007-10-01 2009-04-23 Fuji Electric Device Technology Co Ltd 半導体装置
WO2016185544A1 (ja) * 2015-05-18 2016-11-24 株式会社日立製作所 半導体装置および電力変換装置
US20170133503A1 (en) * 2015-02-11 2017-05-11 Monolith Semiconductor Inc. High voltage semiconductor devices and methods of making the devices
CN208796997U (zh) * 2017-07-05 2019-04-26 意法半导体股份有限公司 集成金属氧化物半导体场效应晶体管器件

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5925910A (en) * 1997-03-28 1999-07-20 Stmicroelectronics, Inc. DMOS transistors with schottky diode body structure
ITMI20022700A1 (it) 2002-12-20 2004-06-21 St Microelectronics Srl Dispositivo integrato con diodo schottky e transitor mos
US6979863B2 (en) * 2003-04-24 2005-12-27 Cree, Inc. Silicon carbide MOSFETs with integrated antiparallel junction barrier Schottky free wheeling diodes and methods of fabricating the same
JP2007059636A (ja) * 2005-08-25 2007-03-08 Renesas Technology Corp Dmosfetおよびプレーナ型mosfet
WO2013172059A1 (ja) * 2012-05-15 2013-11-21 富士電機株式会社 半導体装置
US20130313570A1 (en) 2012-05-24 2013-11-28 Microsemi Corporation Monolithically integrated sic mosfet and schottky barrier diode
US9111919B2 (en) * 2013-10-03 2015-08-18 Cree, Inc. Field effect device with enhanced gate dielectric structure
JP6180978B2 (ja) * 2014-03-20 2017-08-16 株式会社東芝 半導体装置およびその製造方法
US10483389B2 (en) * 2014-07-02 2019-11-19 Hestia Power Inc. Silicon carbide semiconductor device
TWI528565B (zh) * 2014-07-02 2016-04-01 Hestia Power Inc Silicon carbide semiconductor components
JP2016029707A (ja) * 2014-07-24 2016-03-03 住友電気工業株式会社 炭化珪素半導体装置
JP6304909B2 (ja) * 2015-01-16 2018-04-04 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
WO2016129068A1 (ja) * 2015-02-12 2016-08-18 株式会社日立製作所 半導体装置及びその製造方法、電力変換装置、3相モータシステム、自動車並びに鉄道車両
US9324807B1 (en) * 2015-07-10 2016-04-26 United Silicon Carbide, Inc. Silicon carbide MOSFET with integrated MOS diode
US10243039B2 (en) * 2016-03-22 2019-03-26 General Electric Company Super-junction semiconductor power devices with fast switching capability
US11075264B2 (en) * 2016-05-31 2021-07-27 Cree, Inc. Super junction power semiconductor devices formed via ion implantation channeling techniques and related methods
DE112017003660B4 (de) * 2016-07-21 2024-08-01 Mitsubishi Electric Corp. Siliciumcarbid-halbleitereinheit und verfahren zur herstellung einer siliciumcarbid-halbleitereinheit
JP6666224B2 (ja) * 2016-09-21 2020-03-13 株式会社東芝 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009088326A (ja) * 2007-10-01 2009-04-23 Fuji Electric Device Technology Co Ltd 半導体装置
US20170133503A1 (en) * 2015-02-11 2017-05-11 Monolith Semiconductor Inc. High voltage semiconductor devices and methods of making the devices
WO2016185544A1 (ja) * 2015-05-18 2016-11-24 株式会社日立製作所 半導体装置および電力変換装置
CN208796997U (zh) * 2017-07-05 2019-04-26 意法半导体股份有限公司 集成金属氧化物半导体场效应晶体管器件

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110459540A (zh) * 2019-07-30 2019-11-15 创能动力科技有限公司 集成mosfet和二极管的半导体装置及其制造方法
CN110459540B (zh) * 2019-07-30 2021-10-26 创能动力科技有限公司 集成mosfet和二极管的半导体装置及其制造方法
US10777689B1 (en) 2019-10-18 2020-09-15 Hong Kong Applied Science and Technology Research Institute Company, Limited Silicon-carbide shielded-MOSFET embedded with a trench Schottky diode and heterojunction gate
WO2021072791A1 (en) * 2019-10-18 2021-04-22 Hong Kong Applied Science and Technology Research Institute Company Limited Silicon-carbide shielded-mosfet embedded with trench schottky diode and heterojunction gate
CN115579399A (zh) * 2022-12-12 2023-01-06 深圳平创半导体有限公司 一种碳化硅mosfet元胞版图结构
CN115799344A (zh) * 2023-02-03 2023-03-14 深圳平创半导体有限公司 一种碳化硅jfet元胞结构及其制作方法
CN117253923A (zh) * 2023-11-20 2023-12-19 深圳平创半导体有限公司 集成jbs的凸台***栅碳化硅mosfet及制备工艺

Also Published As

Publication number Publication date
US20240243122A1 (en) 2024-07-18
US11270993B2 (en) 2022-03-08
EP3425676B1 (en) 2022-12-28
US20190013312A1 (en) 2019-01-10
EP3425676A1 (en) 2019-01-09
US10707202B2 (en) 2020-07-07
US20200176442A1 (en) 2020-06-04
US11916066B2 (en) 2024-02-27
CN109216351B (zh) 2023-06-27
CN208796997U (zh) 2019-04-26
IT201700073767A1 (it) 2019-01-05
US20220157807A1 (en) 2022-05-19

Similar Documents

Publication Publication Date Title
CN208796997U (zh) 集成金属氧化物半导体场效应晶体管器件
US10840098B2 (en) Semiconductor power device and method for producing same
US20200006327A1 (en) Method of manufacturing a semiconductor device
CN105074921B (zh) 半导体装置
TWI544648B (zh) 無需利用附加遮罩來製造的積體有肖特基二極體的平面mosfet及其佈局方法
CN103219339B (zh) 半导体器件
KR101396611B1 (ko) 반도체 장치
US20170236935A1 (en) Semiconductor device
EP1909325A1 (en) Semiconductor element and electric device
KR20160091882A (ko) 고전압 mosfet 소자 및 상기 소자의 제조방법
CN110337725A (zh) 碳化硅半导体装置以及电力变换装置
CN116013974A (zh) 半导体装置
JP6284565B2 (ja) 半導体装置およびその製造方法
JP5687582B2 (ja) 半導体素子およびその製造方法
JP6168370B2 (ja) SiC電界効果トランジスタ
CN105409006A (zh) 半导体装置
JP2019012803A (ja) 半導体装置
JP2020174170A (ja) 超接合半導体装置および超接合半導体装置の製造方法
CN118116927A (zh) 一种节省面积的SiC JBSFET版图结构
CN112219282A (zh) 半导体装置和半导体装置的制造方法
JP2020098836A (ja) 半導体装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant