CN109147684A - 输出电路以及显示驱动器 - Google Patents

输出电路以及显示驱动器 Download PDF

Info

Publication number
CN109147684A
CN109147684A CN201810621655.9A CN201810621655A CN109147684A CN 109147684 A CN109147684 A CN 109147684A CN 201810621655 A CN201810621655 A CN 201810621655A CN 109147684 A CN109147684 A CN 109147684A
Authority
CN
China
Prior art keywords
line
output
voltage
middle position
output circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810621655.9A
Other languages
English (en)
Inventor
樋口钢儿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Publication of CN109147684A publication Critical patent/CN109147684A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45269Complementary non-cross coupled types
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及输出电路以及显示驱动器。提供一种在正极输出和负极输出中具有均等的输出特性的输出电路。具有:运算放大器,输出将灰度电压信号放大后的放大信号;第一电源线,将第一电源电压向运算放大器供给;第二电源线,将第二电源电压向运算放大器供给;切换部,进行第一电源线与高位电源端及所述中位电源端之间的连接切换、和第二电源线与中位电源端及低位电源端的连接切换;第一导电型的第一晶体管,第一端连接于第一电源线,第二端连接于信号输出端,控制端连接于运算放大器的第一输出端;以及第二导电型的第二晶体管,第一端连接于第二电源线,第二端连接于信号输出端,控制端连接于运算放大器的第二输出端。

Description

输出电路以及显示驱动器
技术领域
本发明涉及对显示设备进行驱动的显示驱动器中的输出电路。
背景技术
在显示装置中设置有对液晶显示器等显示设备进行驱动的显示驱动器。作为这样的显示驱动器,采用了按照视频信号的每个帧期间或按照每个字段(field)显示期间使灰度电压的极性反转来驱动数据线的反转驱动方式的显示驱动器(例如,专利文献1)。
在反转驱动方式的显示驱动器中,在例如高位电源电压VDDH与中位电源电压VDM之间具有正极侧输出电路,在中位电源电压VDM与低位电源电压VSSH之间具有负极侧输出电路,根据极性来切换输出电路并从相同的输出端子进行正极性的灰度电压(以下为正极电压)和负极性的灰度电压(以下为负极电压)的输出。
正极侧输出电路具有例如漏极彼此连接的P沟道型的MOS晶体管(正极侧PMOS晶体管)和N沟道型的MOS晶体管(正极侧NMOS晶体管)。同样地,负极侧输出电路具有例如漏极彼此连接的P沟道型的MOS晶体管(负极侧PMOS晶体管)和N沟道型的MOS晶体管(负极侧NMOS晶体管)。
向正极侧PMOS晶体管的源极施加高位电源电压VDDH,向正极侧NMOS晶体管的源极施加中位电源电压VDM。向负极侧PMOS晶体管的源极施加中位电源电压VDM,向负极侧NMOS晶体管的源极施加低位电源电压VSSH。
作为正极侧输出电路的输出端的正极侧PMOS晶体管和NMOS晶体管的漏极的连接节点以及作为负极侧输出电路的输出端的负极侧PMOS晶体管和NMOS晶体管的漏极的连接节点连接于共同的输出线。
现有技术文献
专利文献
专利文献1:日本专利第5777300号公报。
发明要解决的课题
在正极电压的输出时,将运算放大器的输出对与正极侧PMOS晶体管和正极侧NMOS晶体管的各自的栅极连接,将运算放大器的输出对与负极侧PMOS晶体管和负极侧NMOS晶体管的栅极之间切断。另一方面,在负极电压的输出时,将运算放大器的输出对与负极侧PMOS晶体管和负极侧NMOS晶体管的各自的栅极连接,将运算放大器的输出对与正极侧PMOS晶体管和正极侧NMOS晶体管的栅极之间切断。
可是,在正极电压的输出时,存在从经由输出线连接的负极侧PMOS晶体管的漏极向块体(背栅)流动寄生二极管的正方向的电流的可能性。因此,需要使负极侧PMOS晶体管的块体的电位为高位电源电压VDDH。同样地,在负极电压的输出时,存在从正极侧NMOS晶体管的漏极向块体流动寄生二极管的正方向电流的可能性,因此,需要使正极侧NMOS晶体管的块体的电位为低位电源电压VSSH。
由此,向负极侧PMOS晶体管和正极侧NMOS晶体管施加1/2VDDH~VDDH的量的反馈偏压。由于该反馈偏压的效果,负极侧PMOS晶体管和正极侧NMOS晶体管的阈值电压Vth与未施加反馈偏压的负极侧NMOS晶体管和正极侧PMOS晶体管的阈值Vth相比较,特性较大地移动。因此,存在在正极侧输出电路和负极侧输出电路的输出特性产生差异这样的问题。
发明内容
本发明是鉴于上述问题点而完成的,其目的在于在反转驱动方式的显示驱动器中提供一种在正极输出和负极输出中具有均等的输出特性的输出电路。
用于解决课题的方案
本发明的输出电路是,一种输出电路,将与视频信号对应的像素驱动电压信号向显示设备输出,其特征在于,具有:高位电源端,接收高位电源电压的供给;低位电源端,接收比所述高位电源电压低电压的低位电源电压的供给;中位电源端,接收所述高位电源电压与所述低位电源电压之间的电压的中位电源电压的供给;信号输出端,输出所述像素驱动电压信号;运算放大器,具有第一输出端和第二输出端,接收与所述视频信号对应的灰度电压信号的输入,从所述第一输出端和所述第二输出端输出将所述灰度电压信号放大后的放大信号;第一电源线,向所述运算放大器供给第一电源电压;第二电源线,向所述运算放大器供给第二电源电压;切换部,进行所述第一电源线与所述高位电源端及所述中位电源端之间的连接切换、和所述第二电源线与所述中位电源端及所述低位电源端的连接切换;第一导电型的第一晶体管,第一端连接于所述第一电源线,第二端经由输出节点连接于所述信号输出端,控制端连接于所述运算放大器的所述第一输出端;以及与所述第一导电型相反导电型的第二导电型的第二晶体管,第一端连接于所述第二电源线,第二端经由所述输出节点连接于所述信号输出端,控制端连接于所述运算放大器的所述第二输出端。
本发明的显示驱动器是,一种显示驱动器,基于包含n个像素数据的序列的视频信号,将第一~第n像素驱动电压信号向显示设备供给,其中,n为2以上的整数,所述显示驱动器的特征在于,包含:灰度电压变换部,将所述n个像素数据变换为第一~第n灰度电压信号;以及输出部,输出与所述第一~第n灰度电压信号对应的所述第一~第n像素驱动电压信号,所述输出部包含:高位电源供给线,接收高位电源电压的供给;低位电源供给线,接收比所述高位电源电压低电压的低位电源电压的供给;中位电源供给线,接收所述高位电源电压与所述低位电源电位之间的电压的中位电源电压的供给;第一~第n信号输出端,输出所述第一~第n像素驱动电压信号;以及第一~第n输出电路,连接于所述第一~第n信号输出端,所述第一~第n输出电路的各个具有:运算放大器,具有第一输出端和第二输出端,从所述第一输出端和所述第二输出端输出所述第一~第n灰度电压信号之中的对应的灰度电压信号;第一电源线,向所述运算放大器供给第一电源电压;第二电源线,向所述运算放大器供给第二电源电压;切换部,进行所述第一电源线与所述高位电源供给线及所述中位电源供给线之间的连接切换、和所述第二电源线与所述中位电源供给线及所述低位电源供给线的连接切换;第一导电型的第一晶体管,第一端连接于所述第一电源线,第二端经由输出节点连接于所述第一~第n信号输出端之中的对应的信号输出端,控制端连接于所述运算放大器的所述第一输出端;以及与所述第一导电型相反导电型的第二导电型的第二晶体管,第一端连接于所述第二电源线,第二端经由所述输出节点连接于所述第一~第n信号输出端之中的对应的信号输出端,控制端连接于所述运算放大器的所述第二输出端。
发明效果
根据本发明的输出电路,在反转驱动方式的显示驱动器中,能够在正极输出和负极输出中得到均等的输出特性。
附图说明
图1是示出包含本发明的输出电路的显示装置的结构的框图。
图2是示出包含本发明的输出电路的显示驱动器的结构例的框图。
图3是示出本发明的输出电路的结构的电路图。
图4是示出输出电路中的开关控制的工作的时间图。
图5是示出比较例的输出电路的结构的电路图。
图6是示出多个通道的量的输出电路的结构的电路图。
图7是示出多个通道的量的输出电路的结构的变形例的电路图。
具体实施方式
以下,参照附图来对本发明的实施例进行说明。再有,在以下的实施例中的说明和附图中,对实质上相同或等效的部分标注同一参照附图标记。
图1是示出包含本实施例的输出电路的显示装置100的结构的框图。显示装置100为利用反转驱动方式对由例如液晶显示器等构成的显示设备10进行驱动的液晶显示装置。显示装置100包含显示设备10、显示控制部11、栅极驱动器12、以及源极驱动器13。
在显示设备10中形成有在二维画面的水平方向上伸长的m个(m:2以上的整数)水平扫描线S1~Sm、以及在二维画面的垂直方向上伸长的n个(n:2以上的整数)数据线D1~Dn。在水平扫描线和数据线的各交叉部的区域中呈矩阵状地配置有担负像素的显示单元(在图1中由虚线示出)。
显示控制部11基于输入视频信号VS将包含表示各像素的亮度电平的像素数据PD的序列的视频数据信号VD向源极驱动器13供给。此外,显示控制部11根据输入视频信号VS检测出水平同步信号,将其向栅极驱动器12供给。此外,显示控制部11将对反转驱动中的极性反转进行控制的切换控制信号CS向源极驱动器13供给。
栅极驱动器12与从显示控制部11供给的水平同步信号同步地生成扫描信号,将其向显示设备10的水平扫描线S1~Sm的各个依次供给。
源极驱动器13基于视频数据信号VD按照每1条水平扫描线生成n个像素驱动电压G1~Gn,将它们向显示设备10的数据线D1~Dn施加。此时,源极驱动器13根据从显示控制部11供给的切换控制信号CS来使像素驱动电压G1~Gn的极性反转并进行向数据线D1~Dn的施加。
图2是示出作为显示驱动器的源极驱动器13的内部结构的框图。源极驱动器13包含锁存部131、灰度电压变换部132以及输出部133。
锁存部131依次导入从显示控制部11供给的视频数据信号VD所包含的像素数据PD的序列。锁存部131每当进行1条水平扫描线的量(n个)的像素数据PD的导入时,将n个像素数据PD作为像素数据Q1~Qn向灰度电压变换部132输出。
灰度电压变换部132将从锁存部131供给的像素数据Q1~Qn的各个变换为具有由该像素数据表示的亮度灰度所对应的电压值的正极性或负极性的灰度电压A1~An,并向输出部133供给。
输出部133生成对灰度电压A1~An进行放大后的电压来作为像素驱动电压G1~Gn,根据切换控制信号CS使极性反转并向显示设备10的数据线D1~Dn分别供给。输出部133具有与数据线D1~Dn的数量对应的n个通道的量的输出电路。
图3是示出n个通道的量的输出电路之中的1个即输出电路20的结构的电路图。输出电路20具有:输出放大器AP、开关SW11、SW12、SW13和SW14、接收高位电源电压VDDH的高位电源端子 Ndd、接收低位电源电压VSSH的低位电源端子Nss、接收高位电源电压VDDH与低位电源电压VSSH之间的电压(例如,中间电压)即中位电源电压VDM的中位电源端子Ndm、以及像素驱动电压Gk(k=1、2、…n)的输出端即输出端子Nout。
输出放大器AP包含运算放大器OP、以及晶体管M11和M12。晶体管M11为作为第一沟道型的P沟道型的MOS晶体管。晶体管M12为作为与第一沟道型相反沟道型的N沟道型的MOS晶体管。
运算放大器OP连接于第一电源线L1和第二电源线L2,为基于从各个电源线供给的电源电压(第一电源电压、第二电源电压)来进行放大工作的运算放大器。运算放大器OP的第一输出端T1连接于晶体管M11的栅极(控制端),运算放大器OP的第二输出端T2连接于晶体管M12的栅极(控制端)。运算放大器OP将对灰度电压Ak进行放大后的电压向晶体管M11和M12的各自的栅极供给。
晶体管M11的源极(第一端)连接于第一电源线L1,漏极(第二端)经由节点n1连接于晶体管M12的漏极和输出线L0。此外,晶体管M11将源极和块体(bulk)(背栅)互相连接。
晶体管M12的源极(第一端)连接于第二电源线L2,漏极(第二端)经由节点n1连接于晶体管M11的漏极和输出线L0。此外,晶体管M12将源极和块体(背栅)互相连接。
电源线L1经由开关SW1连接于高位电源端子Ndd,经由开关SW2连接于中位电源端子Ndm。电源线L2经由开关SW3连接于中位电源端子Ndm,经由开关SW4连接于低位电源端子Nss。
开关SW1和SW2被控制为互补地成为接通(连接状态)或关断(非连接状态)。同样地,开关SW3和SW4被控制为互补地成为接通或关断。向开关SW1~SW4(在图3中将它们概括示出为开关部SP)供给切换控制信号CS。开关SW1~SW4的各个根据切换控制信号CS将状态切换为接通或关断。
图4是示出开关SW1~SW4的切换控制的定时的例子的时间图。切换控制信号CS为信号电平根据例如灰度电压A1~An的极性在逻辑电平1(H电平)和逻辑电平0(L电平)之间进行变化的信号。
在切换控制信号CS为L电平的期间,开关SW1为接通,开关SW2为关断,开关SW3为接通,开关SW4为关断。由此,第一电源线L1连接于高位电源端子Ndd,第二电源线L2连接于中位电源端子Ndm。向运算放大器OP供给高位电源电压VDDH和中位电源电压VDM来作为工作电源,向晶体管M11的源极施加高位电源电压VDDH,向晶体管M12的源极施加中位电源电压VDM。因此,输出放大器AP基于高位电源电压VDDH和中位电源电压VDM进行工作,从输出端子Nout输出正极性的像素驱动电压Gk(以下为正极电压)。
在切换控制信号CS为H电平的期间,开关SW1为关断,开关SW2为接通,开关SW3为关断,开关SW4为接通。由此,第一电源线L1连接于中位电源端子Ndm,第二电源线L2连接于低位电源端子Nss。向运算放大器OP供给中位电源电压VDM和低位电源电压VSSH来作为工作电源,向晶体管M11的源极施加中位电源电压VDM,向晶体管M12的源极施加低位电源电压VSSH。因此,输出放大器AP基于中位电源电压VDM和低位电源电压VSSH进行工作,从输出端子Nout输出负极性的像素驱动电压Gk(以下为负极电压)。
接着,与比较例的输出电路相比较并对由本实施例的输出电路20得到的效果进行说明。
图5是示出比较例的输出电路30的电路图。输出电路30包含运算放大器OP、正极侧输出电路31、以及负极侧输出电路32。
正极侧输出电路31由作为P沟道型的MOS晶体管的晶体管M31和作为N沟道型的MOS晶体管的晶体管M32构成。晶体管M31的源极连接于高位电源端子Ndd,晶体管M32的源极连接于中位电源端子Ndm。晶体管M31和晶体管M32的漏极彼此互相连接,其连接部连接于输出端子Nout。
负极侧输出电路32由作为P沟道型的MOS晶体管的晶体管M33和作为N沟道型的MOS晶体管的晶体管M34构成。晶体管M33的源极连接于中位电源端子Ndm,晶体管M34的源极连接于低位电源端子Nss。晶体管M33和晶体管M34的漏极彼此互相连接,其连接部连接于输出端子Nout。
运算放大器OP的第一输出端分别经由开关SW31和SW33连接于晶体管M31的栅极或晶体管M33的栅极。开关SW31和SW33互补地成为接通或关断。运算放大器OP的第二输出端分别经由开关SW32和SW34连接于晶体管M32的栅极或晶体管M34的栅极。
在正极电压的输出时,开关SW31和SW32为接通,正极侧输出电路31进行输出工作。在负极电压的输出时,开关SW33和SW34为接通,负极侧输出电路32进行输出工作。
在具有这样的结构的比较电路30中,为了防止在正极电压的输出时从晶体管M33(负极侧PMOS晶体管)的漏极向块体流动寄生二极管的正方向的电流,晶体管M33的块体连接于高位电源端子Ndd。此外,为了防止在负极电压的输出时从晶体管M32(正极侧NMOS晶体管)的漏极向块体流动寄生二极管的正方向电流,晶体管M32的块体连接于低电源端子Nss。
因此,向晶体管M32和M33施加1/2VDDH~VDDH的量的反馈偏压(back bias),与不施加反馈偏压的负极侧NMOS晶体管和正极侧PMOS晶体管相比,阈值电压的特性较大地移动。
相对于此,如图3所示那样,在本实施例的输出电路20中,晶体管M11的源极和块体互相连接并且连接于第一电源线L1。此外,晶体管M12的源极和块体互相连接并且连接于第二电源线L2。
由此,晶体管M11的源极和块体连接于相同的电源(高位电源电压VDDH或中位电源电压VDM),因此,不产生反馈偏压。同样地,晶体管M12的源极和块体连接于相同的电源(中位电源电压VDM或低位电源电压VSSH),因此,不产生反馈偏压。因此,本实施例的输出电路20为在正极和负极具有相同的特性的输出电路。
此外,在本实施例的输出电路20中,与比较例的输出电路不同,不需要另外设置正极侧输出电路和负极侧输出电路来切换进行工作的晶体管对。因此,能够以简单且以较小的布局面积构成输出电路。
图6(a)和(b)是示出多个ch(通道)的量的输出电路的结构的电路图。相邻的通道的输出电路输出不同的极性的像素驱动电压。
例如,在奇数通道(1ch、3ch、…)的输出电路(第一输出电路组)输出正极电压时,偶数通道(2ch、4ch、…)的输出电路(第二输出电路组)输出负极电压。此时,如图6(a)所示那样,在奇数通道的输出电路(输出放大器AP1、AP3、…)中,第一电源线连接于接收高位电源电压VDDH的供给的高位电源供给线Ldh,第二电源线连接于接收中位电源电压VDM的供给的中位电源供给线Ldm。在偶数通道的输出电路(输出放大器AP2、AP4、…)中,第一电源线连接于中位电源供给线Ldm,第二电源线连接于接收低位电源电压VSSH的供给的低位电源供给线Lss。
当进行极性反转时,奇数通道的输出电路输出负极电压,偶数通道的输出电路输出正极电压。此时,如图6(b)所示那样,在奇数通道的输出电路(输出放大器AP1、AP3、…)中,第一电源线连接于中位电源供给线Ldm,第二电源线连接于低位电源供给线Lss。在偶数通道的输出电路(输出放大器AP2、AP4、…)中,第一电源线连接于高位电源供给线Ldh,第二电源线连接于中位电源供给线Ldm。
像这样,根据本实施例的输出电路,按照输出相同的极性的像素驱动电压的每个输出电路对输出电路与电源之间的连接进行切换,由此,能够输出正极电压和负极电压。因此,能够利用相同的特性的电路输出正极电压和负极电压。
图7是示出多个通道的量的输出电路的结构的变形例的电路图。在此,将为相同的工作的输出电路每1/2nch的量(n:偶数)地概括地经由共同的电源线和开关连接于电源。例如,由奇数通道的输出电路构成的1/2nch的量的输出电路(图7的上排)的各个的第一电源线经由共同线L11和开关SW11连接于高位电源供给线Ldh,第二电源线经由共同线L12和开关SW12连接于中位电源供给线Ldm。由偶数通道的输出电路构成的1/2nch的量的输出电路(图7的下排)的各个的第一电源线经由共同线L21和开关SW21连接于中位电源供给线Ldm,第二电源线经由共同线L22和开关SW22连接于低位电源供给线Lss。
根据这样的结构,能够削减开关的数量来将电路面积抑制得小。
再有,本发明并不限定于上述实施方式。例如,各开关的结构并不限于由上述实施例示出的结构。开关部SP(切换部)只要被构成为能够将电源线L1的连接目的地切换为高位电源端子Ndd或中位电源端子Ndm并且将电源线L2的连接目的地切换为中位电源端子Ndm或低位电源端子Nss即可。
此外,由上述实施例示出的各开关的切换控制为一个例子,只要进行切换控制,以使交替地切换:晶体管M11的源极和运算放大器OP的第一电源供给端经由电源线L1连接于高位电源端子Ndd并且晶体管M12的源极和运算放大器OP的第二电源供给端经由电源线L2连接于中位电源端子Ndm的状态(第一状态)、与晶体管M11的源极和运算放大器OP的第一电源供给端经由电源线L1连接于中位电源端子Ndm并且晶体管M12的源极和运算放大器OP的第二电源供给端经由电源线L2连接于低位电源端子Nss的状态(第二状态)即可。
此外,在上述实施例中,对交替地配置的奇数通道的输出电路和偶数通道的输出电路分别输出不同的极性的像素驱动电压的例子进行了说明,但是,各输出电路的配置和连接的方式并不限于此。多个输出电路只要被构成为互补地切换连接于电源端子(电源供给线)以使分类为第一输出电路组的输出电路和分类为第二输出电路组的输出电路输出不同的极性的像素驱动电压即可。
附图标记的说明
100 显示装置
10 显示设备
11 显示控制部
12 栅极驱动器
13 源极驱动器
131 锁存部
132 灰度电压变换部
133 输出部
20 输出电路
AP 输出放大器
OP 运算放大器
M11、M12 晶体管
SW1~SW4 开关
SP 开关部
Ndd 高位电源端子
Ndm 中位电源端子
Nss 低位电源端子
Nout 输出端子。

Claims (7)

1.一种输出电路,将与视频信号对应的像素驱动电压信号向显示设备输出,其特征在于,具有:
高位电源端,接收高位电源电压的供给;
低位电源端,接收比所述高位电源电压低电压的低位电源电压的供给;
中位电源端,接收所述高位电源电压与所述低位电源电压之间的电压的中位电源电压的供给;
信号输出端,输出所述像素驱动电压信号;
运算放大器,具有第一输出端和第二输出端,接收与所述视频信号对应的灰度电压信号的输入,从所述第一输出端和所述第二输出端输出将所述灰度电压信号放大后的放大信号;
第一电源线,向所述运算放大器供给第一电源电压;
第二电源线,向所述运算放大器供给第二电源电压;
切换部,进行所述第一电源线与所述高位电源端及所述中位电源端之间的连接切换、和所述第二电源线与所述中位电源端及所述低位电源端的连接切换;
第一导电型的第一晶体管,第一端连接于所述第一电源线,第二端经由输出节点连接于所述信号输出端,控制端连接于所述运算放大器的所述第一输出端;以及
与所述第一导电型相反导电型的第二导电型的第二晶体管,第一端连接于所述第二电源线,第二端经由所述输出节点连接于所述信号输出端,控制端连接于所述运算放大器的所述第二输出端。
2.根据权利要求1所述的输出电路,其特征在于,
所述第一晶体管是所述第一端为源极且所述第二端为漏极且所述控制端为栅极的第一沟道型的MOS晶体管,背栅连接于所述源极并且连接于所述第一电源线,
所述第二晶体管是所述第一端为源极且所述第二端为漏极且所述控制端为栅极的与所述第一沟道型相反沟道型的第二沟道型的MOS晶体管,背栅连接于所述源极并且连接于所述第二电源线。
3.根据权利要求1或2所述的输出电路,其特征在于,
所述切换部包含:在所述第一电源线和所述高位电源端之间设置的第一开关、在所述第一电源线和所述中位电源端之间设置的第二开关、在所述第二电源线和所述中位电源端之间设置的第三开关、以及在所述第二电源线和所述低位电源端之间设置的第四开关,
所述第一开关和所述第二开关互补地成为接通或关断,
所述第三开关和所述第四开关互补地成为接通或关断。
4.根据权利要求1至3的任一项所述的输出电路,其特征在于,
所述切换部在第一期间将所述第一电源线连接于所述高位电源端并且将所述第二电源线连接于所述中位电源端,在第二期间将所述第一电源线连接于所述中位电源端并且将所述第二电源线连接于所述低位电源端。
5.一种显示驱动器,基于包含n个像素数据的序列的视频信号,将第一~第n像素驱动电压信号向显示设备供给,其中,n为2以上的整数,所述显示驱动器的特征在于,包含:
灰度电压变换部,将所述n个像素数据变换为第一~第n灰度电压信号;以及
输出部,输出与所述第一~第n灰度电压信号对应的所述第一~第n像素驱动电压信号,
所述输出部包含:
高位电源供给线,接收高位电源电压的供给;
低位电源供给线,接收比所述高位电源电压低电压的低位电源电压的供给;
中位电源供给线,接收所述高位电源电压与所述低位电源电位之间的电压的中位电源电压的供给;
第一~第n信号输出端,输出所述第一~第n像素驱动电压信号;以及
第一~第n输出电路,连接于所述第一~第n信号输出端,
所述第一~第n输出电路的各个具有:
运算放大器,具有第一输出端和第二输出端,从所述第一输出端和所述第二输出端输出所述第一~第n灰度电压信号之中的对应的灰度电压信号;
第一电源线,向所述运算放大器供给第一电源电压;
第二电源线,向所述运算放大器供给第二电源电压;
切换部,进行所述第一电源线与所述高位电源供给线及所述中位电源供给线之间的连接切换、和所述第二电源线与所述中位电源供给线及所述低位电源供给线的连接切换;
第一导电型的第一晶体管,第一端连接于所述第一电源线,第二端经由输出节点连接于所述第一~第n信号输出端之中的对应的信号输出端,控制端连接于所述运算放大器的所述第一输出端;以及
与所述第一导电型相反导电型的第二导电型的第二晶体管,第一端连接于所述第二电源线,第二端经由所述输出节点连接于所述第一~第n信号输出端之中的对应的信号输出端,控制端连接于所述运算放大器的所述第二输出端。
6.根据权利要求5所述的显示驱动器,其特征在于,
所述第一~第n输出电路包含以互相不同的极性输出所述第一~第n像素驱动电压信号的第一输出电路组和第二输出电路组,
所述第一输出电路组所包含的输出电路和所述第二输出电路组所包含的输出电路之中的一个的所述第一电源线连接于所述高电位电源供给线并且所述第二电源线连接于所述中位电源供给线,另一个的所述第一电源线连接于所述中位电源供给线并且所述第二电源线连接于所述低位电源供给线。
7.根据权利要求6所述的显示驱动器,其特征在于,
所述第一输出电路组所包含的输出电路的各个所述第一电源线经由第一共同线连接于所述高位电源供给线或所述中位电源供给线,各个所述第二电源线经由第二共同线连接于所述中位电源供给线或所述低位电源供给线,
所述第二输出电路组所包含的输出电路的各个所述第一电源线经由第三共同线连接于所述高位电源供给线或所述中位电源供给线,各个所述第二电源线经由第四共同线连接于所述中位电源供给线或所述低位电源供给线,
所述切换部将所述第一共同线和所述第三共同线的连接目的地互补地切换为所述高位电源供给线或所述中位电源供给线,将所述第二共同线和所述第四共同线的连接目的地互补地切换为所述中位电源供给线或所述低位电源供给线。
CN201810621655.9A 2017-06-16 2018-06-15 输出电路以及显示驱动器 Pending CN109147684A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-118378 2017-06-16
JP2017118378A JP2019003088A (ja) 2017-06-16 2017-06-16 出力回路及び表示ドライバ

Publications (1)

Publication Number Publication Date
CN109147684A true CN109147684A (zh) 2019-01-04

Family

ID=64657562

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810621655.9A Pending CN109147684A (zh) 2017-06-16 2018-06-15 输出电路以及显示驱动器

Country Status (3)

Country Link
US (1) US20180366077A1 (zh)
JP (1) JP2019003088A (zh)
CN (1) CN109147684A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111986614A (zh) * 2019-05-24 2020-11-24 三星显示有限公司 显示设备
CN113178173A (zh) * 2020-01-27 2021-07-27 拉碧斯半导体株式会社 输出电路、显示驱动器以及显示装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10943556B2 (en) * 2019-06-26 2021-03-09 Novatek Microelectronics Corp. Data driver and driving method for driving display panel
JP2022101795A (ja) * 2020-12-25 2022-07-07 ラピステクノロジー株式会社 信号レベル変換回路、駆動回路、表示ドライバ及び表示装置
JP2022130915A (ja) * 2021-02-26 2022-09-07 ラピステクノロジー株式会社 出力回路、表示ドライバ及び表示装置
JP2022155007A (ja) * 2021-03-30 2022-10-13 ラピステクノロジー株式会社 出力回路、表示ドライバ及び表示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090040165A1 (en) * 2007-08-08 2009-02-12 Nec Electronics Corporation Amplifying circuit and display unit
CN101645252A (zh) * 2008-08-06 2010-02-10 恩益禧电子股份有限公司 显示面板驱动器和显示装置
CN101656534A (zh) * 2008-08-20 2010-02-24 旭曜科技股份有限公司 输出级电路及运算放大器
CN101873106A (zh) * 2009-04-21 2010-10-27 瑞萨电子株式会社 运算放大器、驱动器以及显示器
JP2011242721A (ja) * 2010-05-21 2011-12-01 Optrex Corp 液晶表示パネルの駆動装置
US8558826B2 (en) * 2007-06-22 2013-10-15 Panasonic Corporation Display device and driving circuit for display device
TW201546798A (zh) * 2014-04-04 2015-12-16 Qualcomm Mems Technologies Inc 電荷再利用驅動器輸出級

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5074916B2 (ja) * 2007-12-25 2012-11-14 ルネサスエレクトロニクス株式会社 複数の出力を備えた信号線駆動装置
JP5139242B2 (ja) * 2008-11-20 2013-02-06 ラピスセミコンダクタ株式会社 表示パネルの駆動装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8558826B2 (en) * 2007-06-22 2013-10-15 Panasonic Corporation Display device and driving circuit for display device
US20090040165A1 (en) * 2007-08-08 2009-02-12 Nec Electronics Corporation Amplifying circuit and display unit
CN101645252A (zh) * 2008-08-06 2010-02-10 恩益禧电子股份有限公司 显示面板驱动器和显示装置
CN101656534A (zh) * 2008-08-20 2010-02-24 旭曜科技股份有限公司 输出级电路及运算放大器
CN101873106A (zh) * 2009-04-21 2010-10-27 瑞萨电子株式会社 运算放大器、驱动器以及显示器
JP2011242721A (ja) * 2010-05-21 2011-12-01 Optrex Corp 液晶表示パネルの駆動装置
TW201546798A (zh) * 2014-04-04 2015-12-16 Qualcomm Mems Technologies Inc 電荷再利用驅動器輸出級

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111986614A (zh) * 2019-05-24 2020-11-24 三星显示有限公司 显示设备
CN113178173A (zh) * 2020-01-27 2021-07-27 拉碧斯半导体株式会社 输出电路、显示驱动器以及显示装置
CN113178173B (zh) * 2020-01-27 2023-12-15 拉碧斯半导体株式会社 输出电路、显示驱动器以及显示装置

Also Published As

Publication number Publication date
JP2019003088A (ja) 2019-01-10
US20180366077A1 (en) 2018-12-20

Similar Documents

Publication Publication Date Title
CN109147684A (zh) 输出电路以及显示驱动器
US6069605A (en) Liquid crystal driving device, liquid crystal display device, analog buffer, and liquid crystal driving method
US9202425B2 (en) Device circuit and display apparatus having operational amplifiers with parasitic diodes
CN107017875B (zh) 电平移位电路以及显示驱动器
JP2017153017A (ja) 半導体装置
CN102630342B (zh) 固态图像拾取装置
US8384643B2 (en) Drive circuit and display device
US10720121B2 (en) Half-power buffer amplifier, data driver and display apparatus including the same
US10777112B2 (en) Display driver IC and display apparatus including the same
US20110199360A1 (en) Differential amplifier architecture adapted to input level conversion
US10902806B2 (en) Half-power buffer amplifier, source driver, and display apparatus including the same
JP7250745B2 (ja) 出力回路、表示ドライバ及び表示装置
US10607560B2 (en) Semiconductor device and data driver
CN114974154A (zh) 输出电路、数据驱动器及显示装置
CN101339749A (zh) 显示装置的显示驱动器电路
CN109215589A (zh) 输出放大器以及显示驱动器
CN110728960A (zh) Lcd驱动电路和显示设备
CN114974155A (zh) 输出电路、数据驱动器及显示装置
CN110189716B (zh) 用于驱动显示面板的设备和方法
WO2003071512A9 (en) Liquid crystal display with integrated switches for dc restore of ac coupling capacitor
JP6966887B2 (ja) 出力回路及び表示ドライバ
US20240146263A1 (en) Differential amplifier and a data driving device
JP2017078740A (ja) 表示ドライバ
CN117275430A (zh) 源极驱动器及其输出电路、显示装置
JP5650297B2 (ja) 駆動回路及び表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20190104