CN108881754B - 一种数字域内实现相关双采样的降采样滤波器 - Google Patents
一种数字域内实现相关双采样的降采样滤波器 Download PDFInfo
- Publication number
- CN108881754B CN108881754B CN201810796416.7A CN201810796416A CN108881754B CN 108881754 B CN108881754 B CN 108881754B CN 201810796416 A CN201810796416 A CN 201810796416A CN 108881754 B CN108881754 B CN 108881754B
- Authority
- CN
- China
- Prior art keywords
- signal
- sampling
- accumulator
- register
- adder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Studio Devices (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
本发明公开了一种数字域内实现相关双采样的降采样滤波器;包括,累加器、加法器、寄存器、阵列的缓冲区、减法器;其中,累加器的输入端接入BWI信号,BWI信号是一个使能信号,控制的是一个按位取反的结构,这个信号可以控制BS信号直接输入这个结构或者经过一个反相器之后输入;累加器的输出端连接加法器,加法器连接寄存器,寄存器输出连接阵列的缓冲区,阵列的缓冲区连接减法器,对信号进行补偿;累加器和寄存器分别输出复位使能信号RST1和RST2。将按位取反的结构提前,使用更少的MOS管,更低的功率达到同样的滤波效果。实现时,针对图像传感器的需求所提出的相关双采样降采样滤波器的结构可以有效地减少低频率噪声,减小电路面积,降低功耗。
Description
技术领域
本发明涉及图像传感领域,具体讲是一种数字域内实现相关双采样的降采样滤波器。
背景技术
随着现代CMOS图像传感器的像素分辨率的提高,读出电路需要模数转换器(ADC)具有更高的数据吞吐量。使用相关双采样(CDS)技术,可以减少低频率噪声。相关双采样的原理:相关双采样(Correlated Double Sample,CDS)用于图像传感器。若在光电信号的积分开始时刻t1和积分结束时刻t2,分别对输出信号采样(在一个信号输出周期内,产生两个采样脉冲,分别采样输出信号的两个电平,即一次是对复位电平进行采样,另一次是对信号电平进行采样),并且使得两次采样时间之间的间隔远小于时间常数CRon(Ron为复位管的导通电阻),这样两次采样的噪声电压相差无几,两次采样的时间又是相关的,若将两次采样值相减,就基本消除了复位噪声的干扰,得到信号电平的实际有效幅值。
经过检索发现,专利号CN200710118783.3的发明公开了一种降采样滤波器,至少包括第一级降采样滤波模块和第二级抗干扰滤波模块,所述第一级降采样滤波模块用于对输入数据进行降采样处理,所述第二级抗干扰滤波模块用于对所述第一级降采样滤波模块生成的降采样数据进行干扰滤波。因为第二级抗干扰滤波模块的输入数据是经过第一级降采样滤波模块降采样处理的,其数据输入速率远远小于NCO为降采样滤波器提供数据的输入速率,这样对于第二级抗干扰滤波模块来说,其在输入数据的一个时钟周期内能够执行的算法步骤将会大大增加,从而减少第二级抗干扰滤波模块内部的乘法器数量,因此有效地减小了芯片的面积,降低了芯片的功耗。
专利号CN201310395866.2的发明公开了一种多相数字降采样滤波器,状滤波器的输入端连接有倍数降采样率控制器,输出端连接加法器;所述下一组级联积分梳状滤波器上的倍数降采样率控制器与上一组级联积分梳状滤波器上的倍数降采样控制器之间设置有延迟器。这种多相数字采样滤波器可以将多组相同阶数较低的级联积分梳状滤波器结合到多相滤波器整体中,实现接近于高阶级联积分梳状滤波器效果。
经过分析发现,目前还未有实现相关双采样的降采样滤波器。
发明内容
因此,为了解决上述不足,本发明在此提供一种数字域内实现相关双采样的降采样滤波器。将按位取反的结构提前,使用更少的MOS管,更低的功率达到同样的滤波效果。
本发明是这样实现的,构造一种数字域内实现相关双采样的降采样滤波器,其特征在于:包括,累加器、加法器、寄存器、阵列的缓冲区、减法器;
其中,累加器的输入端接入BWI信号,BWI信号是一个使能信号,控制的是一个按位取反的结构,这个信号可以控制BS信号直接输入这个结构或者经过一个反相器之后输入;累加器的输出端连接加法器,加法器连接寄存器,寄存器输出连接阵列的缓冲区,阵列的缓冲区连接减法器,对信号进行补偿;累加器和寄存器分别输出复位使能信号RST1和RST2。
作为上述技术方案的改进,所述一种数字域内实现相关双采样的降采样滤波器,其特征在于:累加器是一个7bit的累加器,加法器是一个13bit的加法器,寄存器是一个13bit的寄存器;其中,信号传输分为两个阶段,由BWI使能,分为dec和inc两个阶段。
本发明具有如下优点:本发明在此提供一种数字域内实现相关双采样的降采样滤波器。将按位取反的结构提前,使用更少的MOS管,更低的功率达到同样的滤波效果。实现时,针对图像传感器的需求所提出的相关双采样降采样滤波器的结构可以有效地减少低频率噪声,减小电路面积,降低功耗。
附图说明
图1是相关双采样降采样滤波器的***框图;
图2是本发明仿真电路示意图;
图3是本发明信号输出及时序图。
具体实施方式
下面将结合附图1-图3对本发明进行详细说明,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明通过改进在此提供一种数字域内实现相关双采样的降采样滤波器,如图1所示,可以按照如下方式予以实施;包括,累加器、加法器、寄存器、阵列的缓冲区、减法器;
其中,累加器的输入端接入BWI信号,BWI信号是一个使能信号,控制的是一个按位取反的结构,这个信号可以控制BS信号直接输入这个结构或者经过一个反相器之后输入;累加器的输出端连接加法器,加法器连接寄存器,寄存器输出连接阵列的缓冲区,阵列的缓冲区连接减法器,对信号进行补偿;累加器和寄存器分别输出复位使能信号RST1和RST2。
相关双采样降采样滤波器的***框图如图1所示:图1中,BWI信号是一个使能信号,控制的是一个按位取反的结构,这个信号可以控制BS信号直接输入这个结构或者经过一个反相器之后输入。Ripple counter是一个7bit的累加器,Adder是一个13bit的加法器,Register是一个13bit的寄存器,Scan Buffer是阵列的缓冲区。Subtractor是一个减法器,对信号进行补偿。RST1和RST2是复位使能信号。
本发明公式推导如下:
BSdec(k1)=Ddec(k1)
BSinc(k3)=1-Dinc(k3)
OSR=97,
Sfinal_conv=Sfinal-4753
信号传输分为两个阶段,由BWI使能,分为dec(BWI为0使能)和inc(BWI为1使能)两个阶段。
电路仿真:信号输出及时序图如图3,
本发明在此提供一种数字域内实现相关双采样的降采样滤波器。将按位取反的结构提前,使用更少的MOS管,更低的功率达到同样的滤波效果。实现时,针对图像传感器的需求所提出的相关双采样降采样滤波器的结构可以有效地减少低频率噪声,减小电路面积,降低功耗。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (2)
1.一种数字域内实现相关双采样的降采样滤波器,其特征在于:包括,累加器、加法器、寄存器、阵列的缓冲区、减法器;
其中,累加器的输入端接入BWI信号,BWI信号是一个使能信号,控制的是一个按位取反的结构,这个信号可以控制BS信号直接输入这个结构或者经过一个反相器之后输入;累加器的输出端连接加法器,加法器连接寄存器,寄存器输出连接阵列的缓冲区,阵列的缓冲区连接减法器,对信号进行补偿;累加器和寄存器分别输出复位使能信号RST1和RST2。
2.根据权利要求1所述一种数字域内实现相关双采样的降采样滤波器,其特征在于:累加器是一个7bit的累加器,加法器是一个13bit的加法器,寄存器是一个13bit的寄存器;其中,信号传输分为两个阶段,由BWI使能,分为dec和inc两个阶段。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810796416.7A CN108881754B (zh) | 2018-07-19 | 2018-07-19 | 一种数字域内实现相关双采样的降采样滤波器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810796416.7A CN108881754B (zh) | 2018-07-19 | 2018-07-19 | 一种数字域内实现相关双采样的降采样滤波器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108881754A CN108881754A (zh) | 2018-11-23 |
CN108881754B true CN108881754B (zh) | 2020-07-31 |
Family
ID=64303643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810796416.7A Active CN108881754B (zh) | 2018-07-19 | 2018-07-19 | 一种数字域内实现相关双采样的降采样滤波器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108881754B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024050718A1 (en) * | 2022-09-07 | 2024-03-14 | Huawei Technologies Co., Ltd. | Logical circuit and operation method in digital correlated double sampling |
CN117714907B (zh) * | 2024-02-06 | 2024-04-19 | 安徽大学 | 用在cmos图像传感器的fir滤波器以及adc模块 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4310795A (en) * | 1979-04-07 | 1982-01-12 | Kernforschungsanlage Julich, Gesellschaft Mit Beschrankter Haftung | Circuit measuring average period of periodic signal |
US5438532A (en) * | 1993-01-20 | 1995-08-01 | Sanyo Electric Co., Ltd. | Digital filter for use in synthesizing filter or a separation filter |
CN1211859A (zh) * | 1995-12-26 | 1999-03-24 | 株式会社鹰山 | 匹配滤波器 |
CN101083461A (zh) * | 2007-07-13 | 2007-12-05 | 北京创毅视讯科技有限公司 | 一种降采样滤波方法和降采样滤波器 |
CN103475335A (zh) * | 2013-09-04 | 2013-12-25 | 苏州苏尔达信息科技有限公司 | 一种多相数字降采样滤波器 |
CN104184478A (zh) * | 2014-08-07 | 2014-12-03 | 哈尔滨工程大学 | 互补共源共栅反相器及增量Sigma-Delta模数转换电路 |
CN108156401A (zh) * | 2017-12-19 | 2018-06-12 | 重庆湃芯微电子有限公司 | 用于cmos图像传感器的低功耗紧凑型数字抽取滤波器 |
-
2018
- 2018-07-19 CN CN201810796416.7A patent/CN108881754B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4310795A (en) * | 1979-04-07 | 1982-01-12 | Kernforschungsanlage Julich, Gesellschaft Mit Beschrankter Haftung | Circuit measuring average period of periodic signal |
US5438532A (en) * | 1993-01-20 | 1995-08-01 | Sanyo Electric Co., Ltd. | Digital filter for use in synthesizing filter or a separation filter |
CN1211859A (zh) * | 1995-12-26 | 1999-03-24 | 株式会社鹰山 | 匹配滤波器 |
CN101083461A (zh) * | 2007-07-13 | 2007-12-05 | 北京创毅视讯科技有限公司 | 一种降采样滤波方法和降采样滤波器 |
CN103475335A (zh) * | 2013-09-04 | 2013-12-25 | 苏州苏尔达信息科技有限公司 | 一种多相数字降采样滤波器 |
CN104184478A (zh) * | 2014-08-07 | 2014-12-03 | 哈尔滨工程大学 | 互补共源共栅反相器及增量Sigma-Delta模数转换电路 |
CN108156401A (zh) * | 2017-12-19 | 2018-06-12 | 重庆湃芯微电子有限公司 | 用于cmos图像传感器的低功耗紧凑型数字抽取滤波器 |
Non-Patent Citations (1)
Title |
---|
《A Smart CMOS Image Sensor with On-chip Hot Pixel Correcting Readout Circuit for Biomedical Applications》;Yuan Cao, Fang Tang 等;《2010 Fifth IEEE International Symposium on Electronic Design, Test & Applications》;20101212;103-107 * |
Also Published As
Publication number | Publication date |
---|---|
CN108881754A (zh) | 2018-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7456879B2 (en) | Digital correlated double sampling using dual analog path | |
US9538106B2 (en) | Image sensor having a uniform digital power signature | |
CN108881754B (zh) | 一种数字域内实现相关双采样的降采样滤波器 | |
KR101934260B1 (ko) | 이미지 센서 | |
EP2832090A1 (en) | Cmos image sensors implementing full frame digital correlated double sampling with global shutter | |
CN104333681A (zh) | 一种基于fpga的微小型ccd图像采集与处理*** | |
KR20150113404A (ko) | 아날로그-디지털 변환 장치 및 그에 따른 씨모스 이미지 센서 | |
US20200351457A1 (en) | Optical sensor and image sensing method | |
EP2773099B1 (en) | Image pickup apparatus, driving method for image pickup apparatus, image pickup system, and driving method for image pickup system | |
JP2002064750A (ja) | 高速撮像装置 | |
JP5780796B2 (ja) | データ処理装置およびデータ処理方法 | |
JP6903154B2 (ja) | 増幅回路及びそれを備えるアナログデジタル変換システム | |
WO2019196089A1 (zh) | 图像传感电路及其控制方法 | |
CN106303311B (zh) | 像素感光值的输出方法 | |
JP4478798B2 (ja) | オフセット低減機能をもつ巡回型a/d変換器、およびオフセット電圧を低減する方法 | |
CN204392407U (zh) | 一种嵌入式ccd图像采集与处理*** | |
JPH05235761A (ja) | A/d変換回路とa/d変換方法 | |
CN204131622U (zh) | 一种抗震动的模拟分量视频信号解码电路 | |
JP2014147006A (ja) | 固体撮像装置および固体撮像装置の駆動方法 | |
US6055016A (en) | L-C low pass filter correlator | |
US8306351B2 (en) | Apparatus and method for filtering noise in image signal | |
CN203608275U (zh) | 固态噪声抑制电路及互补金属氧化物半导体图像传感器 | |
CN105516631B (zh) | 一种抗震动的模拟分量视频信号解码电路 | |
JP3710274B2 (ja) | 撮像装置、信号処理方法及び記憶媒体 | |
KR101979661B1 (ko) | 오차 보정 및 디지털 상호연관 이중 샘플링 장치와 그를 이용한 씨모스 이미지 센서 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20200710 Address after: 401332 62-1, xiyongxuecheng Avenue, Shapingba District, Chongqing Applicant after: Chongqing paixin Chuangzhi Microelectronics Co.,Ltd. Address before: 408499 No. 2-2 building, A District, demolition and resettlement complex, Shuang Fu Industrial Park, Jiangjin District, Chongqing, No. 408499 Applicant before: CHONGQING PAIXIN RUWEI TECHNOLOGY Co.,Ltd. |
|
TA01 | Transfer of patent application right |