CN108830114B - 非易失性存储器的数据处理方法与装置、存储介质 - Google Patents

非易失性存储器的数据处理方法与装置、存储介质 Download PDF

Info

Publication number
CN108830114B
CN108830114B CN201810501166.XA CN201810501166A CN108830114B CN 108830114 B CN108830114 B CN 108830114B CN 201810501166 A CN201810501166 A CN 201810501166A CN 108830114 B CN108830114 B CN 108830114B
Authority
CN
China
Prior art keywords
nonvolatile memory
data
mark information
preset
flag information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810501166.XA
Other languages
English (en)
Other versions
CN108830114A (zh
Inventor
高三达
朱璟辉
蒂瓦卡·乔珀拉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gowin Semiconductor Corp
Original Assignee
Gowin Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gowin Semiconductor Corp filed Critical Gowin Semiconductor Corp
Priority to CN201810501166.XA priority Critical patent/CN108830114B/zh
Priority to US16/028,406 priority patent/US10521150B2/en
Publication of CN108830114A publication Critical patent/CN108830114A/zh
Application granted granted Critical
Publication of CN108830114B publication Critical patent/CN108830114B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • G06F21/79Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0652Erasing, e.g. deleting, data cleaning, moving of data to a wastebasket
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Storage Device Security (AREA)
  • Read Only Memory (AREA)

Abstract

本发明适用于数据处理技术领域,提供了一种非易失性存储器的数据处理方法与装置、存储介质,该数据处理方法包括:若接收到全擦写操作指令,则对非易失性存储器进行全擦写操作,以使非易失性存储器进入初始状态;其中,初始状态指的是对非易失性存储器进行所有操作均有效的状态;在初始状态下,若检测到非易失性存储器中有数据写入,则对数据进行存储;其中,数据中包括标志信息;若接收到用户触发的数据读出操作指令,则对标志信息进行检测;若检测到标志信息为不可读标志信息,则识别为非易失性存储器处于默认状态,并禁止用户读出非易失性存储器中存储的数据,其可大大增加非易失性存储器的破解难度,并提高了数据存储的安全性。

Description

非易失性存储器的数据处理方法与装置、存储介质
技术领域
本发明属于数据处理技术领域,尤其涉及一种非易失性存储器的数据处理方法与装置、存储介质。
背景技术
随着集成电路的发展,可编程逻辑器件例如现场可编程门阵列(Field-Programmable Gate Array,FPGA)已经越来越多的应用到各个领域。由于FPGA是一种可编程逻辑器件,因此用户可设计自己的数据流文件,并将其存储在FPGA的内部存储器中,以使FPGA执行相应的功能。对于FPGA而言,其内部的存储器一般为非易失性存储器,该非易失性存储器在掉电后数据不遗失,如此将给了不法分子可趁之机,使得其可直接将FPGA器件从***电路板中拆除,以研究破解之道,进而将FPGA中的数据读出来。
为了解决上述问题,目前现有技术主要通过设置一个或多个安全位来使数据不可读。然而,虽然上述方法可以对数据进行加密,但是器件在默认状态下是可读的,如此将使得不法分子通过破解技术找到器件中的安全位,在找到安全位的基础上,只要对安全位进行破坏,便可使得器件变为可读状态,进而对器件上的数据进行读取。更有甚者,当安全位设计只有一位,或者安全位的位置相对集中时,通过精确的定位擦除,就有可能刚好只擦掉安全位,轻而易举得破解了数据,大大降低了数据存储的安全性。
故,有必要提供一种技术方案,以解决上述技术问题。
发明内容
有鉴于此,本发明实施例提供了一种非易失性存储器的数据处理方法,其将非易失存储器的默认状态从不加密变为加密,禁止非法分子读出默认状态下存储器中的数据,大大增加了破解的难度,提高了数据存储的安全性。
本发明实施例的第一方面提供了一种非易失性存储器的数据处理方法,所述数据处理方法包括:
若接收到全擦写操作指令,则对所述非易失性存储器进行全擦写操作,以使所述非易失性存储器进入初始状态;其中,所述初始状态指的是对所述非易失性存储器进行所有操作均有效的状态;
在所述初始状态下,若检测到所述非易失性存储器中有数据写入,则对所述数据进行存储;其中,所述数据中包括标志信息,并且所述标志信息为所述非易失性存储器中存储的数据是否可以被读出的依据;
若接收到用户触发的数据读出操作指令,则对所述标志信息进行检测;
若检测到所述标志信息为不可读标志信息,则识别为所述非易失性存储器处于默认状态,并禁止用户读出所述非易失性存储器中存储的数据;其中,所述默认状态指的是对所述非易失性存储器进行全擦写操作时有效的状态。
本发明实施例的第二方面提供了一种非易失性存储器的数据处理装置,所述数据处理装置包括:
全擦写操作模块,用于若接收到全擦写操作指令,则对所述非易失性存储器进行全擦写操作,以使所述非易失性存储器进入初始状态;其中,所述初始状态指的是对所述非易失性存储器进行所有操作均有效的状态;
存储模块,用于在所述初始状态下,若检测到所述非易失性存储器中有数据写入,则对所述数据进行存储;其中,所述数据中包括标志信息,并且所述标志信息为所述非易失性存储器中存储的数据是否可以被读出的依据;
检测模块,用于若接收到用户触发的数据读出操作指令,则对所述标志信息进行检测;
禁止模块,用于若检测到所述标志信息为不可读标志信息,则识别为所述非易失性存储器处于默认状态,并禁止用户读出所述非易失性存储器中存储的数据;其中,所述默认状态指的是对所述非易失性存储器进行全擦写操作时有效的状态。
本发明实施例的第三方面提供了一种非易失性存储器的数据处理装置,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述非易失性存储器的数据处理方法的步骤。
本发明实施例的第四方面提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现上述非易失性存储器的数据处理方法的步骤。
本发明实施例与现有技术相比存在的有益效果是:本发明通过对非易失性存储器进行全擦写使其进入初始状态后,在检测到有数据写入时对数据进行存储,该数据中包括标志信息,进而在接收到数据读出操作指令时,对标志信息进行检测,并在检测出标志信息为不可读标志信息时识别非易失性存储器处于默认状态,此时禁止读出非易失性存储器中存储的数据,以此实现将非易失存储器的默认状态从不加密变为加密,禁止非法分子读出默认状态下存储器中的数据,大大增加了破解的难度,提高了数据存储的安全性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的非易失性存储器的数据处理方法的实现流程示意图;
图2是本发明实施例二提供的非易失性存储器的数据处理方法的实现流程示意图;
图3是本发明实施例三提供的非易失性存储器的数据处理装置的结构示意图;
图4是本发明实施例四提供的非易失性存储器的数据处理装置的结构示意图;
图5是本发明实施例五提供的非易失性存储器的数据处理装置的结构示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定***结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的***、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
参见图1,是本发明实施例一提供的一种非易失性存储器的数据处理方法的示意流程图。如图1所示,该非易失性存储器的数据处理方法可包括以下步骤:
步骤S11:若接收到全擦写操作指令,则对所述非易失性存储器进行全擦写操作,以使所述非易失性存储器进入初始状态;其中,所述初始状态指的是对所述非易失性存储器进行所有操作均有效的状态。
其中,在本发明实施例中,全擦写操作指令指的是对非易失性存储器中存储的数据进行全部擦除的操作,而对非易失性存储器进行所有操作均有效指的是无论对非易失性存储器进行何种操作,非易失性存储器均可准确响应,例如当对非易失性存储器进行写入数据或者读出数据操作,非易失性存储器均可根据相应的操作对非易失性存储器执行对应的过程。
步骤S12:在所述初始状态下,若检测到所述非易失性存储器中有数据写入,则对所述数据进行存储;其中,所述数据中包括标志信息,并且所述标志信息为所述非易失性存储器中存储的数据是否可以被读出的依据。
其中,在本发明实施例中,当非易失性存储器进入初始状态后,由于该初始状态为对非易失性存储器进行所有操作均有效的状态,因此,此时若检测到非易失性存储器中有数据写入,则对该数据进行存储。
进一步的,由于写入非易失性存储器中的数据需要防止不法分子经过非法手段获取,因此,在对非易失性存储器写入数据时,该数据应该包括两个部分,一部分是用户需要存入非易失性存储器中的功能数据,该功能数据为可使得具有非易失性存储器的可编程逻辑器件按照相应的功能运作的编程数据、数据流文件等,即用户所要保护的知识产权;另一部分是决定该功能数据是否可以被读出的标志信息。可以理解的,在本发明实施例中,功能数据与标志信息是一同写入非易失性存储器中的。
当将包括功能数据和标志信息的数据写入非易失性存储器中时,非易失性存储器的数据处理装置使得非易失性存储器在写入数据时,根据相应的写入数据操作指令中的存储地址对数据进行存储,并在存储的过程中,将该标志信息与功能数据按照特定的地址位置进行分布,例如在非易失性存储器中设置专门的加密区存储该标志信息,而在其他位置存储功能数据,并且该设置加密区的位置并不做具体限定。
步骤S13:若接收到用户触发的数据读出操作指令,则对所述标志信息进行检测。
其中,在本发明实施例中,为了防止存储在非易失性存储器中的数据被不法分子获取,当接收到用户触发的数据读出操作指令时,应先对决定非易失性存储器中存储的数据是否可以被读出的标志信息进行检测。
具体的,对标志信息进行检测主要为检测该标志信息的属性,即检测该标志信息是可读标志信息还是不可读标志信息。可理解的,在本发明实施例中,可读标志信息指的是非易失性存储器中存储的数据可以被读出的标志信息,而不可读标志信息指的是非易失性存储器中存储的数据不可以被读出的标志信息。
步骤S14:若检测到所述标志信息为不可读标志信息,则识别为所述非易失性存储器处于默认状态,并禁止用户读出所述非易失性存储器中存储的数据;其中,所述默认状态指的是对所述非易失性存储器进行全擦写操作时有效的状态。
其中,在本发明实施例中,对非易失性存储器进行全擦写操作有效的状态指的是非易失性存储器仅响应全擦写操作,即非易失性存储器只对全擦写操作作出正确相应,而接收到其他操作指令时输出乱码信息或者无响应。
当检测到标志信息为不可读标志信息时,则非易失性存储器的处理装置识别非易失性存储器处于默认状态,由于该默认状态为只对全擦写操作有效,因此,即使接收到用户触发的数据读出操作指令,非易失性存储器也不会对该操作指令作出正确的响应,如此可禁止非法分子对非易失性存储器进行操作,进而读取其内部存储的数据。
通过上述具体描述可知,相较于现有的存入数据后无论该数据是否加密均可对非易失性存储器进行操作的方式而言,本发明的非易失性存储器的数据处理方法通过当用户将数据存入非易失性存储器,并且存入的数据中包括不可读标志信息时,非易失性存储器的数据处理装置确定非易失性存储器当前处于默认状态,该默认状态为只对非易失性存储器进行全擦除操作有效,而其他操作无效,换而言之,将默认状态从“不加密状态”变为“加密状态”,以此禁止对非易失性存储器中的数据进行读取操作,从而可有效防止不法分子对非易失性存储器中的数据进行窃取,大大提高了非易失性存储器中数据存储的安全性。
在本实施例中,本发明通过对非易失性存储器进行全擦写使其进入初始状态后,在检测到有数据写入时对数据进行存储,该数据中包括标志信息,进而在接收到数据读出操作指令时,对标志信息进行检测,并在检测出标志信息为不可读标志信息时识别非易失性存储器处于默认状态,此时禁止读出非易失性存储器中存储的数据,以此实现将非易失存储器的默认状态从不加密变为加密,禁止非法分子读出默认状态下存储器中的数据,大大增加了破解的难度,提高了数据存储的安全性。
参见图2,是本发明实施例二提供的一种非易失性存储器的数据处理方法的示意流程图。如图2所示,该非易失性存储器的数据处理方法可包括以下步骤:
步骤S21:若接收到全擦写操作指令,则对所述非易失性存储器进行全擦写操作,以使所述非易失性存储器进入初始状态;其中,所述初始状态指的是对所述非易失性存储器进行所有操作均有效的状态。
其中,在本发明实施例中,全擦写操作指令指的是对非易失性存储器中存储的数据进行全部擦除的操作,而对非易失性存储器进行所有操作均有效指的是无论对非易失性存储器进行何种操作,非易失性存储器均可准确响应,例如当对非易失性存储器进行写入数据或者读出数据操作,非易失性存储器均可根据相应的操作对非易失性存储器执行对应的过程。
步骤S22:在所述初始状态下,若检测到所述非易失性存储器中有数据写入,则对所述数据进行存储;其中,所述数据中包括标志信息,并且所述标志信息为所述非易失性存储器中存储的数据是否可以被读出的依据。
其中,在本发明实施例中,当非易失性存储器进入初始状态后,由于该初始状态为对非易失性存储器进行所有操作均有效的状态,因此,此时若检测到非易失性存储器中有数据写入,则对该数据进行存储。
进一步的,由于写入非易失性存储器中的数据需要防止不法分子经过非法手段获取,因此,在对非易失性存储器写入数据时,该数据应该包括两个部分,一部分是用户需要存入非易失性存储器中的功能数据,该功能数据为可使得具有非易失性存储器的可编程逻辑器件按照相应的功能运作的编程数据、数据流文件等,即用户所要保护的知识产权;另一部分是决定该功能数据是否可以被读出的标志信息。可以理解的,在本发明实施例中,功能数据与标志信息是一同写入非易失性存储器中的。
当将包括功能数据和标志信息的数据写入非易失性存储器中时,非易失性存储器的数据处理装置使得非易失性存储器在写入数据时,根据相应的写入数据操作指令中的存储地址对数据进行存储,并在存储的过程中,将该标志信息与功能数据按照特定的地址位置进行分布,例如在非易失性存储器中设置专门的加密区存储该标志信息,而在其他位置存储功能数据,并且该设置加密区的位置并不做具体限定。
步骤S23:若接收到用户触发的数据读出操作指令,则对所述标志信息进行检测。
其中,在本发明实施例中,为了防止存储在非易失性存储器中的数据被不法分子获取,当接收到用户触发的数据读出操作指令时,应先对决定非易失性存储器中存储的数据是否可以被读出的标志信息进行检测。
具体的,对标志信息进行检测主要为检测该标志信息的属性,即检测该标志信息是可读标志信息还是不可读标志信息。可理解的,在本发明实施例中,可读标志信息指的是非易失性存储器中存储的数据可以被读出的标志信息,而不可读标志信息指的是非易失性存储器中存储的数据不可以被读出的标志信息。
步骤S24:若检测到所述标志信息为不可读标志信息,则识别为所述非易失性存储器处于默认状态,并禁止用户读出所述非易失性存储器中存储的数据;其中,所述默认状态指的是对所述非易失性存储器进行全擦写操作时有效的状态。
其中,在本发明实施例中,对非易失性存储器进行全擦写操作有效的状态指的是非易失性存储器仅响应全擦写操作,即非易失性存储器只对全擦写操作作出正确相应,而接收到其他操作指令时输出乱码信息或者无响应。
由于从步骤S23中可知,标志信息可以是可读标志信息,也可以是不可读标志信息,并且不可读标志信息为非易失性存储器中存储的数据不可以被读出的标志信息,因此当检测到标志信息为不可读标志信息时,则非易失性存储器的处理装置识别非易失性存储器处于默认状态,由于该默认状态为只对全擦写操作有效,因此,即使接收到用户触发的数据读出操作指令,非易失性存储器也不会对该操作指令作出正确的响应,如此可禁止非法分子对非易失性存储器进行操作,进而读取其内部存储的数据。
通过上述具体描述可知,相较于现有的存入数据后无论该数据是否加密均可对非易失性存储器进行操作的方式而言,本发明的非易失性存储器的数据处理方法通过当用户将数据存入非易失性存储器,并且存入的数据中包括不可读标志信息时,非易失性存储器的数据处理装置确定非易失性存储器当前处于默认状态,该默认状态为只对非易失性存储器进行全擦除操作有效,而其他操作无效,换而言之,将默认状态从“不加密状态”变为“加密状态”,以此禁止对非易失性存储器中的数据进行读取操作,从而可有效防止不法分子对非易失性存储器中的数据进行窃取,大大提高了非易失性存储器中数据存储的安全性。
进一步的,作为本发明一优选实施方式,不可读标志信息指的是第一预设标志信息按照第一预设组合以及第一预设地址位置进行排列的数据,而对标志信息进行检测,以确定该标志信息是否为不可读标志信息的具体过程为:
对第一预设地址位置处的数据进行查找,以获取查找结果;
若所述查找结果为在所述第一预设地址位置有按照所述第一预设组合进行排列的第一预设标志信息,则表明所述标志信息为不可读标志信息;若所述查找结果为在所述第一预设地址位置没有按照所述第一预设组合进行排列的第一预设标志信息,则表明所述标志信息不是不可读标志信息。
其中,在本发明实施例中,不可读标志信息指的是第一预设标志信息按照第一预设组合以及第一预设地址位置进行排列的数据,例如00010011001。其中,该00010011001标志信息中包括的“0”和“1”即为第一预设标志信息,而该“0”和“1”在该标志信息00010011001中的排列即为第一预设组合排列,以及该标志信息00010011001标志信息在非易失性存储器中存储的数据中的位置即为第一预设地址位置,其可以根据需要进行设。需要说明的是,在本发明实施例中,不可读标志信息并不局限于00010011001,其可包括0和1的各种组合,或者其他数字、字母等的各种组合;此外,不可读标志信息并不是只存在于数据中的一处位置,其可以存在于多个位置,此处不作具体限制。
由于存储在非易失性存储器中的不可读标志信息指的是第一预设标志信息按照第一预设组合以及第一预设地址位置进行排列的数据,因此,当非易失性存储器的数据处理装置在检测标志信息是否为不可读标志信息时,其首先需要对第一预设地址位置处的数据进行查找,并获取查找结果。在获取到查找结果后,若该查找结果为第一预设地址位置处无数据,则表明存储在非易失性存储器中的标志信息不是不可读标志信息;若该查找结果为第一预设地址位置处有数据,则需进一步确认该标志信息是否为不可读标志信息。
进一步的,当确定存储在非易失性存储器中的数据中的第一预设地址位置处包含标志信息,则可通过下述方法确定该标志信息是否为不可读标志信息。具体的,对第一预设地址位置处的数据中包含的标志信息以及标志信息的排列组合进行检测,若该第一预设地址位置处的数据中包含的标志信息为第一预设标志信息,并且该第一预设标志信息的排列组合为第一预设排列组合,则表明该标志信息即为不可读标志信息;若该第一预设地址位置处的数据中包含的标志信息不是第一预设标志信息,或者该第一预设地址位置处的数据中包含的标志信息为第一预设标志信息,而该第一预设标志信息的排列组合不是第一预设排列组合,则表明该标志信息不是不可读标志信息。
步骤S25:若检测到所述标志信息为可读标志信息,则识别为所述非易失性存储器处于非默认状态,并允许用户读出所述非易失性存储器中存储的数据。
其中,在本发明实施例中,由于从步骤S23的相关描述可知,该标志信息可以为可读标志信息,也可以是不可读标志信息,并且可读标志信息指的是非易失性存储器中存储的数据可以被读出的标志信息,因此当接收到用户触发的数据读出操作指令时,必须对标志信息进行检测,而在检测到标志信息为可读标志信息时,则允许非易失性存储器中存储的数据被读出。
具体的,作为本发明一优选实施方式,可读标志信息指的是第二预设标志信息按照第二预设组合以及第二预设地址位置进行排列的数据,而对标志信息进行检测,以确定该标志信息是否为可读标志信息的具体过程为:
对第二预设地址位置处的数据进行查找,以获取查找结果;
若所述查找结果为在所述第二预设地址位置有按照所述第二预设组合进行排列的第二预设标志信息,则表明所述标志信息为可读标志信息;若所述查找结果为在所述第二预设地址位置没有按照所述第二预设组合进行排列的第二预设标志信息,则表明所述标志信息不是可读标志信息。
其中,在本发明实施例中,可读标志信息的具体设置可参考步骤S24中关于不可读标志信息的具体描述,此处不再赘述。此外组成可读标志信息的第二预设标志信息、该第二预设标志信息的第二预设组合以及第二预设地址位置可以和不可读标志信息中的第一预设标志信息、该第一预设标志信息的第一预设组合以及第一预设地址位置相同,也可以不同。
需要说明的是,在本发明实施例中,虽然构成可读标志信息的三个要素(第二预设标志信息、第二预设标志信息的第二预设组合以及第二预设地址位置)与构成不可读标志信息的三个要素(第一预设标志信息、该第一预设标志信息的第一预设组合以及第一预设地址位置)可以相同,也可以不同,但是三个要素中最多只能有两个要素相同,即构成可读标志信息的三个要素和构成不可读标志信息的三个要素不能同时相同。
由于存储在非易失性存储器中的可读标志信息指的是第二预设标志信息按照第二预设组合以及第二预设地址位置进行排列的数据,因此,当非易失性存储器的数据处理装置在检测标志信息是否为可读标志信息时,其首先需要对第二预设地址位置处的数据进行查找,并获取查找结果。在获取到查找结果后,若该查找结果为第二预设地址位置处无数据,则表明存储在非易失性存储器中的标志信息不是可读标志信息;若该查找结果为第二预设地址位置处有数据,则需进一步确认该标志信息是否为可读标志信息。
进一步的,当确定存储在非易失性存储器中的数据中的第二预设地址位置处包含标志信息,则可通过下述方法确定该标志信息是否为可读标志信息。具体的,对第二预设地址位置处的数据中包含的标志信息以及标志信息的排列组合进行检测,若该第二预设地址位置处的数据中包含的标志信息为第二预设标志信息,并且该第二预设标志信息的排列组合为第二预设排列组合,则表明该标志信息即为可读标志信息;若该第二预设地址位置处的数据中包含的标志信息不是第二预设标志信息,或者该第二预设地址位置处的数据中包含的标志信息为第二预设标志信息,而该第二预设标志信息的排列组合不是第二预设排列组合,则表明该标志信息不是可读标志信息。
在本实施例中,本发明通过对非易失性存储器进行全擦写使其进入初始状态后,在检测到有数据写入时对数据进行存储,该数据中包括标志信息,进而在接收到数据读出操作指令时,对标志信息进行检测,并在检测出标志信息为不可读标志信息时识别非易失性存储器处于默认状态,此时禁止读出非易失性存储器中存储的数据,以此实现将非易失存储器的默认状态从不加密变为加密,禁止非法分子读出默认状态下存储器中的数据,大大增加了破解的难度,提高了数据存储的安全性。
此外,只有当存储器中的标志信息为可读标志信息时,才会允许外部操作人员对其内部存储的数据进行读取,而在标志信息为不可读标志信息时,根本无法对存储器进行读取操作,并且即使在标志信息为不可读标志信息时,向存储器写入解密数据,由于写入一个数据需要很多信号线在非常精密的时序下才能完成,因此写入正确的不可读标志信息几乎不可能,如此将使得非易失性存储器的破解工作从破坏安全位变为建成标志信息,大大增加了破解的难度。
参见图3,是本发明实施例三提供的非易失性存储器的数据处理装置3的示意性框图。本发明实施例提供的非易失性存储器的数据处理装置3包括的各模块用于执行图1对应的实施例中的各步骤,具体请参阅图1,以及图1对应的实施例中的相关描述,此处不再赘述。本发明实施例提供的非易失性存储器的数据处理装置3包括全擦写操作模块30、存储模块31、检测模块32以及禁止模块33。
其中,全擦写操作模块30,用于若接收到全擦写操作指令,则对非易失性存储器进行全擦写操作,以使非易失性存储器进入初始状态;其中,初始状态指的是对非易失性存储器进行所有操作均有效的状态。
存储模块31,用于在初始状态下,若检测到非易失性存储器中有数据写入,则对数据进行存储;其中,数据中包括标志信息,并且标志信息为非易失性存储器中存储的数据是否可以被读出的依据。
检测模块32,用于若接收到用户触发的数据读出操作指令,则对标志信息进行检测。
禁止模块33,用于若检测到标志信息为不可读标志信息,则识别为非易失性存储器处于默认状态,并禁止用户读出非易失性存储器中存储的数据;其中,默认状态指的是对非易失性存储器进行全擦写操作时有效的状态。
需要说明的是,本发明实施例提供的非易失性存储器的数据处理装置3可以设置在非易失性存储器中,而该非易失性存储器可设置在可编程逻辑器件、手机等移动终端设备中,并且该可编程逻辑器件、手机等移动终端设备和现有的可编程逻辑器件、终端设备并无不同。
在本实施例中,本发明的非易失性存储器的数据处理装置3通过对非易失性存储器进行全擦写使其进入初始状态后,在检测到有数据写入时对数据进行存储,该数据中包括标志信息,进而在接收到数据读出操作指令时,对标志信息进行检测,并在检测出标志信息为不可读标志信息时识别非易失性存储器处于默认状态,此时禁止读出非易失性存储器中存储的数据,以此实现将非易失存储器的默认状态从不加密变为加密,禁止非法分子读出默认状态下存储器中的数据,大大增加了破解的难度,提高了数据存储的安全性。
参见图4,是本发明实施例四提供的非易失性存储器的数据处理装置4的示意性框图。本发明实施例提供的非易失性存储器的数据处理装置4包括的各模块用于执行图2对应的实施例中的各步骤,具体请参阅图2,以及图2对应的实施例中的相关描述,此处不再赘述。本发明实施例提供的非易失性存储器的数据处理装置4包括全擦写操作模块40、存储模块41、检测模块42、禁止模块43以及允许模块44。
其中,全擦写操作模块40,用于若接收到全擦写操作指令,则对非易失性存储器进行全擦写操作,以使非易失性存储器进入初始状态;其中,初始状态指的是对非易失性存储器进行所有操作均有效的状态。
存储模块41,用于在初始状态下,若检测到非易失性存储器中有数据写入,则对数据进行存储;其中,数据中包括标志信息,并且标志信息为非易失性存储器中存储的数据是否可以被读出的依据。
检测模块42,用于若接收到用户触发的数据读出操作指令,则对标志信息进行检测。
禁止模块43,用于若检测到标志信息为不可读标志信息,则识别为非易失性存储器处于默认状态,并禁止用户读出非易失性存储器中存储的数据;其中,默认状态指的是对非易失性存储器进行全擦写操作时有效的状态。
允许模块44,用于若检测到标志信息为可读标志信息,则识别为非易失性存储器处于非默认状态,并允许用户读出非易失性存储器中存储的数据。
进一步的,不可读标志信息指的是第一预设标志信息按照第一预设组合以及第一预设地址位置进行排列的数据,检测模块42具体用于:
对第一预设地址位置处的数据进行查找,以获取查找结果;
若查找结果为在第一预设地址位置有按照第一预设组合进行排列的第一预设标志信息,则表明标志信息为不可读标志信息;若查找结果为在第一预设地址位置没有按照第一预设组合进行排列的第一预设标志信息,则表明标志信息不是不可读标志信息。
进一步的,可读标志信息指的是第二预设标志信息按照第二预设组合以及第二预设地址位置进行排列的数据,检测模块具体用于:
对第二预设地址位置处的数据进行查找,以获取查找结果;
若查找结果为在第二预设地址位置有按照第二预设组合进行排列的第二预设标志信息,则表明标志信息为可读标志信息;若查找结果为在第二预设地址位置没有按照第二预设组合进行排列的第二预设标志信息,则表明标志信息不是可读标志信息。
进一步的,预设预设的地址位置为一处地址位置或者多处地址位置。
需要说明的是,本发明实施例提供的非易失性存储器的数据处理装置4可以设置在非易失性存储器中,而该非易失性存储器可设置在可编程逻辑器件、手机等移动终端设备中,并且该可编程逻辑器件、手机等移动终端设备和现有的可编程逻辑器件、终端设备并无不同。
在本实施例中,本发明的非易失性存储器的数据处理装置4通过对非易失性存储器进行全擦写使其进入初始状态后,在检测到有数据写入时对数据进行存储,该数据中包括标志信息,进而在接收到数据读出操作指令时,对标志信息进行检测,并在检测出标志信息为不可读标志信息时识别非易失性存储器处于默认状态,此时禁止读出非易失性存储器中存储的数据,以此实现将非易失存储器的默认状态从不加密变为加密,禁止非法分子读出默认状态下存储器中的数据,大大增加了破解的难度,提高了数据存储的安全性。
此外,只有当存储器中的标志信息为可读标志信息时,本发明的非易失性存储器的数据处理装置4才会允许外部操作人员对非易失性存储器内部存储的数据进行读取,而在标志信息为不可读标志信息时,根本无法对存储器进行读取操作,并且即使在标志信息为不可读标志信息时,向存储器写入解密数据,由于写入一个数据需要很多信号线在非常精密的时序下才能完成,因此写入正确的不可读标志信息几乎不可能,如此将使得非易失性存储器的破解工作从破坏安全位变为建成标志信息,大大增加了破解的难度。
图5是本发明实施例五提供的非易失性存储器的数据处理装置5的示意图。如图5所示,该实施例的非易失性存储器的数据处理装置5包括:处理器50、存储器51以及存储在所述存储器51中并可在所述处理器50上运行的计算机程序52,例如非易失性存储器的数据处理方法程序。所述处理器50执行所述计算机程序52时实现上述各个非易失性存储器的数据处理方法实施例中的步骤,例如图1所示的步骤11至14或者图2所示的步骤21至25。或者,所述处理器50执行所述计算机程序52时实现上述各装置实施例中各模块/单元的功能,例如图3所示模块30至33或者图4所示模块40至44的功能。
示例性的,所述计算机程序52可以被分割成一个或多个模块/单元,所述一个或者多个模块/单元被存储在所述存储器51中,并由所述处理器50执行,以完成本发明。所述一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序52在所述三维模型的减面装置5中的执行过程。例如,所述计算机程序52可以被分割成全擦写操作模块、存储模块、检测模块以及禁止模块或者全擦写操作模块、存储模块、检测模块、禁止模块以及允许模块(装置中的虚拟模块),各模块具体功能如下:
全擦写操作模块,用于若接收到全擦写操作指令,则对非易失性存储器进行全擦写操作,以使非易失性存储器进入初始状态;其中,初始状态指的是对非易失性存储器进行所有操作均有效的状态。
存储模块,用于在初始状态下,若检测到非易失性存储器中有数据写入,则对数据进行存储;其中,数据中包括标志信息,并且标志信息为非易失性存储器中存储的数据是否可以被读出的依据。
检测模块,用于若接收到用户触发的数据读出操作指令,则对标志信息进行检测。
禁止模块,用于若检测到标志信息为不可读标志信息,则识别为非易失性存储器处于默认状态,并禁止用户读出非易失性存储器中存储的数据;其中,默认状态指的是对非易失性存储器进行全擦写操作时有效的状态。或者
全擦写操作模块,用于若接收到全擦写操作指令,则对非易失性存储器进行全擦写操作,以使非易失性存储器进入初始状态;其中,初始状态指的是对非易失性存储器进行所有操作均有效的状态。
存储模块,用于在初始状态下,若检测到非易失性存储器中有数据写入,则对数据进行存储;其中,数据中包括标志信息,并且标志信息为非易失性存储器中存储的数据是否可以被读出的依据。
检测模块,用于若接收到用户触发的数据读出操作指令,则对标志信息进行检测。
禁止模块,用于若检测到标志信息为不可读标志信息,则识别为非易失性存储器处于默认状态,并禁止用户读出非易失性存储器中存储的数据;其中,默认状态指的是对非易失性存储器进行全擦写操作时有效的状态。
允许模块,用于若检测到标志信息为可读标志信息,则识别为非易失性存储器处于非默认状态,并允许用户读出非易失性存储器中存储的数据。
进一步的,可读标志信息指的是第二预设标志信息按照第二预设组合以及第二预设地址位置进行排列的数据,检测模块具体用于:
对第二预设地址位置处的数据进行查找,以获取查找结果;
若查找结果为在第二预设地址位置有按照第二预设组合进行排列的第二预设标志信息,则表明标志信息为可读标志信息;若查找结果为在第二预设地址位置没有按照第二预设组合进行排列的第二预设标志信息,则表明标志信息不是可读标志信息。
进一步的,预设预设的地址位置为一处地址位置或者多处地址位置。
所述非易失性存储器的数据处理装置5可以是各种处理器,也可以是处理器内部的一个减面模块。所述非易失性存储器的数据处理装置5可包括,但不仅限于,处理器50、存储器51。本领域技术人员可以理解,图5仅仅是非易失性存储器的数据处理装置5的示例,并不构成对非易失性存储器的数据处理装置5的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述非易失性存储器的数据处理装置5还可以包括输入输出设备、网络接入设备、总线等。
所称处理器50可以是微控制单元(Micro controller Unit,MCU)、中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(DigitalSignal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
所述存储器51可以是所述非易失性存储器的数据处理装置5的内部存储单元,例如非易失性存储器的数据处理装置5的硬盘或内存。所述存储器51也可以是所述非易失性存储器的数据处理装置5的外部存储设备,例如所述非易失性存储器的数据处理装置5上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。
进一步地,所述存储器51还可以既包括所述非易失性存储器的数据处理装置5的内部存储单元也包括外部存储设备。所述存储器51用于存储所述计算机程序以及所述非易失性存储器的数据处理装置5所需的其他程序和数据。所述存储器51还可以用于暂时地存储已经输出或者将要输出的数据。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述***中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本发明所提供的实施例中,应该理解到,所揭露的装置/终端设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/终端设备实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括是电载波信号和电信信号。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (8)

1.一种非易失性存储器的数据处理方法,其特征在于,所述数据处理方法包括:
若接收到全擦写操作指令,则对所述非易失性存储器进行全擦写操作,以使所述非易失性存储器进入初始状态;其中,所述初始状态指的是对所述非易失性存储器进行所有操作均有效的状态;
在所述初始状态下,若检测到所述非易失性存储器中有数据写入,则对所述数据进行存储;其中,所述数据中包括标志信息,并且所述标志信息为所述非易失性存储器中存储的数据是否可以被读出的依据;
若接收到用户触发的数据读出操作指令,则对所述标志信息进行检测;
若检测到所述标志信息为不可读标志信息,则识别为所述非易失性存储器处于默认状态,并禁止用户读出所述非易失性存储器中存储的数据;其中,所述默认状态指的是对所述非易失性存储器进行全擦写操作时有效的状态;
所述不可读标志信息指的是第一预设标志信息按照第一预设组合以及第一预设地址位置进行排列的数据;
若检测到所述标志信息为可读标志信息,则识别为所述非易失性存储器处于非默认状态,并允许用户读出所述非易失性存储器中存储的数据;
所述可读标志信息指的是第二预设标志信息按照第二预设组合以及第二预设地址位置进行排列的数据。
2.根据权利要求1所述的数据处理方法,其特征在于,所述对所述标志信息进行检测包括:
对第一预设地址位置处的数据进行查找,以获取查找结果;
若所述查找结果为在所述第一预设地址位置有按照所述第一预设组合进行排列的第一预设标志信息,则表明所述标志信息为不可读标志信息;若所述查找结果为在所述第一预设地址位置没有按照所述第一预设组合进行排列的第一预设标志信息,则表明所述标志信息不是不可读标志信息。
3.根据权利要求2所述的数据处理方法,其特征在于,所述第一预设地址位置为一处地址位置或者多处地址位置。
4.根据权利要求1所述的数据处理方法,其特征在于,所述对所述标志信息进行检测包括:
对第二预设地址位置处的数据进行查找,以获取查找结果;
若所述查找结果为在所述第二预设地址位置有按照所述第二预设组合进行排列的第二预设标志信息,则表明所述标志信息为可读标志信息;若所述查找结果为在所述第二预设地址位置没有所述第二预设组合进行排列的第二预设标志信息,则表明所述标志信息不是可读标志信息。
5.一种非易失性存储器的数据处理装置,其特征在于,所述数据处理装置包括:
全擦写操作模块,用于若接收到全擦写操作指令,则对所述非易失性存储器进行全擦写操作,以使所述非易失性存储器进入初始状态;其中,所述初始状态指的是对所述非易失性存储器进行所有操作均有效的状态;
存储模块,用于在所述初始状态下,若检测到所述非易失性存储器中有数据写入,则对所述数据进行存储;其中,所述数据中包括标志信息,并且所述标志信息为所述非易失性存储器中存储的数据是否可以被读出的依据;
检测模块,用于若接收到用户触发的数据读出操作指令,则对所述标志信息进行检测;
禁止模块,用于若检测到所述标志信息为不可读标志信息,则识别为所述非易失性存储器处于默认状态,并禁止用户读出所述非易失性存储器中存储的数据;其中,所述默认状态指的是对所述非易失性存储器进行全擦写操作时有效的状态;
所述不可读标志信息指的是第一预设标志信息按照第一预设组合以及第一预设地址位置进行排列的数据;
允许模块,用于若检测到所述标志信息为可读标志信息,则识别为所述非易失性存储器处于非默认状态,并允许用户读出所述非易失性存储器中存储的数据;
所述可读标志信息指的是第二预设标志信息按照第二预设组合以及第二预设地址位置进行排列的数据。
6.根据权利要求5所述的数据处理装置,其特征在于,所述检测模块具体用于:
对第一预设地址位置处的数据进行查找,以获取查找结果;
若所述查找结果为在所述第一预设地址位置有按照所述第一预设组合进行排列的第一预设标志信息,则表明所述标志信息为不可读标志信息;若所述查找结果为在所述第一预设地址位置没有按照所述第一预设组合进行排列的第一预设标志信息,则表明所述标志信息不是不可读标志信息;
对第二预设地址位置处的数据进行查找,以获取查找结果;
若所述查找结果为在所述第二预设地址位置有按照所述第二预设组合进行排列的第二预设标志信息,则表明所述标志信息为可读标志信息;若所述查找结果为在所述第二预设地址位置没有所述第二预设组合进行排列的第二预设标志信息,则表明所述标志信息不是可读标志信息。
7.一种非易失性存储器的数据处理装置,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至4任一项所述的非易失性存储器的数据处理方法的步骤。
8.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至4任一项所述的非易失性存储器的数据处理方法的步骤。
CN201810501166.XA 2018-05-23 2018-05-23 非易失性存储器的数据处理方法与装置、存储介质 Active CN108830114B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810501166.XA CN108830114B (zh) 2018-05-23 2018-05-23 非易失性存储器的数据处理方法与装置、存储介质
US16/028,406 US10521150B2 (en) 2018-05-23 2018-07-05 Data processing method and device for nonvolatile memory and storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810501166.XA CN108830114B (zh) 2018-05-23 2018-05-23 非易失性存储器的数据处理方法与装置、存储介质

Publications (2)

Publication Number Publication Date
CN108830114A CN108830114A (zh) 2018-11-16
CN108830114B true CN108830114B (zh) 2020-07-07

Family

ID=64148428

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810501166.XA Active CN108830114B (zh) 2018-05-23 2018-05-23 非易失性存储器的数据处理方法与装置、存储介质

Country Status (2)

Country Link
US (1) US10521150B2 (zh)
CN (1) CN108830114B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110543443A (zh) * 2019-09-09 2019-12-06 西安全志科技有限公司 一种控制通信模组的方法、计算机装置及计算机可读存储介质
CN112464499B (zh) * 2020-12-24 2023-05-26 芯天下技术股份有限公司 非易失芯片擦写数据检查方法、装置、存储介质和终端

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3310060B2 (ja) * 1993-09-13 2002-07-29 株式会社東芝 記憶装置および同装置の制御プログラム書換え方法
JP3411186B2 (ja) * 1997-06-06 2003-05-26 シャープ株式会社 不揮発性半導体記憶装置
JP2000236031A (ja) * 1999-02-16 2000-08-29 Toshiba Corp 不揮発性半導体記憶装置
US7433350B2 (en) 2003-12-24 2008-10-07 At&T Intellectual Property Ii, L.P. Methods and apparatus for directory enabled network services
GB2460393B (en) * 2008-02-29 2012-03-28 Advanced Risc Mach Ltd A data processing apparatus and method for controlling access to secure memory by virtual machines executing on processing circuitry
JP5876364B2 (ja) * 2012-04-13 2016-03-02 ラピスセミコンダクタ株式会社 半導体メモリ及びデータ読出方法
US9146882B2 (en) * 2013-02-04 2015-09-29 International Business Machines Corporation Securing the contents of a memory device
KR102104833B1 (ko) * 2013-03-15 2020-06-01 삼성전자주식회사 메모리 컨트롤러, 및 이의 동작 방법
CN106201352B (zh) * 2016-07-07 2019-11-29 广东高云半导体科技股份有限公司 非易失性fpga片上数据流文件的保密***及解密方法

Also Published As

Publication number Publication date
US10521150B2 (en) 2019-12-31
US20190361624A1 (en) 2019-11-28
CN108830114A (zh) 2018-11-16

Similar Documents

Publication Publication Date Title
US11809335B2 (en) Apparatuses and methods for securing an access protection scheme
CN107330333B (zh) 保证pos机固件安全的方法及装置
CN109767804B (zh) 数据储存装置及其电压保护方法
CN108139984B (zh) 安全子***
CN100578473C (zh) 嵌入式***和增加嵌入式***安全性的方法
US20120331218A1 (en) Flash memory storage system, and controller and anti-falsifying method thereof
US20080172749A1 (en) Systems and Methods for Protecting Security Domains From Unauthorized memory Accesses
CN113312676A (zh) 数据访问方法、装置、计算机设备及可读存储介质
US11003595B2 (en) Storage in a non-volatile memory
CN102385671A (zh) 软件加密方法及***
JP2018520594A (ja) 制御された暗号化鍵管理によるソフトウェアモジュールの分離
CN108830114B (zh) 非易失性存储器的数据处理方法与装置、存储介质
CN101888627B (zh) 一种移动终端及保护其***数据的方法
US20100153673A1 (en) Data access at a storage device using cluster information
CN107368738B (zh) 一种智能设备的防Root方法及装置
EP3091468B1 (en) Integrated circuit access
US20060117156A1 (en) Method and apparatus for dual protection of a protected memory block
CN102347079A (zh) 使用密码保护存储器的装置和方法
US20200192824A1 (en) Security memory device and operation method thereof
CN1269024C (zh) 保护***设备附加卡上软件的方法及***
US20070234024A1 (en) Method for managing setup programs
US20210081333A1 (en) Protection system and method for a memory
CN111968693B (zh) 一种mcu及mcu调试接口控制方法
CN117806993A (zh) 用于芯片的配置更新方法、装置和芯片
CN116186798A (zh) Mcu固件安全保护***、方法、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant