CN108333910B - 一种新型的时间数字转化器 - Google Patents
一种新型的时间数字转化器 Download PDFInfo
- Publication number
- CN108333910B CN108333910B CN201810065618.4A CN201810065618A CN108333910B CN 108333910 B CN108333910 B CN 108333910B CN 201810065618 A CN201810065618 A CN 201810065618A CN 108333910 B CN108333910 B CN 108333910B
- Authority
- CN
- China
- Prior art keywords
- output
- trigger
- clock
- unit
- time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04F—TIME-INTERVAL MEASURING
- G04F10/00—Apparatus for measuring unknown time intervals by electric means
- G04F10/005—Time-to-digital converters [TDC]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
- H03K3/0372—Bistable circuits of the master-slave type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/3562—Bistable circuits of the master-slave type
- H03K3/35625—Bistable circuits of the master-slave type using complementary field-effect transistors
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明涉及通讯技术领域,尤其涉及一种新型的时间数字转化器,包括:极性检测模块;时间数字转换模块,包括数字编码单元、环震使能单元、依次串联形成闭合环路的多级的差分延时单元以及多个触发器单元;每个差分延时单元包括第一输入端、第二输入端、第一输出端和第二输出端;每个差分延时单元的第一输出端和第二输出端输出的是互补的差分信号;能够明显改善反相器上升下降时间和触发器采样的不匹配,使得进入触发器单元的信号为相位互补的信号,进而提高数字转换的线性度。
Description
技术领域
本发明涉及通讯技术领域,尤其涉及一种新型的时间数字转化器。
背景技术
时间间隔的测量技术,尤其是高精度的时间间隔(皮秒
1ps=10E-12s量级)的测量技术意义重大,不论是电信通讯,芯片设计和数字示波器等工程领域,还是原子物理、天文观测等理论研究,以及激光测距、卫星定位等航天军事技术领域都离不开高精度的时间间隔测量技术。
传统的采用基于锁相环的三段式时间数字转换器,主要关键是通过锁相环产生不同频率和相位均匀分布的时钟对时间间隔进行量化。时间数字转换器分为高、中、低段位,主要是完成高精度和宽量程。
传统的采用简单的反向器组成环形振荡器,通过反向器的上升、下降延时进行时间间隔的量化;环形振荡器的周期作为一个较大的度量单位并且可以循环利用,故这种可以在给点面积时实现宽量程。
传统的采用反向器作为单个时间间隔的量化刻度,可以实现高分辨率;但实现的量程和面积成正相关,宽量程意味着较大的面积和功耗。
发明内容
针对上述问题,本发明提出了一种新型的时间数字转化器,其中,包括:
极性检测模块,包括用于接收时钟信号的两个时钟输入口,以及包括第一时钟输出口、第二时钟输出口和状态输出口;
所述极性检测模块对两个所述时钟输入口输入的所述时钟信号进行时序分析,将时序超前的所述时钟信号从所述第一时钟输出口输出,将时序滞后的所述时钟信号从所述第二时钟输出口输出,以及将两个所述时钟信号的时序比较结果信号从所述状态输出口输出;
时间数字转换模块,包括数字编码单元、环震使能单元、依次串联形成闭合环路的多级的差分延时单元以及多个触发器单元;
环震使能单元分别与所述闭合环路和第一时钟输出口连接,以接收并根据时序超前的所述时钟信号控制所述闭合环路的导通与关断;
每个所述差分延时单元包括第一输入端、第二输入端、第一输出端和第二输出端;每个所述差分延时单元的所述第一输出端和所述第二输出端输出的是互补的差分信号;
每个所述触发器单元分别包括两个触发输入口、两个触发输出口和一时钟信号口;每个所述触发器单元分别对应连接一个所述差分延时单元的所述第一输出端和第二输出端,以根据互补的所述差分信号从两个所述触发输出口输出成组的两个触发信号;每个所述触发器单元的所述时钟信号口连接所述第二时钟输出口,以接收序滞后的所述时钟信号;
所述数字编码单元分别连接所述极性检测模块的所述状态输出口以及每个所述触发器单元的两个所述触发输出口,以接收并根据所述时序比较结果信号和每组所述触发信号生成编码信号。
上述的时间数字转化器,其中,末级的所述差分延时单元的所述第一输出口或所述第二输出口还连接一计数器,所述计数器用于对末级的所述触发器单元输出的所述触发信号进行震荡周期的计算;
所述计数器还与所述数字编码单元连接,以将包含所述震荡周期的计数信号输出至所述数字编码单元中;
所述数字编码单元根据所述计数信号处理得到一量程参数。
上述的时间数字转化器,其中,每个所述差分延时单元还包括从所述第一输入端朝向所述第一输出端的第一延时器,从所述第二输入端朝向所述第二输出端的第二延时器,从所述第一输出端朝向所述第二输出端的第三延时器,以及从所述第二输出端朝向所述第一输出端的第四延时器。
上述的时间数字转化器,其中,每个所述触发器单元包括灵敏放大器结构。
上述的时间数字转化器,其中,所述状态输出口输出的所述时序比较结果信号包括一第一状态和一第二状态。
上述的时间数字转化器,其中,所述第一状态为高电平状态,所述第二状态为低电平状态。
有益效果:本发明提出的一种新型的时间数字转化器,明显改善反相器上升下降时间和触发器采样的不匹配,使得进入触发器单元的信号为相位互补的信号,进而提高数字转换的线性度。
附图说明
图1为本发明一实施例中时间数字转化器的结构原理图;
图2为本发明一实施例中时间数字转换模块的结构原理图;
图3为本发明一实施例中差分延时单元的结构原理图;
图4为本发明一实施例中触发器单元的结构原理图。
具体实施方式
下面结合附图和实施例对本发明进行进一步说明。
如图1和图2所示,在一个较佳的实施例中,提出了一种新型的时间数字转化器,其中,可以包括:
极性检测模块10,包括用于接收时钟信号的两个时钟输入口(该实施例中为第一时钟输入口CLK1和第二时钟输入口CLK2),以及包括第一时钟输出口START、第二时钟输出口STOP和状态输出口 Polar;
极性检测模块10对两个时钟输入口输入的时钟信号进行时序分析,将时序超前的时钟信号从第一时钟输出口START输出,将时序滞后的时钟信号从第二时钟输出口STOP输出,以及将两个时钟信号的时序比较结果信号从状态输出口Polar输出;
时间数字转换模块20,包括数字编码单元21、环震使能单元22、依次串联形成闭合环路23的多级的差分延时单元以及多个触发器单元24(图2中仅显示了单个的触发器单元作以表示其中的连接关系);
环震使能单元22分别与闭合环路23和第一时钟输出口START连接,以接收并根据时序超前的时钟信号控制闭合环路23的导通与关断;
如图3所示,每个差分延时单元包括第一输入端IN1、第二输入端IN2、第一输出端OUT1和第二输出端OUT2;每个差分延时单元 230的第一输出端OUT1和第二输出端OUT2输出的是互补的差分信号;
如图4所示,每个触发器单元24分别包括两个触发输入口(本实施例中为第一触发输入口D和第二触发输入口Db)、两个触发输出口(本实施例中为第一触发输出口Q和第二触发输出口Qb)和一时钟信号口CLK;每个触发器单元24的两个触发输入口分别对应连接一个差分延时单元的第一输出端OUT1和第二输出端OUT2,以根据互补的差分信号从两个触发输出口输出成组的两个触发信号;每个触发器单元24的时钟信号口CLK连接第二时钟输出口STOP,以接收序滞后的时钟信号;
数字编码单元21分别连接极性检测模块10的状态输出口Polar 以及每个触发器单元24的两个触发输出口,以接收并根据时序比较结果信号和每组触发信号生成编码信号。
上述技术方案中,每个触发器单元24的连接具体为第一触发输入口D连接对应的差分延时单元的第一输出端OUT1,第二触发输入口 Db连接对应的差分延时单元的第二输出端OUT2;由于每个差分延时单元23中输出的信号为几乎不存在延迟的相位互补的信号,从而使数字转换的线性度更高;生成的编码信号可以输出至外部的***或电路或设备中进行处理或显示。
在一个较佳的实施例中,末级的差分延时单元的第一输出口OUT1 或第二输出口OUT2还连接一计数器,计数器用于对末级的触发器单元24输出的触发信号进行震荡周期的计算;
计数器还与数字编码单元21连接,以将包含震荡周期的计数信号输出至数字编码单元21中;
数字编码单元21根据计数信号处理得到一量程参数。
如图3所示,在一个较佳的实施例中,每个差分延时单元23还包括从第一输入端IN1朝向第一输出端OUT1的第一延时器,从第二输入端IN2朝向第二输出端OUT2的第二延时器,从第一输出端OUT1 朝向第二输出端OUT2的第三延时器,以及从第二输出端OUT2朝向第一输出端OUT1的第四延时器。
上述技术方案中,第一延时器、第二延时器、第三延时器和第四延时器的延时值可以是相同的,但这只是一种优选的情况,还可以是其他情况。
如图4,在一个较佳的实施例中,每个触发器单元24可以包括灵敏放大器结构,以提高第一触发输出口Q和第二触发输出口Qb输出的触发信号的线性度。
在一个较佳的实施例中,状态输出口Polar输出的时序比较结果信号包括一第一状态和一第二状态。
上述实施例中,优选地,第一状态为高电平状态,第二状态为低电平状态。
上述技术方案中,可以是比较结果信号为高电平状态时对应为第一时钟输入口CLK1输入的时钟信号较第二时钟输入口CLK2输入的时钟信号有延迟;反之,比较结果信号为低电平状态时对应为第二时钟输入口CLK2输入的时钟信号较第一时钟输入口CLK1输入的时钟信号有延迟;但这只是一种优选的情况,不应视为是对本发明的限制。
综上所述,本发明提出的一种新型的时间数字转化器,包括:极性检测模块;时间数字转换模块,包括数字编码单元、环震使能单元、依次串联形成闭合环路的多级的差分延时单元以及多个触发器单元;每个差分延时单元包括第一输入端、第二输入端、第一输出端和第二输出端;每个差分延时单元的第一输出端和第二输出端输出的是互补的差分信号;能够明显改善反相器上升下降时间和触发器采样的不匹配,使得进入触发器单元的信号为相位互补的信号,进而提高数字转换的线性度。
通过说明和附图,给出了具体实施方式的特定结构的典型实施例,基于本发明精神,还可作其他的转换。尽管上述发明提出了现有的较佳实施例,然而,这些内容并不作为局限。
对于本领域的技术人员而言,阅读上述说明后,各种变化和修正无疑将显而易见。因此,所附的权利要求书应看作是涵盖本发明的真实意图和范围的全部变化和修正。在权利要求书范围内任何和所有等价的范围与内容,都应认为仍属本发明的意图和范围内。
Claims (6)
1.一种新型的时间数字转化器,所述时间数字转化器包括一时间数字转换模块;其特征在于,还包括:
极性检测模块,包括用于接收时钟信号的两个时钟输入口,以及包括第一时钟输出口、第二时钟输出口和状态输出口;
所述极性检测模块对两个所述时钟输入口输入的所述时钟信号进行时序分析,将时序超前的所述时钟信号从所述第一时钟输出口输出,将时序滞后的所述时钟信号从所述第二时钟输出口输出,以及将两个所述时钟信号的时序比较结果信号从所述状态输出口输出;
所述时间数字转换模块包括数字编码单元、环震使能单元、依次串联形成闭合环路的多级的差分延时单元以及多个触发器单元;
环震使能单元分别与所述闭合环路和第一时钟输出口连接,以接收并根据时序超前的所述时钟信号控制所述闭合环路的导通与关断;
每个所述差分延时单元包括第一输入端、第二输入端、第一输出端和第二输出端;每个所述差分延时单元的所述第一输出端和所述第二输出端输出的是互补的差分信号;
每个所述触发器单元分别包括两个触发输入口、两个触发输出口和一时钟信号口;每个所述触发器单元分别对应连接一个所述差分延时单元的所述第一输出端和第二输出端,以根据互补的所述差分信号从两个所述触发输出口输出成组的两个触发信号;每个所述触发器单元的所述时钟信号口连接所述第二时钟输出口,以接收序滞后的所述时钟信号;
所述数字编码单元分别连接所述极性检测模块的所述状态输出口以及每个所述触发器单元的两个所述触发输出口,以接收并根据所述时序比较结果信号和每组所述触发信号生成编码信号。
2.根据权利要求1所述的时间数字转化器,其特征在于,末级的所述差分延时单元的所述第一输出口或所述第二输出口还连接一计数器,所述计数器用于对末级的所述触发器单元输出的所述触发信号进行震荡周期的计算;
所述计数器还与所述数字编码单元连接,以将包含所述震荡周期的计数信号输出至所述数字编码单元中;
所述数字编码单元根据所述计数信号处理得到一量程参数。
3.根据权利要求1所述的时间数字转化器,其特征在于,每个所述差分延时单元还包括从所述第一输入端朝向所述第一输出端的第一延时器,从所述第二输入端朝向所述第二输出端的第二延时器,从所述第一输出端朝向所述第二输出端的第三延时器,以及从所述第二输出端朝向所述第一输出端的第四延时器。
4.根据权利要求1所述的时间数字转化器,其特征在于,每个所述触发器单元包括灵敏放大器结构。
5.根据权利要求1所述的时间数字转化器,其特征在于,所述状态输出口输出的所述时序比较结果信号包括一第一状态和一第二状态。
6.根据权利要求5所述的时间数字转化器,其特征在于,所述第一状态为高电平状态,所述第二状态为低电平状态。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810065618.4A CN108333910B (zh) | 2018-05-02 | 2018-05-02 | 一种新型的时间数字转化器 |
PCT/CN2018/108108 WO2019210642A1 (zh) | 2018-05-02 | 2018-09-27 | 一种新型的时间数字转化器 |
US16/323,181 US11275344B2 (en) | 2018-05-02 | 2018-09-27 | Time to digital converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810065618.4A CN108333910B (zh) | 2018-05-02 | 2018-05-02 | 一种新型的时间数字转化器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108333910A CN108333910A (zh) | 2018-07-27 |
CN108333910B true CN108333910B (zh) | 2019-12-31 |
Family
ID=62925399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810065618.4A Active CN108333910B (zh) | 2018-05-02 | 2018-05-02 | 一种新型的时间数字转化器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11275344B2 (zh) |
CN (1) | CN108333910B (zh) |
WO (1) | WO2019210642A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108333910B (zh) * | 2018-05-02 | 2019-12-31 | 晶晨半导体(上海)股份有限公司 | 一种新型的时间数字转化器 |
CN116090399B (zh) * | 2023-04-06 | 2023-06-16 | 中国人民解放军国防科技大学 | 基于数据输出端建立时间裕量的触发器转换方法及装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101043215A (zh) * | 2007-03-12 | 2007-09-26 | 启攀微电子(上海)有限公司 | 一种高性能时间数字转换器电路架构 |
CN103957005A (zh) * | 2014-04-30 | 2014-07-30 | 华为技术有限公司 | 时间数字转换器、全数字锁相环电路及方法 |
US8994573B2 (en) * | 2013-03-15 | 2015-03-31 | Intel Mobile Communications GmbH | Digital-to-time converter and calibration of digital-to-time converter |
CN104614976A (zh) * | 2015-02-12 | 2015-05-13 | 中国科学技术大学 | 一种基于fpga的时间数字变换器 |
US9438265B2 (en) * | 2014-01-14 | 2016-09-06 | Intel Corporation | Phase multiplexer |
CN106527099A (zh) * | 2016-12-09 | 2017-03-22 | 深圳市锐能微科技股份有限公司 | 一种时间数字转换器及其时间测量电路与方法 |
EP3249817A1 (en) * | 2016-05-25 | 2017-11-29 | IMEC vzw | Dtc-based pll and method for operating the dtc-based pll |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100311046B1 (ko) | 1999-05-15 | 2001-11-02 | 윤종용 | 시간/디지털 변환기, 이를 이용하는 동기 회로 및 동기 방법 |
CN102104384B (zh) | 2009-12-18 | 2013-12-04 | 中国科学院微电子研究所 | 差分延时链单元及包括其的时间数字转换器 |
KR101181279B1 (ko) | 2010-05-13 | 2012-09-10 | 포항공과대학교 산학협력단 | 위상차 증대기를 이용한 하위-지수 방식의 시간-디지털 변환기 |
CN103676622B (zh) * | 2013-10-28 | 2016-08-17 | 中国电子科技集团公司第四十一研究所 | 一种高精度的正负时间间隔测量方法及装置 |
JP6604859B2 (ja) * | 2016-01-21 | 2019-11-13 | ザインエレクトロニクス株式会社 | クロック生成装置およびクロックデータ復元装置 |
CN107870557B (zh) * | 2016-09-27 | 2021-04-27 | 精工爱普生株式会社 | 电路装置、物理量测定装置、电子设备和移动体 |
CN108333910B (zh) * | 2018-05-02 | 2019-12-31 | 晶晨半导体(上海)股份有限公司 | 一种新型的时间数字转化器 |
-
2018
- 2018-05-02 CN CN201810065618.4A patent/CN108333910B/zh active Active
- 2018-09-27 US US16/323,181 patent/US11275344B2/en active Active
- 2018-09-27 WO PCT/CN2018/108108 patent/WO2019210642A1/zh active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101043215A (zh) * | 2007-03-12 | 2007-09-26 | 启攀微电子(上海)有限公司 | 一种高性能时间数字转换器电路架构 |
US8994573B2 (en) * | 2013-03-15 | 2015-03-31 | Intel Mobile Communications GmbH | Digital-to-time converter and calibration of digital-to-time converter |
US9438265B2 (en) * | 2014-01-14 | 2016-09-06 | Intel Corporation | Phase multiplexer |
CN103957005A (zh) * | 2014-04-30 | 2014-07-30 | 华为技术有限公司 | 时间数字转换器、全数字锁相环电路及方法 |
CN104614976A (zh) * | 2015-02-12 | 2015-05-13 | 中国科学技术大学 | 一种基于fpga的时间数字变换器 |
EP3249817A1 (en) * | 2016-05-25 | 2017-11-29 | IMEC vzw | Dtc-based pll and method for operating the dtc-based pll |
CN106527099A (zh) * | 2016-12-09 | 2017-03-22 | 深圳市锐能微科技股份有限公司 | 一种时间数字转换器及其时间测量电路与方法 |
Non-Patent Citations (2)
Title |
---|
一种基于FPGA的时钟相移时间数字转换器;王巍等;《微电子学》;20160229;第58-61页 * |
基于延迟锁定环的TDC的设计;李根;《中国优秀硕士学位论文全文数据库》;20140430;全文 * |
Also Published As
Publication number | Publication date |
---|---|
US20210349425A1 (en) | 2021-11-11 |
WO2019210642A1 (zh) | 2019-11-07 |
CN108333910A (zh) | 2018-07-27 |
US11275344B2 (en) | 2022-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107643674B (zh) | 一种基于FPGA进位链的Vernier型TDC电路 | |
US9092013B2 (en) | Time-to-digital converter | |
CN105656456B (zh) | 一种高速高精度数字脉冲发生电路及脉冲发生方法 | |
CN108333910B (zh) | 一种新型的时间数字转化器 | |
US10725433B2 (en) | Time-to-digital conversion circuitry | |
CN104320130A (zh) | 一种基于双环dll的三段式高精度时间数字转换方法及其电路 | |
CN113092858B (zh) | 一种基于时频信息测量的高精度频标比对***及比对方法 | |
CN103516367A (zh) | 一种时间数字转换器 | |
CN101183869B (zh) | 一种数字锁相环 | |
CN112486008A (zh) | 基于tdc的低资源消耗分辨率可调时间测量统计***及方法 | |
CN108736885B (zh) | 锁相环时钟边沿触发的时钟分相法 | |
CN108768388B (zh) | 串联锁相环时钟边沿触发的时钟分相法 | |
US9847786B1 (en) | Methods and apparatus for a multi-cycle time-based ADC | |
CN106354001B (zh) | 时间数字转换电路 | |
CN114995092B (zh) | 一种时间数字转换电路 | |
CN101183124A (zh) | 一种测量微小频率偏差的***及方法 | |
CN102109812B (zh) | 一种差分延时链时间数字转换器 | |
US10528010B2 (en) | Range finding device | |
Zieliński et al. | Review of single-stage time-interval measurement modules implemented in FPGA devices | |
Machida et al. | Time-to-digital converter architectures using two oscillators with different frequencies | |
CN216700015U (zh) | 时钟同步装置和增补器*** | |
Chen et al. | A coarse-fine time-to-digital converter | |
Lusardi et al. | High-channel count FPGA-based single-phase shift-clock fast-counter time-to-digital converter | |
Huang et al. | A new cycle-time-to-digital converter with two level conversion scheme | |
Jiang et al. | A wide-range, high-resolution time to digital converter using a three-level structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |