CN108092648A - 片内基准时钟自动选择电路 - Google Patents

片内基准时钟自动选择电路 Download PDF

Info

Publication number
CN108092648A
CN108092648A CN201711319051.0A CN201711319051A CN108092648A CN 108092648 A CN108092648 A CN 108092648A CN 201711319051 A CN201711319051 A CN 201711319051A CN 108092648 A CN108092648 A CN 108092648A
Authority
CN
China
Prior art keywords
clock
module
signal
piece
reference clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711319051.0A
Other languages
English (en)
Inventor
毛金平
赵伟
吴挺
王元龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEREL SYSTEMS Ltd
Original Assignee
NEREL SYSTEMS Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEREL SYSTEMS Ltd filed Critical NEREL SYSTEMS Ltd
Priority to CN201711319051.0A priority Critical patent/CN108092648A/zh
Priority to PCT/CN2017/119830 priority patent/WO2019114043A1/zh
Publication of CN108092648A publication Critical patent/CN108092648A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electronic Switches (AREA)

Abstract

一种片内基准时钟自动选择电路,包括片内基准时钟模块、片外时钟信号、输入电源、上电复位模块、时钟计数模块、时钟选择模块,其中,片内基准时钟模块产生片内基准时钟信号,上电复位模块在有输入电源时产生上电复位信号,时钟计数模块在上电复位信号跳变时检测片外时钟信号的时钟沿的个数,当时钟沿个数未达到预设值时,时钟选择模块选择片内基准时钟信号作为输出时钟,否则选择片外时钟信号作为输出时钟。

Description

片内基准时钟自动选择电路
技术领域
本发明涉及一种选择电路,特别涉及一种片内基准时钟自动选择电路。
背景技术
随着集成电路行业的不断发展,***的集成度也越来越高,很多集成电路芯片上集成了片内基准时钟模块,片内基准时钟模块通过片上电路产生片内基准时钟信号,不依赖于片外的石英晶体,以达到降低成本、减少体积的目的。而为了保持兼容性,这些集成电路芯片也保留有片外时钟信号输入,这就涉及到对时钟信号的选择,为了实现片外时钟和片内基准时钟之间的切换,就需要时钟选择信号来完成,现有技术的时钟选择信号一般为静态信号,由用户按照需要提前配置,以确定是使用片内基准时钟信号还是片外时钟信号作为芯片的片内时钟源,其不能根据片外时钟信号的有无来自动产生时钟选择信号。
发明内容
本发明所要解决的技术问题在于,在***正常上电之后,来完成对片外时钟信号有无的检测,并且根据其检测的结果自动选择是使用片内基准时钟信号还是片外时钟信号作为芯片的片内时钟源。
本发明解决其技术问题所采用的技术方案是:
本发明提出一种片内基准时钟自动选择电路,包括片内基准时钟模块、上电复位模块、时钟计数模块、时钟选择模块,其特征在于:
片内基准时钟模块产生片内基准时钟信号,片内基准时钟信号连接着时钟选择模块的输入端0,
片外时钟信号连接着时钟计数模块,片外时钟信号连接着时钟选择模块的输入端1,
输入电源连着上电复位模块,上电复位模块输出上电复位信号,上电复位信号连接着时钟计数模块,时钟计数模块输出时钟选择信号,时钟选择信号连接着时钟选择模块,时钟选择模块根据时钟选择信号择一的将输入端0的信号或输入端1的信号输出为输出时钟。
优选地,所述片内基准时钟模块的频率基准由片上电路产生,不使用外接石英晶体。
优选地,所述时钟计数模块检测片外时钟信号的上升沿个数,当上升沿个数未达到预设值时,控制时钟选择模块输出输入端0的信号,否则输出输入端1的信号。
优选地,所述时钟计数模块根据上电复位信号在上电时开始检测片外时钟信号的上升沿个数。
本发明的有益效果是,通过时钟计数模块来对片外时钟信号的上升沿的计数,来控制时钟选择模块,使其输出相应的时钟信号,其电路结构简单,易于集成。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1为本发明整体模块图
其中:
101 片内基准时钟模块
102 时钟计数模块 103 时钟选择模块
104 上电复位模块 16 输入电源
11 输出时钟 12 片外时钟信号
13 片内基准时钟信号 14 时钟选择信号
15 上电复位信号
具体实施方式
本发明提供一种片内基准时钟自动选择电路,如图1所示。
其包含的模块有:片内基准时钟模块101、时钟计数模块102、时钟选择模块103、上电复位模块104。
连接方式:片内基准时钟模块101的输出片内基准时钟信号13接时钟选择模块103的0输入端,片外时钟信号12接时钟选择模块103的1输入端,片外时钟信号12也接到时钟计数模块102,输入电源16接上电复位模块104,上电复位模块104的输出上电复位信号15接时钟计数模块102,时钟计数模块102的输出时钟选择信号14接时钟选择模块103。
工作原理:输入电源16在有电源输入时,并且达到***正常工作电压后,上电复位模块104的输出上电复位信号15就会产生跳变沿,时钟计数模块102在上电复位信号15跳变时对片外时钟信号12的上升沿进行计数,产生时钟选择信号14,来对输出时钟进行选择,当时钟选择信号14为0时,选择0输入端的时钟信号作为输出时钟,当时钟选择信号14为1时,选择1输入端的时钟信号作为输出时钟。
片外时钟信号12没有时钟信号输入时,输入电源16完成正常上电,上电复位模块104的输出上电复位信号15就会产生跳变,由于时钟计数模块102没有片外时钟信号12的输入,也就是其检测不到时钟信号的上升沿,故其输出时钟选择信号14一直为0,时钟选择模块103选择0输入端的时钟信号作为其输出时钟,此时输出时钟11的输出信号为片内基准时钟信号13。
片外时钟信号12有时钟信号输入时,输入电源16完成正常上电,上电复位模块104的输出上电复位信号15就会产生跳变,时钟计数模块102开始对片外时钟信号12时钟沿进行计数,当时钟上升沿个数达到预设值之后,其输出时钟选择信号14会从0跳变到1,这时时钟选择模块103会选择1输入端的时钟信号作为其输出时钟,此时输出时钟11的输出信号为片外时钟信号12。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,凡是依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
综上所述,本发明在结构设计、使用实用性及成本效益上,完全符合产业发展所需,且所揭示的结构亦是具有前所未有的创新构造,具有新颖性、创造性、实用性,符合有关新型专利要件的规定,故依法提起申请。

Claims (4)

1.一种片内基准时钟自动选择电路,包括片内基准时钟模块、上电复位模块、时钟计数模块、时钟选择模块,其特征在于:
片内基准时钟模块产生片内基准时钟信号,片内基准时钟信号连接着时钟选择模块的输入端0,
片外时钟信号连接着时钟计数模块,片外时钟信号连接着时钟选择模块的输入端1,
输入电源连着上电复位模块,上电复位模块输出上电复位信号,上电复位信号连接着时钟计数模块,时钟计数模块输出时钟选择信号,时钟选择信号连接着时钟选择模块,时钟选择模块根据时钟选择信号择一的将输入端0的信号或输入端1的信号输出为输出时钟。
2.根据权利要求1所述的一种片内基准时钟自动选择电路,其特征在于:
所述片内基准时钟模块的频率基准由片上电路产生,不使用外接石英晶体。
3.根据权利要求1所述的一种片内基准时钟自动选择电路,其特征在于:
所述时钟计数模块检测片外时钟信号的上升沿个数,当上升沿个数未达到预设值时,控制时钟选择模块输出输入端0的信号,否则输出输入端1的信号。
4.根据权利要求3所述的一种片内基准时钟自动选择电路,其特征在于:
所述时钟计数模块根据上电复位信号在上电时开始检测片外时钟信号的上升沿个数。
CN201711319051.0A 2017-12-12 2017-12-12 片内基准时钟自动选择电路 Pending CN108092648A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201711319051.0A CN108092648A (zh) 2017-12-12 2017-12-12 片内基准时钟自动选择电路
PCT/CN2017/119830 WO2019114043A1 (zh) 2017-12-12 2017-12-29 片内基准时钟自动选择电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711319051.0A CN108092648A (zh) 2017-12-12 2017-12-12 片内基准时钟自动选择电路

Publications (1)

Publication Number Publication Date
CN108092648A true CN108092648A (zh) 2018-05-29

Family

ID=62174969

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711319051.0A Pending CN108092648A (zh) 2017-12-12 2017-12-12 片内基准时钟自动选择电路

Country Status (2)

Country Link
CN (1) CN108092648A (zh)
WO (1) WO2019114043A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101060512A (zh) * 2006-06-30 2007-10-24 华为技术有限公司 一种ofdm传输符号同步的方法及其***
CN101777034A (zh) * 2010-03-22 2010-07-14 哈尔滨工业大学 具有硬件定时发送功能的rs422异步串行卡及其通信方法
CN105404374A (zh) * 2015-11-06 2016-03-16 中国电子科技集团公司第四十四研究所 片上***芯片的片内复位***和复位方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100471102C (zh) * 2003-09-23 2009-03-18 华为技术有限公司 时钟选择***及其方法
CN100479327C (zh) * 2005-08-29 2009-04-15 中兴通讯股份有限公司 一种时钟产生电路
CN203117836U (zh) * 2012-12-19 2013-08-07 江苏东大集成电路***工程技术有限公司 一种时钟切换电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101060512A (zh) * 2006-06-30 2007-10-24 华为技术有限公司 一种ofdm传输符号同步的方法及其***
CN101777034A (zh) * 2010-03-22 2010-07-14 哈尔滨工业大学 具有硬件定时发送功能的rs422异步串行卡及其通信方法
CN105404374A (zh) * 2015-11-06 2016-03-16 中国电子科技集团公司第四十四研究所 片上***芯片的片内复位***和复位方法

Also Published As

Publication number Publication date
WO2019114043A1 (zh) 2019-06-20

Similar Documents

Publication Publication Date Title
CN105021972B (zh) 老化侦测电路及其方法
CN103066985B (zh) 具有复用引脚的芯片
US8629694B1 (en) Method and apparatus of voltage scaling techniques
CN103605397B (zh) 电压跟随电路
US8531234B2 (en) Temperature detection device
CN104378093A (zh) 使用mipi标准电路的上电复位方法和电路
CN104320111A (zh) 时钟源自动管理电路
US20170288660A1 (en) Ultra-Low Quiescent Current Multi-Function Switching Circuit and Method for Connecting a Voltage Source to an Output Load with Deep Sleep Capability
US8228646B2 (en) Apparatus and method for draining stored power
CN109669524A (zh) 芯片的上电复位电路
CN108092648A (zh) 片内基准时钟自动选择电路
CN107027163B (zh) TypeC耳机唤醒手机电路
CN107645288B (zh) 用于产生脉冲的电子电路、方法及电子装置
US20140354364A1 (en) Oscillator with startup circuitry
CN104460812B (zh) 一种原边反馈变换器的输出整流二极管温度补偿电路
US11009370B2 (en) Method and safety circuit for safe limiting of electrical power consumption
CN101114830B (zh) 一种状态预置电路
JP4855748B2 (ja) 遅延回路及び遅延回路を使用した電源システム装置
Bhatia et al. Modeling and simulation of electrical load control system using RF technology
TW200623985A (en) System for discharging electronic circuitry
TW201417433A (zh) 電源供應器之過電流保護晶片及其設定方法
US8368452B2 (en) Delay circuit and schedule controller employing the same
CN103825555A (zh) 一种振荡电路
US20120139603A1 (en) Tunable delay cell apparatus
CN112003597A (zh) 一种具有可配置定时器功能的超低静态电流智能开关

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180529

RJ01 Rejection of invention patent application after publication