CN108052733A - 一种电路设计方法和装置 - Google Patents
一种电路设计方法和装置 Download PDFInfo
- Publication number
- CN108052733A CN108052733A CN201711309324.3A CN201711309324A CN108052733A CN 108052733 A CN108052733 A CN 108052733A CN 201711309324 A CN201711309324 A CN 201711309324A CN 108052733 A CN108052733 A CN 108052733A
- Authority
- CN
- China
- Prior art keywords
- circuit design
- input impedance
- output impedance
- load balance
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2111/00—Details relating to CAD techniques
- G06F2111/06—Multi-objective optimisation, e.g. Pareto optimisation using simulated annealing [SA], ant colony algorithms or genetic algorithms [GA]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种电路设计方法和装置,包括:将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件;为所述输入阻抗和所述输出阻抗分别设置相应的优化目标,然后对两个所述数据文件进行目标优化,得到对应的匹配电路。解决了传统方法不适用于宽带功率放大器的电路设计的技术问题。
Description
技术领域
本发明涉及电路设计技术领域,尤其涉及一种电路设计方法和装置。
背景技术
功率放大器(英文名称:power amplifier),简称“功放”,是指在给定失真率条件下,能产生最大功率输出以驱动某一负载(例如扬声器)的放大器。功率放大器在整个音响***中起到了“组织、协调”的枢纽作用,在某种程度上主宰着整个***能否提供良好的音质输出。
设计功率放大器电路的传统方法是先在先进设计***(Advanced DesignSystem,ADS)里面对芯片或者晶体管做负载牵引,得出芯片或晶体管的输入阻抗和输出阻抗;然后通过史密斯原图(Smith Chart)工具把输入阻抗和输出阻抗匹配到50Ω;最后不停的调整参数从而得到想要的功率放大器电路。
然而,这种传统方法只适用于窄带功率放大器的电路设计,因为宽带功率放大器的电路较复杂,参数较多,所以调整参数的过程需要人工进行,会耗费大量的时间,所以传统的方法不适用于宽带功率放大器的电路设计。
发明内容
本发明提供了一种电路设计方法和装置,解决了传统方法不适用于宽带功率放大器的电路设计的技术问题。
本发明提供了一种电路设计方法,包括:
将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件;
为所述输入阻抗和所述输出阻抗分别设置相应的优化目标,然后对两个所述数据文件进行目标优化,得到对应的匹配电路。
优选地,
在将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗写入数据文件之前,还包括:
对所述芯片或所述晶体管进行负载牵引得到所述输入阻抗和所述输出阻抗。
本发明提供了一种电路设计装置,包括:
写入模块,用于将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件;
目标优化模块,用于为所述输入阻抗和所述输出阻抗分别设置相应的优化目标,然后对两个所述数据文件进行目标优化,得到对应的匹配电路。
优选地,
所述的电路设计装置,还包括:
负载牵引模块,用于对所述芯片或所述晶体管进行负载牵引得到所述输入阻抗和所述输出阻抗。
从以上技术方案可以看出,本发明具有以下优点:
先将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入数据文件,然后为输入阻抗和输出阻抗分别设置相应的优化目标,然后对两个数据文件进行目标优化,得到对应的匹配电路,使得匹配电路同时满足输入阻抗对应的优化目标和输出阻抗对应的优化目标,相比于现有技术来说,更加简单,不需要人工花费大量时间去优化电路,更适合做宽带电路匹配。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
图1为本发明提供的一种电路设计方法的第一实施例的流程示意图;
图2为本发明提供的一种电路设计方法的第二实施例的流程示意图;
图3为本发明提供的一种电路设计装置的第一实施例的结构示意图;
图4为本发明提供的一种电路设计装置的第二实施例的结构示意图。
具体实施方式
本发明实施例提供了一种电路设计方法和装置,解决了传统方法不适用于宽带功率放大器的电路设计的技术问题。
为使得本发明的发明目的、特征、优点能够更加的明显和易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本发明一部分实施例,而非全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图1,本发明提供的一种电路设计方法的第一实施例的流程示意图。
本发明提供了一种电路设计方法的第一实施例,包括:
步骤101,将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件。
数据文件可以是SIP文件。
步骤102,为输入阻抗和输出阻抗分别设置相应的优化目标,然后对两个数据文件进行目标优化,得到对应的匹配电路。
对数据文件进行目标优化,使得匹配电路同时满足输入阻抗和输出阻抗对应的优化目标,优化目标可以设置为小于或者等于一定值,这个值可以根据实际需要进行调整。
需要说明的是,目标优化属于现有技术,此处不做详述。
请参阅图2,本发明提供的一种电路设计方法的第二实施例的流程示意图。
本发明提供了一种电路设计方法的第二实施例,包括:
步骤201,对芯片或晶体管进行负载牵引得到输入阻抗和输出阻抗。
步骤202,将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件。
S202与本申请第一实施例中S101的内容相同,具体描述可以参见第一实施例S101的内容,在此不再赘述。
步骤203,为输入阻抗和输出阻抗分别设置相应的优化目标,然后对两个数据文件进行目标优化,得到对应的匹配电路。
S203与本申请第一实施例中S102的内容相同,具体描述可以参见第一实施例S102的内容,在此不再赘述。
请参阅图3,本发明提供的一种电路设计装置的第一实施例的结构示意图。
本发明提供了一种电路设计装置的第一实施例,包括:
写入模块301,用于将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件。
目标优化模块302,用于为输入阻抗和输出阻抗分别设置相应的优化目标,然后对两个数据文件进行目标优化,得到对应的匹配电路。
请参阅图4,本发明提供的一种电路设计装置的第二实施例的结构示意图。
本发明提供了一种电路设计装置的第二实施例,包括:
负载牵引模块401,用于将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件。
写入模块402,用于将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗写入数据文件。
目标优化模块403,用于为输入阻抗和输出阻抗分别设置相应的优化目标,然后对两个数据文件进行目标优化,得到对应的匹配电路。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (4)
1.一种电路设计方法,其特征在于,包括:
将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件;
为所述输入阻抗和所述输出阻抗分别设置相应的优化目标,然后对两个所述数据文件进行目标优化,得到对应的匹配电路。
2.根据权利要求1所述的电路设计方法,其特征在于,在将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗写入数据文件之前,还包括:
对所述芯片或所述晶体管进行负载牵引得到所述输入阻抗和所述输出阻抗。
3.一种电路设计装置,其特征在于,包括:
写入模块,用于将芯片或晶体管经过负载牵引得到的输入阻抗和输出阻抗分别写入不同的数据文件;
目标优化模块,用于为所述输入阻抗和所述输出阻抗分别设置相应的优化目标,然后对两个所述数据文件进行目标优化,得到对应的匹配电路。
4.根据权利要求3述的电路设计装置,其特征在于,还包括:
负载牵引模块,用于对所述芯片或所述晶体管进行负载牵引得到所述输入阻抗和所述输出阻抗。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711309324.3A CN108052733A (zh) | 2017-12-11 | 2017-12-11 | 一种电路设计方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711309324.3A CN108052733A (zh) | 2017-12-11 | 2017-12-11 | 一种电路设计方法和装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108052733A true CN108052733A (zh) | 2018-05-18 |
Family
ID=62123816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711309324.3A Pending CN108052733A (zh) | 2017-12-11 | 2017-12-11 | 一种电路设计方法和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108052733A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102739167A (zh) * | 2012-07-09 | 2012-10-17 | 中国科学院微电子研究所 | 一种微波放大器的设计方法 |
CN104617896A (zh) * | 2015-02-28 | 2015-05-13 | 东南大学 | 一种宽带高效率的连续逆f类功率放大器及其设计方法 |
CN105631109A (zh) * | 2015-12-24 | 2016-06-01 | 合肥师范学院 | 一种射频超宽带高效率功率放大器的设计方法及电路 |
-
2017
- 2017-12-11 CN CN201711309324.3A patent/CN108052733A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102739167A (zh) * | 2012-07-09 | 2012-10-17 | 中国科学院微电子研究所 | 一种微波放大器的设计方法 |
CN104617896A (zh) * | 2015-02-28 | 2015-05-13 | 东南大学 | 一种宽带高效率的连续逆f类功率放大器及其设计方法 |
CN105631109A (zh) * | 2015-12-24 | 2016-06-01 | 合肥师范学院 | 一种射频超宽带高效率功率放大器的设计方法及电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103927146A (zh) | 音效自适应方法和装置 | |
CN105245195B (zh) | 用于具有音质保护的失真减少多频带压缩器的技术 | |
CN1936829B (zh) | 声音输出***及方法 | |
CN107852136A (zh) | 具有预失真的音频放大器 | |
TW200948164A (en) | Audio processing methods and systems | |
WO2021248525A1 (zh) | 一种信号非线性补偿方法、装置、电子设备和存储介质 | |
US11848696B2 (en) | Audio non-linearity cancellation for switches for audio and other applications | |
CN113362839A (zh) | 音频数据处理方法、装置、计算机设备及存储介质 | |
EP2487792A1 (en) | Automatic gain control circuit and method for automatic gain control | |
US9185497B2 (en) | Method and computer program product of processing sound segment and hearing aid | |
WO2018212900A1 (en) | Preventing distortion in a differential power amplifier | |
CN103167376B (zh) | 一种定向扬声器及其信号处理方法 | |
CN208445738U (zh) | 一种谐波失真滤除设备及终端 | |
CN108052733A (zh) | 一种电路设计方法和装置 | |
CN102576560B (zh) | 电子音频设备 | |
TWI359573B (en) | Electric device | |
CN101400168B (zh) | 增益带宽调节电路、增益带宽处理方法和终端 | |
US20060251275A1 (en) | Output circuit for use with musical instruments | |
Seefeldt | Loudness domain signal processing | |
CN103731113B (zh) | 变增益放大电路及实现方法、信号处理装置 | |
CN203942638U (zh) | 一种音频输入电路 | |
CN103919559A (zh) | 声场测听信号输出装置 | |
CN105338451A (zh) | 一种音箱的控制电路 | |
TW200904132A (en) | Multi-stage differential warping amplifier and method | |
CN110191398A (zh) | 啸叫的抑制方法、装置及计算机可读存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180518 |