CN107863072A - 显示装置、阵列基板、像素电路及其驱动方法 - Google Patents

显示装置、阵列基板、像素电路及其驱动方法 Download PDF

Info

Publication number
CN107863072A
CN107863072A CN201711339732.3A CN201711339732A CN107863072A CN 107863072 A CN107863072 A CN 107863072A CN 201711339732 A CN201711339732 A CN 201711339732A CN 107863072 A CN107863072 A CN 107863072A
Authority
CN
China
Prior art keywords
transistor
control point
voltage
scanning
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711339732.3A
Other languages
English (en)
Inventor
董甜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201711339732.3A priority Critical patent/CN107863072A/zh
Publication of CN107863072A publication Critical patent/CN107863072A/zh
Priority to US16/172,509 priority patent/US10714012B2/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了一种显示装置、阵列基板、像素电路及其驱动方法,其中像素电路包括:复位单元,用于将复位端的输入电压写入第一控制点,并将参考电源端的输入电压写入第二控制点;驱动控制单元,用于将数据端的输入电压写入第一控制点;供电单元,用于将第一电源端的电压提供给第二控制点,并使第三控制点和第四控制点相连通;储能单元,用于存储第一控制点和第二控制点的电压;驱动单元,用于在第一控制点和第二控制点的电压的控制下放电;发光单元,用于在第四控制点的电压的控制下发光。该像素电路可有效改善短期残像问题,同时实现阈值电压补偿和IR drop补偿,有效解决面板显示亮度不均匀的问题。

Description

显示装置、阵列基板、像素电路及其驱动方法
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路、一种像素电路的驱动方法、一种阵列基板和一种显示装置。
背景技术
AMOLED(Active-matrix Organic Light Emitting Diode,有源矩阵有机发光二极体或主动矩阵有机发光二极体)显示技术,其显示亮度与OLED器件的驱动电流成正比,在OLED器件点亮的时刻,像素电路给OLED器件提供相应的驱动电流,从而形成了从电源电压ELVDD到OLED的阴极ELVSS的通路。其中,电源电压ELVDD从有效显示区域外部输入后,在有效显示区域内通过导线传输至各个像素电路,而在传输过程中,由于导线具有一定的电阻,所以电源电压ELVDD在传输过程中会产生一个直流压降,常被称为IR drop。
由于IR drop的存在,导致电源电压ELVDD在有效显示区域内的分布不均匀,具体原因为:每个像素电路实际的电源电压VDD_pixel=ELVDD-I*R,其中,I为ELVDD信号网络的电流值,R为像素电路至电源电压ELVDD输入端的导线电阻,由于每个像素电路到电源电压ELVDD输入端的导线走线长度不同,所以对应每个导线电阻R不同,即IR drop不同,当驱动晶体管饱和不平时,使得每个像素电路的像素电流不同,进而造成显示的不均匀,且随着显示面板尺寸增大,IR drop问题越来越严重,导致面板显示亮度不均匀。
另外,像素电路中驱动晶体管的阈值电压漂移也会引起面板显示亮度不均匀,而且驱动晶体管的磁滞效应会造成短期残像,影响面板的显示品质。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的第一个目的在于提出一种像素电路,能够有效改善因磁滞效应产生的短期残像的问题,同时可以实现阈值电压补偿和IR drop补偿,有效提高像素电流的均匀性,解决面板显示亮度不均匀的问题。
本发明的第二个目的在于提出一种像素电路的驱动方法。
本发明的第三个目的在于提出一种阵列基板。
本发明的第四个目的在于提出一种显示装置。
为实现上述目的,本发明第一方面实施例提出了一种像素电路,包括:复位单元、驱动控制单元、供电单元、储能单元、驱动单元和发光单元,其中,所述复位单元分别与第一扫描端、复位端、第二扫描端、参考电源端、第一控制点和第二控制点相连,用于根据所述第一扫描端的扫描信号将所述复位端的输入电压写入所述第一控制点,并根据所述第二扫描端的扫描信号将所述参考电源端的输入电压写入所述第二控制点;所述驱动控制单元分别与第三扫描端、数据端和所述第一控制点相连,用于根据所述第三扫描端的扫描信号将所述数据端的输入电压写入所述第一控制点,其中,所述数据端的输入电压大于所述复位端的输入电压与所述驱动单元的阈值电压之差;所述供电单元分别与第一电源端、所述第二扫描端、所述第二控制点、第三控制点和第四控制点相连,用于根据所述第二扫描端的扫描信号将所述第一电源端的电压提供给所述第二控制点,并使所述第三控制点和所述第四控制点相连通;所述储能单元分别与所述第一控制点和所述第二控制点相连,用于存储所述第一控制点和所述第二控制点的电压;所述驱动单元分别与所述第一控制点、所述第二控制点和所述第三控制点相连,用于在所述第一控制点和所述第二控制点的电压的控制下放电;所述发光单元分别与所述第四控制点和第二电源端相连,用于在所述第四控制点的电压的控制下发光。
根据本发明实施例的像素电路,通过复位单元对第一控制点和第二控制点的电压进行复位,以使驱动单元处于固定电压偏置状态,从而可以有效改善因磁滞效应产生的短期残像的问题。同时,驱动控制单元还将驱动单元的阈值电压写入第一控制点,并且供电单元还将第一电源端的电压提供给第二控制点,以及在储能单元的作用下,使得最终获得的像素电流中既不包含阈值电压也不包含第一电源端的电压,从而实现了阈值电压补偿和IRdrop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
另外,根据本发明上述实施例的像素电路还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述复位单元包括:第一晶体管,所述第一晶体管的控制极与所述第一扫描端相连,所述第一晶体管的第一极与所述复位端相连,所述第一晶体管的第二极与所述第一控制点相连;第二晶体管,所述第二晶体管的控制极与所述第二扫描端相连,所述第二晶体管的第一极与所述参考电源端相连,所述第二晶体管的第二极与所述第二控制点相连。
根据本发明的一个实施例,所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管。
根据本发明的一个实施例,所述驱动控制单元包括:第三晶体管,所述第三晶体管的控制极与所述第三扫描端相连,所述第三晶体管的第一极与所述数据端相连;第四晶体管,所述第四晶体管的第一极与所述第三晶体管的第二极相连,所述第四晶体管的控制极与所述第四晶体管的第二极相连后与所述第一控制点相连。
根据本发明的一个实施例,所述第三晶体管和所述第四晶体管均为P型晶体管。
根据本发明的一个实施例,所述供电单元包括:第五晶体管,所述第五晶体管的控制极与所述第二扫描端相连,所述第五晶体管的第一极与所述第一电源端相连,所述第五晶体管的第二极与所述第二控制点相连;第六晶体管,所述第六晶体管的控制极与所述第二扫描端相连,所述第六晶体管的第一极与所述第三控制点相连,所述第六晶体管的第二极与所述第四控制点相连。
根据本发明的一个实施例,所述第五晶体管和所述第六晶体管均为P型晶体管。
根据本发明的一个实施例,所述驱动单元包括驱动晶体管,所述驱动晶体管的控制极与所述第一控制点相连,所述驱动晶体管的第一极与所述第二控制点相连,所述驱动晶体管的第二极与所述第三控制点相连,其中,所述驱动单元的阈值电压为所述驱动晶体管的阈值电压。
根据本发明的一个实施例,所述驱动晶体管为P型晶体管。
根据本发明的一个实施例,所述储能单元包括储能电容,所述储能电容的一端与所述第一控制点相连,所述储能电容的另一端与所述第二控制点相连。
根据本发明的一个实施例,所述发光单元包括有机发光二极管,所述有机发光二极管的一端与所述第四控制点相连,所述有机发光二极管的另一端与所述第二电源端相连。
为实现上述目的,本发明第二方面实施例提出了一种像素电路的驱动方法,其用于上述的像素电路,所述像素电路包括:复位单元、驱动控制单元、供电单元、储能单元、驱动单元和发光单元,所述像素电路的驱动方法包括:第一扫描端和第二扫描端输入导通扫描信号,复位端输入复位电压,参考电源端输入第一电压,使得所述复位电压写入所述第一控制点,所述第一电压写入所述第二控制点;所述第一扫描端输入关闭扫描信号,第三扫描端输入导通扫描信号,数据端输入数据电压,所述参考电源端输入参考电压,使得所述数据电压写入所述第一控制点,所述参考电压写入所述第二控制点,其中,所述数据端的数据电压大于所述复位端的复位电压与所述驱动单元的阈值电压之差;所述第三扫描端输入关闭扫描信号,所述第二扫描端输入导通扫描信号,第一电源端输入第二电压,使得所述第二电压写入所述第一控制点,第三控制点和第四控制点相连通,所述驱动单元在所述第一控制点和所述第二控制点的电压的控制下通过所述发光单元进行放电,所述发光单元在所述驱动单元的电流驱动下发光。
根据本发明实施例的像素电路的驱动方法,通过复位单元对第一控制点和第二控制点的电压进行复位,以使驱动单元处于固定电压偏置状态,从而可以有效改善因磁滞效应产生的短期残像的问题。同时,驱动控制单元还将驱动单元的阈值电压写入第一控制点,并且供电单元还将第一电源端的电压提供给第二控制点,以及在储能单元的作用下,使得最终获得的像素电流中既不包含阈值电压也不包含第一电源端的电压,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
另外,根据本发明上述实施例的像素电路的驱动方法还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述第一电压不等于所述参考电压。
根据本发明的一个实施例,所述复位单元包括第一晶体管和第二晶体管,所述驱动控制单元包括第三晶体管和第四晶体管,所述供电单元包括第五晶体管和第六晶体管,所述储能单元包括储能电容,所述驱动单元包括驱动晶体管,所述发光单元包括有机发光二极管,其中,当第一扫描端和第二扫描端输入导通扫描信号时,所述第一晶体管和所述第二晶体管导通;当所述第一扫描端输入关闭扫描信号,第三扫描端输入导通扫描信号时,所述第二晶体管、所述第三晶体管和所述第四晶体管导通;当所述第三扫描端输入关闭扫描信号,所述第二扫描端输入导通扫描信号时,所述第五晶体管、所述第六晶体管和所述驱动晶体管导通。
根据本发明的一个实施例,所述第一晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述驱动晶体管为P型晶体管,所述第二晶体管为N型晶体管。
根据本发明的一个实施例,扫描信号的时序包括:复位阶段,所述第一扫描端输入低电平,所述第二扫描端和所述第三扫描端输入高电平,所述复位端输入所述复位电压,所述参考电源端输入所述第一电压;数据写入阶段,所述第一扫描端和所述第二扫描端输入高电平,所述第三扫描端输入低电平,所述数据端输入所述数据电压,所述参考电源端输入所述参考电压;发光阶段,所述第一扫描端和所述第三扫描端输入高电平,所述第二扫描端输入低电平,所述第一电源端输入所述第二电压。
为实现上述目的,本发明第三方面实施例提出了一种阵列基板,其包括上述的像素电路。
根据本发明实施例的阵列基板,通过上述的像素电路,能够有效改善因磁滞效应产生的短期残像的问题,同时可以实现阈值电压补偿和IR drop补偿,有效提高像素电流的均匀性,解决面板显示亮度不均匀的问题。
为实现上述目的,本发明第四方面实施例提出了一种显示装置,其包括上述的阵列基板。
根据本发明实施例的显示装置,通过上述的阵列基板,能够有效改善因磁滞效应产生的短期残像的问题,同时可以实现阈值电压补偿和IR drop补偿,有效提高像素电流的均匀性,解决面板显示亮度不均匀的问题。
附图说明
图1是根据本发明实施例的像素电路的方框示意图;
图2是根据本发明一个实施例的像素电路的结构示意图;
图3a是根据本发明一个实施例的像素电路的工作控制时序图;
图3b是根据本发明另一个实施例的像素电路的工作控制时序图;
图4a是根据本发明一个实施例的像素电路处于复位阶段时的示意图;
图4b是根据本发明一个实施例的像素电路处于数据写入阶段时的示意图;
图4c是根据本发明一个实施例的像素电路处于发光阶段时的示意图;
图5是根据本发明实施例的像素电路的驱动方法的流程图;
图6是根据本发明实施例的阵列基板的方框示意图;
图7是根据本发明实施例的显示装置的方框示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参照附图来描述根据本发明实施例提出的像素电路、像素电路的驱动方法、阵列基板和显示装置。
图1是根据本发明实施例的像素电路的方框示意图。如图1所示,该像素电路包括:复位单元10、驱动控制单元20、供电单元30、储能单元40、驱动单元50和发光单元60。
复位单元10分别与第一扫描端SCAN1、复位端VINIT、第二扫描端SCAN2、参考电源端VREF、第一控制点G和第二控制点S相连,用于根据第一扫描端SCAN1的扫描信号将复位端VINIT的输入电压写入第一控制点G,并根据第二扫描端SCAN2的扫描信号将参考电源端VREF的输入电压写入第二控制点S。
驱动控制单元20分别与第三扫描端SCAN3、数据端DATA和第一控制点G相连,用于根据第三扫描端SCAN3的扫描信号将数据端DATA的输入电压写入第一控制点G,其中,数据端DATA的输入电压大于复位端VINIT的输入电压与驱动单元50的阈值电压之差。
供电单元30分别与第一电源端ELVDD、第二扫描端SCAN2、第二控制点S、第三控制点D和第四控制点E相连,用于根据第二扫描端SCAN2的扫描信号将第一电源端ELVDD的电压提供给第二控制点S,并使第三控制点D和第四控制点E相连通。
储能单元40分别与第一控制点G和第二控制点S相连,用于存储第一控制点G和第二控制点S的电压。
驱动单元50分别与第一控制点G、第二控制点S和第三控制点D相连,用于在第一控制点G和第二控制点S的电压的控制下放电。
发光单元60分别与第四控制点E和第二电源端ELVSS相连,用于在第四控制点E的电压的控制下发光。
在该像素电路中,可在每一帧显示时间内,通过复位单元10对第一控制点G和第二控制点S的电压进行复位,在第一控制点G和第二控制点S的电压的共同作用下,使得驱动单元50处于固定电压偏置状态(即,On-Bias状态),这样不管前一帧显示时间内数据端DATA上的电压为高还是低,即前一帧显示时间内画面为白还是黑,驱动单元50皆由固定电压偏置状态开始下一状态,从而可以有效改善因磁滞效应产生的短期残像问题。
另外,在每一帧显示时间内,还通过驱动控制单元20将数据端DATA的输入电压写入第一控制点G,并且该数据端DATA的输入电压大于复位端VINIT的输入电压与驱动单元50的阈值电压之差,从而使得第一控制点G的电压包含有驱动单元50的阈值电压,并且还通过供电单元30将第一电源端ELVDD的电压写入第二控制点S,在储能单元40的作用下,使得第一控制点G和第二控制点S的电压均包含第一电源端ELVDD的电压。这样,在驱动单元50放电时,第一控制点G中的阈值电压将与驱动单元50的阈值电压相互抵消,第一控制点G中的第一电源端ELVDD的电压将与第二控制点S的电压相互抵消,从而使得驱动单元50的放电电流既不包含驱动单元50的阈值电压,也不包含第一电源端ELVDD的电压,从而使得流过发光单元60的电流大小不受阈值电压和IR drop的影响,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题,大大提高了显示的品质。
由此,本发明实施例的像素电路,不仅可以有效改善因磁滞效应产生的短期残像的问题,同时,可以使得最终获得的像素电流中既不包含阈值电压也不包含第一电源端的电压,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
进一步地,根据本发明的一个实施例,如图2所示,复位单元10包括:第一晶体管T1和第二晶体管T2,第一晶体管T1的控制极与第一扫描端SCAN1相连,第一晶体管T1的第一极与复位端VINIT相连,第一晶体管T1的第二极与第一控制点G相连;第二晶体管T2的控制极与第二扫描端SCAN2相连,第二晶体管T2的第一极与参考电源端VREF相连,第二晶体管T2的第二极与第二控制点S相连。其中,第一晶体管T1根据第一扫描端SCAN1的扫描信号将复位端VINIT的输入电压写入第一控制点G,第二晶体管T2根据第二扫描端SCAN2的扫描信号将参考电源端VREF的输入电压写入第二控制点S。
具体地,如图2所示,可在每一帧显示时间内,通过第一扫描端SCAN1输入导通扫描信号以使第一晶体管T1导通,同时通过第二扫描端SCAN2输入导通扫描信号以使第二晶体管T2导通,以将当前复位端VINIT提供的输入电压,如复位电压Vinit写入第一控制点G,将当前参考电源端VREF提供的输入电压,如第一电压写入第二控制点S。在第一控制点G和第二控制点S的共同作用下,驱动单元50处于固定电压偏置状态,这样不管前一帧显示时间内画面为白还是黑,驱动单元50皆由固定电压偏置状态开始下一状态,从而可以有效改善因磁滞效应产生的短期残像问题。
驱动控制单元20包括:第三晶体管T3和第四晶体管T4,第三晶体管T3的控制极与第三扫描端SCAN3相连,第三晶体管T3的第一极与数据端DATA相连;第四晶体管T4的第一极与第三晶体管T3的第二极相连,第四晶体管T4的控制极与第四晶体管T4的第二极相连后与第一控制点G相连。其中,第三晶体管T3和第四晶体管T4根据第三扫描端SCAN3的扫描信号将数据端DATA的输入电压写入第一控制点G,并且数据端DATA的输入电压大于复位端VINIT的输入电压与驱动单元50的阈值电压之差。
具体地,如图2所示,在每一帧显示时间内,通过第三扫描端SCAN3输入导通扫描信号以使第三晶体管T3导通,并且在第四晶体管T4导通的条件下,将当前数据端DATA的输入电压,如显示用的数据电压Vdata写入第一控制点G,即给驱动单元50充电。其中,第四晶体管T4导通的条件是:数据端DATA的数据电压Vdata大于复位端VINIT的复位电压Vinit与驱动单元50的阈值电压之差Vth,即Vinit-Vth<Vdata。在给驱动单元50充电时,当充电至Vdata+Vth,即Vinit或者第一控制点G的电压为Vdata+Vth时,第四晶体管T4关闭,停止给驱动单元50充电,此时第一控制点G的电压为Vdata+Vth,包含有驱动单元50的阈值电压。也就是说,在将显示用的数据电压Vdata写入驱动单元50时,还将驱动单元50的阈值电压间接写入,以对驱动单元50进行阈值电压补偿,从而有效解决因阈值电压漂移导致的显示不均匀的问题。
供电单元30包括:第五晶体管T5和第六晶体管T6,第五晶体管T5的控制极与第二扫描端SCAN2相连,第五晶体管T5的第一极与第一电源端ELVDD相连,第五晶体管T5的第二极与第二控制点S相连;第六晶体管T6的控制极与第二扫描端SCAN2相连,第六晶体管T6的第一极与第三控制点D相连,第六晶体管T6的第二极与第四控制点E相连。其中,第五晶体管T5根据第二扫描端SCAN2的扫描信号将第一电源端ELVDD的电压写入第二控制点S,第六晶体管T6根据第二扫描端SCAN2的扫描信号使得第三控制点D和第四控制点E相连通。
具体地,如图2所示,在每一帧显示时间内,还通过第二扫描端SCAN2输入导通扫描信号以使第五晶体管T5和第六晶体管T6导通,以将第一电源端ELVDD的电压,如第二电压写入第二控制点S,并使第三控制点D和第四控制点E相连通。在储能单元40的耦合作用下,第一电源端ELVDD的电压将耦合到第一控制点G,在第一控制点G和第二控制电压S的作用下,驱动单元50将放电,并且放电电流与驱动单元50的阈值电压和第一电源端ELVDD的电压无关,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
驱动单元50包括驱动晶体管DT,驱动晶体管DT的控制极与第一控制点G相连,驱动晶体管DT的第一极与第二控制点S相连,驱动晶体管DT的第二极与第三控制点D相连,其中,驱动单元50的阈值电压为驱动晶体管DT的阈值电压。驱动晶体管DT在第一控制点G和第二控制点S的作用下放电。
储能单元40包括储能电容Cst,储能电容Cst的一端与第一控制点G相连,储能电容Cst的另一端与第二控制点S相连,通过储能电容Cst存储第一控制点G和第二控制点S的电压。
发光单元60包括有机发光二极管OLED,有机发光二极管OLED的一端与第四控制点E相连,有机发光二极管OLED的另一端与第二电源端ELVSS相连,有机发光二极管OLED在驱动晶体管DT的驱动下发光。
进一步地,在图2所示的像素电路中,第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和驱动晶体管DT均为P型晶体管,第二晶体管T2为N型晶体管。其中,P型晶体管在栅极为低电平时导通,在栅极为高电平时关闭;N型晶体管在栅极为高电平时导通,在栅极为低电平时关闭。
当第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和驱动晶体管DT均为P型晶体管,第二晶体管T2为N型晶体管时,如图3a或3b所示,该像素电路的工作过程可包括以下三个阶段:
复位阶段t1:第一扫描端SCAN1输入低电平,第二扫描端SCAN2和第三扫描端SCAN3均输入高电平,如图4a所示,第一晶体管T1和第二晶体管T2导通,同时复位端VINIT输入复位电压Vinit,参考电源端VREF输入第一电压(如Vhigh或者Vlow)。此时,第一控制点G被复位为Vinit,第二控制点S被复位为第一电压(如Vhigh或者Vlow)。在复位电压Vinit和第一电压(如Vhigh或者Vlow)的共同作用下,驱动晶体管DT处于固定电压偏置状态,这样不管前一帧显示时间内画面为白还是黑,驱动晶体管DT皆由固定电压偏置状态开始下一状态,从而可以有效改善因磁滞效应产生的短期残像问题。
数据写入阶段t2:第一扫描端SCAN1和第二扫描端SCAN2均输入高电平,第三扫描端SCAN3输入低电平,如图4b所示,第二晶体管T2和第三晶体管T3导通,同时数据端DATA输入数据电压Vdata,参考电源端VREF输入参考电压Vref,并且数据端DATA输入的数据电压Vdata大于复位端VINIT输入的复位电压Vinit与驱动晶体管DT的阈值电压Vth之差,从而使得第四晶体管T4导通。此时,数据端DATA上的显示用数据电压Vdata写入第一控制点G,即给驱动晶体管DT充电,当充电至Vdata+Vth,即Vinit或者第一控制点G的电压为Vdata+Vth时,第四晶体管T4关闭,停止给驱动晶体管DT充电,此时第一控制点G的电压为Vdata+Vth,同时参考电源端VREF上的参考电压Vref写入第二控制点S,即第二控制点S的电压为Vref。
发光阶段t3:第一扫描端SCAN1和第三扫描端SCAN3均输入高电平,第二扫描端SCAN2输入低电平,如图4c所示,第五晶体管T5和第六晶体管T6导通,第一电源端ELVDD输入第二电压VDD。此时,第一电源端ELVDD的电压VDD输入至第二控制点S,即第二控制点S的电压为VDD,同时在储能电容Cst的作用下,第一控制点G的电压为Vdata+Vth+VDD-Vref。在第一控制点G和第二控制点S的共同作用下,驱动晶体管DT导通,驱动有机发光二极管OLED发光,此时流过有机发光二极管OLED的电流Ioled=0.5μnCox(W/L)(Vgs-Vth)2=0.5μnCox(W/L)(Vdata+Vth+VDD-Vref-VDD-Vth)2=0.5μnCox(W/L)(Vdata-Vref)2。从该公式可以看出,最终流过有机发光二极管OLED的电流与驱动晶体管的阈值电压和第一电源端提供的电压均无关,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
需要说明的是,在本发明中,复位参考端VREF输入的第一电压不等于参考电压Vref。例如,第一电压可以低于参考电压Vref,如Vlow,也可以高于参考电压Vref,如Vhigh。事实上,第一电压也可以等于参考电压Vref,但是当两者相等时,通过测试发现此时对短期残像问题的解决效果并不明显,所以一般情况下第一电压与参考电压Vref之间存在一定的电压差值,具体可以通过实验测试获得。另外,在本发明的实施例中,还可以采用其它类型的晶体管,具体这里不做限制。
综上所述,根据本发明实施例的像素电路,通过复位单元对第一控制点和第二控制点的电压进行复位,以使驱动单元处于固定电压偏置状态,从而可以有效改善因磁滞效应产生的短期残像的问题。同时,驱动控制单元还将驱动单元的阈值电压写入第一控制点,并且供电单元还将第一电源端的电压提供给第二控制点,以及在储能单元的作用下,使得最终获得的像素电流中既不包含阈值电压也不包含第一电源端的电压,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
图5是根据本发明实施例的像素电路的驱动方法的流程图。该像素电路的驱动方法可用于图1和图2所示的像素电路,该像素电路可包括:复位单元10、驱动控制单元20、供电单元30、储能单元40、驱动单元50和发光单元60,该像素电路的驱动方法可包括:
S1,第一扫描端和第二扫描端输入导通扫描信号,复位端输入复位电压,参考电源端输入第一电压,使得复位电压写入第一控制点,第一电压写入第二控制点。
S2,第一扫描端输入关闭扫描信号,第三扫描端输入导通扫描信号,数据端输入数据电压,参考电源端输入参考电压,使得数据电压写入第一控制点,参考电压写入第二控制点,其中,数据端的数据电压大于复位端的复位电压与驱动单元的阈值电压之差。
S3,第三扫描端输入关闭扫描信号,第二扫描端输入导通扫描信号,第一电源端输入第二电压,使得第二电压写入第一控制点,第三控制点和第四控制点相连通,驱动单元在第一控制点和第二控制点的电压的控制下通过发光单元进行放电,发光单元在驱动单元的电流驱动下发光。
具体地,以图1所示的像素电路为例。可在每一帧显示时间内,通过第一扫描端SCAN1和第二扫描端SCAN2输入导通扫描信号,同时复位端VINIT输入复位电压Vinit,参考电源端VREF输入第一电压(如Vhigh或Vlow),使得复位电压Vinit写入第一控制点G,第一电压(如Vhigh或Vlow)写入第二控制点S,即,通过复位单元10对第一控制点G和第二控制点S的电压进行复位。在第一控制点G和第二控制点S的电压的共同作用下,使得驱动单元50处于固定电压偏置状态,这样不管前一帧显示时间内数据端DATA上的电压为高还是低,即前一帧显示时间内画面为白还是黑,驱动单元50皆由固定电压偏置状态开始下一状态,从而可以有效改善因磁滞效应产生的短期残像问题。
进一步地,在每一帧显示时间内,还通过第一扫描端SACN1输入关闭扫描信号,第三扫描端SACN3输入导通扫描信号,同时数据端DATA输入数据电压Vdata,参考电源端VREF输入参考电压Vref,并且数据端DATA输入的数据电压Vdata大于复位端VINIT输入的复位电压Vinit与驱动单元50的阈值电压Vth之差,从而使得数据电压Vdata写入第一控制点G,参考电压Vref写入第二控制点S,并且第一控制点G的电压还包含有驱动单元50的阈值电压Vth。即,通过驱动控制单元20将数据端DATA的数据电压Vdata写入第一控制点G的同时,还将驱动单元50的阈值电压间接写入,以给驱动单元50进行阈值电压补偿,并且还通过复位单元10将参考电源端VREF输入的参考电压Vref写入第二控制点S,以给发光单元60提供固定基准电压。
再进一步地,还通过第三扫描端SCAN3输入关闭扫描信号,第二扫描端SCAN2输入导通扫描信号,同时第一电源端ELVDD输入第二电压,使得第二电压写入第一控制点G,并使第三控制点D和第四控制点E相连通。即,通过供电单元30将第一电源端ELVDD的电压写入第二控制点S,在储能单元40的作用下,使得第一控制点G和第二控制点S的电压均包含第一电源端ELVDD的电压。这样,在驱动单元50放电时,第一控制点G中的阈值电压将与驱动单元50的阈值电压相互抵消,第一控制点G中的第一电源端ELVDD的电压将与第二控制点S的电压相互抵消,从而使得驱动单元50的放电电流既不包含驱动单元50的阈值电压,也不包含第一电源端ELVDD的电压,进而使得流过发光单元60的电流大小不受阈值电压和IR drop的影响,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题,大大提高了显示的品质。
需要说明的是,在本发明中,复位参考端VREF输入的第一电压不等于参考电压Vref。例如,第一电压可以低于参考电压Vref,如Vlow,也可以高于参考电压Vref,如Vhigh。事实上,第一电压也可以等于参考电压Vref,但是当两者相等时,通过测试发现此时对短期残像问题的解决效果并不明显,所以一般情况下第一电压与参考电压Vref之间存在一定的电压差值,具体可以通过实验测试获得。
由此,本发明实施例的像素电路的驱动方法,不仅能够有效改善因磁滞效应产生的短期残像的问题,同时,可以使得最终获得的像素电流中既不包含阈值电压也不包含第一电源端的电压,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
进一步地,根据本发明的一个实施例,复位单元包括第一晶体管和第二晶体管,驱动控制单元包括第三晶体管和第四晶体管,供电单元包括第五晶体管和第六晶体管,储能单元包括储能电容,驱动单元包括驱动晶体管,发光单元包括有机发光二极管,其中,当第一扫描端和第二扫描端输入导通扫描信号时,第一晶体管和第二晶体管导通;当第一扫描端输入关闭扫描信号,第三扫描端输入导通扫描信号时,第二晶体管、第三晶体管和第四晶体管导通;当第三扫描端输入关闭扫描信号,第二扫描端输入导通扫描信号时,第五晶体管、第六晶体管和驱动晶体管导通。
其中,第一晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管和驱动晶体管为P型晶体管,第二晶体管为N型晶体管。
进一步地,根据本发明的一个实施例,扫描信号的时序包括:复位阶段,第一扫描端输入低电平,第二扫描端和第三扫描端输入高电平,复位端输入复位电压,参考电源端输入第一电压;数据写入阶段,第一扫描端和第二扫描端输入高电平,第三扫描端输入低电平,数据端输入数据电压,参考电源端输入参考电压;发光阶段,第一扫描端和第三扫描端输入高电平,第二扫描端输入低电平,第一电源端输入第二电压。
具体地,以图2所示的像素电路为例。如图3a或3b所示,该像素电路的工作过程可包括以下三个阶段:
复位阶段t1:第一扫描端SCAN1输入低电平,第二扫描端SCAN2和第三扫描端SCAN3均输入高电平,如图4a所示,第一晶体管T1和第二晶体管T2导通,同时复位端VINIT输入复位电压Vinit,参考电源端VREF输入第一电压(如Vhigh或者Vlow)。此时,第一控制点G被复位为Vinit,第二控制点S被复位为第一电压(如Vhigh或者Vlow)。在复位电压Vinit和第一电压(如Vhigh或者Vlow)的共同作用下,驱动晶体管DT处于固定电压偏置状态,这样不管前一帧显示时间内画面为白还是黑,驱动晶体管DT皆由固定电压偏置状态开始下一状态,从而可以有效改善因磁滞效应产生的短期残像问题。
数据写入阶段t2:第一扫描端SCAN1和第二扫描端SCAN2均输入高电平,第三扫描端SCAN3输入低电平,如图4b所示,第二晶体管T2和第三晶体管T3导通,同时数据端DATA输入数据电压Vdata,参考电源端VREF输入参考电压Vref,并且数据端DATA输入的数据电压Vdata大于复位端VINIT输入的复位电压Vinit与驱动晶体管DT的阈值电压Vth之差,从而使得第四晶体管T4导通。此时,数据端DATA上的显示用数据电压Vdata写入第一控制点G,即给驱动晶体管DT充电,当充电至Vdata+Vth,即Vinit或者第一控制点G的电压为Vdata+Vth时,第四晶体管T4关闭,停止给驱动晶体管DT充电,此时第一控制点G的电压为Vdata+Vth,同时参考电源端VREF上的参考电压Vref写入第二控制点S,即第二控制点S的电压为Vref。
发光阶段t3:第一扫描端SCAN1和第三扫描端SCAN3均输入高电平,第二扫描端SCAN2输入低电平,如图4c所示,第五晶体管T5和第六晶体管T6导通,第一电源端ELVDD输入第二电压VDD。此时,第一电源端ELVDD的电压VDD输入至第二控制点S,即第二控制点S的电压为VDD,同时在储能电容Cst的作用下,第一控制点G的电压为Vdata+Vth+VDD-Vref。在第一控制点G和第二控制点S的共同作用下,驱动晶体管DT导通,驱动有机发光二极管OLED发光,此时流过有机发光二极管OLED的电流Ioled=0.5μnCox(W/L)(Vgs-Vth)2=0.5μnCox(W/L)(Vdata+Vth+VDD-Vref-VDD-Vth)2=0.5μnCox(W/L)(Vdata-Vref)2。从该公式可以看出,最终流过有机发光二极管OLED的电流与驱动晶体管的阈值电压和第一电源端提供的电压均无关,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
综上,根据本发明实施例的像素电路的驱动方法,通过复位单元对第一控制点和第二控制点的电压进行复位,以使驱动单元处于固定电压偏置状态,从而可以有效改善因磁滞效应产生的短期残像的问题。同时,驱动控制单元还将驱动单元的阈值电压写入第一控制点,并且供电单元还将第一电源端的电压提供给第二控制点,以及在储能单元的作用下,使得最终获得的像素电流中既不包含阈值电压也不包含第一电源端的电压,从而实现了阈值电压补偿和IR drop补偿,有效提高了像素电流的均匀性,解决了面板显示亮度不均匀的问题。
图6是根据本发明实施例的阵列基板的方框示意图。如图6所示,该阵列基板1000可包括上述的像素电路100。
根据本发明实施例的阵列基板,通过上述的像素电路,能够有效改善因磁滞效应产生的短期残像的问题,同时可以实现阈值电压补偿和IR drop补偿,有效提高像素电流的均匀性,解决面板显示亮度不均匀的问题。
图7是根据本发明实施例的显示装置的方框示意图。如图7所示,该显示装置10000包括上述的阵列基板1000。
根据本发明实施例的显示装置,通过上述的阵列基板,能够有效改善因磁滞效应产生的短期残像的问题,同时可以实现阈值电压补偿和IR drop补偿,有效提高像素电流的均匀性,解决面板显示亮度不均匀的问题。
在本发明的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (18)

1.一种像素电路,其特征在于,包括:复位单元、驱动控制单元、供电单元、储能单元、驱动单元和发光单元,其中,
所述复位单元分别与第一扫描端、复位端、第二扫描端、参考电源端、第一控制点和第二控制点相连,用于根据所述第一扫描端的扫描信号将所述复位端的输入电压写入所述第一控制点,并根据所述第二扫描端的扫描信号将所述参考电源端的输入电压写入所述第二控制点;
所述驱动控制单元分别与第三扫描端、数据端和所述第一控制点相连,用于根据所述第三扫描端的扫描信号将所述数据端的输入电压写入所述第一控制点,其中,所述数据端的输入电压大于所述复位端的输入电压与所述驱动单元的阈值电压之差;
所述供电单元分别与第一电源端、所述第二扫描端、所述第二控制点、第三控制点和第四控制点相连,用于根据所述第二扫描端的扫描信号将所述第一电源端的电压提供给所述第二控制点,并使所述第三控制点和所述第四控制点相连通;
所述储能单元分别与所述第一控制点和所述第二控制点相连,用于存储所述第一控制点和所述第二控制点的电压;
所述驱动单元分别与所述第一控制点、所述第二控制点和所述第三控制点相连,用于在所述第一控制点和所述第二控制点的电压的控制下放电;
所述发光单元分别与所述第四控制点和第二电源端相连,用于在所述第四控制点的电压的控制下发光。
2.如权利要求1所述的像素电路,其特征在于,所述复位单元包括:
第一晶体管,所述第一晶体管的控制极与所述第一扫描端相连,所述第一晶体管的第一极与所述复位端相连,所述第一晶体管的第二极与所述第一控制点相连;
第二晶体管,所述第二晶体管的控制极与所述第二扫描端相连,所述第二晶体管的第一极与所述参考电源端相连,所述第二晶体管的第二极与所述第二控制点相连。
3.如权利要求2所述的像素电路,其特征在于,所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管。
4.如权利要求1所述的像素电路,其特征在于,所述驱动控制单元包括:
第三晶体管,所述第三晶体管的控制极与所述第三扫描端相连,所述第三晶体管的第一极与所述数据端相连;
第四晶体管,所述第四晶体管的第一极与所述第三晶体管的第二极相连,所述第四晶体管的控制极与所述第四晶体管的第二极相连后与所述第一控制点相连。
5.如权利要求4所述的像素电路,其特征在于,所述第三晶体管和所述第四晶体管均为P型晶体管。
6.如权利要求1所述的像素电路,其特征在于,所述供电单元包括:
第五晶体管,所述第五晶体管的控制极与所述第二扫描端相连,所述第五晶体管的第一极与所述第一电源端相连,所述第五晶体管的第二极与所述第二控制点相连;
第六晶体管,所述第六晶体管的控制极与所述第二扫描端相连,所述第六晶体管的第一极与所述第三控制点相连,所述第六晶体管的第二极与所述第四控制点相连。
7.如权利要求6所述的像素电路,其特征在于,所述第五晶体管和所述第六晶体管均为P型晶体管。
8.如权利要求1所述的像素电路,其特征在于,所述驱动单元包括驱动晶体管,所述驱动晶体管的控制极与所述第一控制点相连,所述驱动晶体管的第一极与所述第二控制点相连,所述驱动晶体管的第二极与所述第三控制点相连,其中,所述驱动单元的阈值电压为所述驱动晶体管的阈值电压。
9.如权利要求1所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管。
10.如权利要求1所述的像素电路,其特征在于,所述储能单元包括储能电容,所述储能电容的一端与所述第一控制点相连,所述储能电容的另一端与所述第二控制点相连。
11.如权利要求1所述的像素电路,其特征在于,所述发光单元包括有机发光二极管,所述有机发光二极管的一端与所述第四控制点相连,所述有机发光二极管的另一端与所述第二电源端相连。
12.一种像素电路的驱动方法,其特征在于,用于如权利要求1-11中任一项所述的像素电路,所述像素电路包括:复位单元、驱动控制单元、供电单元、储能单元、驱动单元和发光单元,所述像素电路的驱动方法包括:
第一扫描端和第二扫描端输入导通扫描信号,复位端输入复位电压,参考电源端输入第一电压,使得所述复位电压写入所述第一控制点,所述第一电压写入所述第二控制点;
所述第一扫描端输入关闭扫描信号,第三扫描端输入导通扫描信号,数据端输入数据电压,所述参考电源端输入参考电压,使得所述数据电压写入所述第一控制点,所述参考电压写入所述第二控制点,其中,所述数据端的数据电压大于所述复位端的复位电压与所述驱动单元的阈值电压之差;
所述第三扫描端输入关闭扫描信号,所述第二扫描端输入导通扫描信号,第一电源端输入第二电压,使得所述第二电压写入所述第一控制点,第三控制点和第四控制点相连通,所述驱动单元在所述第一控制点和所述第二控制点的电压的控制下通过所述发光单元进行放电,所述发光单元在所述驱动单元的电流驱动下发光。
13.如权利要求12所述的像素电路的驱动方法,其特征在于,所述第一电压不等于所述参考电压。
14.如权利要求12所述的像素电路的驱动方法,其特征在于,所述复位单元包括第一晶体管和第二晶体管,所述驱动控制单元包括第三晶体管和第四晶体管,所述供电单元包括第五晶体管和第六晶体管,所述储能单元包括储能电容,所述驱动单元包括驱动晶体管,所述发光单元包括有机发光二极管,其中,
当第一扫描端和第二扫描端输入导通扫描信号时,所述第一晶体管和所述第二晶体管导通;
当所述第一扫描端输入关闭扫描信号,第三扫描端输入导通扫描信号时,所述第二晶体管、所述第三晶体管和所述第四晶体管导通;
当所述第三扫描端输入关闭扫描信号,所述第二扫描端输入导通扫描信号时,所述第五晶体管、所述第六晶体管和所述驱动晶体管导通。
15.如权利要求14所述的像素电路的驱动方法,其特征在于,所述第一晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述驱动晶体管为P型晶体管,所述第二晶体管为N型晶体管。
16.如权利要求15所述的像素电路的驱动方法,其特征在于,扫描信号的时序包括:
复位阶段,所述第一扫描端输入低电平,所述第二扫描端和所述第三扫描端输入高电平,所述复位端输入所述复位电压,所述参考电源端输入所述第一电压;
数据写入阶段,所述第一扫描端和所述第二扫描端输入高电平,所述第三扫描端输入低电平,所述数据端输入所述数据电压,所述参考电源端输入所述参考电压;
发光阶段,所述第一扫描端和所述第三扫描端输入高电平,所述第二扫描端输入低电平,所述第一电源端输入所述第二电压。
17.一种阵列基板,其特征在于,包括如权利要求1-11中任一项所述的像素电路。
18.一种显示装置,其特征在于,包括如权利要求17所述的阵列基板。
CN201711339732.3A 2017-12-14 2017-12-14 显示装置、阵列基板、像素电路及其驱动方法 Pending CN107863072A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201711339732.3A CN107863072A (zh) 2017-12-14 2017-12-14 显示装置、阵列基板、像素电路及其驱动方法
US16/172,509 US10714012B2 (en) 2017-12-14 2018-10-26 Display device, array substrate, pixel circuit and drive method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711339732.3A CN107863072A (zh) 2017-12-14 2017-12-14 显示装置、阵列基板、像素电路及其驱动方法

Publications (1)

Publication Number Publication Date
CN107863072A true CN107863072A (zh) 2018-03-30

Family

ID=61706164

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711339732.3A Pending CN107863072A (zh) 2017-12-14 2017-12-14 显示装置、阵列基板、像素电路及其驱动方法

Country Status (2)

Country Link
US (1) US10714012B2 (zh)
CN (1) CN107863072A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019109673A1 (zh) * 2017-12-06 2019-06-13 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示设备
CN112071275A (zh) * 2020-09-28 2020-12-11 成都中电熊猫显示科技有限公司 像素驱动电路及方法、显示面板
TWI782722B (zh) * 2021-09-28 2022-11-01 友達光電股份有限公司 感測裝置及其操作方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108492770B (zh) * 2018-03-27 2021-01-22 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法及显示面板、显示装置
TWI738468B (zh) * 2020-08-17 2021-09-01 友達光電股份有限公司 低功耗之畫素電路與顯示器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100127955A1 (en) * 2008-11-26 2010-05-27 Sang-Moo Choi Pixel and organic light emitting display device using the same
CN103000126A (zh) * 2011-09-19 2013-03-27 胜华科技股份有限公司 发光元件驱动电路及其相关的像素电路与应用
CN104835452A (zh) * 2015-05-28 2015-08-12 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关装置
CN105096831A (zh) * 2015-08-21 2015-11-25 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN105845081A (zh) * 2016-06-12 2016-08-10 京东方科技集团股份有限公司 像素电路、显示面板及驱动方法
CN107342051A (zh) * 2017-09-07 2017-11-10 京东方科技集团股份有限公司 一种像素电路、显示装置、像素电路驱动方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100127955A1 (en) * 2008-11-26 2010-05-27 Sang-Moo Choi Pixel and organic light emitting display device using the same
CN103000126A (zh) * 2011-09-19 2013-03-27 胜华科技股份有限公司 发光元件驱动电路及其相关的像素电路与应用
CN104835452A (zh) * 2015-05-28 2015-08-12 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关装置
CN105096831A (zh) * 2015-08-21 2015-11-25 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN105845081A (zh) * 2016-06-12 2016-08-10 京东方科技集团股份有限公司 像素电路、显示面板及驱动方法
CN107342051A (zh) * 2017-09-07 2017-11-10 京东方科技集团股份有限公司 一种像素电路、显示装置、像素电路驱动方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019109673A1 (zh) * 2017-12-06 2019-06-13 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示设备
US11341908B2 (en) 2017-12-06 2022-05-24 Boe Technology Group Co., Ltd. Pixel circuit and driving method thereof, display panel and display device
CN112071275A (zh) * 2020-09-28 2020-12-11 成都中电熊猫显示科技有限公司 像素驱动电路及方法、显示面板
TWI782722B (zh) * 2021-09-28 2022-11-01 友達光電股份有限公司 感測裝置及其操作方法

Also Published As

Publication number Publication date
US20190189057A1 (en) 2019-06-20
US10714012B2 (en) 2020-07-14

Similar Documents

Publication Publication Date Title
CN107863072A (zh) 显示装置、阵列基板、像素电路及其驱动方法
CN100551183C (zh) 像素和使用该像素的有机发光显示装置
CN104252836B (zh) 有机发光二极管显示设备
CN103839520B (zh) 像素电路及其驱动方法、显示面板和显示装置
CN101286298B (zh) 像素、利用该像素的有机发光显示装置及其驱动方法
CN100520883C (zh) 图像显示装置
CN101739947B (zh) 有机发光显示装置、其驱动方法以及像素
CN107393470B (zh) 像素电路及其驱动方法、显示基板和显示装置
CN106531074A (zh) 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN106448557B (zh) 发光驱动电路及有机发光显示器
CN106531075A (zh) 有机发光像素驱动电路、驱动方法以及有机发光显示面板
KR102345665B1 (ko) 표시장치 및 그의 구동방법
CN106097964A (zh) 像素电路、显示面板、显示设备及驱动方法
CN106652908A (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN107086025A (zh) 显示面板、显示装置及显示面板的控制方法
CN106531082B (zh) 一种像素驱动电路、显示面板、显示设备和像素驱动方法
CN101458896B (zh) 有机el显示装置
US20080252217A1 (en) Pixel, organic light emitting display using the same, and associated methods
CN101123071A (zh) 像素和使用该像素的有机发光显示器
CN104575386B (zh) Amoled像素驱动电路及像素驱动方法
US9711087B2 (en) Pixel with multiple capacitors and organic light emitting display
CN101572053A (zh) 显示装置和显示装置驱动方法
CN103474022A (zh) 一种像素电路及其驱动方法、阵列基板和显示装置
CN106448565A (zh) 有机发光二极管像素补偿电路及有机发光显示装置
US9269296B2 (en) Pixel and organic light emitting display device using the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180330