CN107833550A - 显示装置及其时脉产生器 - Google Patents
显示装置及其时脉产生器 Download PDFInfo
- Publication number
- CN107833550A CN107833550A CN201711019628.6A CN201711019628A CN107833550A CN 107833550 A CN107833550 A CN 107833550A CN 201711019628 A CN201711019628 A CN 201711019628A CN 107833550 A CN107833550 A CN 107833550A
- Authority
- CN
- China
- Prior art keywords
- signal
- clock
- pulse generator
- clock pulse
- pixels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明揭示一时脉产生器,其用以产生多个时脉信号以控制栅极驱动器。栅极驱动器通过多条栅极线以输出栅极信号来开启显示装置的多个像素中的多个次像素。当时脉产生器收到第一模式信号时,时脉产生器依序输出多个高电平的时脉信号至栅极驱动器。当时脉产生器收到第二模式信号时,时脉产生器于第一期间输出致能的时脉信号至栅极驱动器,且时脉产生器于第二期间输出致能的时脉信号至栅极驱动器。
Description
技术领域
本发明关于一种影像处理装置,特别是关于一种显示装置及其时脉产生器。
背景技术
随着显示技术的快速发展,显示装置广泛地运用于人类的生活中并扮演越来越重要的角色。现有的显示装置的面板中常采用面板自我更新(Panel Self Refresh,PSR)技术,一旦显示装置的PSR技术启动,其时脉产生器降低刷新率以将储存的影像输出,然而,由于面板以原有解析度输出,导致显示装置整体功耗增加。
由此可见,上述现有的方式,显然仍存在不便与缺陷,而有待改进。为了解决上述问题,相关领域莫不费尽心思来谋求解决之道,但长久以来仍未发展出适当的解决方案。
发明内容
本发明揭示的一态样是关于一种时脉产生器,其用以产生多个时脉信号以控制栅极驱动器。栅极驱动器通过多条栅极线以输出栅极信号来开启显示装置的多个像素中的多个次像素。当时脉产生器收到第一模式信号时,时脉产生器依序输出多个高电平的时脉信号至栅极驱动器。当时脉产生器收到第二模式信号时,时脉产生器于第一期间输出致能的时脉信号至栅极驱动器,且时脉产生器于第二期间输出致能的时脉信号至栅极驱动器。
本发明揭示的另一态样是关于一种显示装置,此显示装置包含面板、面板、栅极驱动器及源极驱动器。面板包含多个像素,其中该些像素的每一者包含多个次像素。时脉产生器用以产生第一时脉信号、第二时脉信号、第三时脉信号以及第四时脉信号。当时脉产生器收到第一模式信号时,时脉产生器操作于第一模式,时脉产生器于第一模式依序输出第一至第四时脉信号。当时脉产生器收到第二模式信号时,时脉产生器操作于第二模式,在第二模式下,时脉产生器于第一期间输出致能的第一与第二时脉信号,且于第二期间输出致能的第三与第四时脉信号。栅极驱动器通过第一栅极线、第二栅极线、第三栅极线以及第四栅极线分别耦接于排列在第一行的该些次像素、排列在第二行的该些次像素、排列在第三行的该些次像素以及排列在第四行的该些次像素。源极驱动器通过多条数据线分别耦接于该些次像素。源极驱动器于第一期间输出数据信号至排列在第一与第二行的该些次像素,且于第二期间输出数据信号至排列在第三与第四行的该些次像素。
因此,根据本发明的技术内容,本发明实施例提供一种显示装置及其时脉产生器,藉以降低栅极驱动器乃至于源极驱动器的切换频率,以达到节能的目的。
附图说明
图1为依据本发明揭示的实施例所绘制的显示装置的示意图。
图2为依据本发明揭示的实施例所绘制的波形示意图。
图3为依据本发明揭示的实施例所绘制的如图1所示的显示装置的时脉产生器与栅极驱动器示意图。
图4为依据本发明揭示的实施例所绘制的如图1所示的显示装置的面板示意图。
图5为依据本发明揭示的实施例所绘制的如图1所示的显示装置的面板示意图。
其中,附图标记:
100:显示装置 GS1~GS6:栅极信号
110:时脉产生器 HC1~HC6:时脉信号
120:栅极驱动器 M1、M2:模式信号
130:源极驱动器 SP11~SP46:次像素
140:面板 SR1~SR6:移位暂存器
D1~D12:数据线 T1~T4:期间
DS1~DS12:数据信号 VST:起始信号
G1~G6:栅极线
具体实施方式
下文是举实施例配合所附图式作详细说明,以更好地理解本发明的态样,但所提供的实施例并非用以限制本揭示所涵盖的范围,而结构操作的描述非用以限制其执行的顺序,任何由元件重新组合的结构,所产生具有均等功效的装置,皆为本揭示所涵盖的范围。此外,根据业界的标准及惯常做法,图式仅以辅助说明为目的,并未依照原尺寸作图,实际上各种特征的尺寸可任意地增加或减少以便于说明。下述说明中相同元件将以相同的符号标示来进行说明以便于理解。
在全篇说明书与申请专利范围所使用的用词(terms),除有特别注明外,通常具有每个用词使用在此领域中、在此揭示的内容中与特殊内容中的平常意义。某些用以描述本发明揭示的用词将于下或在此说明书的别处讨论,以提供本领域技术人员在有关本发明揭示的描述上额外的引导。
此外,在本发明中所使用的用词“包含”、“包括”、“具有”、“含有”等等,均为开放性的用语,即意指“包含但不限于”。
图1为依据本发明揭示的实施例所绘制的显示装置100的示意图。如图所示,显示装置100包含时脉产生器110、栅极驱动器120、源极驱动器130及面板140。上述时脉产生器110用以产生多个时脉信号HC1~HC6以控制栅极驱动器120,而栅极驱动器120可通过多条栅极线G1~G6以输出栅极信号来开启显示装置100的多个像素中的多个次像素SP11~SP16、SP21~SP26、SP31~SP36、SP41~SP46…等。此外,时脉产生器110更用以接收模式信号(如模式信号M1、M2)。
为使本发明的时脉产生器110的操作易于理解,请一并参阅图2,其是依据本发明揭示的实施例所绘制的波形示意图。当时脉产生器110收到第一模式信号(如模式信号M1及M2均为低电平)时,时脉产生器110于期间T1依序输出多个高电平的时脉信号HC1~HC6至栅极驱动器120。再者,当时脉产生器110收到第二模式信号(如模式信号M1及M2均为高电平)时,时脉产生器110于期间T2输出致能的时脉信号HC1、HC2至栅极驱动器120,且时脉产生器110于期间T3输出致能的时脉信号HC3、HC4至栅极驱动器120。
如上所述,栅极驱动器120依据期间T2接收到的致能的时脉信号HC1、HC2而同时输出如图1所示的栅极信号GS1、GS2,换言之,栅极驱动器120于期间T2根据时脉信号HC1、HC2以通过第一与第二栅极线G1、G2输出栅极信号GS1、GS2至排列在第一与第二行的该些次像素SP11~SP16、SP21~SP26。由于第一与第二行的该些次像素SP11~SP16、SP21~SP26被同时开启,因此,源极驱动器130可于同一期间同时对两行次像素进行充电,进而减少栅极驱动器120乃至于源极驱动器130的切换频率,以降低功耗。同样地,栅极驱动器120于期间T3根据时脉信号HC3、HC4以通过第三与第四栅极线G3、G4输出如图1所示的栅极信号GS3、GS4至排列在第三与第四行的该些次像素SP31~SP36、SP41~SP46,以达到减少栅极驱动器120乃至于源极驱动器130的切换频率的目的。
在一实施例中,请参阅图1,面板140包含多个像素,这些像素的每一者包含多个次像素SP11~SP16、SP21~SP26、SP31~SP36、SP41~SP46…等。在一些实施例中,面板140的像素可由SP11~SP16、SP21~SP26所构成,面板140的另一像素可由SP31~SP36、SP41~SP46所构成。此外,栅极驱动器120通过第一栅极线G1、第二栅极线G2、第三栅极线G3以及第四栅极线G4分别耦接于排列在第一行的该些次像素SP11~SP16、排列在第二行的该些次像素SP21~SP26、排列在第三行的该些次像素SP31~SP36以及排列在第四行的该些次像素SP41~SP46。再者,源极驱动器130通过多条数据线D1~D12分别耦接于该些次像素SP11~SP16、SP21~SP26、SP31~SP36、SP41~SP46…等。然本发明不以上述实施例所绘示的结构为限,其仅用以例示性地说明本发明的实现方式之一。
在另一实施例中,请一并参阅图1与图2,时脉产生器110用以产生第一时脉信号HC1、第二时脉信号HC2、第三时脉信号HC3、第四时脉信号HC4、第五时脉信号HC5及第六时脉信号HC6。当时脉产生器110收到第一模式信号(如模式信号M1及M2均为低电平)时,时脉产生器110于期间T1依序输出第一至第六时脉信号HC1~HC6。随后,栅极驱动器120于期间T1根据第一至第六时脉信号HC1~HC6而依序输出栅极信号GS1~GS6至第一至第六栅极线G1~G6,以依序开启耦接第一至第六栅极线G1~G6的该些次像素。
于再一实施例中,请一并参阅图1与图2,当时脉产生器110收到第二模式信号(如模式信号M1及M2均为高电平)时,时脉产生器110于期间T2输出高电平的第一与第二时脉信号HC1、HC2至栅极驱动器120。随后,栅极驱动器120于期间T2根据第一与第二时脉信号HC1、HC2以通过第一栅极线G1与第二栅极线G2输出栅极信号GS1、GS2至排列在面板140的第一行与第二行的该些次像素SP11~SP16、SP21~SP26,而开启上述次像素SP11~SP16、SP21~SP26。再者,源极驱动器130于期间T2输出数据信号至排列在第一与第二行的该些次像素SP11~SP16、SP21~SP26。
在又一实施例中,请一并参阅图1与图2,当时脉产生器110收到第二模式信号(如模式信号M1及M2均为高电平)时,时脉产生器110于期间T3输出高电平的第三与第四时脉信号HC3、HC4至栅极驱动器120。随后,栅极驱动器120于期间T3根据第三与第四时脉信号HC3、HC4以通过第三栅极线G3与第四栅极线G4输出栅极信号GS3、GS4至排列在面板140的第三行与第四行的该些次像素SP31~SP36、SP41~SP46,而开启上述次像素SP31~SP36、SP41~SP46。再者,源极驱动器130于期间T3输出数据信号至排列在第三与第四行的该些次像素SP31~SP36、SP41~SP46。此外,时脉产生器110于期间T4的操作方式类似于时脉产生器110于期间T2或期间T3的操作方式,排列在面板140的第五行与第六行的该些次像素会被栅极驱动器120开启,再由源极驱动器130输出数据信号至该些次像素。然本发明不以上述实施例所述的操作方式为限,其仅用以例示性地说明本发明的实现方式之一。
请参阅图2,在一实施例中,期间T2及期间T3依序发生。请一并参阅期间T2、T3,高电平的第一与第二时脉信号HC1、HC2的脉冲宽度相同于高电平的第三与第四时脉信号HC3、HC4的脉冲宽度。于再一实施例中,期间T2、期间T3、期间T4依序发生。于期间T2~T4,高电平的第一与第二时脉信号HC1、HC2的脉冲宽度、高电平的第三与第四时脉信号HC3、HC4的脉冲宽度及高电平的第五与第六时脉信号HC5、HC6的脉冲宽度相同。然本发明不以图2实施例所绘示的波形为限,其仅用以例示性地说明本发明的实现方式之一。
在另一实施例中,在时脉产生器110收到第二模式信号(如模式信号M1及M2均为高电平)的状态下,时脉产生器110输出起始信号VST至栅极驱动器120,俾使栅极驱动器120根据起始信号VST及高电平的时脉信号HC1、HC2以输出栅极信号GS1~GS2。
图3为依据本发明揭示的实施例所绘制的如图1所示的显示装置100的时脉产生器110与栅极驱动器120示意图。请一并参阅图2与图3,LC1/LC2控制移位暂存器SR1~SR6保持低电压输出,使每条栅极线G1~G6输出的栅极信号GS1~GS6均为低电压。
请参阅图3,栅极驱动器120包含第一移位暂存器SR1、第二移位暂存器SR2、第三移位暂存器SR3及第四移位暂存器SR4。当时脉产生器110收到第二模式信号时,时脉产生器110输出启动信号VST,第一移位暂存器SR1用以接收第一时脉信号HC1,并依据上述启动信号VST及第一时脉信号HC1以决定是否通过第一栅极线G1输出栅极信号GS1。第二移位暂存器SR2用以接收第二时脉信号HC2,并依据上述启动信号VST及第二时脉信号HC2以决定是否通过第二栅极线G2输出栅极信号GS2。
在另一实施例中,第三移位暂存器SR3用以接收第三时脉信号HC3,并依据第一移位暂存器SR1传来的第一时脉信号HC1及第三时脉信号HC3以决定是否通过第三栅极线G3输出栅极信号GS3。第四移位暂存器SR4用以接收第四时脉信号HC4,并依据第二移位暂存器SR2传来的第二时脉信号HC2及第四时脉信号HC4以决定是否通过第四栅极线G4输出栅极信号GS4。于再一实施例中,第五移位暂存器SR5、第六移位暂存器SR6,乃至后续的其余移位暂存器的驱动方式均类似于第三移位暂存器SR3及第四移位暂存器SR4的驱动方式,为使本发明说明书简洁,于此不作赘述。
图4为依据本发明揭示的实施例所绘制的如图1所示的显示装置100的面板示意图。图5为依据本发明揭示的实施例所绘制的如图1所示的显示装置100的面板示意图。须说明的是,图4所示的面板140A的架构基本上与图1所示的面板140相同,而图5所示的面板140B的像素架构是采用交错耦接(Zig-Zag)架构,与图1所示的面板140有所差异,详述如后。
请参阅图4,当排列于第一行与第二行的次像素SP11~SP16及SP21~SP26同时被栅极信号GS1、GS2开启时,第一数据线D1及第四数据线D4分别提供相同电压的数据信号DS1、DS4至次像素SP11、SP21及SP14、SP24;第二数据线D2及第五数据线D5分别提供相同电压的数据信号DS2、DS5至次像素SP12、SP22及SP15、SP25;第三数据线D3及第六数据线D6分别提供相同电压的数据信号DS3、DS6至次像素SP13、SP23及SP16、SP26。在另一实施例中,次像素SP31~SP36、SP41~SP46,乃至其余次像素的驱动方式均类似于次像素SP11~SP16及SP21~SP26的驱动方式,为使本发明说明书简洁,于此不作赘述。
请参阅图5,图1所示的源极驱动器130通过数据线D1~D12的每一者与面板140B的该些次像素SP11~SP16、SP21~SP26、SP31~SP36、SP41~SP46…交错耦接(Zig-Zag),使得与该些数据线D1~D12的同一条数据线耦接的次像素所发出的光颜色相同。举例而言,数据线D1交错耦接于次像素SP11(位于数据线D1左侧)、次像素SP22(位于数据线D1右侧)、次像素SP31(位于数据线D1左侧)、次像素SP42(位于数据线D1右侧)…等,且由图中可以看出次像素SP11、SP22、SP31、SP42皆为同一颜色次像素(须说明的是,图中以相同网点标示的次像素为相同颜色的次像素)。在一实施例中,数据线D2~D12与次像素间的交错方式均类似于数据线D1与次像素间的交错方式,为使本发明说明书简洁,于此不作赘述。
于再一实施例中,请参阅图5,当排列于第一行与第二行的次像素SP11~SP16及SP21~SP26同时被栅极信号GS1、GS2开启时,第一数据线D1及第四数据线D4分别提供相同电压的数据信号DS1、DS4至次像素SP11、SP22及SP14、SP25;第二数据线D2及第五数据线D5分别提供相同电压的数据信号DS2、DS5至次像素SP12、SP23及SP15、SP26;第三数据线D3及第六数据线D6分别提供相同电压的数据信号DS3、DS6至次像素SP13、SP24及SP16、SP26右侧次像素。此外,次像素SP31~SP36、SP41~SP46,乃至其余次像素的驱动方式均类似于次像素SP11~SP16及SP21~SP26的驱动方式,为使本发明说明书简洁,于此不作赘述。
由上述本发明实施方式可知,应用本发明具有下列优点。本发明实施例藉由提供一种显示装置及其时脉产生器,藉以降低栅极驱动器乃至于源极驱动器的切换频率,以达到节能的目的。
技术领域通常知识者可以容易理解到揭示的实施例实现一或多个前述举例的优点。阅读前述说明书之后,技术领域通常知识者将有能力对如同此处揭示内容作多种类的更动、置换、等效物以及多种其他实施例。因此本发明的保护范围当视申请专利范围所界定者与其均等范围为主。
Claims (10)
1.一种时脉产生器,其特征在于,用以产生多个时脉信号以控制一栅极驱动器,其中该栅极驱动器通过多条栅极线以输出一栅极信号来开启一显示装置的多个像素中的多个次像素;
其中当该时脉产生器收到一第一模式信号时,该时脉产生器依序输出该些高电平的时脉信号至该栅极驱动器,其中当该时脉产生器收到一第二模式信号时,该时脉产生器于一第一期间输出致能的该些时脉信号至该栅极驱动器,且该时脉产生器于一第二期间输出致能的该些时脉信号至该栅极驱动器。
2.如权利要求1所述的时脉产生器,其特征在于,该时脉产生器用以产生一第一时脉信号、一第二时脉信号、一第三时脉信号以及一第四时脉信号,其中当该时脉产生器收到该第二模式信号时,该时脉产生器于该第一期间输出高电平的该第一与该第二时脉信号至该栅极驱动器,该栅极驱动器根据该第一与该第二时脉信号以通过一第一栅极线与一第二栅极线输出该栅极信号至排列在该显示装置的第一行与第二行的该些次像素。
3.如权利要求2所述的时脉产生器,其特征在于,该时脉产生器用以产生该第三时脉信号以及该第四时脉信号,其中当该时脉产生器收到该第二模式信号时,该时脉产生器于该第二期间输出高电平的该第三与该第四时脉信号至该栅极驱动器,该栅极驱动器根据该第三与该第四时脉信号以通过一第三栅极线与一第四栅极线输出该栅极信号至排列在该显示装置的第三行与第四行的该些次像素。
4.如权利要求3所述的时脉产生器,其特征在于,该第一期间及该第二期间依序发生,高电平的该第一与该第二时脉信号的脉冲宽度相同于高电平的该第三与该第四时脉信号的脉冲宽度。
5.如权利要求1至4任一项所述的时脉产生器,其特征在于,在该时脉产生器收到该第二模式信号的状态下,该时脉产生器输出一起始信号至该栅极驱动器,俾使该栅极驱动器根据该起始信号及高电平的该些时脉信号以输出栅极信号。
6.一种显示装置,其特征在于,包含:
一面板,包含多个像素,其中该些像素的每一者包含多个次像素;
一时脉产生器,用以产生一第一时脉信号、一第二时脉信号、一第三时脉信号以及一第四时脉信号,其中当该时脉产生器收到一第一模式信号时,该时脉产生器操作于一第一模式,该时脉产生器于该第一模式依序输出该第一至该第四时脉信号;其中当该时脉产生器收到一第二模式信号时,该该时脉产生器操作于一第二模式,在该第二模式下,该时脉产生器于一第一期间输出致能的该第一与该第二时脉信号,且于一第二期间输出致能的该第三与该第四时脉信号;
一栅极驱动器,通过一第一栅极线、一第二栅极线、一第三栅极线以及一第四栅极线分别耦接于排列在第一行的该些次像素、排列在第二行的该些次像素、排列在第三行的该些次像素以及排列在第四行的该些次像素;以及
一源极驱动器,通过多条数据线分别耦接于该些次像素,其中该源极驱动器于该第一期间输出一数据信号至排列在第一与第二行的该些次像素,且于该第二期间输出该数据信号至排列在第三与第四行的该些次像素。
7.如权利要求6所述的显示装置,其特征在于,在该第一模式下,当该栅极驱动器依序接收到该第一至该第四时脉信号时,该栅极驱动器依序输出一栅极信号至该第一至该第四栅极线,以依序开启耦接该第一至该第四栅极线的该些次像素,其中在该第二模式下,该栅极驱动器于该第一期间根据该第一与该第二时脉信号以通过该第一与该第二栅极线输出该栅极信号至排列在第一与第二行的该些次像素,且于该第二期间根据该第三与该第四时脉信号以通过该第三与该第四栅极线输出该栅极信号至排列于第三与第四行的该些次像素。
8.如权利要求7所述的显示装置,其特征在于,当该时脉产生器收到该第二模式信号时,该时脉产生器于该第一期间输出一启动信号,其中该栅极驱动器包含:
一第一移位暂存器,用以接收该第一时脉信号,并依据该启动信号及该第一时脉信号以决定是否通过该第一栅极线输出该栅极信号;以及
一第二移位暂存器,用以接收该第二时脉信号,并依据该启动信号及该第二时脉信号以决定是否通过该第二栅极线输出该栅极信号。
9.如权利要求8所述的显示装置,其特征在于,该栅极驱动器更包含:
一第三移位暂存器,用以接收该第三时脉信号,并依据该第一时脉信号及该第三时脉信号以决定是否通过该第三栅极线输出该栅极信号;以及
一第四移位暂存器,用以接收该第四时脉信号,并依据该第二时脉信号及该第四时脉信号以决定是否通过该第四栅极线输出该栅极信号。
10.如权利要求9所述的显示装置,其特征在于,该源极驱动器通过该些数据线的每一者与该面板的该些次像素交错耦接,其中与该些数据线的同一条数据线耦接的该些次像素所发出的光颜色相同。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711019628.6A CN107833550A (zh) | 2017-10-27 | 2017-10-27 | 显示装置及其时脉产生器 |
TW107119528A TWI680677B (zh) | 2017-10-27 | 2018-06-06 | 顯示裝置及其時脈產生器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711019628.6A CN107833550A (zh) | 2017-10-27 | 2017-10-27 | 显示装置及其时脉产生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107833550A true CN107833550A (zh) | 2018-03-23 |
Family
ID=61650816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711019628.6A Pending CN107833550A (zh) | 2017-10-27 | 2017-10-27 | 显示装置及其时脉产生器 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107833550A (zh) |
TW (1) | TWI680677B (zh) |
Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1251677A (zh) * | 1997-03-27 | 2000-04-26 | 惠普公司 | 电控元件的寻址阵列 |
US20040008173A1 (en) * | 2001-11-30 | 2004-01-15 | Kazuhiro Maeda | Signal line drive circuit and display device using the same |
CN101110179A (zh) * | 2006-07-18 | 2008-01-23 | 胜华科技股份有限公司 | 平面显示器结构 |
CN101552040A (zh) * | 2009-04-28 | 2009-10-07 | 友达光电股份有限公司 | 液晶显示器的移位寄存器 |
CN102034448A (zh) * | 2009-10-02 | 2011-04-27 | 索尼公司 | 图像显示装置和驱动图像显示装置的方法 |
CN103488016A (zh) * | 2013-06-28 | 2014-01-01 | 友达光电股份有限公司 | 像素阵列 |
CN103969834A (zh) * | 2013-01-25 | 2014-08-06 | 群创光电股份有限公司 | 二维/三维可切换式显示模块及其驱动方法 |
CN104570531A (zh) * | 2015-02-05 | 2015-04-29 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN104966506A (zh) * | 2015-08-06 | 2015-10-07 | 京东方科技集团股份有限公司 | 一种移位寄存器、显示面板的驱动方法及相关装置 |
CN104978943A (zh) * | 2015-08-06 | 2015-10-14 | 京东方科技集团股份有限公司 | 一种移位寄存器、显示面板的驱动方法及相关装置 |
CN104978944A (zh) * | 2015-08-06 | 2015-10-14 | 京东方科技集团股份有限公司 | 一种显示面板的驱动方法、显示面板及显示装置 |
WO2016084735A1 (ja) * | 2014-11-28 | 2016-06-02 | シャープ株式会社 | データ信号線駆動回路、それを備えた表示装置、およびその駆動方法 |
CN107230447A (zh) * | 2017-08-04 | 2017-10-03 | 京东方科技集团股份有限公司 | 一种驱动方法、驱动电路及显示面板 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102687204A (zh) * | 2009-10-09 | 2012-09-19 | 株式会社半导体能源研究所 | 移位寄存器和显示装置以及其驱动方法 |
TW201428724A (zh) * | 2013-01-04 | 2014-07-16 | Novatek Microelectronics Corp | 驅動模組及其驅動方法 |
TWI549107B (zh) * | 2014-11-05 | 2016-09-11 | 群創光電股份有限公司 | 顯示裝置 |
-
2017
- 2017-10-27 CN CN201711019628.6A patent/CN107833550A/zh active Pending
-
2018
- 2018-06-06 TW TW107119528A patent/TWI680677B/zh active
Patent Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1251677A (zh) * | 1997-03-27 | 2000-04-26 | 惠普公司 | 电控元件的寻址阵列 |
US20040008173A1 (en) * | 2001-11-30 | 2004-01-15 | Kazuhiro Maeda | Signal line drive circuit and display device using the same |
CN101110179A (zh) * | 2006-07-18 | 2008-01-23 | 胜华科技股份有限公司 | 平面显示器结构 |
CN101552040A (zh) * | 2009-04-28 | 2009-10-07 | 友达光电股份有限公司 | 液晶显示器的移位寄存器 |
CN102034448A (zh) * | 2009-10-02 | 2011-04-27 | 索尼公司 | 图像显示装置和驱动图像显示装置的方法 |
CN103969834A (zh) * | 2013-01-25 | 2014-08-06 | 群创光电股份有限公司 | 二维/三维可切换式显示模块及其驱动方法 |
CN103488016A (zh) * | 2013-06-28 | 2014-01-01 | 友达光电股份有限公司 | 像素阵列 |
WO2016084735A1 (ja) * | 2014-11-28 | 2016-06-02 | シャープ株式会社 | データ信号線駆動回路、それを備えた表示装置、およびその駆動方法 |
CN104570531A (zh) * | 2015-02-05 | 2015-04-29 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN104966506A (zh) * | 2015-08-06 | 2015-10-07 | 京东方科技集团股份有限公司 | 一种移位寄存器、显示面板的驱动方法及相关装置 |
CN104978943A (zh) * | 2015-08-06 | 2015-10-14 | 京东方科技集团股份有限公司 | 一种移位寄存器、显示面板的驱动方法及相关装置 |
CN104978944A (zh) * | 2015-08-06 | 2015-10-14 | 京东方科技集团股份有限公司 | 一种显示面板的驱动方法、显示面板及显示装置 |
CN107230447A (zh) * | 2017-08-04 | 2017-10-03 | 京东方科技集团股份有限公司 | 一种驱动方法、驱动电路及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
TWI680677B (zh) | 2019-12-21 |
TW201918063A (zh) | 2019-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101739980B (zh) | 多面板显示设备及其驱动方法 | |
CN105469752B (zh) | 显示装置 | |
CN101266767B (zh) | 液晶显示器 | |
CN105719606B (zh) | 选择电路和具有选择电路的显示装置 | |
CN103700358B (zh) | 一种gip型液晶显示装置 | |
CN109584809A (zh) | 栅极驱动器和包括其的平板显示装置 | |
CN105741717B (zh) | 显示装置 | |
CN102338947B (zh) | 液晶显示器及其驱动方法 | |
CN101572064B (zh) | 液晶显示器及其驱动方法 | |
US20120169698A1 (en) | Display apparatus and method of driving the same | |
CN102930809B (zh) | 双栅极驱动的横向排列的像素结构及显示面板 | |
CN103578394B (zh) | 选通驱动电路和使用该选通驱动电路的显示装置 | |
DE102012024540B4 (de) | Anzeigevorrichtung und Verfahren zum Betreiben derselben | |
CN100507651C (zh) | 液晶显示器 | |
CN102543018B (zh) | 液晶显示装置及其驱动方法 | |
CN105845060A (zh) | 具有栅极驱动电路的显示装置 | |
CN105243995B (zh) | 移位寄存器及其驱动方法、栅极驱动电路及其相关器件 | |
CN104376811B (zh) | 透明显示面板及其驱动方法 | |
CN103809313A (zh) | 液晶显示装置及其驱动方法 | |
US9092222B2 (en) | Three dimensional image display | |
JP2005140891A (ja) | 液晶表示装置ならびにその駆動回路および駆動方法 | |
CN102103837A (zh) | 液晶显示器 | |
CN103137086A (zh) | 显示装置 | |
CN104464676B (zh) | 液晶显示装置的时脉产生电路及其操作方法 | |
CN107274821A (zh) | 显示设备及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180323 |
|
RJ01 | Rejection of invention patent application after publication |