CN107436615B - 用于检测电源电压的*** - Google Patents
用于检测电源电压的*** Download PDFInfo
- Publication number
- CN107436615B CN107436615B CN201610357282.XA CN201610357282A CN107436615B CN 107436615 B CN107436615 B CN 107436615B CN 201610357282 A CN201610357282 A CN 201610357282A CN 107436615 B CN107436615 B CN 107436615B
- Authority
- CN
- China
- Prior art keywords
- reference signal
- voltage
- measured
- power supply
- bias
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Measurement Of Current Or Voltage (AREA)
Abstract
本发明提供一种用于检测电源电压的***,所述***包括参考信号生成装置、比较装置以及输出缓冲装置,其中,所述参考信号生成装置用于生成随待测电源电压的变化而变化的第一参考信号和第二参考信号;所述比较装置用于比较所述第一参考信号和所述第二参考信号,并生成比较结果信号;以及所述输出缓冲装置用于基于所述比较结果信号生成输出参考信号,所述输出参考信号反映所述待测电源的电压模式。本发明所提供的用于检测电源电压的***对电源电压的检测不受电源电压偏差的影响,只有工艺温度的偏差,对电源电压检测的影响较小,因此可以在所有工艺角下都输出正确的检测结果。
Description
技术领域
本发明涉及集成电路技术领域,具体而言涉及一种用于检测电源电压的***。
背景技术
I/O是内部芯片和外部芯片之间的接口,主要功能是发射或接收数字/模拟信号。在特殊应用下I/O接口需要工作在高于正常电源电平下,此时需要产生一个检测信号向芯片内部逻辑告知I/O实际正操作在哪种电压模式下。然而,现有的检测IO电源电压的检测电路结构简单,在工艺角变化的情况下可能输出错误的检测结果。因此,需要一种检测电源电压的***对电源电压的检测不受工艺角的影响,能够在高电平电源下有足够的可靠性性能。
发明内容
针对现有技术的不足,本发明提供一种用于检测电源电压的***,所述***包括参考信号生成装置、比较装置以及输出缓冲装置,其中,所述参考信号生成装置用于生成随待测电源电压的变化而变化的第一参考信号和第二参考信号;所述比较装置用于比较所述第一参考信号和所述第二参考信号,并生成比较结果信号;以及所述输出缓冲装置用于基于所述比较结果信号生成输出参考信号,所述输出参考信号反映所述待测电源的电压模式。
在本发明的一个实施例中,所述参考信号生成装置包括第一参考信号生成模块和第二参考信号生成模块,所述第一参考信号生成模块包括串联连接于所述待测电源和低压电源之间的负载和线性区NMOS器件,用于生成所述第一参考信号;所述第二参考信号生成模块包括串联连接于所述待测电源和低压电源之间的电阻和饱和区NMOS器件,用于生成所述第二参考信号。
示例性地,所述负载由多个工作在饱和区的PMOS器件构成。
在本发明的一个实施例中,所述第一参考信号为随所述待测电源的电压增加而单调递增的参考信号,所述第二参考信号为随所述待测电源的电压增加而单调递减的参考信号。
在本发明的一个实施例中,所述参考信号生成装置还包括偏压生成模块,所述偏压生成模块用于生成第一偏压和第二偏压。
在本发明的一个实施例中,所述第一偏压为所述线性区NMOS器件提供栅极电压,所述第二偏压为所述饱和区NMOS器件提供栅极电压。
在本发明的一个实施例中,所述偏压生成模块还为所述比较装置提供所述第一偏压。
在本发明的一个实施例中,所述偏压生成模块包括串联连接于所述待测电源和低压电源之间的多个电阻。
在本发明的一个实施例中,所述偏压生成模块包括串联连接的宽长比小于预定阈值的MOS器件。
在本发明的一个实施例中,所述比较装置包括差分放大器。
示例性地,所述差分放大器为电流镜负载的差分放大器。
在本发明的一个实施例中,所述输出缓冲装置包括下拉反相器。
示例性地,所述下拉反相器包括串联连接于所述待测电源和低压电源之间的负载和开关NMOS器件。
示例性地,所述负载由多个工作在饱和区的PMOS器件构成。
在本发明的一个实施例中,所述输出缓冲装置还包括连接于高压电源和低压电源之间的输出缓冲器。
示例性地,所述高压电源的电压低于所述待测电源的电压。
本发明所提供的用于检测电源电压的***对电源电压的检测不受电源电压偏差的影响,只有工艺温度的偏差,对电源电压检测的影响较小,因此可以在所有工艺角下都输出正确的检测结果。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。
附图中:
图1示出了现有的检测电源电压的示例性电路;
图2示出了图1所示电路中X节点处的电压随电源电压而变化的示意图;
图3示出了根据本发明实施例的用于检测电源电压的***的结构示意图;
图4示出了根据本发明实施例的用于检测电源电压的***的示例性电路;以及
图5示出了图4所示电路中部分节点处的电压随电源电压而变化的示意图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
应当理解的是,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
为了彻底理解本发明,将在下列的描述中提出详细的步骤以及详细的结构,以便阐释本发明提出的技术方案。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
图1示出了现有的检测电源电压的示例性电路。如图1所示,待测电源(例如IO电源)示出为VDD33,为测试电源VDD33的电压模式,采用两个串联连接的电阻,并从两电阻之间即如图1所示节点X处连接采用另一电源(例如芯片内部电源)VDD供电的反相器,反相器输出检测信号,该检测信号用于反映电源VDD33的电压模式。
图2示出了图1所示电路中X节点处的电压随电源电压而变化的示意图。如图2所示,节点X处的电压随电源电压线性变化,当V(VDD33)=3V时,V(X)=V1;当V(VDD33)=5V时,V(X)=V2;如果反相器的阈值电压Vt在V1到V2之间,那么随着VDD33电压从3V上升到5V,反相器的输出节点输出的检测信号为从“1”到“0”。
因此,图1所示电路的检测机制是当VDD33为高电压模式时,X点电压大于后级阈值,则输出为0;当VDD33为低电压模式时,X点电压小于后级阈值,则输出为1。但是由于跨两个电源域,电压影响有可能会相反。随着工艺温度电压的影响可能会出现检测错误。例如VDD33电压偏高10%,VDD电压偏低10%,特定的温度工艺偏差条件下,即使VDD33为高电压模式,X点电压也有可能小于后级阈值,错误输出1;或者,VDD33电压偏低10%,VDD电压偏高10%,特定的温度工艺偏差条件下,即使VDD33为低电压模式时,X点电压也大于后级阈值,错误输出0。
为了克服上述缺陷,本发明提供一种用于检测电源电压的***。图3示出了根据本发明实施例的用于检测电源电压的***300的结构示意图。
如图3所示,***300包括参考信号生成装置301、比较装置302以及输出缓冲装置303。
其中,参考信号生成装置301用于生成随待测电源VDD33(未在图3中示出)电压的变化而变化的第一参考信号A和第二参考信号B;
比较装置302用于比较第一参考信号A和第二参考信号B,并生成比较结果信号D;
输出缓冲装置303用于基于比较结果信号D生成输出参考信号C,输出参考信号C反映待测电源VDD33的电压模式。
由于***300所有的检测都是在同一电源域(即待测电源域VDD33)中实现,因此其对电源电压的检测不受电源电压偏差的影响,只有工艺温度的偏差,对电源电压检测的影响较小,因此可以在所有工艺角下都输出正确的检测结果。
根据本发明的一个实施例,参考信号生成装置301可以包括第一参考信号生成模块和第二参考信号生成模块(未在图3中示出)。
其中,第一参考信号生成模块可以包括串联连接于待测电源VDD33和低压电源之间的负载和线性区NMOS器件,用于生成第一参考信号A;
第二参考信号生成模块可以包括串联连接于待测电源VDD33和低压电源之间的电阻和饱和区NMOS器件,用于生成第二参考信号B。其中,低压电源为VSS(未在图3中示出)。
示例性地,第一参考信号A可以为随待测电源VDD33的电压增加而单调递增的参考信号,第二参考信号B可以为随待测电源VDD33的电压增加而单调递减的参考信号。
示例性地,第一参考信号生成模块的负载可以由多个工作在饱和区的PMOS器件构成,这些PMOS器件可以采用二极管形式连接,即衬底连接源极、栅极连接漏极的连接方式,以使其工作在饱和区,用作分压负载。可替代地,第一参考信号生成模块的负载可以由电阻串来实现。本领域普通技术人员能够理解,此处可以根据需要设置PMOS器件的数量,或根据需要设置电阻的阻值。
第一参考信号生成模块的NMOS器件可被设计为随着电源电压的上升而总是操作在线性区,该NMOS器件漏端的电压可作为第一参考信号A。
第二参考信号生成模块的电阻用作分压负载,本领域普通技术人员能够理解,此处可以根据需要设置电阻的阻值。
第二参考信号生成模块的NMOS器件可被设计为随着电源电压的上升从饱和区变换到线性区,该NMOS器件漏端的电压可作为第二参考信号B。
示例性地,参考信号生成装置301还可以包括偏压生成模块(未在图3中示出),偏压生成模块可以为第一、第二参考信号生成模块的NMOS器件提供栅极电压。
示例性地,偏压生成模块可以用于生成第一偏压和第二偏压。例如,第一偏压为第一参考信号生成模块的线性区NMOS器件提供栅极电压,第二偏压为第二参考信号生成模块的饱和区NMOS器件提供栅极电压。
示例性地,偏压生成模块还为比较装置302提供第一偏压。
示例性地,偏压生成模块可以包括串联连接于待测电源VDD33和低压电源VSS之间的多个电阻。本领域普通技术人员能够理解,此处可以根据需要设置电阻的数量和/或阻值,以分出合理的电平供第一、第二参考信号生成模块应用。
可替代地,偏压生成模块可以采用串联连接的具有较小宽长比(例如小于预定阈值)的MOS器件来实现,本领域普通技术人员可以根据需要设置预定阈值的具体数值。
根据本发明的一个实施例,比较装置302可以包括差分放大器。示例性地,该差分放大器可以为电流镜负载的差分放大器。
根据本发明的一个实施例,输出缓冲装置303可以包括下拉反相器。示例性地,该下拉反相器可以包括串联连接于待测电源VDD33和低压电源VSS之间的负载和开关NMOS器件。
该下拉反相器的负载可以由多个工作在饱和区的PMOS器件构成,这些PMOS器件可以采用二极管形式连接,即衬底连接源极、栅极连接漏极的连接方式,以使其工作在饱和区,用作分压负载。可替代地,该下拉反相器的负载可以由电阻串来实现。本领域普通技术人员能够理解,此处可以根据需要设置PMOS器件的数量,或根据需要设置电阻的阻值。
比较装置302输出的比较结果信号D连接到该下拉反相器的输入端,该下拉反相器的输出即作为输出参考电压,该输出参考电压C反映待测电源VDD33的电压模式,能够作为向芯片内部传输的检测IO电源电压的检测信号。
进一步地,输出缓冲装置303还可以包括连接于高压电源和低压电源之间的输出缓冲器。其中,高压电源的电压低于待测电源VDD33的电压。例如,高压电源为VDD。
该输出缓冲器可以用于将输出缓冲装置所包括的下拉反相器所输出的输出参考信号变换到另一电源域,例如芯片内部电源域VDD,以作为最终的电源电压检测信号向芯片内部逻辑告知IO电源实际正操作在哪种电压模式下。
示例性地,该输出缓冲器可以采用奇数数目的反相器实现,本领域普通技术人员能够理解,此处可以根据需要设置所包括的反相器的数量。
示意性实施例一
图4示出了根据上述实施例的用于检测电源电压的***400的示例性电路。如图4所示,***400包括参考信号生成装置401、比较装置402以及包括下拉反相器403和输出缓冲器404的输出缓冲装置。
参考信号生成装置401的电路包括偏压生成支路、第一参考信号A生成支路和第二参考信号B生成支路。
其中,偏压生成支路包括串联连接于待测电源VDD33和低压电源VSS之间的多个电阻,虽然此处在图4中示出为五个电阻,但是本领域普通技术人员可以理解,可以根据需要设置任意数目的电阻。偏压生成支路可以用于生成第一偏压VB_A和第二偏压VB_B。
第一参考信号A生成支路包括串联连接于待测电源VDD33和低压电源VSS之间的负载和NMOS器件MN1。
其中,第一参考信号A生成支路所包括的负载由工作在饱和区的多个PMOS器件构成,这些PMOS器件均为衬底连接源极、栅极连接漏极,为二极管形式连接的PMOS串,因此总是工作在饱和区,它们用作分压负载,虽然此处在图4中示出为四个PMOS器件,但是本领域普通技术人员可以理解,可以根据需要设置任意数目的PMOS器件。
第二参考信号B生成支路包括电阻和NMOS器件MN2。其中,随着电源电压VDD33的增大,MN2从饱和区变换到线性区。
MN1的栅极电压可由偏压生成支路所生成的第一偏压VB_A来提供,MN2的栅极电压可由偏压生成支路所生成的第二偏压VB_B来提供。
MN1的漏端电压和MN2的漏端电压分别作为第一参考信号A和第二参考信号B作为比较装置402的输入信号。示例性地,第一参考信号A可以为随待测电源VDD33的电压增加而单调递增的参考信号,第二参考信号B可以为随待测电源VDD33的电压增加而单调递减的参考信号。
比较装置402包括电流镜负载的差分放大器,其接收第一参考信号A和第二参考信号B作为输入,输出比较结果信号D。
输出缓冲装置包括下拉反相器403,下拉反相器403包括串联连接于待测电源VDD33和低压电源VSS之间的负载和开关NMOS器件。
下拉反相器403的负载由多个工作在饱和区的PMOS器件构成,这些PMOS器件衬底连接源极、栅极连接漏极,为二极管形式连接的PMOS串,因此总是工作在饱和区用作分压负载,虽然此处在图4中示出为四个PMOS器件,但是本领域普通技术人员可以理解,可以根据需要设置任意数目的PMOS器件。
开关NMOS器件的栅极电压为比较装置402的输出D,开关NMOS器件的漏端电压C作为下拉反相器403的输出,其中C反映待测电源VDD33的正处于的电压模式。
输出缓冲装置还包括连接于高压电源VDD和低压电源VSS之间的输出缓冲器404,输出缓冲器404包括串联连接的多个反相器,它们将下拉反相器403的输出C变换到另一电源域(芯片内部电源VDD)。
输出缓冲器404的输出REF作为最终的电源电压检测信号向芯片内部逻辑告知IO电源实际正操作在哪种电压模式下。虽然此处在图4中示出为三个反相器,但是本领域普通技术人员可以理解,可以根据需要设置任意数目的反相器。
图5示出了图4所示电路中节点A、B、D、C以及REF处的电压随电源电压而变化的示意图。
如图5所示,在所有工艺角下,参考信号A和B的交叉应在3.3V(即3V+10%)和4.5V(即5V-10%)之间的区域,这意味着所有工艺角的IO电源都可被正确地检测到,不管是高电平还是低电平。
因此,本发明所提供的基于上述实施例的用于检测电源电压的***对电源电压的检测不受电源电压偏差的影响,只有工艺温度的偏差,对电源电压检测的影响较小,因此可以在所有工艺角下都输出正确的检测结果。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。
Claims (15)
1.一种用于检测电源电压的***,其特征在于,所述***包括参考信号生成装置、比较装置以及输出缓冲装置,其中,
所述参考信号生成装置用于生成随待测电源电压的变化而变化的第一参考信号和第二参考信号;
所述比较装置用于比较所述第一参考信号和所述第二参考信号,并生成比较结果信号;以及
所述输出缓冲装置用于基于所述比较结果信号生成输出参考信号,所述输出参考信号反映所述待测电源的电压模式;
其中,所述参考信号生成装置包括第一参考信号生成模块和第二参考信号生成模块,所述第一参考信号生成模块包括串联连接于所述待测电源和低压电源之间的负载和线性区NMOS器件,用于生成所述第一参考信号;所述第二参考信号生成模块包括串联连接于所述待测电源和低压电源之间的电阻和饱和区NMOS器件,用于生成所述第二参考信号。
2.如权利要求1所述的***,其特征在于,所述负载由多个工作在饱和区的PMOS器件构成。
3.如权利要求1所述的***,其特征在于,所述第一参考信号为随所述待测电源的电压增加而单调递增的参考信号,所述第二参考信号为随所述待测电源的电压增加而单调递减的参考信号。
4.如权利要求1所述的***,其特征在于,所述参考信号生成装置还包括偏压生成模块,所述偏压生成模块用于生成第一偏压和第二偏压。
5.如权利要求4所述的***,其特征在于,所述第一偏压为所述线性区NMOS器件提供栅极电压,所述第二偏压为所述饱和区NMOS器件提供栅极电压。
6.如权利要求4所述的***,其特征在于,所述偏压生成模块还为所述比较装置提供所述第一偏压。
7.如权利要求4所述的***,其特征在于,所述偏压生成模块包括串联连接于所述待测电源和低压电源之间的多个电阻。
8.如权利要求4所述的***,其特征在于,所述偏压生成模块包括串联连接的宽长比小于预定阈值的MOS器件。
9.如权利要求1所述的***,其特征在于,所述比较装置包括差分放大器。
10.如权利要求9所述的***,其特征在于,所述差分放大器为电流镜负载的差分放大器。
11.如权利要求1所述的***,其特征在于,所述输出缓冲装置包括下拉反相器。
12.如权利要求11所述的***,其特征在于,所述下拉反相器包括串联连接于所述待测电源和低压电源之间的负载和开关NMOS器件。
13.如权利要求12所述的***,其特征在于,所述负载由多个工作在饱和区的PMOS器件构成。
14.如权利要求11所述的***,其特征在于,所述输出缓冲装置还包括连接于高压电源和低压电源之间的输出缓冲器。
15.如权利要求14所述的***,其特征在于,所述高压电源的电压低于所述待测电源的电压。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610357282.XA CN107436615B (zh) | 2016-05-26 | 2016-05-26 | 用于检测电源电压的*** |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610357282.XA CN107436615B (zh) | 2016-05-26 | 2016-05-26 | 用于检测电源电压的*** |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107436615A CN107436615A (zh) | 2017-12-05 |
CN107436615B true CN107436615B (zh) | 2019-01-22 |
Family
ID=60453898
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610357282.XA Active CN107436615B (zh) | 2016-05-26 | 2016-05-26 | 用于检测电源电压的*** |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107436615B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI630403B (zh) | 2018-01-04 | 2018-07-21 | 智原科技股份有限公司 | 核心電源偵測電路以及輸入/輸出控制系統 |
CN110058140B (zh) * | 2018-01-18 | 2021-09-07 | 中芯国际集成电路制造(上海)有限公司 | 一种上电电压检测电路、电子器件以及物联网设备 |
CN111766506A (zh) * | 2020-07-03 | 2020-10-13 | 福建师范大学 | 一种探测cmos工艺偏差的传感器集成电路 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE29705025U1 (de) * | 1996-07-19 | 1997-05-07 | Holtek Microelectronics Inc., Hsinchu | Intelligente Vorspannungserzeugungsschaltung |
CN1952849A (zh) * | 2005-10-17 | 2007-04-25 | 鸿富锦精密工业(深圳)有限公司 | 电源电压侦测电路 |
CN101836174A (zh) * | 2007-10-25 | 2010-09-15 | 富士通株式会社 | 电源装置和电压监视方法 |
CN102427216A (zh) * | 2011-01-28 | 2012-04-25 | 极创电子股份有限公司 | 电源供应器的自动调整保护侦测电路 |
US8339176B2 (en) * | 2008-05-30 | 2012-12-25 | Infineon Technologies Ag | System and method for providing a low-power self-adjusting reference current for floating supply stages |
CN103091526A (zh) * | 2011-11-04 | 2013-05-08 | 上海华虹Nec电子有限公司 | 电压检测电路 |
CN103176025A (zh) * | 2011-12-22 | 2013-06-26 | 上海华虹Nec电子有限公司 | 电源电压检测电路及其控制方法 |
CN104569562A (zh) * | 2014-12-19 | 2015-04-29 | 青岛歌尔声学科技有限公司 | 电源电压稳定输出信号检测电路及具有该电路的电器设备 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120062284A1 (en) * | 2010-09-14 | 2012-03-15 | Wang Ying | Low-voltage data retention circuit and method |
US9250696B2 (en) * | 2012-10-24 | 2016-02-02 | Stmicroelectronics International N.V. | Apparatus for reference voltage generating circuit |
-
2016
- 2016-05-26 CN CN201610357282.XA patent/CN107436615B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE29705025U1 (de) * | 1996-07-19 | 1997-05-07 | Holtek Microelectronics Inc., Hsinchu | Intelligente Vorspannungserzeugungsschaltung |
CN1952849A (zh) * | 2005-10-17 | 2007-04-25 | 鸿富锦精密工业(深圳)有限公司 | 电源电压侦测电路 |
CN101836174A (zh) * | 2007-10-25 | 2010-09-15 | 富士通株式会社 | 电源装置和电压监视方法 |
US8339176B2 (en) * | 2008-05-30 | 2012-12-25 | Infineon Technologies Ag | System and method for providing a low-power self-adjusting reference current for floating supply stages |
CN102427216A (zh) * | 2011-01-28 | 2012-04-25 | 极创电子股份有限公司 | 电源供应器的自动调整保护侦测电路 |
CN103091526A (zh) * | 2011-11-04 | 2013-05-08 | 上海华虹Nec电子有限公司 | 电压检测电路 |
CN103176025A (zh) * | 2011-12-22 | 2013-06-26 | 上海华虹Nec电子有限公司 | 电源电压检测电路及其控制方法 |
CN104569562A (zh) * | 2014-12-19 | 2015-04-29 | 青岛歌尔声学科技有限公司 | 电源电压稳定输出信号检测电路及具有该电路的电器设备 |
Also Published As
Publication number | Publication date |
---|---|
CN107436615A (zh) | 2017-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8643358B2 (en) | Oscillator | |
CN107436615B (zh) | 用于检测电源电压的*** | |
KR20160067019A (ko) | 다수의 스위치 회로에 전압을 제공하기 위한 전하 펌프 회로 | |
JP2010178051A (ja) | パワーオンリセット回路 | |
US10340912B2 (en) | Power on reset circuit | |
KR20190081487A (ko) | 온도 센서 회로 및 이를 구비하는 반도체 장치 | |
CN101795128A (zh) | 检测电路和传感器装置 | |
JP2004072709A (ja) | レベル変換回路 | |
JP2012049750A (ja) | ヒステリシスコンパレータ | |
US20120131402A1 (en) | Test mode setting circuit | |
CN101655517B (zh) | 电压检测电路与电压检测方法 | |
US8324950B2 (en) | Schmitt trigger circuit operated based on pulse width | |
WO2018055666A1 (ja) | インターフェース回路 | |
CN109959837B (zh) | 一种漏电检测电路 | |
CN109521279A (zh) | 包括电容测量电路的半导体装置 | |
JP2010119104A (ja) | 位相歪みのない電圧レベル変換器 | |
JP7186134B2 (ja) | 半導体装置及びそれを備えた半導体システム | |
CN110739958B (zh) | 电平转换电路 | |
TWI545890B (zh) | 電子裝置與其比較器 | |
Herath et al. | A dynamic comparator with analog offset calibration for biomedical sar adc applications | |
JP2010183533A (ja) | 半導体集積装置 | |
US11271551B2 (en) | Level shifter | |
TW201444275A (zh) | 差分信號驅動器 | |
CN212364415U (zh) | 一种交流电过零点检测电路及芯片 | |
JP2009159148A (ja) | アナログスイッチ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |