CN107302303A - 一种降低输出电压纹波的控制电路、驱动电源和电视机 - Google Patents

一种降低输出电压纹波的控制电路、驱动电源和电视机 Download PDF

Info

Publication number
CN107302303A
CN107302303A CN201710734936.0A CN201710734936A CN107302303A CN 107302303 A CN107302303 A CN 107302303A CN 201710734936 A CN201710734936 A CN 201710734936A CN 107302303 A CN107302303 A CN 107302303A
Authority
CN
China
Prior art keywords
llc
chips
switch
output voltage
feedback
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710734936.0A
Other languages
English (en)
Other versions
CN107302303B (zh
Inventor
李亚伟
巢铁牛
陈赞添
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Skyworth RGB Electronics Co Ltd
Original Assignee
Shenzhen Skyworth RGB Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Skyworth RGB Electronics Co Ltd filed Critical Shenzhen Skyworth RGB Electronics Co Ltd
Priority to CN201710734936.0A priority Critical patent/CN107302303B/zh
Publication of CN107302303A publication Critical patent/CN107302303A/zh
Application granted granted Critical
Publication of CN107302303B publication Critical patent/CN107302303B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/14Arrangements for reducing ripples from dc input or output
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明公开了一种降低输出电压纹波的控制电路、驱动电源和电视机,其中,所述控制电路包括第一开关模块和第二开关模块;当开关信号为高电平时,第一开关模块开启并输出第一电压信号至LLC芯片,控制LLC芯片退出待机模式,同时第二开关模块开启并输出第一反馈电压至LLC芯片,控制LLC电路输出直流电压;当开关信号为低电平时,第一开关模块关断并输出第二电压信号至LLC芯片,控制LLC芯片进入待机模式,同时第二开关模块关断并输出第二反馈电压至LLC芯片,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。实现了在调节开机待机模式的同时还能在待机状态时提高反馈环路的响应速度,进而有效降低LLC电路的输出电压纹波。

Description

一种降低输出电压纹波的控制电路、驱动电源和电视机
技术领域
本发明涉及电器电源技术领域,特别涉及一种降低输出电压纹波的控制电路、驱动电源和电视机。
背景技术
随着产品技术的革新,无待机电路电源方案逐渐成熟,在待机时,电源输出10V左右的电压给主板CPU供电,并使其主板正常工作的同时,能满足整机待机功耗低于0.5W的国家标准。目前具有HDR功能的电视在色域、对比度、景深度方面,都能给用户视觉上带来强烈的震憾感,消费者赞不绝口。但是该功能的整机功率普遍较大,因此电源构架都会采用LLC半桥谐振电路作为主电路。
现有的LLC半桥谐振电路方案一般采用如NXP公司的TEA1716、三垦公司的SSC3S910、富士公司的6A31等控制芯片。但是这些芯片的共性缺点是,在待机状态下,电源处于轻载模式,LLC芯片进入间歇式震荡模式,如图1所示,其驱动波形间隔一定的时间输出驱动能量,驱动LLC电路的MOS管工作,芯片不振荡时,LLC电路不输出能量;非待机正常工作时LLC芯片是连续不断的输出驱动能量,驱动LLC电路MOS管工作,图2所示。因此,在待机模式下的输出电压并非恒定直流电压,而是类似锯齿波型,在7V~12V区间反复震荡,如图3所示,当芯片的驱动波形为高电平时,给二次侧滤波电容充电(时间段b),驱动波形为低电平时,二次侧滤波电容放电(时间段a)。因此在待机模式下,电源输出电压纹波会很大,对用电设备供电电压不稳定,对电路其它元器件和用电设备都会有影响,可能会导致元器件早期失效。
因而现有技术还有待改进和提高。
发明内容
鉴于上述现有技术的不足之处,本发明的目的在于提供一种降低输出电压纹波的控制电路、驱动电源和电视机,通过在反馈环路中嵌入该控制电路,在调节开机待机模式的同时还能在待机状态时提高反馈环路的响应速度,进而有效降低LLC电路的输出电压纹波。
为了达到上述目的,本发明采取了以下技术方案:
一种降低输出电压纹波的控制电路,其与LLC芯片的反馈脚和待机信号输入脚连接,其包括第一开关模块和第二开关模块;当开关信号为高电平时,所述第一开关模块开启并输出第一电压信号至LLC芯片的待机信号输入脚,控制LLC芯片退出待机模式,同时所述第二开关模块开启并输出第一反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率降低,LLC电路输出直流电压;当开关信号为低电平时,所述第一开关模块关断并输出第二电压信号至LLC芯片的待机信号输入脚,控制LLC芯片进入待机模式,同时所述第二开关模块关断并输出第二反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。
所述的降低输出电压纹波的控制电路中,所述第一开关模块包括第一分压单元、第一滤波单元和第一开关单元;由第一分压单元对当前输入的开关电压进行分压后输出第一分压电压至第一滤波单元,经第一滤波单元滤波后输出至第一开关单元,当开关信号为高电平时,开关电压同为高电平,所述第一开关单元开启并输出第一电压信号至LLC芯片的待机信号输入脚,控制LLC芯片退出待机模式;当开关信号为低电平时,开关电压同为低电平,所述第一开关单元关断并输出第二电压信号至LLC芯片的待机信号输入脚,控制LLC芯片进入待机模式。
所述的降低输出电压纹波的控制电路中,所述第二开关模块包括第二分压单元、第二滤波单元和第二开关单元;由第二分压单元对当前输入的开关电压进行分压后输出第二分压电压至第二滤波单元,经第二滤波单元滤波后输出至第二开关单元,当开关信号为高电平时,开关电压同为高电平,所述第二开关单元开启并输出第一反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率降低,LLC电路输出直流电压;当开关信号为低电平时,开关电压同为低电平,所述第二开关单元关断并输出第二反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。
所述的降低输出电压纹波的控制电路中,所述第一分压单元包括第一电阻和第二电阻,所述第一滤波单元包括第一电容,所述第一开关单元包括第一开关管,所述第一电阻的一端连接开关信号输入端,所述第一电阻的另一端连接第二电阻的一端、第一电容的一端和第一开关管的第1端;所述第二电阻的另一端、第一电容的另一端和第一开关管的第3端均接地;所述第一开关管的第2端连接LLC芯片的待机信号输入脚。
所述的降低输出电压纹波的控制电路中,所述第二分压单元包括第三电阻和第四电阻,所述第二滤波单元包括第二电容,所述第二开关单元包括第二开关管,所述第三电阻的一端连接开关信号输入端,所述第三电阻的另一端连接第四电阻的一端、第二电容的一端和第二开关管的第1端;所述第四电阻的另一端、第二电容的另一端和第二开关管的第3端均接地;所述第二开关管的第2端连接LLC芯片的反馈脚。
所述的降低输出电压纹波的控制电路中,所述第一开关管为第一MOS管或第一三极管。
所述的降低输出电压纹波的控制电路中,所述第二开关管为第二MOS管或第二三极管。
所述的降低输出电压纹波的控制电路中,所述第一MOS管为N沟道MOS管,所述第一三极管为NPN型三极管。
一种降低输出电压纹波的驱动电源,包括外壳,所述外壳内设置有PCB板,所述PCB板上设置有如上所述的降低输出电压纹波的控制电路。
一种电视机,其包括如上所述的降低输出电压纹波的驱动电源。
相较于现有技术,本发明提供的降低输出电压纹波的控制电路、驱动电源和电视机中,所述降低输出电压纹波的控制电路与LLC芯片的反馈脚和待机信号输入脚连接,其包括第一开关模块和第二开关模块;当开关信号为高电平时,所述第一开关模块开启并输出第一电压信号至LLC芯片的待机信号输入脚,控制LLC芯片退出待机模式,同时所述第二开关模块开启并输出第一反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率降低,LLC电路输出直流电压;当开关信号为低电平时,所述第一开关模块关断并输出第二电压信号至LLC芯片的待机信号输入脚,控制LLC芯片进入待机模式,同时所述第二开关模块关断并输出第二反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。通过在反馈环路中嵌入该控制电路,在调节开机待机模式的同时还能在待机状态时提高反馈环路的响应速度,进而有效降低LLC电路的输出电压纹波。
附图说明
图1 为LLC芯片待机状态下的驱动波形图;
图2 为LLC芯片正常工作状态下的驱动波形图;
图3 为LLC芯片待机状态下的LLC电路的输出电压波形图;
图4为本发明提供的降低输出电压纹波的控制电路的结构框图;
图5 为本发明提供的降低输出电压纹波的控制电路第一实施例的电路图;
图6 为本发明提供的降低输出电压纹波的控制电路第二实施例的电路图;
图7 为本发明应用实施例中未采用降低输出电压纹波的控制电路时LLC电路的输出电压波形图;
图8 为本发明应用实施例中已采用降低输出电压纹波的控制电路时LLC电路的输出电压波形图。
具体实施方式
本发明提供一种降低输出电压纹波的控制电路、驱动电源和电视机,通过在反馈环路中嵌入该控制电路,在调节开机待机模式的同时还能在待机状态时提高反馈环路的响应速度,进而有效降低LLC电路的输出电压纹波。
为使本发明的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
请参阅图4,本发明提供的降低输出电压纹波的控制电路10与LLC芯片20的反馈脚FB和待机信号输入脚STB连接,所述LLC芯片20还连接后端LLC电路30,通过LLC芯片20控制LLC电路30的输出电压,以下实施例中,所述LLC芯片20均以富士公司型号为6A31的控制芯片为例进行说明,需理解的是,在其它实施例中,也可采用具有相同作用的其他LLC芯片20,例如NXP公司的TEA1716、三垦公司的SSC3S910等等,本发明对此不作限定,并且所述LLC电路30为目前现有的应用电路,例如LLC半桥谐振电路、LLC全桥谐振电路等等,本发明对其电路结构和连接关系不作赘述。
本发明提供的降低输出电压纹波的控制电路,主要通过改善LLC芯片20的反馈环路来达到减小输出电压纹波的目的,由于LLC芯片20的FB反馈脚通常会接一路电阻串电容到地,即第十一电阻R11和第十一电容C11,以及一路电容到地,即第十电容C10,并且两路是并联关系,其中第十电容C10起到软启动作用,调整开机时电路从不工作到工作的时间,而第十一电容C11串联第十一电阻R11则为RC滤波回路,调整整个回路的响应速度及输出电压纹波。LLC芯片20正常工作时两路均工作,待机时通过在其中一路或者两路中嵌入所述降低输出电压纹波的控制电路,使其响应的速度加快,达到输出电压纹波降低的目的。本实施例中,以控制电路连接RC滤波支路进行说明,当然在其他实施例中也可选择连接另一支路或者两路同时嵌入该控制电路,具体可根据实际需求选择,本发明对此不作限定。
请继续参阅图4,所述降低输出电压纹波的控制电路包括第一开关模块11和第二开关模块12,所述第一开关模块11连接LLC芯片20的STB待机信号输入脚,所述第二开关模块12通过RC滤波支路连接LLC芯片20的FB反馈脚,所述第一开关模块11和第二开关模块12均连接开关信号ON/OFF输入端,当开关信号为高电平时,所述第一开关模块11开启并输出第一电压信号至LLC芯片20的待机信号输入脚,控制LLC芯片20退出待机模式,同时所述第二开关模块12开启并输出第一反馈电压至LLC芯片20的反馈脚,控制LLC芯片20的工作频率降低,LLC电路30输出直流电压;当开关信号为低电平时,所述第一开关模块11关断并输出第二电压信号至LLC芯片20的待机信号输入脚,控制LLC芯片20进入待机模式,同时所述第二开关模块12关断并输出第二反馈电压至LLC芯片20的反馈脚,控制LLC芯片20的工作频率升高,反馈环路响应速度提高,进而降低LLC电路30的输出电压纹波。
本发明通过在反馈环路中嵌入该控制电路,由第一开关模块11根据开关信号开启或关断实现开机模式和待机模式的切换,由第二开关模块12在开机模式时开启,使得与FB反馈脚的两条支路正常工作,输出第一反馈电压至LLC芯片20,在待机模式时关断,使RC滤波支路悬空,输出第二反馈电压至LLC芯片20,具体所述第一反馈电压大于第二反馈电压,即当处于开机模式时,LLC芯片20FB脚的工作电压提高,使其工作频率降低,后续LLC电路30输出稳定的直流电压,而处于待机模式时LLC芯片20FB脚的工作电压降低,使其工作频率升高,提高反馈环路的响应速度,进而有效降低LLC电路30的输出电压纹波,避免由于纹波电压幅度过大对后端元器件造成损坏。
进一步地,请一并参阅图5和图6,所述第一开关模块11包括第一分压单元111、第一滤波单元112和第一开关单元113,所述第一分压单元111、第一滤波单元112和第一开关单元113依次连接,所述第一开关单元113还连接LLC芯片U1的STB脚,由第一分压单元111对当前输入的开关电压进行分压后输出第一分压电压至第一滤波单元112,经第一滤波单元112滤波后输出至第一开关单元113,具体当开关信号为高电平时,开关电压同为高电平,此时第一开关单元113开启并输出第一电压信号至LLC芯片U1的STB脚,控制LLC芯片U1退出待机模式,本实施例中,所述第一电压信号为0V,即当第一开关单元113开启时,STB脚检测到0V电压,此时控制LLC芯片U1退出待机模式,进入正常工作模式;而当开关信号为低电平时,开关电压同为低电平,此时第一开关单元113关断并输出第二电压信号至LLC芯片U1的STB脚,控制LLC芯片U1进入待机模式,本实施例中,所述第二电压信号不为0V,即当第一开关单元113关断时,STB脚没有检测到0V电压,此时控制LLC芯片U1不退出待机模式,维持在待机模式,从而通过分压滤波后的第一分压电压控制第一开关单元113的工作状态,进而实现LLC芯片U1工作模式的切换。
更进一步地,所述第二开关模块12包括第二分压单元121、第二滤波单元122和第二开关单元123,所述第二分压单元121、第二滤波单元122和第二开关单元123依次连接,所述第二开关单元123还依次通过第十一电阻R11和第十一电容C11连接LLC芯片U1的FB脚,由第二分压单元121对当前输入的开关电压进行分压后输出第二分压电压至第二滤波单元122,经第二滤波单元122滤波后输出至第二开关单元123,具体当开关信号为高电平时,开关电压同为高电平,此时所述第二开关单元123开启并输出第一反馈电压至LLC芯片U1的FB脚,控制LLC芯片U1的工作频率降低,LLC电路30输出直流电压;而当开关信号为低电平时,开关电压同为低电平,此时所述第二开关单元123关断并输出端第二开关单元123关断并输出第二反馈电压至LLC芯片U1的FB脚,控制LLC芯片U1的工作频率升高,反馈环路响应速度提高,进而降低LLC电路30的输出电压纹波。具体当处于开机模式时,RC滤波支路闭合,LLC芯片U1FB脚的工作电压提高,使其工作频率降低,控制LLC电路30输出稳定的直流电压,而处于待机模式时,RC滤波支路悬空,LLC芯片U1FB脚的工作电压降低,使其工作频率升高,提高反馈环路的响应速度,进而有效降低LLC电路30的输出电压纹波,避免输出电压纹波对用电设备的影响,提高待机电压的稳定性。
具体来说,所述第一分压单元111包括第一电阻R1和第二电阻R2,所述第一滤波单元112包括第一电容C1,所述第一开关单元113包括第一开关管,所述第一电阻R1的一端连接开关信号输入端,所述第一电阻R1的另一端连接第二电阻R2的一端、第一电容C1的一端和第一开关管的第1端;所述第二电阻R2的另一端、第一电容C1的另一端和第一开关管的第3端均接地;所述第一开关管的第2端连接LLC芯片U1的待机信号输入脚,通过第一开关管的开启和关断控制STB脚检测到的电压,进而实现开机和待机状态的切换。
所述第二分压单元121包括第三电阻R3和第四电阻R4,所述第二滤波单元122包括第二电容C2,所述第二开关单元123包括第二开关管;所述第三电阻R3的一端连接开关信号输入端,所述第三电阻R3的另一端连接第四电阻R4的一端、第二电容C2的一端和第二开关管的第1端;所述第四电阻R4的另一端、第二电容C2的另一端和第二开关管的第3端均接地;所述第二开关管的第2端连接LLC芯片U1的反馈脚,通过第二开关管的开启和关断控制RC滤波支路的接入断开状态,控制FB脚的工作电压和芯片的工作频率,使待机状态时反馈环路响应的速度加快,达到输出电压纹波降低的目的。
优选地,具体实施时,本发明提供两种实施例,第一实施例中,如图5所示,所述第一开关管和第二开关管均采用MOS管,其中所述第一开关管为第一MOS管M1,所述第二开关管为第二MOS管M2;具体所述第一MOS管M1的栅极为第一开关管的第1端,所述第一MOS管M1的漏极为第一开关管的第2端,所述第一MOS管M1的源极为第一开关管的第3端;所述第二MOS管M2的栅极为第二开关管的第1端,所述第二MOS管M2的漏极为第二开关管的第2端,所述第二MOS管M2的源极为第二开关管的第3端。本实施例中,所述第一MOS管M1和第二MOS管M2均为N沟道MOS管。
第二实施例中,如图6所示,所述第一开关管和第二开关管均采用三级管,其中所述第一开关管为第一三级管,所述第二开关管为第二三级管;具体所述第一三极管Q1的基极为第一开关管的第1端,所述第一三极管Q1的集电极为第二开关管的第2端,所述第二三极管Q2的发射极为第二开关管的第3端;所述第二三极管Q2的基极为第二开关管的第1端,所述第二三极管Q2的集电极为第二开关管的第2端,所述第二三极管Q2的发射极为第二开关管的第3端。本实施例中,所述第一三极管Q1和第二三极管Q2均为NPN型三极管,优选地,为了进一步提高第一三极管Q1和第二三极管Q2作为开关管的可靠性,在第一三极管Q1基极和发射极之间并联第五电阻R5,在第二三级基极和发射极之间并联第六电阻R6。
需说明的说,图中未标号的其余元器件,例如电阻、电容和稳压二极管,均为LLC芯片U1***工作电路的常规元器件,其为现有技术,此处对其连接关系不作赘述。
基于上述降低输出电压纹波的控制电路,本发明还相应提供一种降低输出电压纹波的驱动电源,包括外壳,所述外壳内设置有PCB板,所述PCB板上设置有如上所述的降低输出电压纹波的控制电路,由于上文已对所述降低输出电压纹波的控制电路进行了详细描述,此处不作详述。
本发明还相应提供一种电视机,包括如上所述的降低输出电压纹波的驱动电源,由于上文已对所述降低输出电压纹波的驱动电源进行了详细描述,此处不作详述。
为更好地理解本发明提供的降低输出电压纹波的控制电路的控制过程,以下结合图5、图7和图8,举应用实施例对所述降低输出电压纹波的控制电路的工作过程进行说明:
如图5所示,LLC芯片的FB引脚外接第十电容C10到地,并联第十一电容C11串联第十一电阻R11经第二MOS管到地,其中第十电容C10是启到软启动作用,调整开机时电路从不工作到工作的时间。第十一电容C11串联第十一电阻R11为RC滤波回路,调整整个回路的响应速度及输出电压纹波,当开关信号ON/OFF为高电平时,开关电压为高电平,该电压分两路,一路经第一电阻和第二电阻分压,经第一电容滤波,给第一MOS管的栅极提供导通电压,第一MOS管导通后,LLC芯片的STB脚检测到0V电压,使LLC芯片退出Boost待机模式。同时另一路电压第三电阻和第四电阻分压,经第二电容滤波,给第二MOS管的栅极提供导通电压,第二MOS管导通后,FB脚的工作电压提高,LLC芯片的工作频率降低,LLC电路正常工作并输出恒定直流电压。当开关信号ON/OFF为低电平时,开关电压为低电平。第一MOS管关闭,LLC芯片STB脚检测不到0V电压,不会退出Boost待机模式,维持在待机状态,且第二MOS管也关闭,第十一电容C11串联第十一电阻R11滤波电路悬空,此时FB脚的电压会降低,工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。采用三极管的控制方式与MOS管相同,此处不再赘述。
采用该控制电路可明显改善输出电压纹波,如图7和图8所示,在未采用该控制电路前,LLC电路的输出电压振荡幅度∆V1为2V,采用该控制电路后LLC电路的输出电压振荡幅度∆V1为0.48V,改善效果显著,有效提高电路安全性和稳定性。
综上所述,本发明提供的降低输出电压纹波的控制电路、驱动电源和电视机中,所述降低输出电压纹波的控制电路与LLC芯片的反馈脚和待机信号输入脚连接,其包括第一开关模块和第二开关模块;当开关信号为高电平时,所述第一开关模块开启并输出第一电压信号至LLC芯片的待机信号输入脚,控制LLC芯片退出待机模式,同时所述第二开关模块开启并输出第一反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率降低,LLC电路输出直流电压;当开关信号为低电平时,所述第一开关模块关断并输出第二电压信号至LLC芯片的待机信号输入脚,控制LLC芯片进入待机模式,同时所述第二开关模块关断并输出第二反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。通过在反馈环路中嵌入该控制电路,在调节开机待机模式的同时还能在待机状态时提高反馈环路的响应速度,进而有效降低LLC电路的输出电压纹波。
可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。

Claims (10)

1.一种降低输出电压纹波的控制电路,其特征在于,其与LLC芯片的反馈脚和待机信号输入脚连接,其包括第一开关模块和第二开关模块;当开关信号为高电平时,所述第一开关模块开启并输出第一电压信号至LLC芯片的待机信号输入脚,控制LLC芯片退出待机模式,同时所述第二开关模块开启并输出第一反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率降低,LLC电路输出直流电压;当开关信号为低电平时,所述第一开关模块关断并输出第二电压信号至LLC芯片的待机信号输入脚,控制LLC芯片进入待机模式,同时所述第二开关模块关断并输出第二反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。
2.根据权利要求1所述的降低输出电压纹波的控制电路,其特征在于,所述第一开关模块包括第一分压单元、第一滤波单元和第一开关单元;由第一分压单元对当前输入的开关电压进行分压后输出第一分压电压至第一滤波单元,经第一滤波单元滤波后输出至第一开关单元,当开关信号为高电平时,开关电压同为高电平,所述第一开关单元开启并输出第一电压信号至LLC芯片的待机信号输入脚,控制LLC芯片退出待机模式;当开关信号为低电平时,开关电压同为低电平,所述第一开关单元关断并输出第二电压信号至LLC芯片的待机信号输入脚,控制LLC芯片进入待机模式。
3.根据权利要求1所述的降低输出电压纹波的控制电路,其特征在于,所述第二开关模块包括第二分压单元、第二滤波单元和第二开关单元;由第二分压单元对当前输入的开关电压进行分压后输出第二分压电压至第二滤波单元,经第二滤波单元滤波后输出至第二开关单元,当开关信号为高电平时,开关电压同为高电平,所述第二开关单元开启并输出第一反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率降低,LLC电路输出直流电压;当开关信号为低电平时,开关电压同为低电平,所述第二开关单元关断并输出第二反馈电压至LLC芯片的反馈脚,控制LLC芯片的工作频率升高,反馈环路响应速度提高,进而降低LLC电路的输出电压纹波。
4.根据权利要求2所述的降低输出电压纹波的控制电路,其特征在于,所述第一分压单元包括第一电阻和第二电阻,所述第一滤波单元包括第一电容,所述第一开关单元包括第一开关管,所述第一电阻的一端连接开关信号输入端,所述第一电阻的另一端连接第二电阻的一端、第一电容的一端和第一开关管的第1端;所述第二电阻的另一端、第一电容的另一端和第一开关管的第3端均接地;所述第一开关管的第2端连接LLC芯片的待机信号输入脚。
5.根据权利要求3所述的降低输出电压纹波的控制电路,其特征在于,所述第二分压单元包括第三电阻和第四电阻,所述第二滤波单元包括第二电容,所述第二开关单元包括第二开关管,所述第三电阻的一端连接开关信号输入端,所述第三电阻的另一端连接第四电阻的一端、第二电容的一端和第二开关管的第1端;所述第四电阻的另一端、第二电容的另一端和第二开关管的第3端均接地;所述第二开关管的第2端连接LLC芯片的反馈脚。
6.根据权利要求4所述的降低输出电压纹波的控制电路,其特征在于,所述第一开关管为第一MOS管或第一三极管。
7.根据权利要求5所述的降低输出电压纹波的控制电路,其特征在于,所述第二开关管为第二MOS管或第二三极管。
8.根据权利要求6所述的降低输出电压纹波的控制电路,其特征在于,所述第一MOS管为N沟道MOS管,所述第一三极管为NPN型三极管。
9.一种降低输出电压纹波的驱动电源,包括外壳,所述外壳内设置有PCB板,其特征在于,所述PCB板上设置有如权利要求1-8任意一项所述的降低输出电压纹波的控制电路。
10.一种电视机,其特征在于,包括如权利要求9所述的降低输出电压纹波的驱动电源。
CN201710734936.0A 2017-08-24 2017-08-24 一种降低输出电压纹波的控制电路、驱动电源和电视机 Active CN107302303B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710734936.0A CN107302303B (zh) 2017-08-24 2017-08-24 一种降低输出电压纹波的控制电路、驱动电源和电视机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710734936.0A CN107302303B (zh) 2017-08-24 2017-08-24 一种降低输出电压纹波的控制电路、驱动电源和电视机

Publications (2)

Publication Number Publication Date
CN107302303A true CN107302303A (zh) 2017-10-27
CN107302303B CN107302303B (zh) 2020-01-14

Family

ID=60132027

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710734936.0A Active CN107302303B (zh) 2017-08-24 2017-08-24 一种降低输出电压纹波的控制电路、驱动电源和电视机

Country Status (1)

Country Link
CN (1) CN107302303B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108418404A (zh) * 2018-03-29 2018-08-17 深圳茂硕电子科技有限公司 一种进入间歇点可控制电路及其方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107017774A (zh) * 2016-01-28 2017-08-04 富士电机株式会社 开关电源装置
CN206389269U (zh) * 2016-10-26 2017-08-08 广州金升阳科技有限公司 驱动控制电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107017774A (zh) * 2016-01-28 2017-08-04 富士电机株式会社 开关电源装置
CN206389269U (zh) * 2016-10-26 2017-08-08 广州金升阳科技有限公司 驱动控制电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108418404A (zh) * 2018-03-29 2018-08-17 深圳茂硕电子科技有限公司 一种进入间歇点可控制电路及其方法
CN108418404B (zh) * 2018-03-29 2024-01-30 深圳茂硕电子科技有限公司 一种进入间歇点可控制电路及其方法

Also Published As

Publication number Publication date
CN107302303B (zh) 2020-01-14

Similar Documents

Publication Publication Date Title
TWI479793B (zh) 用於低功率損失啟動及輸入電容放電的偏壓和放電系統
CN105960070B (zh) 一种单反馈直推式dc调光led灯管驱动电路
CN103580506B (zh) 开关电源及电源控制芯片
CN103889118A (zh) 一种oled驱动电源装置
CN109156058A (zh) 半桥谐振转换器、使用它们的电路、以及对应的控制方法
CN112564078B (zh) 一种供电***、缓启动电路及控制方法
CN107464533A (zh) 一种恒流驱动电路及电视机
CN101541117B (zh) 具有led亮度控制功能的电子装置及控制方法
CN205490115U (zh) 一种开关电源电路
CN201041734Y (zh) 液晶显示装置供电电路与液晶显示装置
CN202818086U (zh) 一种抑制开关电源在开机时输出过冲电压的电路
CN106992668B (zh) 一种交直流混合输入直流电源
CN201365305Y (zh) 一种电源管理电路及具有该电源管理电路的电视机
CN105323512A (zh) 一种pfc供电的次级控制装置
CN201656779U (zh) 低功耗待机电路及电器
CN110401334A (zh) 分时电控电路和高压驱动器
CN205160851U (zh) 二合一电源
CN104010148B (zh) 电源电路和电视机
CN102570580B (zh) 零待机功耗的电源电路、电源装置及家用电器
CN107302303A (zh) 一种降低输出电压纹波的控制电路、驱动电源和电视机
CN100490295C (zh) 用于使负载软起动的逆变器和逆变器驱动方法
CN101270907A (zh) 一种可以实现双节能的空调控制器
CN209461138U (zh) 一种显示屏电源防抖动电路
CN208352968U (zh) 一种pfc过压保护电路及装置
CN104167919B (zh) 一种控制反激电源交载输出电压的装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant