CN107078101B - 在封装层中包括硅桥接的集成器件封装 - Google Patents
在封装层中包括硅桥接的集成器件封装 Download PDFInfo
- Publication number
- CN107078101B CN107078101B CN201580060406.1A CN201580060406A CN107078101B CN 107078101 B CN107078101 B CN 107078101B CN 201580060406 A CN201580060406 A CN 201580060406A CN 107078101 B CN107078101 B CN 107078101B
- Authority
- CN
- China
- Prior art keywords
- die
- bridge
- vias
- interconnects
- integrated device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 229910052710 silicon Inorganic materials 0.000 title description 64
- 239000010703 silicon Substances 0.000 title description 64
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 title description 32
- 238000004806 packaging method and process Methods 0.000 title description 8
- 238000005538 encapsulation Methods 0.000 claims abstract description 69
- 238000000034 method Methods 0.000 claims description 115
- 239000000758 substrate Substances 0.000 claims description 61
- 239000000463 material Substances 0.000 claims description 20
- 238000004891 communication Methods 0.000 claims description 9
- 230000008878 coupling Effects 0.000 claims description 4
- 238000010168 coupling process Methods 0.000 claims description 4
- 238000005859 coupling reaction Methods 0.000 claims description 4
- 239000002184 metal Substances 0.000 description 152
- 229910052751 metal Inorganic materials 0.000 description 152
- 230000008569 process Effects 0.000 description 64
- 238000007747 plating Methods 0.000 description 23
- 229910000679 solder Inorganic materials 0.000 description 15
- 238000005137 deposition process Methods 0.000 description 8
- 238000001465 metallisation Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 238000005530 etching Methods 0.000 description 6
- 238000005240 physical vapour deposition Methods 0.000 description 6
- 239000000654 additive Substances 0.000 description 5
- 238000000059 patterning Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000002209 hydrophobic effect Effects 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 239000011295 pitch Substances 0.000 description 1
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5383—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5381—Crossover interconnections, e.g. bridge stepovers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5385—Assembly of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0655—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73209—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/81005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9212—Sequential connecting processes
- H01L2224/92122—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92124—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15192—Resurf arrangement of the internal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18162—Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一些新颖特征涉及一种包括封装部分和重分布部分的集成器件封装。封装部分包括第一管芯、耦合至第一管芯的第一组通孔、第二管芯、耦合至第二管芯的第二组通孔、桥接、以及封装层。该桥接被配置成在第一管芯与第二管芯之间提供电路径。该桥接通过第一组通孔被耦合至第一管芯。该桥接通过第二组通孔被进一步耦合至第二管芯。该封装层至少部分地封装第一管芯、第二管芯、该桥接、第一组通孔、以及第二组通孔。重分布部分被耦合至封装部分。重分布部分包括一组重分布互连以及至少一个介电层。
Description
相关申请的交叉引用
本申请要求于2014年11月7日向美国专利商标局提交的美国非临时申请No.14/535,966的优先权和权益,其全部内容通过援引纳入于此。
背景
领域
各种特征涉及在封装层中包括硅桥接的集成器件封装。
背景技术
图1解说了包括多个管芯的集成封装的常规配置。具体地,图1解说了包括封装基板104、第一管芯106和第二管芯108的集成封装100。集成封装100通过第一组焊球105耦合至印刷电路板(PCB)102。第一管芯106通过第二组焊球107耦合至封装基板104。第二管芯108通过第三组焊球109耦合到封装基板104。封装基板104包括一个或多个介电层110和一组互连112(例如,迹线和通孔)。该一组互连112被耦合至第一、第二和第三组焊球105、107和109。第一管芯106和第二管芯108可以通过第二组焊球107、该一组互连112和第三组焊球109彼此电耦合。
图1中所示的集成封装100的一个缺点在于,其创建了具有对于移动计算设备的需要而言可能过大的形状因子的集成封装。这可能导致过大和/或过厚的封装。即,图1中所示的集成封装配置可能太厚和/或具有太大以至于不能满足移动计算设备的需要和/或要求的表面面积。
集成封装100的另一个缺点在于,该一组互连112的配置未在第一管芯106与第二管芯108之间提供高密度互连。这极大地限制了能够存在于第一和第二管芯106和108之间的互连数目,从而限制了第一和第二管芯106和108之间的通信带宽。
因此,存在对在管芯之间包括高密度互连的集成封装的需要。理想地,此类集成封装将具有较佳的形状因子,同时满足移动计算设备的需要和/或要求。
概述
本文描述的各种特征、装置和方法涉及在封装层中包括硅桥接的集成器件封装。
第一示例提供了一种包括封装部分和重分布部分的集成器件封装。该封装部分包括第一管芯、耦合至第一管芯的第一组通孔、第二管芯、耦合至第二管芯的第二组通孔、桥接、以及封装层,该封装层至少部分地封装第一管芯、第二管芯、桥接、第一组通孔、以及第二组通孔。该桥接被配置成提供第一管芯与第二管芯之间的电路径。该桥接通过第一组通孔耦合至第一管芯。该桥接通过第二组通孔被进一步耦合至第二管芯。重分布部分被耦合至封装部分。重分布部分包括一组重分布互连以及至少一个介电层。
根据一方面,该桥接包括一组桥接互连,该一组桥接互连包括桥接互连密度。
根据一方面,该一组桥接互连的桥接互连密度包括约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔。
根据一方面,第一管芯与第二管芯之间的电路径包括该桥接中的该一组桥接互连、第一组通孔以及第二组通孔。
根据一方面,该一组桥接互连包括迹线、通孔和/或焊盘中的至少一者。
根据一方面,该集成器件封装进一步包括耦合至第一管芯和该一组重分布互连的第三组通孔,以及耦合至第二管芯和该一组重分布互连的第四组通孔。
根据一个方面,第三组通孔和第四组通孔包括大于该桥接的桥接互连密度的通孔密度。
根据一方面,封装层包括光敏材料。
根据一个方面,该集成器件封装被纳入以下至少一者中:音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、移动设备、移动电话、智能电话、个人数字助理、固定位置终端、平板式计算机、和/或膝上型计算机中。
第二示例提供了一种包括封装部分和重分布部分的集成器件封装。该封装部分包括第一管芯、耦合至第一管芯的第一组通孔、第二管芯、耦合至第二管芯的第二组通孔、桥接装置;以及封装层,该封装层至少部分地封装第一管芯、第二管芯、桥接装置、第一组通孔、以及第二组通孔。该桥接装置被配置成提供第一管芯与第二管芯之间的电路径。该桥接装置通过第一组通孔被耦合至第一管芯。该桥接装置通过第二组通孔被进一步耦合至第二管芯。重分布部分被耦合至封装部分。重分布部分包括一组重分布互连以及至少一个介电层。
根据一方面,该桥接装置包括一组桥接互连,该一组桥接互连包括桥接互连密度。
根据一方面,该一组桥接互连的桥接互连密度包括约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔。
根据一方面,第一管芯与第二管芯之间的电路径包括该桥接装置中的该一组桥接互连、第一组通孔以及第二组通孔。
根据一方面,该一组桥接互连包括迹线、通孔和/或焊盘中的至少一者。
根据一方面,该集成器件封装进一步包括耦合至第一管芯和该一组重分布互连的第三组通孔,以及耦合至第二管芯和该一组重分布互连的第四组通孔。
根据一个方面,第三组通孔和第四组通孔包括大于该桥接装置的桥接互连密度的通孔密度。
根据一方面,封装层包括光敏材料。
根据一个方面,该集成器件封装被纳入以下至少一者中:音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、移动设备、移动电话、智能电话、个人数字助理、固定位置终端、平板式计算机、和/或膝上型计算机中。
第三示例提供了一种用于制造集成器件封装的方法。该方法提供封装部分。提供封装部分包括提供第一管芯,第一管芯包括第一组通孔。提供封装部分还包括提供第二管芯,第二管芯包括第二组通孔。提供封装部分进一步包括将桥接耦合至第一管芯和第二管芯。该桥接被配置成提供第一管芯与第二管芯之间的电路径。该桥接通过第一组通孔被耦合至第一管芯。该桥接通过第二组通孔被进一步耦合至第二管芯。提供封装部分包括形成封装层,该封装层至少部分地封装第一管芯、第二管芯、该桥接、第一组通孔、以及第二组通孔。该方法在封装部分上形成重分布部分。形成重分布部分包括形成一组重分布互连。形成重分布部分还包括形成至少一个介电层。
根据一方面,该桥接包括一组桥接互连,该一组桥接互连包括桥接互连密度。
根据一方面,该一组桥接互连的桥接互连密度包括约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔。
根据一方面,第一管芯与第二管芯之间的电路径包括该桥接中的该一组桥接互连、第一组通孔以及第二组通孔。
根据一方面,该一组桥接互连包括迹线、通孔和/或焊盘中的至少一者。
根据一方面,第一管芯包括耦合至该一组重分布互连的第三组通孔,并且第二管芯包括耦合至该一组重分布互连的第四组通孔。
根据一个方面,第三组通孔和第四组通孔包括大于该桥接的桥接互连密度的通孔密度。
根据一方面,封装层包括光敏材料。
根据一个方面,该集成器件封装被纳入以下至少一者中:音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、移动设备、移动电话、智能电话、个人数字助理、固定位置终端、平板式计算机、和/或膝上型计算机中。
附图
在结合附图理解下面阐述的详细描述时,各种特征、本质和优点会变得明显,在附图中,相像的附图标记贯穿始终作相应标识。
图1解说了包括两个管芯的常规集成器件封装。
图2解说了在封装层中包括高密度互连硅桥接的集成器件封装的示例。
图3解说了高密度互连硅桥接的剖面图的示例。
图4解说了高密度硅互连桥接的平面图的示例。
图5解说了管芯的剖面图的示例。
图6解说了管芯的剖面图的另一示例。
图7解说了在封装层中包括高密度互连硅桥接的集成器件封装的剖面图的示例。
图8解说了在封装层中包括高密度互连硅桥接的集成器件封装的剖面图的另一示例。
图9解说了在封装层中包括高密度硅互连桥接的集成器件封装的剖面图的示例。
图10解说了在封装层中包括高密度互连硅桥接的集成器件封装的剖面图的示例。
图11解说了用于提供/制造高密度互连硅桥接的示例序列。
图12解说了一种用于提供/制造高密度互连硅桥接的方法的示例性流程图。
图13(包括图13A-13C)解说了用于提供/制造在封装层中包括高密度硅桥接的集成器件封装的示例性序列。
图14解说了一种用于提供/制造在封装层中包括高密度硅桥接的集成器件封装的方法的示例性流程图。
图15解说了半加成图案化(SAP)工艺的示例。
图16解说了半加成图案化(SAP)工艺的流程图的示例。
图17解说了镶嵌工艺的示例。
图18解说了镶嵌工艺的流程图的示例。
图19解说了可集成本文所描述的半导体器件、管芯、集成电路和/或PCB的各种电子设备。
详细描述
在以下描述中,给出了具体细节以提供对本公开的各方面的透彻理解。然而,本领域普通技术人员将理解,没有这些具体细节也可实践这些方面。例如,电路可能用框图示出以避免使这些方面湮没在不必要的细节中。在其他实例中,公知的电路、结构和技术可能不被详细示出以免模糊本公开的这些方面。
概览
一些新颖特征涉及一种包括封装部分和重分布部分的集成器件封装。封装部分包括第一管芯、耦合至第一管芯的第一组通孔、第二管芯、耦合至第二管芯的第二组通孔、桥接、以及封装层。该桥接被配置成提供第一管芯与第二管芯之间的电路径。该桥接通过第一组通孔被耦合至第一管芯。该桥接通过第二组通孔被进一步耦合至第二管芯。该封装层至少部分地封装第一管芯、第二管芯、该桥接、第一组通孔、以及第二组通孔。重分布部分被耦合至封装部分。重分布部分包括一组重分布互连以及至少一个介电层。在一些实现中,该桥接包括一组桥接互连,该一组桥接互连包括桥接互连密度。在一些实现中,该一组桥接互连的桥接互连密度包括约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔。
在一些实现中,互连是器件(例如,集成器件、集成器件封装、管芯)和/或基底(例如,封装基板、印刷电路板、中介体)的允许或促成两个点、元件和/或组件之间的电连接的元件或组件。在一些实现中,互连可以包括迹线、通孔、焊盘、柱、重分布金属层、和/或凸块下金属化(UBM)层。在一些实现中,互连是为信号(例如,数据信号、接地信号、功率信号)提供电路径的导电材料。互连可包括一个以上元件/组件。
在一些实现中,重分布层(RDL或重分布金属层)是集成器件和/或集成器件封装的重分布部分的金属层。重分布层可包括一个或多个重分布互连,其形成在重分布部分的相同金属层上。集成器件和/或集成器件封装的重分布部分可包括若干重分布层,每个重分布层可包括一个或多个重分布互连。因此,例如,重分布部分可包括第一重分布层上的第一重分布互连、以及不同于第一重分布层的第二重分布层上的第二重分布互连。
在封装层中包括硅桥接的示例性集成器件封装
图2解说了包括高密度管芯到管芯互连的集成器件封装的示例。具体地,图2解说了集成器件封装200的示例,集成器件封装200包括封装部分202、重分布部分204、第一管芯206、第二管芯208、以及桥接210。集成器件封装200可以是晶片级集成器件封装。桥接210可以是硅桥接。桥接210被配置成在集成器件封装200中提供高密度管芯到管芯互连。高密度互连可以指与常规印刷电路板相比每单位面积的任何密度的线缆或连接,并且可包括更精细的线和间距、更小的通孔和捕获焊盘以及更高的连接焊盘密度。高密度互连因而可有用于减小封装和/或器件的尺寸、厚度、重量等以及增强电性能和热性能。
封装部分202包括封装层220、第一组通孔222、第二组通孔224、第三组通孔226以及第四组通孔228。第一组通孔222耦合至第一管芯206和重分布部分204。第二组通孔224耦合至第二管芯208和重分布部分204。包括至少一个通孔226的第三组通孔226耦合至第一管芯206和桥接210。包括至少一个通孔228的第四组通孔228耦合至第二管芯208和桥接210。封装层220可包括光可成像、光可蚀刻或光敏材料。光敏材料是光可蚀刻材料。即,光敏材料由能够通过将材料通过掩膜(例如,光掩膜)暴露于光源(例如,紫外(UV)光)而被蚀刻和/或移除的材料制成。
图2解说了桥接210被至少部分地嵌入封装部分202的封装层220中。桥接210被配置成在封装部分202中提供高密度互连。桥接210可包括基板(例如,硅基板)、一组互连(例如,该一组高密度互连)、以及介电层。桥接210中的该一组互连包括桥接互连密度。在一些实现中,桥接210中的一组互连具有比封装层220中的一组通孔(例如,一组通孔222、224)的密度的至少一些更高的密度。一组互连(例如,至少一个通孔)的密度可以指该一组互连的宽度和/或间隔,如将在图3-4中进一步描述的。桥接(例如,硅桥接)的示例也在至少图3-4中进一步更详细地描述。
重分布部分204包括一组介电层(例如,第一介电层240、第二介电层250)以及一组互连242。如图2所示,重分布部分204被耦合至封装部分202的第一表面(例如,底表面)。重分布部分204被形成在封装层220和桥接210的第一表面(例如,底表面)上。该一组介电层240和250可包括一个或多个介电层。该一组互连242可包括迹线、通孔、柱、凸起、焊盘、和/或凸块下金属化(UBM)层。该一组互连242耦合至第一组通孔222和第二组通孔224。一组焊球252被耦合至该一组互连242。各种重分布部分的示例在下文在至少图7-10中进一步描述。
图2进一步解说第一管芯206可以被电耦合至第二管芯208。例如,在一些实现中,第一管芯206可以通过第三组通孔226、桥接210和/或第四组通孔228被电耦合至第二管芯208。在一些实现中,第三组管芯226、桥接210、和/或第四组管芯228限定第一与第二管芯206和208之间的高密度管芯到管芯连接的高密度电路径。
包括高密度互连的示例性硅桥接
如上所述,一种集成器件可包括桥接(例如,硅桥接),该桥接被配置成提供高密度管芯到管芯互连。图3和4解说了被配置成在集成器件封装中提供高密度互连的此类桥接的概念示例。
图3解说了桥接300(例如,硅桥接)的示例的剖面图,桥接300包括基板302、介电层304、第一互连306、第二互连308以及第三互连310。在一些实现中,桥接300可以用本公开中解说和描述的任何集成器件封装来实现。例如,桥接300可以是图2的桥接210。在一些实现中,桥接300是被配置成在第一管芯与第二管芯之间提供高密度管芯到管芯电路径或高密度管芯到管芯电连接的桥接装置。
在一些实现中,基板302是硅基板和/或晶片。第一互连306可以是位于基板302上的迹线。介电层304覆盖第一互连306和基板302。在一些实现中,第二和第三互连308和310是垂直横穿介电层304的通孔。第二和第三互连308和310耦合至第一互连306。
第一、第二和第三互连306、308和310具有桥接互连密度。在一些实现中,第一、第二和第三互连306、308和310是高密度互连(例如,高密度桥接互连)。在一些实现中,高密度互连是具有约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔的互连。在一些实现中,互连的宽度可以是迹线和/或线的宽度。在一些实现中,互连的宽度可以是通孔和/或焊盘的直径。间隔是两个相邻/毗邻互连(例如,两个相邻、毗邻迹线)之间边到边的距离。
图4解说了桥接300(例如,硅桥接)的示例的平面图(例如,俯视图),桥接300包括基板(不可见)、介电层304、第一互连306、第二互连308以及第三互连310。图4解说了互连的宽度和间隔。互连的宽度由(W)解说,而两个相邻/毗邻互连之间的间隔由(S)解说。在一些实现中,第一、第二和第三互连306、308和310是高密度互连。在一些实现中,高密度互连是具有约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔的互连。
示例性管芯
图5概念性地解说了管芯500(其为集成电路器件的一种形式)的示例。出于清楚的目的,图5解说了管芯的概括。由此,图5中并未示出管芯的全部组件。管芯500可以是裸管芯。在一些实现中,管芯500可对应于图2的管芯206和/或208中的至少一者,或者本公开中描述的任何其他管芯。如图5所示,管芯500(例如,集成电路器件)包括基板502、若干下层级金属层和介电层504、第一互连506(例如,Al、Cu)、第二互连508、第三互连510、以及钝化层512。
在一些实现中,基板502是硅基板。下层级金属和介电层504包括下层级金属层(例如,M1金属层、M2金属层、M3金属层、M4金属层、M5金属层、M6金属层、M7金属层)。下层级金属和介电层504的下金属层包括迹线和/或通孔。下层级金属和介电层504还包括一个或多个介电层。在一些实现中,下层级金属和介电层504是使用后端制程(BEOL)工艺来提供和/或形成的。
管芯500包括正面区域(例如,活跃区域)和背面区域。在一些实现中,管芯500的正面是管芯500中包括互连506、508和510的那一面。在一些实现中,管芯500的背面是管芯500中包括基板502的那一面。在一些实现中,管芯500是晶片级管芯。在一些实现中,管芯500还可包括钝化层、第一绝缘层、第一凸块下金属化(UBM)层和第二凸块下金属化(UBM)层。
图6概念性地解说了管芯600(其为集成电路器件的一种形式)的另一示例。管芯600类似于图5的管芯500,除了管芯600包括第一柱606、第二柱608以及第三柱610。第一柱606耦合至第一互连506。第二柱608耦合至第二互连508。第三柱610耦合至第三互连510。
在封装层中包括硅桥接的示例性集成器件封装
已经就一般的细节方面描述了包括高密度管芯到管芯互连的集成器件封装的示例,现在将更详细地描述包括高密度管芯到管芯互连的集成器件封装的示例。图7解说了集成器件封装700的一部分的示例。在一些实现中,集成器件封装700可对应于图2的集成器件封装200。在一些实现中,该集成器件封装700可以是晶片级集成器件封装。
集成器件封装700包括封装部分702、重分布部分704、第一管芯706以及桥接708。第一管芯706可以类似于图5的管芯500。在一些实现中,桥接708可对应于图3的桥接300。桥接708可以是硅桥接。桥接708被配置成在集成器件封装700中提供高密度管芯到管芯互连。例如,桥接708可以被配置成在集成器件封装700中的第一管芯与另一管芯(未示出)之间提供高密度管芯到管芯互连。未示出的另一管芯(例如,第二管芯)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
封装部分702包括封装层720、第一通孔722、以及第二通孔724。第一管芯706和桥接708至少部分地位于封装部分702内(例如,至少部分地在封装层720内)。第一管芯706包括至少第一互连760(例如,第一焊盘)和第二互连762(例如,第二焊盘)。封装层720可包括光可蚀刻或光敏材料。
桥接708(例如,硅桥接)包括基板780、介电层782、第一互连781以及第二互连783。在一些实现中,桥接708是被配置成在集成器件封装中的第一管芯与第二管芯之间提供高密度管芯到管芯电路径或高密度管芯到管芯电连接的桥接装置。在一些实现中,基板780是硅基板。第一互连781可以是位于基板780上的迹线。介电层782覆盖第一互连781和基板780。在一些实现中,第二互连783是垂直横穿介电层782的通孔。第二互连783耦合到第一互连781。
在一些实现中,第一和第二互连781和783是高密度互连。在一些实现中,高密度互连是具有约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔的互连。在一些实现中,互连的宽度可以是迹线和/或线的宽度。在一些实现中,互连的宽度可以是通孔和/或焊盘的直径。间隔是两个相邻/毗邻互连之间的边到边距离。
第一通孔722耦合至第一管芯706和重分布部分704。具体地,第一通孔722耦合到(i)第一管芯706的第一互连760(例如,焊盘)以及(ii)重分布部分704的第一重分布互连743。第二通孔724耦合至第一管芯706和桥接708。具体地,第二通孔724耦合到(i)第一管芯706的第二互连762(例如,焊盘)以及(ii)桥接708的互连783。桥接708耦合到集成器件封装700中的另一管芯(未示出)。未示出的另一管芯(例如,第二管芯)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
重分布部分704包括第一介电层742、第二介电层744、第三介电层746、第一重分布互连743、以及第二重分布互连745。第一重分布互连743耦合至第一通孔722。第二重分布互连745耦合至第一重分布互连743。焊球747耦合到第二重分布互连745。图7解说了第二互连745具有相对平坦或笔直形状。
如图7所示,重分布部分704被耦合至封装部分702的第一表面(例如,底表面)。重分布部分704被形成在封装层720和桥接708的第一表面(例如,底表面)上。第一和第二介电层742和744可包括一个或多个介电层。第一重分布互连743可以是通孔。第二重分布互连745可以是迹线和/或焊盘。
在封装层中包括硅桥接的示例性集成器件封装
图8解说了集成器件封装800的一部分的另一示例。在一些实现中,集成器件封装800可对应于图2的集成器件封装200。在一些实现中,集成器件封装800可以是晶片级集成器件封装。
集成器件封装800包括封装部分802、重分布部分804、第一管芯706以及桥接708。第一管芯706可以类似于图5的管芯500。在一些实现中,桥接708可对应于图3的桥接300。桥接708可以是硅桥接。桥接708被配置成在集成器件封装800中提供高密度管芯到管芯互连。例如,桥接708可以被配置成在集成器件封装800中的第一管芯706与另一管芯(未示出)之间提供高密度管芯到管芯互连。未示出的另一管芯(例如,第二管芯)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
封装部分802包括封装层720、第一通孔722、以及第二通孔724。第一管芯706和桥接708至少部分地位于封装部分802内(例如,至少部分地在封装层720内)。第一管芯706包括至少第一互连760(例如,第一焊盘)和第二互连762(例如,第二焊盘)。封装层720可包括光可蚀刻或光敏材料。
桥接708(例如,硅桥接)包括基板780、介电层782、第一互连781以及第二互连783。在一些实现中,桥接708是被配置成在集成器件封装中的第一管芯与第二管芯之间提供高密度管芯到管芯电路径或高密度管芯到管芯电连接的桥接装置。在一些实现中,基板780是硅基板。在一些实现中,第一和第二互连781和783是高密度互连。在一些实现中,高密度互连是具有约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔的互连。
第一通孔722耦合至第一管芯706和重分布部分804。具体地,第一通孔722耦合到(i)第一管芯706的第一互连760以及(ii)重分布部分804的第一重分布互连843。第二通孔724耦合至第一管芯706和桥接708。具体地,第二通孔724耦合到(i)第一管芯706的第二互连762以及(ii)桥接708的互连783。桥接708耦合到集成器件封装800中的另一管芯(未示出)。未示出的另一管芯(例如,第二管芯208)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
重分布部分804包括第一介电层842、第二介电层844、第三介电层846、以及第一重分布互连843。第一重分布互连843可具有至少部分地成U或V形的形状。第一重分布互连843耦合至第一通孔722。焊球847耦合到第一重分布互连843。
如图8所示,重分布部分804被耦合至封装部分802的第一表面(例如,底表面)。重分布部分804被形成在封装层720和桥接708的第一表面(例如,底表面)上。第一、第二和第三介电层842、844和846可包括一个或多个介电层。
应当注意,在一些实现中,重分布部分804可包括第一重分布互连843、第一重分布互连743、和/或第二重分布互连745的组合。
在封装层中包括硅桥接的示例性集成器件封装
图9解说了集成器件封装900的一部分的另一示例。在一些实现中,集成器件封装900可对应于图2的集成器件封装200。在一些实现中,集成器件封装900可以是晶片级集成器件封装。
集成器件封装900包括封装部分902、重分布部分904、第一管芯706以及桥接708。第一管芯706可以类似于图5的管芯500。在一些实现中,桥接708可对应于图3的桥接300。桥接708可以是硅桥接。桥接708被配置成在集成器件封装900中提供高密度管芯到管芯互连。例如,桥接708可以被配置成在集成器件封装900中的第一管芯与另一管芯(未示出)之间提供高密度管芯到管芯互连。未示出的另一管芯(例如,第二管芯208)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
封装部分902包括封装层720、第一通孔722、以及第二通孔724。第一管芯706和桥接708至少部分地位于封装部分902内(例如,至少部分地在封装层720内)。第一管芯706包括至少第一互连760(例如,第一焊盘)和第二互连762(例如,第二焊盘)。封装层720可包括光可蚀刻或光敏材料。
桥接708(例如,硅桥接)包括基板780、介电层782、第一互连781以及第二互连783。在一些实现中,桥接708是被配置成在集成器件封装中的第一管芯与第二管芯之间提供高密度管芯到管芯电路径或高密度管芯到管芯电连接的桥接装置。在一些实现中,基板780是硅基板。在一些实现中,第一和第二互连781和783是高密度互连。在一些实现中,高密度互连是具有约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔的互连。
第一通孔722耦合至第一管芯706和重分布部分904。具体地,第一通孔722耦合到(i)第一管芯706的第一互连760以及(ii)重分布部分904的第一重分布互连941。第二通孔724耦合至第一管芯706和桥接708。具体地,第二通孔724耦合到(i)第一管芯706的第二互连762以及(ii)桥接708的互连783。桥接708耦合到集成器件封装900中的另一管芯(未示出)。未示出的另一管芯(例如,第二管芯208)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
重分布部分904包括第一介电层940、第二介电层942、第三介电层944、第四介电层946、第一重分布互连941、第二重分布互连943、第三重分布互连945、以及凸块下金属化(UBM)层947。第一重分布互连941耦合至第一通孔722。第一重分布互连941可以是焊盘或迹线。第二重分布互连943耦合至第一重分布互连941。第二重分布互连943可以是通孔。第三重分布互连945耦合至第二重分布互连943。第三重分布互连945可以是焊盘或迹线。UBM层947耦合到第三重分布互连945。焊球949耦合至UBM层947。
如图9所示,重分布部分904被耦合至封装部分902的第一表面(例如,底表面)。重分布部分904被形成在封装层720和桥接708的第一表面(例如,底表面)上。第一、第二、第三和第四介电层940、942、944和946可包括一个或多个介电层。
在封装层中包括硅桥接的示例性集成器件封装
图10解说了集成器件封装1000的一部分的另一示例。在一些实现中,集成器件封装1000可对应于图2的集成器件封装200。在一些实现中,集成器件封装1000可以是晶片级集成器件封装。
集成器件封装1000包括封装部分1002、重分布部分1004、第一管芯706以及桥接708。第一管芯706可以类似于图5的管芯500。在一些实现中,桥接708可对应于图3的桥接300。桥接708可以是硅桥接。桥接708被配置成在集成器件封装1000中提供高密度管芯到管芯互连。例如,桥接708可以被配置成在集成器件封装1000中的第一管芯706与另一管芯(未示出)之间提供高密度管芯到管芯互连。未示出的另一管芯(例如,第二管芯208)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
封装部分1002包括封装层720、第一通孔722、以及第二通孔724。第一管芯706和桥接708至少部分地位于封装部分1002内(例如,至少部分地在封装层720内)。第一管芯706包括至少第一互连760(例如,第一焊盘)和第二互连762(例如,第二焊盘)。封装层720可包括光可蚀刻或光敏材料。
桥接708(例如,硅桥接)包括基板780、介电层782、第一互连781以及第二互连783。在一些实现中,桥接708是被配置成在集成器件封装中的第一管芯与第二管芯之间提供高密度管芯到管芯电路径或高密度管芯到管芯电连接的桥接装置。在一些实现中,基板780是硅基板。在一些实现中,第一和第二互连781和783是高密度互连。在一些实现中,高密度互连是具有约2微米(μm)或更少的宽度和/或约2微米(μm)或更少的间隔的互连。
第一通孔722耦合至第一管芯706和重分布部分1004。具体地,第一通孔722耦合到(i)第一管芯706的第一互连760以及(ii)重分布部分1004的第一重分布互连1041。第二通孔724耦合至第一管芯706和桥接708。具体地,第二通孔724耦合到(i)第一管芯706的第二互连762以及(ii)桥接708的互连783。桥接708耦合到集成器件封装1000中的另一管芯(未示出)。未示出的另一管芯(例如,第二管芯208)可以按照类似于第一管芯706如何耦合到桥接708的方式耦合到桥接708。
重分布部分1004包括第一介电层1040、第二介电层1042、第三介电层1044、第四介电层1046、第一重分布互连1041、第二重分布互连1043、以及凸块下金属化(UBM)层1047。第一重分布互连1041耦合至第一通孔722。第一重分布互连1041可以是焊盘或迹线。第二重分布互连1043耦合至第一重分布互连1041。第二重分布互连1043可具有至少部分地呈U或V形的形状。UBM层1047耦合到第二重分布互连1043。焊球1049耦合至UBM层1047。
如图10所示,重分布部分1004被耦合至封装部分1002的第一表面(例如,底表面)。重分布部分1004被形成在封装层720和桥接708的第一表面(例如,底表面)上。第一、第二、第三和第四介电层1040、1042、1044和1046可包括一个或多个介电层。
应当注意,在一些实现中,重分布部分1004可包括第二重分布互连1043、重分布互连943、和/或重分布互连945的组合。
用于提供/制造高密度互连硅桥接的示例性序列
在一些实现中,提供/制造高密度互连硅桥接包括若干过程。图11解说了用于提供/制造高密度互连硅桥接的示例性序列。在一些实现中,图11的序列可被用来提供/制造图2-4、7-10的桥接和/或本公开中描述的其他桥接。然而,出于简化目的,图11将在提供/制造图3的桥接的上下文中描述。
应当注意,图11的序列可以组合一个或多个阶段以简化和/或阐明用于提供/制造桥接的序列。在一些实现中,各过程的次序可被改变或修改。
图11的阶段1解说了在提供基板1102之后的状态。在一些实现中,基板1102是由供应商提供的。在一些实现中,基板1102被制造(例如,形成)。在一些实现中,基板1102是至少硅基板和/或晶片(例如,硅晶片)中的一者。
阶段2解说了在金属层1104被形成在基板1102上之后的状态。在一些实现中,金属层1104可以形成和/或限定一个或多个高密度互连(例如,如图3-4中所述)。在一些实现中,提供金属层1104包括:形成(例如,镀敷)一个或多个金属层(例如,晶种层和金属层)以及选择性地蚀刻该一个或多个金属层的部分。图15-18解说了使用若干镀敷工艺来提供一个或多个金属层的示例。
阶段3解说了在介电层1106被形成在基板1102和金属层1104之上之后的状态。不同的实现可以将不同的材料用于介电层1106。
阶段4解说了在腔1107(例如,腔1107a、腔1107b)被形成在介电层1106中之后的状态。不同实现可使用不同工艺来在介电层1106中形成腔。在一些实现中,激光可被用于形成腔。在一些实现中,光蚀刻工艺被用于形成腔。阶段4可解说可被实现在集成器件封装中的桥接1120(例如,硅桥接)。
阶段5解说了在通孔1108(例如,通孔1108a、通孔1108b)被形成在介电层1106中之后的状态。具体地,通孔1108被形成在介电层1106的腔1107中。在一些实现中,通孔1108是高密度通孔(例如,如图3-4中所述)。在一些实现中,通孔1108是使用一个或多个镀敷工艺形成的金属层。图15-18解说了使用若干镀敷工艺来提供一个或多个金属层的示例。在一些实现中,阶段5解说了可被实现在集成器件封装中的任一者中的封装层中的桥接1130(例如,硅桥接)。应当注意,在一些实现中,一旦桥接被定位或嵌入集成器件封装的封装层中,通孔1108可以被形成。
用于提供/制造高密度互连硅桥接的方法的示例性流程图
图12解说了用于提供/制造高密度互连硅桥接的方法1200的示例性流程图。在一些实现中,图12的方法可被用来提供/制造图2-4、7-10的高密度互连硅桥接和/或本公开中的其他高密度互连硅桥接。
应当注意,图12的流程图可以组合一个或多个步骤和/或过程以简化和/或阐明用于提供无源器件封装的方法。在一些实现中,各过程的次序可被改变或修改。
该方法提供(在1205)基板。在一些实现中,提供基板可包括从供应商接收基板或制造(例如,形成)基板。在一些实现中,基板是至少硅基板和/或晶片(例如,硅晶片)中的一者。
该方法在基板上形成(在1210)金属层以形成一个或多个高密度互连(例如,如图3-4中所述)。在一些实现中,形成金属层包括形成(例如,镀敷)一个或多个金属层(例如,晶种层和金属层)以及选择性地蚀刻该一个或多个金属层的各部分。图15-18解说了使用若干镀敷工艺来提供一个或多个金属层的示例。
该方法在基板和金属层之上形成(在1215)介电层。不同实现可以将不同材料用于介电层。
该方法接着在介电层中形成(在1220)至少一个腔。不同实现可使用不同工艺来在介电层中形成腔。在一些实现中,激光可被用于形成腔。在一些实现中,光蚀刻工艺被用于形成腔。在一些实现中,一旦腔被形成,桥接(例如,桥接1220)可以被限定,该桥接可以被实现在本公开中描述的任何集成器件封装的封装层中。
该方法可任选地在介电层中形成(在1225)通孔。具体地,该方法用一个或多个导电材料(例如,金属层)来填充介电层的腔以在腔中形成通孔。在一些实现中,通孔是高密度通孔(例如,如图3-4中所述)。在一些实现中,通孔是使用一个或多个镀敷工艺形成的金属层。图15-18解说了使用若干镀敷工艺来提供一个或多个金属层的示例。应当注意,在一些实现中,一旦桥接被定位或嵌入集成器件封装的封装层中,通孔可以被形成。
用于提供/制造在封装层中包括高密度互连硅桥接的集成器件封装的示例性序列
在一些实现中,提供/制造在封装层中包括高密度互连硅桥接的集成器件封装包括若干过程。图13(包括图13A-13C)解说了用于提供/制造在封装层中包括高密度互连硅桥接的集成器件的示例性序列。在一些实现中,图13A-13C的序列可被用来提供/制造图2、7-10的集成器件和/或本公开中的其他集成器件封装。然而,出于简化目的,图13A-13C将在提供/制造图2的集成器件的上下文中描述。
应当注意,图13A-13C的序列可以组合一个或多个阶段以简化和/或阐明用于提供集成器件的序列。在一些实现中,各过程的次序可被改变或修改。
图13A的阶段1解说了在提供载体1300之后的状态。在一些实现中,载体1300是由供应商提供的。在一些实现中,载体1300被制造(例如,形成)。在一些实现中,载体1300是硅基板和/或晶片(例如,硅晶片)。
阶段2解说了在载体1300上提供第一管芯1306和第二管芯1308之后的状态。在一些实现中,第一和第二管芯1306和1308类似于图5或6的管芯500或600。第一管芯1306包括第一通孔1322和第三通孔1326。第二管芯1308包括第二通孔1324和第四通孔1328。如阶段2中所示,第三通孔1326比第一通孔1322更短。类似地,第四通孔1328比第二通孔1324更短。通孔1322、1324、1326和1328可以是耦合到它们各自管芯1306和1308的柱(例如,铜柱)。第一管芯1306和第二管芯1308被提供在载体1300上,以使得相应管芯1306和1308的背面被机械耦合到载体1300。
阶段3解说了桥接1310被耦合到第一和第二管芯1306和1308之后的状态。桥接1310可以是硅桥接。桥接1310可包括基板、至少一个金属层、至少一个通孔、和/或至少一个介电层,如图3中所述。桥接1310的示例包括图3-4中示出和描述的桥接300。在一些实现中,桥接1310是被配置成在两个管芯之间提供连接和/或电路径的高密度互连桥接。如阶段3所示,桥接1310耦合到(i)第一管芯1306的第三通孔1326,以及(ii)第二管芯1308的第四管芯1328。
阶段4解说了在封装层1320被提供在载体1300、第一管芯1306、第二管芯1308和桥接1310上之后的状态。如阶段4所示,封装层1320至少部分地封装第一管芯1306、第二管芯1308和桥接1310。封装层1320可包括光可蚀刻或光敏材料。
阶段5解说了第一金属层1342被形成在封装层1320中之后的状态。在一些实现中,第一金属层1342形成集成器件封装的重分布部分的第一重分布层。第一金属层1342可以形成一个或多个重分布互连(例如,迹线、焊盘)。如阶段5所示,第一金属层1342的一些部分耦合到通孔1322和1324。在一些实现中,提供第一金属层1342包括:形成(例如,镀敷)一个或多个金属层(例如,晶种层和金属层)以及选择性地蚀刻该一个或多个金属层的各部分。图15-18解说了使用若干镀敷工艺来提供一个或多个金属层的示例。
如图13B中所示,阶段6解说了在第一介电层1344被形成在封装层1320和第一金属层1342上之后的状态。
阶段7解说了腔1345被形成在第一介电层1344中之后的状态。腔1345被形成在第一金属层1342的至少一部分之上。腔1345可以通过蚀刻(例如,光蚀刻)第一介电层1344被形成在第一介电层1344中。
阶段8解说了在腔1345被填充有导电材料以在第一介电层1344中限定通孔1346之后的状态。不同的实现可以用不同方式来填充腔1345。在一些实现中,镀敷工艺被用于限定通孔1346。在其他实现中,导电糊剂可以被用于填充腔1345以限定通孔1346。通孔1346可以是重分布部分中耦合到第一金属层1342的第二金属层(例如,第二重分布互连)。
阶段9解说了在第三金属层1348被形成在第一介电层1344上之后的状态。在一些实现中,第三金属层1348形成集成器件封装的重分布部分的第一重分布层。第三金属层1348可以形成一个或多个重分布互连(例如,迹线、焊盘)。如阶段9所示,第三金属层1348的一些部分耦合到通孔1346。在一些实现中,提供第三金属层1348包括:形成(例如,镀敷)一个或多个金属层(例如,晶种层和金属层)以及选择性地蚀刻该一个或多个金属层的各部分。图15-18解说了使用若干镀敷工艺来提供一个或多个金属层的示例。
如图13C中所示,阶段10解说了在第二介电层1350被形成在第一介电层1344和第三金属层1348上之后的状态。在一些实现中,第二介电层1350被形成以使得第三金属层1348中的一些被暴露。
阶段11解说了一组焊球1352被提供在第三金属层1348上之后的状态。
阶段12解说了在载体1300被移除之后的状态。不同的实现可不同地移除载体1300。在一些实现中,载体1300通过蚀刻工艺和/或剥离工艺来移除。
用于提供/制造在封装层中包括高密度互连硅桥接的集成器件的示例性方法
图14解说了用于提供/制造在封装层中包括高密度互连硅桥接的集成器件封装的方法1400的示例性流程图。在一些实现中,图14的方法可被用来提供/制造图2的集成器件封装和/或本公开中的其他集成器件封装。
应当注意,图14的流程图可以组合一个或多个步骤和/或过程以简化和/或阐明用于提供集成器件封装的方法。在一些实现中,各过程的次序可被改变或修改。
该方法提供(在1405)载体。在一些实现中,载体是由供应商提供的。在一些实现中,载体被制造(例如,形成)。在一些实现中,载体是硅基板和/或晶片(例如,硅晶片)。
该方法接着提供(在1410)到载体的第一管芯和第二管芯。第一管芯和第二管芯被提供在载体上,以使得相应管芯的背面被机械耦合到载体。在一些实现中,管芯使用拾放方法被提供在载体上。例如,管芯可以被提供在包括疏水性区域和亲水性区域的载体上。管芯可以被提供以使得它们耦合到载体的亲水性区域。使用疏水性区域和亲水性区域的一个优点在于,管芯将在载体上自对齐,藉此确保管芯在载体上的精准和准确的定位。
该方法将桥接耦合(在1415)到第一管芯和第二管芯。桥接可包括基板、至少一个金属层、至少一个通孔、和/或至少一个介电层,如图3中所述。在一些实现中,桥接是被配置成在两个管芯之间提供高密度连接和/或高密度电路径的高密度互连桥接。
该方法在第一管芯、第二管芯以及桥接上形成(在1420)封装层。封装层被提供以使得它至少部分地封装第一管芯、第二管芯以及桥接。封装层可包括光可蚀刻或光敏材料。
该方法在封装层上形成(在1425)重分布部分。在一些实现中,形成重分布部分包括形成至少一个重分布互连和至少一个介电层。在一些实现中,形成重分布部分包括形成凸块下金属化(UBM)层。图13A-13C的阶段5-10解说了提供和/或形成集成器件封装的重分布部分的示例。
该方法还提供(在1430)到重分布部分的焊球。在一些实现中,提供焊球包括将焊球耦合到UBM层或重分布互连。
该方法接着移除(在1435)第一载体,从而使集成器件封装包括封装部分和重分布部分,其中封装部分包括在两个管芯之间提供高密度连接的高密度桥接。不同的实现可不同地移除第一载体。在一些实现中,第一载体被解耦(例如,剥离工艺)。在一些实现中,第一载体是被蚀刻出的。
示例性半加成图案化(SAP)工艺
在本公开中描述了各种互连(例如,迹线、通孔、焊盘)。这些互连可以被形成在集成器件封装的桥接、封装部分和/或重分布部分中。在一些实现中,这些互连可包括一个或多个金属层。例如,在一些实现中,这些互连可包括第一金属晶种层和第二金属层。可使用不同镀敷工艺来提供(例如,形成)这些金属层。以下是具有晶种层的互连(例如,迹线、通孔、焊盘)的详细示例以及可如何使用不同镀敷工艺来形成这些互连。
不同实现可使用不同工艺来形成和/或制造金属层(例如,互连、重分布层、凸块下金属化层、凸起)。在一些实现中,这些工艺包括半加成图案化(SAP)工艺和镶嵌工艺。这些各种不同工艺在下文进一步描述。
图15解说了用于使用半加成图案化(SAP)工艺来形成互连以在一个或多个介电层中提供和/或形成互连的序列。如图15中所示,阶段1解说了在提供(例如,形成)介电层1502之后的集成器件(例如,基板)的状态。在一些实现中,阶段1解说了介电层1502包括第一金属层1504。在一些实现中,第一金属层1504是晶种层。在一些实现中,可以在提供(例如,接收或形成)介电层1502之后在介电层1502上提供(例如,形成)第一金属层1504。阶段1解说了在介电层1502的第一表面上提供(例如,形成)第一金属层1504。在一些实现中,第一金属层1504是通过使用沉积工艺(例如,PVD、CVD、镀敷工艺)来提供的。
阶段2解说了在第一金属层1504上选择性地提供(例如,形成)光致抗蚀层1506(例如,光显影抗蚀层)之后的集成器件的状态。在一些实现中,选择性地提供抗蚀层1506包括在第一金属层1504上提供抗蚀层1506并且通过显影(例如,使用显影工艺)来选择性地移除抗蚀层1506的诸部分。阶段2解说了提供抗蚀层1506,从而形成腔1508。
阶段3解说了在腔1508中形成第二金属层1510之后的集成器件的状态。在一些实现中,在第一金属层1504的暴露部分上方形成第二金属层1510。在一些实现中,第二金属层1510是通过使用沉积工艺(例如,镀敷工艺)来提供的。
阶段4解说了在移除抗蚀层1506之后的集成器件的状态。不同实现可使用不同工艺来移除抗蚀层1506。
阶段5解说了在选择性地移除第一金属层1504的诸部分之后的集成器件的状态。在一些实现中,移除第一金属层1504的未被第二金属层1510覆盖的一个或多个部分。如阶段5中所示,剩余的第一金属层1504和第二金属层1510可以在集成器件和/或基板中形成和/或限定互连1512(例如,迹线、通孔、焊盘)。在一些实现中,移除第一金属层1504,以使得位于第二金属层1510下方的第一金属层1504的尺寸(例如,长度、宽度)与第二金属层1510的尺寸(例如,长度、宽度)大致相同或者小于第二金属层1510的尺寸(例如,长度、宽度),这可导致底切,如图15的阶段5所示。在一些实现中,以上提及的过程可被迭代若干次以在集成器件和/或基板的一个或多个介电层中提供和/或形成若干互连。
图16解说了用于使用(SAP)工艺以在一个或多个介电层中提供和/或形成互连的方法的流程图。该方法提供(在1605)介电层(例如,介电层1502)。在一些实现中,提供介电层包括形成介电层。在一些实现中,提供介电层包括形成第一金属层(例如,第一金属层1504)。在一些实现中,第一金属层是晶种层。在一些实现中,可以在提供(例如,接收或形成)介电层之后在该介电层上提供(例如,形成)第一金属层。在一些实现中,第一金属层是通过使用沉积工艺(例如,物理气相沉积(PVD)或镀敷工艺)来提供的。
该方法选择性地在第一金属层上提供(在1610)光致抗蚀层(例如,光显影抗蚀层1506)。在一些实现中,选择性地提供抗蚀层包括在第一金属层上提供第一抗蚀层并且选择性地移除抗蚀层的诸部分(这提供一个或多个腔)。
该方法随后在光致抗蚀层的腔中提供(在1615)第二金属层(例如,第二金属层1510)。在一些实现中,在第一金属层的暴露部分上方形成第二金属层。在一些实现中,第二金属层是通过使用沉积工艺(例如,镀敷工艺)来提供的。
该方法进一步移除(在1620)抗蚀层。不同实现可使用不同工艺来移除抗蚀层。该方法还选择性地移除(在1625)第一金属层的诸部分。在一些实现中,移除第一金属层的未被第二金属层覆盖的一个或多个部分。在一些实现中,任何剩余的第一金属层和第二金属层可以在集成器件和/或基板中形成和/或限定一个或多个互连(例如,迹线、通孔、焊盘)。在一些实现中,以上提及的方法可被迭代若干次以在集成器件和/或基板的一个或多个介电层中提供和/或形成若干互连。
示例性镶嵌工艺
图17解说了用于使用镶嵌工艺来形成互连以在介电层中提供和/或形成互连的序列。如图17中所示,阶段1解说了在提供(例如,形成)介电层1702之后的集成器件的状态。在一些实现中,介电层1702是无机层(例如,无机膜)。
阶段2解说了在介电层1702中形成腔1704之后的集成器件的状态。不同实现可使用不同工艺来在介电层1702中提供腔2404。
阶段3解说了在介电层1702上提供第一金属层1706之后的集成器件的状态。如阶段3中所示,在介电层1702的第一表面上提供第一金属层1706。在介电层1702上提供第一金属层1706,以使得第一金属层1706取得介电层1702的轮廓,包括腔1704的轮廓在内。在一些实现中,第一金属层1706是晶种层。在一些实现中,第一金属层1706是通过使用沉积工艺(例如,物理气相沉积(PVD)、化学气相沉积(CVP)、或镀敷工艺)来提供的。
阶段4解说了在腔1704中和介电层1708的表面中形成第二金属层1708之后的集成器件的状态。在一些实现中,在第一金属层1706的暴露部分上方形成第二金属层1708。在一些实现中,第二金属层1708是通过使用沉积工艺(例如,镀敷工艺)来提供的。
阶段5解说了在移除第二金属层1708的诸部分和第一金属层1706的诸部分之后的集成器件的状态。不同实现可使用不同工艺来移除第二金属层1708和第一金属层1706。在一些实现中,化学机械抛光(CMP)工艺被用于移除第二金属层1708的诸部分和第一金属层1706的诸部分。如阶段5中所示,剩余的第一金属层1706和第二金属层1708可以在集成器件和/或基板中形成和/或限定互连1712(例如,迹线、通孔、焊盘)。如阶段5中所示,以在第二金属层1708的基底部分和(诸)侧面部分上形成第一金属层1706的方式来形成互连1712。在一些实现中,腔1704可以包括两层级电介质中的沟和/或孔的组合,以使得可以在单个沉积步骤中形成通孔和互连(例如,金属迹线)。在一些实现中,以上提及的过程可被迭代若干次以在集成器件和/或基板的一个或多个介电层中提供和/或形成若干互连。
图18解说了用于使用镶嵌工艺来形成互连以在介电层中提供和/或形成互连的方法1800的流程图。该方法提供(在1805)介电层(例如,介电层1702)。在一些实现中,提供介电层包括形成介电层。在一些实现中,提供介电层包括从供应商接收介电层。在一些实现中,介电层是无机层(例如,无机膜)。
该方法在介电层中形成(在1810)至少一个腔(例如,腔1704)。不同实现可使用不同工艺来在介电层中提供腔。
该方法在介电层上提供(在1815)第一金属层(例如,第一金属层1706)。在一些实现中,在介电层的第一表面上提供(例如,形成)第一金属层。在一些实现中,在介电层上提供第一金属层,以使得第一金属层取得介电层的轮廓,包括腔的轮廓在内。在一些实现中,第一金属层是晶种层。在一些实现中,第一金属层1706是通过使用沉积工艺(例如,PVD、CVD或镀敷工艺)来提供的。
该方法在腔中和介电层的表面中提供(在1820)第二金属层(例如,第二金属层1708)。在一些实现中,在第一金属层的暴露部分上方形成第二金属层。在一些实现中,第二金属层是通过使用沉积工艺(例如,镀敷工艺)来提供的。在一些实现中,第二金属层与第一金属层相似或相同。在一些实现中,第二金属层不同于第一金属层。
该方法随后移除(在1825)第二金属层的诸部分和第一金属层的诸部分。不同实现可使用不同工艺来移除第二金属层和第一金属层。在一些实现中,化学机械抛光(CMP)工艺被用于移除第二金属层的诸部分和第一金属层的诸部分。在一些实现中,剩余的第一金属层和第二金属层可以形成和/或限定互连(例如,互连1712)。在一些实现中,互连可以包括集成器件和/或基板中的至少迹线、通孔、和/或焊盘中的一者。在一些实现中,以在第二金属层的基底部分和(诸)侧面部分上形成第一金属层的方式来形成互连。在一些实现中,以上提及的方法可被迭代若干次以在集成器件和/或基板的一个或多个介电层中提供和/或形成若干互连。
示例性电子设备
图19解说了可集成有前述集成器件、半导体器件、集成电路、管芯、中介体、封装或层叠封装(PoP)中的任一者的各种电子设备。例如,移动电话1902、膝上型计算机1904、以及固定位置终端1906可包括如本文所描述的集成器件1900。集成器件1900可以是例如本文所描述的集成电路、管芯、封装或层叠封装中的任一者。图19中所解说的设备1902、1904、1906仅是示例性的。其它电子设备也能以集成器件1900为其特征,此类电子设备包括但不限于移动设备、手持式个人通信***(PCS)单元、便携式数据单元(诸如个人数字助理)、启用全球定位***(GPS)的设备、导航设备、机顶盒、音乐播放器、视频播放器、娱乐单元、固定位置数据单位(诸如仪表读取设备)、通信设备、智能电话、平板计算机或者存储或检索数据或计算机指令的任何其它设备,或者其任何组合。
在图2、3、4、5、6、7、8、9、10、11、12、13A-13C、14、15、16、17、18和/或19中解说的一个或多个组件、步骤、特征和/或功能可被重新安排和/或组合成单个的组件、步骤、特征或功能,或可实施在若干组件、步骤或功能中。也可添加附加的元件、组件、步骤、和/或功能而不会脱离本公开。还应当注意,本公开中的图2、3、4、5、6、7、8、9、10、11、12、13A-13C、14、15、16、17、18和/或19及其相应描述不限于管芯和/或IC。在一些实现中,图2、3、4、5、6、7、8、9、10、11、12、13A-13C、14、15、16、17、18和/或19及其相应描述可被用于制造、创建、提供、和/或生产集成器件。在一些实现中,集成器件可以包括管芯、管芯封装、集成电路(IC)、集成器件封装、晶片、半导体器件、层叠封装和/或中介体。
措辞“示例性”在本文中用于表示“用作示例、实例或解说”。本文中描述为“示例性”的任何实现或方面不必被解释为优于或胜过本公开的其他方面。同样,术语“方面”不要求本公开的所有方面都包括所讨论的特征、优点或操作模式。术语“耦合”在本文中被用于指两个对象之间的直接或间接耦合。例如,如果对象A物理地接触对象B,且对象B接触对象C,则对象A和C可仍被认为是彼此耦合的——即便它们并非彼此直接物理接触。
还应注意,这些实施例可能是作为被描绘为流程图、流图、结构图、或框图的过程来描述的。尽管流程图可能会把诸操作描述为顺序过程,但是这些操作中有许多操作能够并行或并发地执行。另外,这些操作的次序可被重新安排。过程在其操作完成时终止。
本文中所描述的本公开的各种特征可实现于不同***中而不会脱离本公开。应注意,本公开的以上各方面仅是示例,且不应被解释成限定本公开。对本公开的各方面的描述旨在是解说性的,而非限定所附权利要求的范围。由此,本发明的教导可以现成地应用于其他类型的装置,并且许多替换、修改和变形对于本领域技术人员将是显而易见的。
Claims (24)
1.一种集成器件封装,包括:
封装部分,包括:
第一管芯;
耦合到所述第一管芯的第一组通孔;
第二管芯;
耦合到所述第二管芯的第二组通孔;
桥接,所述桥接被配置成在所述第一管芯与所述第二管芯之间提供电路径,所述桥接通过所述第一组通孔被耦合到所述第一管芯,所述桥接通过所述第二组通孔被进一步耦合到所述第二管芯,其中所述桥接包括一组桥接互连和介电层;
封装层,所述封装层至少部分地封装所述第一管芯、所述第二管芯、所述桥接、所述第一组通孔、以及所述第二组通孔;以及
重分布部分,所述重分布部分耦合到所述封装部分,所述重分布部分包括:
一组重分布互连;以及
至少一个介电层,
其中所述一组桥接互连包括垂直横穿所述桥接的所述介电层的第一组桥接互连以及与所述桥接的所述介电层平行的第二组桥接互连,
其中所述第一组桥接互连包括彼此间隔开2微米或更小的两个相邻桥接互连。
2.如权利要求1所述的集成器件封装,其特征在于,所述第一管芯与所述第二管芯之间的电路径包括所述桥接中的所述一组桥接互连、所述第一组通孔以及所述第二组通孔。
3.如权利要求1所述的集成器件封装,其特征在于,所述一组桥接互连包括至少迹线、通孔和/或焊盘中的一者。
4.如权利要求1所述的集成器件封装,其特征在于,进一步包括:
第三组通孔,所述第三组通孔耦合到所述第一管芯和所述第一组重分布互连;以及
第四组通孔,所述第四组通孔耦合到所述第二管芯和所述第一组重分布互连。
5.如权利要求4所述的集成器件封装,其特征在于,所述第三组通孔和所述第四组通孔包括小于所述桥接的桥接互连密度的通孔密度。
6.如权利要求1所述的集成器件封装,其特征在于,所述封装层包括光敏材料。
7.如权利要求1所述的集成器件封装,其特征在于,所述集成器件封装被纳入到以下至少一者中:娱乐单元、通信设备、移动设备、和/或固定位置终端。
8.如权利要求1所述的集成器件封装,其特征在于,所述集成器件封装被纳入到以下至少一者中:音乐播放器、视频播放器、导航设备、移动电话、智能电话、个人数字助理、平板式计算机、和/或膝上型计算机。
9.一种集成器件封装,包括:
封装部分,包括:
第一管芯;
耦合到所述第一管芯的第一组通孔;
第二管芯;
耦合到所述第二管芯的第二组通孔;
桥接装置,所述桥接装置被配置成在所述第一管芯与所述第二管芯之间提供电路径,所述桥接装置通过所述第一组通孔被耦合到所述第一管芯,所述桥接装置通过所述第二组通孔被进一步耦合到所述第二管芯,其中所述桥接装置包括一组桥接互连和介电层;
封装层,所述封装层至少部分地封装所述第一管芯、所述第二管芯、所述桥接装置、所述第一组通孔、以及所述第二组通孔;以及
重分布部分,所述重分布部分耦合到所述封装部分,所述重分布部分包括:
一组重分布互连;以及
至少一个介电层,
其中所述一组桥接互连包括垂直横穿所述桥接装置的所述介电层的第一组桥接互连以及与所述桥接装置的所述介电层平行的第二组桥接互连,
其中所述第一组桥接互连包括彼此间隔开2微米或更小的两个相邻桥接互连。
10.如权利要求9所述的集成器件封装,其特征在于,
所述第一管芯与所述第二管芯之间的电路径包括所述桥接装置中的所述一组桥接互连、所述第一组通孔以及所述第二组通孔。
11.如权利要求9所述的集成器件封装,其特征在于,所述一组桥接互连包括至少迹线、通孔和/或焊盘中的一者。
12.如权利要求9所述的集成器件封装,其特征在于,进一步包括:
第三组通孔,所述第三组通孔耦合到所述第一管芯和所述一组重分布互连;以及
第四组通孔,所述第四组通孔耦合到所述第二管芯和所述一组重分布互连。
13.如权利要求12所述的集成器件封装,其特征在于,所述第三组通孔和所述第四组通孔包括小于所述桥接装置的桥接互连密度的通孔密度。
14.如权利要求9所述的集成器件封装,其特征在于,所述封装层包括光敏材料。
15.如权利要求9所述的集成器件封装,其特征在于,所述集成器件封装被纳入到以下至少一者中:娱乐单元、通信设备、移动设备、和/或固定位置终端。
16.如权利要求9所述的集成器件封装,其特征在于,所述集成器件封装被纳入到以下至少一者中:音乐播放器、视频播放器、导航设备、移动电话、智能电话、个人数字助理、平板式计算机、和/或膝上型计算机。
17.一种用于制造集成器件封装的方法,包括:
提供封装部分,其中提供封装部分包括:
提供第一管芯,所述第一管芯包括第一组通孔;
提供第二管芯,所述第二管芯包括第二组通孔;
将桥接耦合到所述第一管芯和所述第二管芯,所述桥接被配置成在所述第一管芯与所述第二管芯之间提供电路径,所述桥接通过所述第一组通孔被耦合到所述第一管芯,所述桥接通过所述第二组通孔被进一步耦合到所述第二管芯,其中所述桥接包括一组桥接互连和介电层;
形成封装层以至少部分地封装所述第一管芯、所述第二管芯、所述桥接、所述第一组通孔、以及所述第二组通孔;以及
在所述封装部分上形成重分布部分,其中形成重分布部分包括:
形成一组重分布互连;以及
形成至少一个介电层,
其中所述一组桥接互连包括垂直横穿所述桥接的所述介电层的第一组桥接互连以及与所述桥接的所述介电层平行的第二组桥接互连,
其中所述第一组桥接互连包括彼此间隔开2微米或更小的两个相邻桥接互连。
18.如权利要求17所述的方法,其特征在于,所述第一管芯与所述第二管芯之间的电路径包括所述桥接中的所述一组桥接互连、所述第一组通孔以及所述第二组通孔。
19.如权利要求17所述的方法,其特征在于,所述一组桥接互连包括至少迹线、通孔和/或焊盘中的一者。
20.如权利要求17所述的方法,其特征在于,所述第一管芯包括耦合至所述一组重分布互连的第三组通孔,并且所述第二管芯包括耦合至所述一组重分布互连的第四组通孔。
21.如权利要求20所述的方法,其特征在于,所述第三组通孔和所述第四组通孔包括小于所述桥接的桥接互连密度的通孔密度。
22.如权利要求17所述的方法,其特征在于,所述封装层包括光敏材料。
23.如权利要求17所述的方法,其特征在于,所述集成器件封装被纳入在娱乐单元、通信设备、和/或固定位置终端中的至少一者中。
24.如权利要求17所述的方法,其特征在于,所述集成器件封装被纳入在音乐播放器、视频播放器、导航设备、移动电话、智能电话、个人数字助理、平板式计算机、和/或膝上型计算机中的至少一者中。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/535,966 | 2014-11-07 | ||
US14/535,966 US9595496B2 (en) | 2014-11-07 | 2014-11-07 | Integrated device package comprising silicon bridge in an encapsulation layer |
PCT/US2015/059336 WO2016073790A1 (en) | 2014-11-07 | 2015-11-05 | Integrated device package comprising silicon bridge in an encapsulation layer |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107078101A CN107078101A (zh) | 2017-08-18 |
CN107078101B true CN107078101B (zh) | 2021-01-22 |
Family
ID=54542606
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201580060406.1A Active CN107078101B (zh) | 2014-11-07 | 2015-11-05 | 在封装层中包括硅桥接的集成器件封装 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9595496B2 (zh) |
EP (1) | EP3216055B1 (zh) |
CN (1) | CN107078101B (zh) |
WO (1) | WO2016073790A1 (zh) |
Families Citing this family (55)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10177032B2 (en) * | 2014-06-18 | 2019-01-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Devices, packaging devices, and methods of packaging semiconductor devices |
US9741620B2 (en) | 2015-06-24 | 2017-08-22 | Invensas Corporation | Structures and methods for reliable packages |
US10177083B2 (en) * | 2015-10-29 | 2019-01-08 | Intel Corporation | Alternative surfaces for conductive pad layers of silicon bridges for semiconductor packages |
US10163856B2 (en) | 2015-10-30 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked integrated circuit structure and method of forming |
WO2017111950A1 (en) * | 2015-12-22 | 2017-06-29 | Intel Corporation | Electronic assembly that includes a bridge |
US20170287838A1 (en) * | 2016-04-02 | 2017-10-05 | Intel Corporation | Electrical interconnect bridge |
US9761559B1 (en) * | 2016-04-21 | 2017-09-12 | Micron Technology, Inc. | Semiconductor package and fabrication method thereof |
US10276403B2 (en) * | 2016-06-15 | 2019-04-30 | Avago Technologies International Sales Pe. Limited | High density redistribution layer (RDL) interconnect bridge using a reconstituted wafer |
WO2018009145A1 (en) * | 2016-07-08 | 2018-01-11 | Agency For Science, Technology And Research | A semiconductor package and methods of forming the same |
US10312193B2 (en) * | 2016-08-12 | 2019-06-04 | Qualcomm Incorporated | Package comprising switches and filters |
CN110024113B (zh) * | 2016-11-30 | 2023-11-24 | 深圳修远电子科技有限公司 | 集成电路封装结构及方法 |
US11625523B2 (en) | 2016-12-14 | 2023-04-11 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips |
TW202404049A (zh) | 2016-12-14 | 2024-01-16 | 成真股份有限公司 | 標準大宗商品化現場可編程邏輯閘陣列(fpga)積體電路晶片組成之邏輯驅動器 |
US10290611B2 (en) | 2017-07-27 | 2019-05-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages and methods of forming same |
US10957679B2 (en) | 2017-08-08 | 2021-03-23 | iCometrue Company Ltd. | Logic drive based on standardized commodity programmable logic semiconductor IC chips |
US10510721B2 (en) * | 2017-08-11 | 2019-12-17 | Advanced Micro Devices, Inc. | Molded chip combination |
US10630296B2 (en) | 2017-09-12 | 2020-04-21 | iCometrue Company Ltd. | Logic drive with brain-like elasticity and integrality based on standard commodity FPGA IC chips using non-volatile memory cells |
US11276635B2 (en) * | 2017-09-29 | 2022-03-15 | Intel Corporation | Horizontal pitch translation using embedded bridge dies |
US11177201B2 (en) * | 2017-11-15 | 2021-11-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages including routing dies and methods of forming same |
DE102018102086A1 (de) * | 2017-11-15 | 2019-05-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Halbleiter-packages und verfahren zu deren herstellung |
US10651126B2 (en) * | 2017-12-08 | 2020-05-12 | Applied Materials, Inc. | Methods and apparatus for wafer-level die bridge |
US10163798B1 (en) | 2017-12-22 | 2018-12-25 | Intel Corporation | Embedded multi-die interconnect bridge packages with lithotgraphically formed bumps and methods of assembling same |
US10608642B2 (en) | 2018-02-01 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile radom access memory cells |
US10623000B2 (en) | 2018-02-14 | 2020-04-14 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
US10580738B2 (en) * | 2018-03-20 | 2020-03-03 | International Business Machines Corporation | Direct bonded heterogeneous integration packaging structures |
US10490503B2 (en) * | 2018-03-27 | 2019-11-26 | Intel Corporation | Power-delivery methods for embedded multi-die interconnect bridges and methods of assembling same |
US10593628B2 (en) | 2018-04-24 | 2020-03-17 | Advanced Micro Devices, Inc. | Molded die last chip combination |
US10608638B2 (en) | 2018-05-24 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
US10622321B2 (en) * | 2018-05-30 | 2020-04-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structures and methods of forming the same |
US10700051B2 (en) | 2018-06-04 | 2020-06-30 | Intel Corporation | Multi-chip packaging |
US10651117B2 (en) * | 2018-06-22 | 2020-05-12 | Intel Corporation | Low-inductance current paths for on-package power distributions and methods of assembling same |
US11309334B2 (en) | 2018-09-11 | 2022-04-19 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
US20200091062A1 (en) * | 2018-09-14 | 2020-03-19 | Qualcomm Incorporated | Integrated circuit cavity formation with multiple interconnection pads |
US10937762B2 (en) | 2018-10-04 | 2021-03-02 | iCometrue Company Ltd. | Logic drive based on multichip package using interconnection bridge |
US11626343B2 (en) * | 2018-10-30 | 2023-04-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with enhanced thermal dissipation and method for making the same |
US11616046B2 (en) | 2018-11-02 | 2023-03-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
US11211334B2 (en) | 2018-11-18 | 2021-12-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
EP3671833A1 (en) | 2018-12-20 | 2020-06-24 | IMEC vzw | A method for packaging semiconductor dies |
US11769735B2 (en) * | 2019-02-12 | 2023-09-26 | Intel Corporation | Chiplet first architecture for die tiling applications |
US11088100B2 (en) | 2019-02-21 | 2021-08-10 | Powertech Technology Inc. | Semiconductor package and manufacturing method thereof |
US10923430B2 (en) | 2019-06-30 | 2021-02-16 | Advanced Micro Devices, Inc. | High density cross link die with polymer routing layer |
US10985154B2 (en) | 2019-07-02 | 2021-04-20 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cryptography circuits |
US11227838B2 (en) | 2019-07-02 | 2022-01-18 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cooperating or supporting circuits |
US11887930B2 (en) | 2019-08-05 | 2024-01-30 | iCometrue Company Ltd. | Vertical interconnect elevator based on through silicon vias |
US11637056B2 (en) | 2019-09-20 | 2023-04-25 | iCometrue Company Ltd. | 3D chip package based on through-silicon-via interconnection elevator |
US11728282B2 (en) * | 2019-10-17 | 2023-08-15 | Advanced Semiconductor Engineering, Inc. | Package structure, assembly structure and method for manufacturing the same |
US11676922B2 (en) * | 2019-10-28 | 2023-06-13 | Qualcomm Incorporated | Integrated device comprising interconnect structures having an inner interconnect, a dielectric layer and a conductive layer |
US11171105B2 (en) * | 2019-11-13 | 2021-11-09 | Advanced Semiconductor Engineering, Inc. | Semiconductor package and manufacturing method of the same |
US12021031B2 (en) * | 2019-11-27 | 2024-06-25 | Mediatek Inc. | Semiconductor package structure |
US11600526B2 (en) | 2020-01-22 | 2023-03-07 | iCometrue Company Ltd. | Chip package based on through-silicon-via connector and silicon interconnection bridge |
US11315902B2 (en) | 2020-02-12 | 2022-04-26 | International Business Machines Corporation | High bandwidth multichip module |
CN111769099B (zh) * | 2020-07-09 | 2022-03-04 | 中国科学院微电子研究所 | 一种基于多转接板实现多芯片集成的封装结构及封装方法 |
US20220375838A1 (en) * | 2021-05-24 | 2022-11-24 | Qualcomm Incorporated | Package comprising integrated devices coupled through a bridge |
US20230035627A1 (en) * | 2021-07-27 | 2023-02-02 | Qualcomm Incorporated | Split die integrated circuit (ic) packages employing die-to-die (d2d) connections in die-substrate standoff cavity, and related fabrication methods |
US11848273B2 (en) * | 2021-11-17 | 2023-12-19 | International Business Machines Corporation | Bridge chip with through via |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103369811A (zh) * | 2012-03-30 | 2013-10-23 | 揖斐电株式会社 | 电路板及其制造方法 |
CN103887274A (zh) * | 2012-12-20 | 2014-06-25 | 三星电子株式会社 | 半导体封装件 |
CN104051420A (zh) * | 2013-03-14 | 2014-09-17 | 英特尔公司 | 用于嵌入式互连桥封装的直接外部互连 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW511405B (en) | 2000-12-27 | 2002-11-21 | Matsushita Electric Ind Co Ltd | Device built-in module and manufacturing method thereof |
US7268012B2 (en) | 2004-08-31 | 2007-09-11 | Micron Technology, Inc. | Methods for fabrication of thin semiconductor assemblies including redistribution layers and packages and assemblies formed thereby |
JP4581768B2 (ja) | 2005-03-16 | 2010-11-17 | ソニー株式会社 | 半導体装置の製造方法 |
US8901724B2 (en) * | 2009-12-29 | 2014-12-02 | Intel Corporation | Semiconductor package with embedded die and its methods of fabrication |
US8736065B2 (en) * | 2010-12-22 | 2014-05-27 | Intel Corporation | Multi-chip package having a substrate with a plurality of vertically embedded die and a process of forming the same |
US20130040423A1 (en) | 2011-08-10 | 2013-02-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of Multi-Chip Wafer Level Packaging |
US8946900B2 (en) | 2012-10-31 | 2015-02-03 | Intel Corporation | X-line routing for dense multi-chip-package interconnects |
US20140131854A1 (en) | 2012-11-13 | 2014-05-15 | Lsi Corporation | Multi-chip module connection by way of bridging blocks |
US9190380B2 (en) | 2012-12-06 | 2015-11-17 | Intel Corporation | High density substrate routing in BBUL package |
US9236366B2 (en) | 2012-12-20 | 2016-01-12 | Intel Corporation | High density organic bridge device and method |
US9520350B2 (en) * | 2013-03-13 | 2016-12-13 | Intel Corporation | Bumpless build-up layer (BBUL) semiconductor package with ultra-thin dielectric layer |
US9070644B2 (en) | 2013-03-15 | 2015-06-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging mechanisms for dies with different sizes of connectors |
DE202014103794U1 (de) | 2014-08-14 | 2014-10-29 | Intel Corporation | Herstellung eines Substrates mit einer eingebetteten Chiplage unter Verwendung von Projektionsstrukturierung und damit verbundenen Paket-Konfigurationen |
-
2014
- 2014-11-07 US US14/535,966 patent/US9595496B2/en active Active
-
2015
- 2015-11-05 CN CN201580060406.1A patent/CN107078101B/zh active Active
- 2015-11-05 WO PCT/US2015/059336 patent/WO2016073790A1/en active Application Filing
- 2015-11-05 EP EP15794782.1A patent/EP3216055B1/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103369811A (zh) * | 2012-03-30 | 2013-10-23 | 揖斐电株式会社 | 电路板及其制造方法 |
CN103887274A (zh) * | 2012-12-20 | 2014-06-25 | 三星电子株式会社 | 半导体封装件 |
CN104051420A (zh) * | 2013-03-14 | 2014-09-17 | 英特尔公司 | 用于嵌入式互连桥封装的直接外部互连 |
Also Published As
Publication number | Publication date |
---|---|
US9595496B2 (en) | 2017-03-14 |
WO2016073790A1 (en) | 2016-05-12 |
US20160133571A1 (en) | 2016-05-12 |
EP3216055A1 (en) | 2017-09-13 |
CN107078101A (zh) | 2017-08-18 |
EP3216055B1 (en) | 2021-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107078101B (zh) | 在封装层中包括硅桥接的集成器件封装 | |
CN107924905B (zh) | 在可光刻蚀刻层中包括桥接的集成器件封装 | |
US20160141234A1 (en) | Integrated device package comprising silicon bridge in photo imageable layer | |
CN107004612B (zh) | 在基板与管芯之间包括光敏填料的集成器件封装 | |
CN110060974B (zh) | 包括重分布层上的堆叠管芯的集成器件 | |
CN107735860B (zh) | 包括电容器、重分布层、和分立同轴连接的封装基板 | |
US9679873B2 (en) | Low profile integrated circuit (IC) package comprising a plurality of dies | |
US9368566B2 (en) | Package on package (PoP) integrated device comprising a capacitor in a substrate | |
US20160343646A1 (en) | High aspect ratio interconnect for wafer level package (wlp) and integrated circuit (ic) package | |
US10916494B2 (en) | Device comprising first solder interconnects aligned in a first direction and second solder interconnects aligned in a second direction | |
CN107112310B (zh) | 包括高性能封装间连接的层叠封装(pop)器件 | |
US9355898B2 (en) | Package on package (PoP) integrated device comprising a plurality of solder resist layers | |
US9466554B2 (en) | Integrated device comprising via with side barrier layer traversing encapsulation layer | |
US20160183379A1 (en) | Substrate comprising an embedded capacitor | |
CN106233458B (zh) | 包括作为封装层中的通孔的导线的集成器件 | |
TW201921590A (zh) | 具有保留互連部分之精細節距及間隔互連 | |
US10157824B2 (en) | Integrated circuit (IC) package and package substrate comprising stacked vias |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |