CN107024623B - 数据采集芯片的测试***、装置及其控制方法 - Google Patents
数据采集芯片的测试***、装置及其控制方法 Download PDFInfo
- Publication number
- CN107024623B CN107024623B CN201610074545.6A CN201610074545A CN107024623B CN 107024623 B CN107024623 B CN 107024623B CN 201610074545 A CN201610074545 A CN 201610074545A CN 107024623 B CN107024623 B CN 107024623B
- Authority
- CN
- China
- Prior art keywords
- data
- data acquisition
- sampling
- module
- noise
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/26—Testing of individual semiconductor devices
- G01R31/2646—Testing of individual semiconductor devices for measuring noise
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2801—Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
- G01R31/2806—Apparatus therefor, e.g. test stations, drivers, analysers, conveyors
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2832—Specific tests of electronic circuits not provided for elsewhere
- G01R31/2834—Automated test systems [ATE]; using microprocessors or computers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06V—IMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
- G06V40/00—Recognition of biometric, human-related or animal-related patterns in image or video data
- G06V40/10—Human or animal bodies, e.g. vehicle occupants or pedestrians; Body parts, e.g. hands
- G06V40/12—Fingerprints or palmprints
- G06V40/13—Sensors therefor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R29/00—Arrangements for measuring or indicating electric quantities not covered by groups G01R19/00 - G01R27/00
- G01R29/26—Measuring noise figure; Measuring signal-to-noise ratio
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本发明公开了一种数据采集芯片的测试装置及其控制方法,该装置包括:接收数据采集芯片采集的多帧采样数据的数据采集模块;存储模块;计算多个数据采样点的噪声,以得到噪声测试结果的处理模块;将所述噪声测试结果上传的数据收发模块;控制模块。本发明实施例的测试装置,通过计算多个数据采样点的噪声,从而只需上传噪声测试结果,提高了芯片测试的效率,降低了芯片测试的成本,更好地保证测试的可靠性。本发明还公开了一种数据采集芯片的测试***。
Description
技术领域
本发明涉及指纹识别技术领域,特别涉及一种数据采集芯片的测试***、装置及其控制方法。
背景技术
相关技术中,如图1所示,对指纹识别芯片的测试***一般会同时测试多颗芯片,从而提高测试效率。其中,由于ATE(Automatic Test Equipment,自动测试设备)并不具备计算功能,所以在测试时,ATE先采集多片DUT(Device Under Test,被测器件)的测试数据,然后将多片DUT的测试数据上传到PC端,以在PC端完成每片DUT的噪声计算。噪声计算一般为求多帧数据中同一个像素点位置数据的方差。
然而,在上述***中,由于ATE与PC之间的数据传输方式为串行传输,一旦采集数据量很大时,数据传输需耗费大量时间,尤其是在进行芯片的量产测试时,提高了大量的测试成本,并且单纯采用求方差的计算方式进行噪声计算,一旦噪声表现为冒点,如图2所示,则数据的方差并不能准确反应出该像素点的噪声大小,从而影响指纹识别芯片的稳定性,进而降低指纹识别的准确率。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本发明的一个目的在于提出一种数据采集芯片的测试装置,该装置可以提高芯片测试的效率,降低芯片测试的成本。
本发明的另一个目的在于提出一种数据采集芯片的测试***。
本发明的再一个目的在于提出一种数据采集芯片的测试装置的控制方法。
为达到上述目的,本发明一方面实施例提出了一种数据采集芯片的测试装置,所述数据采集芯片包括多个数据采样点,所述测试装置包括:数据采集模块,所述数据采集模块与数据采集芯片相连,接收所述数据采集芯片采集的多帧采样数据;存储模块,所述存储模块用于存储所述多帧采样数据;处理模块,所述处理模块用于根据所述多帧采样数据计算所述多个数据采样点的噪声,以得到噪声测试结果;数据收发模块,所述数据收发模块用于将所述噪声测试结果上传至上位机;以及控制模块,所述控制模块用于对所述数据采集模块、所述存储模块、所述处理模块和所述数据收发模块进行控制。
本发明实施例的数据采集芯片的测试装置,根据多帧采样数据计算多个数据采样点的噪声,以通过计算多个数据采样点的噪声得到噪声测试结果,将噪声测试结果上传至上位机,提高了芯片测试的效率,降低了芯片测试的成本,更好地保证测试的可靠性。
另外,根据本发明上述实施例的数据采集芯片的测试装置还可以具有以下附加的技术特征:
可选地,在本发明的一个实施例中,所述数据采集芯片为指纹识别芯片。
进一步地,在本发明的一个实施例中,所述存储模块包括:存储器模块,用于存储所述多帧采样数据;存储器控制模块,所述存储器控制模块分别与所述存储器模块和所述控制模块相连,以在所述控制模块的控制下控制所述存储器模块进行多帧采样数据的读写。
进一步地,在本发明的一个实施例中,所述多帧采样数据中每一帧采样数据包括多个数据采样点的采样值,所述处理模块包括:计算单元模块,所述计算单元模块与所述控制模块相连,以计算多帧采样数据中每个数据采样点的多个采样值的方差,以及多帧采样数据中每个数据采样点的多个采样值的冒点值;噪声判断模块,所述噪声判断模块与所述计算单元模块相连,用于判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断所述每个数据采样点的噪声测试是否通过,进而得到噪声测试结果。
进一步地,在本发明的一个实施例中,所述数据采集模块具有缓存,用于缓存所述多帧采样数据。
可选地,在本发明的一个实施例中,所述测试装置还包括开关模块,所述开关模块包括一个或多个开关,所述数据采集芯片包括一个或多个,一个或多个数据采集芯片一一对应地与一个或多个开关相连;所述数据采集模块在所述开关模块闭合后,接收所述数据采集芯片采集的多帧采样数据。
为达到上述目的,本发明另一方面实施例提出了一种数据采集芯片的测试***,包括:如上述所述的数据采集芯片的测试装置;自动测试设备ATE,所述ATE与所述数据采集芯片的测试装置相连;PC机,所述PC机与所述ATE相连,所述PC机通过所述ATE得到所述数据采集芯片的测试装置上传的噪声测试结果,进而根据所述噪声测试结果对所述数据采集芯片进行相应的操作。
本发明实施例的数据采集芯片的测试***,测试装置根据多帧采样数据计算多个数据采样点的噪声,以通过计算多个数据采样点的噪声得到噪声测试结果,从而得到噪声测试结果,进而判断数据采集芯片是否合格,并且将噪声测试结果上传至PC机,提高了芯片测试的效率,降低了芯片测试的成本,更好地保证测试的可靠性。
为达到上述目的,本发明再一方面实施例提出了一种数据采集芯片的测试装置的控制方法,包括以下步骤:接收数据采集芯片采集的多帧采样数据,并存储所述多帧采样数据;根据所述多帧采样数据计算所述多个数据采样点的噪声,以得到噪声测试结果;以及将所述噪声测试结果上传至上位机。
本发明实施例的数据采集芯片的测试装置的控制方法,根据多帧采样数据计算多个数据采样点的噪声,以通过计算多个数据采样点的噪声得到噪声测试结果,将噪声测试结果上传至上位机,提高了芯片测试的效率,降低了芯片测试的成本,更好地保证测试的可靠性。
另外,根据本发明上述实施例的数据采集芯片的测试装置的控制方法还可以具有以下附加的技术特征:
进一步地,在本发明的一个实施例中,所述多帧采样数据中每一帧采样数据包括多个数据采样点的采样值,所述根据所述多帧采样数据计算多个数据采样点的噪声,以得到噪声测试结果,进一步包括:计算多帧采样数据中每个数据采样点的多个采样值的方差,以及多帧采样数据中每个数据采样点的多个采样值的冒点值;判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断所述每个数据采样点的噪声测试是否通过,进而得到噪声测试结果。
进一步地,在本发明的一个实施例中,在所述接收数据采集芯片采集的多帧采样数据之后,上述方法还包括:对所述多帧采样数据进行缓存。
本发明附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为相关技术中对指纹识别类芯片的测试***的结构示意图;
图2为相关技术中冒点噪声示意图;
图3为相关技术中指纹识别芯片中像素矩阵示意图;
图4为相关技术中像素点噪声示意图;
图5为根据本发明实施例的数据采集芯片的测试装置的结构示意图;
图6为根据本发明一个具体实施例的数据采集芯片的测试装置的结构示意图;
图7为根据本发明实施例的数据采集芯片的测试装置的控制方法的流程图;以及
图8为根据本发明一个具体实施例的数据采集芯片的测试装置的控制方法的流程图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面在描述根据本发明实施例提出的数据采集芯片的测试***、装置及其控制方法之前,先来简单描述一下芯片测试的重要性。
以指纹识别芯片为例,指纹识别芯片的稳定性将影响采集指纹图像的质量以及最终指纹识别的准确率。如图3所示,指纹识别芯片的表面有m*n个像素点,由于电路中元器件的差异性以及***设计的影响,导致每个像素点存在不同的噪声,如图4所示,该图为空载状态下不同时刻对同一个像素点采集到的数据,受噪声的影响,采集到的数据幅度会波动,且噪声越大波动越大,一旦噪声超过一定范围时,则该像素点采集到的数据将无法被识别,而当m x n的像素矩阵中无法被识别的像素点的数目超过一定数量时,指纹识别将失败。由此可知芯片测试的重要性。
然而,在相关技术中,一旦采集数据量很大时,ATE与PC之间的数据传输(串行传输)需耗费大量时间,提高了大量的测试成本,并且由于数据的方差并不能准确反应出该像素点的噪声大小,从而影响指纹识别芯片的稳定性,进而降低指纹识别的准确率。
本发明中正是基于上述问题,而提出了一种数据采集芯片的测试***、装置及其控制方法。
下面参照附图描述根据本发明实施例提出的数据采集芯片的测试***、装置及其控制方法,首先将参照附图描述根据本发明实施例提出的数据采集芯片的测试装置。
图5为根据本发明实施例的数据采集芯片的测试装置的结构示意图。
如图5所示,该数据采集芯片的测试装置10包括:开关模块100、数据采集模块200、存储模块300、处理模块400、数据收发模块500和控制模块600。
其中,数据采集芯片包括多个数据采样点。具体地,数据采集模块200通过开关模块100与数据采集芯片相连,以在开关模块100闭合后,数据采集模块200接收数据采集芯片采集的多帧采样数据。存储模块300用于存储多帧采样数据。处理模块400用于根据多帧采样数据计算多个数据采样点的噪声,以得到噪声测试结果。数据收发模块500用于将噪声测试结果上传至上位机。控制模块600用于对开关模块100、数据采集模块200、存储模块300、处理模块400和数据收发模块500进行控制。本发明实施例的测试装置10具备PC机的噪声计算能力,根据采样数据运算后仅将噪声测试结果上传至上位机,减少了数据采集芯片与上位机之间的数据传输量,如此可以提高芯片测试的效率和准确率,降低芯片测试的成本,更好地保证测试的可靠性。
可选地,在本发明的一个实施例中,数据采集芯片可以为指纹识别芯片,降低了大量指纹识别芯片的测试成本,保证指纹识别芯片的稳定性,进而提高指纹识别的准确率。
进一步地,在本发明的一个实施例中,如图6所示,本发明实施例的上位机包括:ATE20与PC机30。其中,ATE 20与测试装置相连,PC机30与ATE 20相连。
数据采集芯片(即被测芯片)、ATE和本发明实施例的测试装置10之间可两两独立通信,但被测芯片与本发明装置之间用开关模块100(相当于模拟开关)隔离,从而避免本发明实施例的测试装置10在ATE测试DUT其他测试项时产生影响;在开关模块闭合后,使用本发明实施例的测试装置10将数据采集、转换,并且缓存于本地大容量存储器中,保证测试的稳定性。
进一步地,在本发明的一个实施例中,如图6所示,存储模块300包括:存储器模块301和存储器控制模块302。
其中,存储器模块301用于存储多帧采样数据。存储器控制模块302分别与存储器模块301和控制模块600相连,以在控制模块600的控制下控制存储器模块301进行多帧采样数据的读写。
进一步地,在本发明的一个实施例中,数据采集模块200具有缓存(图中未具体标识),用于缓存多帧采样数据。
可选地,在本发明的一个实施例中,如图6所示,开关模块100包括一个或多个开关(如图6中开关101、开关102、…、开关10N所示),数据采集芯片包括一个或多个(DUT0、DUT1、…、DUT n),一个或多个数据采集芯片一一对应地与一个或多个开关相连。
进一步地,在本发明的一个实施例中,如图6所示,处理模块400包括:计算单元模块401和噪声判断模块402。
其中,多帧采样数据中每一帧采样数据包括多个数据采样点的采样值。具体地,计算单元模块401与控制模块600相连,以计算多帧采样数据中每个数据采样点的多个采样值的方差,以及多帧采样数据中每个数据采样点的多个采样值的冒点值。噪声判断模块402与计算单元模块401相连,噪声判断模块402用于判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断每个数据采样点的噪声测试是否通过,进而得到数据采集芯片的噪声测试结果。例如,记录方差大于预定方差、或冒点值大于预定冒点值、或方差大于预定方差和冒点值大于预定冒点值的数据采样点的数量,若该数量大于预定数量,则对应的数据采集芯片的噪声测试通过,否则为不通过。
需要说明的是,预定方差、预定冒点值和预定数量可以根据实际情况进行调整。
在本发明的实施例中,本发明实施例的测试装置10通过求同一像素点的多个不同时刻的采样值的方差以及冒点值进行噪声测试,并且完成运算后只将噪声测试结果如数据采集芯片的噪声测试为通过或者不通过上传到上位机如ATE 20。
在本发明的一个具体实施例中,如图6所示,数据采集模块200、存储模块300、处理模块400、数据收发模块500和控制模块600可以通过FPGA(Field-Programmable GateArray,现场可编程门阵列)实现。其中,开关模块100负责控制DUT与FPGA之间的数据传输总线是否导通,当开关模块100断开时,DUT可以与ATE 20通信;当开关模块100闭合时,DUT与FPGA通信。数据采集模块200主要负责采集DUT的数据,即接收数据采集芯片采集的多帧采样数据,其次将多帧采样数据做相应的转换后送入缓存,并且当缓存数据到达一定数目时产生请求信号输出到下级模块。控制模块600主要负责整个***的控制,如触发数据采集模块200采集数据并且接收读缓存请求信号、触发存储器控制模块302启动存储器模块301读写数据等等。存储器控制模块302主要负责存储器模块301的控制以及读写数据的仲裁。存储器模块301主要负责存储DUT的大量数据。计算单元模块401主要负责完成噪声测试算法的实现,并且把计算结果输出。噪声判断模块402主要负责对计算单元模块401输出的计算结果进行判断,判断测试是否通过。数据收发模块500主要负责接收ATE 20下发到FPGA的数据和发送噪声测试结果到ATE 20。
举例而言,ATE 20对DUT和FPGA配置后,闭合开关模块100中的开关,数据经开关模块100进入数据采集模块200,在该数据采集模块200内完成数据的整理,包括串并转换,缓存等处理后触发控制模块600,控制模块600启动存储器控制模块302,存储器控制模块302有序地将上级模块缓存的数据写入存储器模块301,存储完N帧数据后,控制模块600启动存储器控制模块302将数据从存储器模块301中取出送往计算单元模块401,在计算单元模块401中完成噪声的计算并且把计算结果送至噪声判断模块402,在噪声判断模块40实现根据噪声计算结果与设定的阈值作比较,判定该数据采样点的测试是否通过,然后将噪声测试结果送往数据收发模块500,经解析后通过ATE 20送往PC机,PC机根据接收到的噪声测试结果,如DUT0的噪声测试不通过或者通过,对DUT进行分类,噪声测试结果不通过的DUT将被丢弃。
需要说明的是,具体如何采用求方差以及冒点计算将在下面的数据采集芯片的测试装置的控制方法的实施例中进行详细赘述。
根据本发明实施例的数据采集芯片的测试装置,在开关模块闭合后,根据多帧采样数据计算多个数据采样点的噪声,以通过计算多个数据采样点的噪声得到噪声测试结果,将噪声测试结果上传至上位机,减少了测试时间,提高了芯片测试的效率,并且通过求方差以及冒点计算完成噪声计算,提高了芯片测试准确率,降低了芯片测试的成本,更好地保证测试的可靠性。
本发明的实施例还提出了一种数据采集芯片的测试***,该***包括上述数据采集芯片的测试装置、ATE和PC机。其中,ATE与数据采集芯片的测试装置相连,PC机与ATE相连,PC机通过ATE得到数据采集芯片的测试装置上传的噪声测试结果,进而根据噪声测试结果对数据采集芯片进行相应的操作。
应理解,根据本发明实施例的数据采集芯片的测试***的具体实现过程可与本发明实施例的数据采集芯片的测试装置中描述的相同,此处不再详细描述。
根据本发明实施例的数据采集芯片的测试***,测试装置根据多帧采样数据计算多个数据采样点的噪声,以通过计算多个数据采样点的噪声判断数据采集芯片是否合格,然后将噪声测试结果通过ATE上传至PC机,减少了测试时间,提高了芯片测试的效率,并且通过求方差以及冒点计算完成噪声计算,提高了芯片测试准确率,降低了芯片测试的成本,更好地保证测试的可靠性。
图7为根据本发明实施例的数据采集芯片的测试装置的控制方法的流程图。
如图7所示,该数据采集芯片(包括多个数据采样点)的测试装置的控制方法包括以下步骤:
S701,接收数据采集芯片采集的多帧采样数据,并存储多帧采样数据。
其中,在本发明的一个实施例中,在接收数据采集芯片采集的多帧采样数据之后,本发明实施例的控制方法还包括:对多帧采样数据进行缓存。
S702,根据多帧采样数据计算多个数据采样点的噪声,以得到噪声测试结果。
其中,在本发明的一个实施例中,多帧采样数据中每一帧采样数据包括多个数据采样点的采样值,根据多帧采样数据计算多个数据采样点的噪声,以得到噪声测试结果,进一步包括:计算多帧采样数据中每个数据采样点的多个采样值的方差,以及多帧采样数据中每个数据采样点的多个采样值的冒点值;判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断每个数据采样点的噪声测试是否通过,进而得到噪声测试结果。
S703,将噪声测试结果上传至上位机。
需要说明的是,前述对数据采集芯片的测试装置实施例的解释说明也适用于该实施例的数据采集芯片的测试装置的控制方法,此处不再赘述。
在本发明的一个具体实施例,其中将对如何采用求方差以及冒点计算进行详细描述,如图8所示,本发明实施例的控制方法包括以下步骤:
S801,配置参数。
可以理解为,ATE先断开开关模块中的开关,通过下发配置参数的形式控制DUT和FPGA工作于特定的模式下。
其中,对DUT的配置包括设定扫描模式、ADC幅度、积分次数等等,让DUT进入等待扫描状态;对FPGA的配置包括设定当前DUT的像素规格(m*n矩阵)、采集数据位宽、采集数据帧数等等,最后进入等待采集状态。
S802,采集数据。
也就是说,在ATE完成对DUT和FPGA的参数配置之后,闭合开关模块中的开关,并且触发DUT和FPGA进入数据采集模式。DUT与FPGA之间连接的数据总线通常为串行总线,如SPI,I2C总线等,因此采集的数据进入FPGA后首先需要进行串并转换,然后按照特定的格式存入缓存,缓存通常使用FIFO实现。根据ATE配置的参数,当缓存数据达到配置数量时便可发出请求信号,请求下级模块读取缓存中的数据。
S803,存储数据。
进一步地,当控制模块接收到请求信号时,便触发存储器控制模块将采集数据模块中的缓存数据读出,然后写入存储器模块内,此处的存储器通常为外部存储器,比如SDRAM、SRAM等。由于数据采集是对多个DUT并行采集的,因此在存储器控制模块中需要对数据进行仲裁,将每个DUT的数据逐一写入存储器模块直到存完N(根据设计需求设定N的值,N大于等于2)帧数据。
S804,计算噪声。
举例而言,当采集完N帧数据后,控制模块触发存储器控制模块将数据按规定格式取出送往计算单元模块,其次在此计算单元模块中完成每个像素点的噪声计算。噪声计算包括两部分,第一部分为计算多帧数据中同一个像素点的数据的方差S2,可以表示为:
S2=((x1-M)2+(x2-M)2+…(xn-M)2)/n,
其中,x1、x2、…、xn分别为对应该像素点的第1帧,第2帧,…第n帧数据,M为该像素点N帧数据的均值;
第二部分为求多帧数据中同一个像素点数据的冒点值V,可以表示为:
V=max(x1,x2,…,xn)-min(x1,x2,…,xn)。
S805,噪声判断。
其中,噪声的判断可以分为两项:
其一为判断每个像素点的方差S2和冒点V是否小于阈值LimVar和LimJit,如果两者均小于对应的阈值,则判定该像素点的噪声测试通过(pass);否则失败(fail),并且计数器FailNum加1:
S2≥LimVaror V≥LimJit:fail;FailNum++;
S2<LimVarand V<LimJit:pass;
其二为一个像素矩阵中噪声测试失败的像素点的数目是否大于阈值LimNum,如果小于阈值LimNum,则判定该像素矩阵对应的DUT噪声测试通过(pass),否则失败(fail)。
FailNum≥LimNum:fail;
FailNum<LimNum:pass。
S806,输出结果。
也就是说,噪声判断模块将噪声测试结果送入数据收发模块,其次数据收发模块按照接口协议将结果上传到ATE。
根据本发明实施例的数据采集芯片的测试装置的控制方法,根据多帧采样数据计算多个数据采样点的噪声,以通过计算多个数据采样点的噪声得到噪声测试结果,从而将噪声测试结果上传至上位机,减少了测试时间,提高了芯片测试的效率,并且通过求方差以及冒点计算完成噪声计算,提高了芯片测试准确率,降低了芯片测试的成本,更好地保证测试的可靠性。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。
Claims (7)
1.一种数据采集芯片的测试装置,其特征在于,所述数据采集芯片包括多个数据采样点,所述测试装置包括:
数据采集模块,所述数据采集模块与数据采集芯片相连,接收所述数据采集芯片采集的多帧采样数据,其中,所述多帧采样数据中每一帧采样数据包括多个数据采样点的采样值;
所述测试装置还包括开关模块,所述开关模块包括一个或多个开关,所述数据采集芯片包括一个或多个,一个或多个数据采集芯片一一对应地与一个或多个开关相连;所述数据采集模块在所述开关模块闭合后,接收所述数据采集芯片采集的多帧采样数据;
存储模块,所述存储模块用于存储所述多帧采样数据;
处理模块,所述处理模块用于根据所述多帧采样数据计算所述多个数据采样点的噪声,以得到噪声测试结果,其中,所述处理模块包括:计算单元模块,所述计算单元模块与控制模块相连,以计算多帧采样数据中每个数据采样点的多个采样值的方差,以及多帧采样数据中每个数据采样点的多个采样值的冒点值;噪声判断模块,所述噪声判断模块与所述计算单元模块相连,用于判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断所述每个数据采样点的噪声测试是否通过,进而得到噪声测试结果,所述噪声判断模块记录方差大于预定方差、或冒点值大于预定冒点值、或方差大于预定方差和冒点值大于预定冒点值的数据采样点的数量,若该数量大于预定数量,则对应的数据采集芯片的噪声测试通过,否则为不通过;
数据收发模块,所述数据收发模块用于将所述噪声测试结果上传至上位机;以及
控制模块,所述控制模块用于对所述数据采集模块、所述存储模块、所述处理模块和所述数据收发模块进行控制。
2.根据权利要求1所述的数据采集芯片的测试装置,其特征在于,所述数据采集芯片为指纹识别芯片。
3.根据权利要求1所述的数据采集芯片的测试装置,其特征在于,所述存储模块包括:
存储器模块,用于存储所述多帧采样数据;
存储器控制模块,所述存储器控制模块分别与所述存储器模块和所述控制模块相连,以在所述控制模块的控制下控制所述存储器模块进行多帧采样数据的读写。
4.根据权利要求1所述的数据采集芯片的测试装置,其特征在于,所述数据采集模块具有缓存,用于缓存所述多帧采样数据。
5.一种数据采集芯片的测试***,其特征在于,包括:
如权利要求1-4任一项所述的数据采集芯片的测试装置;
自动测试设备ATE,所述ATE与所述数据采集芯片的测试装置相连;
PC机,所述PC机与所述ATE相连,所述PC机通过所述ATE得到所述数据采集芯片的测试装置上传的噪声测试结果,进而根据所述噪声测试结果对所述数据采集芯片进行相应的操作。
6.一种数据采集芯片的测试装置的控制方法,其特征在于,所述数据采集芯片包括多个数据采样点,开关模块包括一个或多个开关,所述数据采集芯片包括一个或多个,一个或多个数据采集芯片一一对应地与一个或多个开关相连,包括以下步骤:
在所述开关模块闭合后,接收数据采集芯片采集的多帧采样数据,并存储所述多帧采样数据,其中,所述多帧采样数据中每一帧采样数据包括多个数据采样点的采样值;
根据所述多帧采样数据计算多个数据采样点的噪声,以得到噪声测试结果,其中,所述根据所述多帧采样数据计算多个数据采样点的噪声,以得到噪声测试结果,进一步包括:计算多帧采样数据中每个数据采样点的多个采样值的方差,以及多帧采样数据中每个数据采样点的多个采样值的冒点值;判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断所述每个数据采样点的噪声测试是否通过,进而得到噪声测试结果,所述判断每个数据采样点对应的方差是否小于预定方差以及每个数据采样点对应的冒点值是否小于预定冒点值,以判断所述每个数据采样点的噪声测试是否通过,进而得到噪声测试结果的步骤包括:记录方差大于预定方差、或冒点值大于预定冒点值、或方差大于预定方差和冒点值大于预定冒点值的数据采样点的数量,若该数量大于预定数量,则对应的数据采集芯片的噪声测试通过,否则为不通过的步骤;以及
将所述噪声测试结果上传至上位机。
7.根据权利要求6所述的数据采集芯片的测试装置的控制方法,其特征在于,在所述接收数据采集芯片采集的多帧采样数据之后,还包括:
对所述多帧采样数据进行缓存。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610074545.6A CN107024623B (zh) | 2016-02-02 | 2016-02-02 | 数据采集芯片的测试***、装置及其控制方法 |
KR1020177011071A KR101953332B1 (ko) | 2016-02-02 | 2016-07-08 | 데이터 수집용 칩의 테스트 시스템, 장치 및 그 제어방법 |
PCT/CN2016/089414 WO2017133185A1 (zh) | 2016-02-02 | 2016-07-08 | 数据采集芯片的测试***、装置及其控制方法 |
EP16863197.6A EP3226138B1 (en) | 2016-02-02 | 2016-07-08 | Data acquisition chip test system and device and control method therefor |
US15/594,552 US20170248650A1 (en) | 2016-02-02 | 2017-05-12 | Testing system, device of a data collecting chip and control method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610074545.6A CN107024623B (zh) | 2016-02-02 | 2016-02-02 | 数据采集芯片的测试***、装置及其控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107024623A CN107024623A (zh) | 2017-08-08 |
CN107024623B true CN107024623B (zh) | 2020-05-22 |
Family
ID=59500520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610074545.6A Active CN107024623B (zh) | 2016-02-02 | 2016-02-02 | 数据采集芯片的测试***、装置及其控制方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20170248650A1 (zh) |
EP (1) | EP3226138B1 (zh) |
KR (1) | KR101953332B1 (zh) |
CN (1) | CN107024623B (zh) |
WO (1) | WO2017133185A1 (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10782337B2 (en) * | 2016-12-22 | 2020-09-22 | Jinan Proplus Electronics Co., Ltd. | Synchronized noise measurement system |
CN109596122B (zh) * | 2018-12-06 | 2020-09-04 | 上海航天控制技术研究所 | 一种通用型星敏感器数据测试处理器 |
CN110488175B (zh) * | 2019-07-31 | 2024-04-26 | 广东利扬芯片测试股份有限公司 | 指纹芯片测试部件、方法和计算机可读存储介质 |
CN110597678B (zh) * | 2019-09-09 | 2022-05-31 | 腾讯科技(深圳)有限公司 | 一种调试方法及调试单元 |
CN114167258B (zh) * | 2021-11-29 | 2024-03-22 | 上海御渡半导体科技有限公司 | 一种ate测试***的数据存储和读取装置及方法 |
CN114460430B (zh) * | 2022-01-05 | 2023-11-03 | 杭州加速科技有限公司 | 一种ate设备对芯片输出电压的检测装置及其控制方法 |
CN115144664B (zh) * | 2022-09-02 | 2022-11-25 | 苏州纳芯微电子股份有限公司 | 芯片高阻节点噪声测量方法及测量*** |
CN115712057A (zh) * | 2023-01-09 | 2023-02-24 | 北京霍里思特科技有限公司 | 对模拟板进行故障检测的方法及其相关产品 |
CN116184053A (zh) * | 2023-05-04 | 2023-05-30 | 皇虎测试科技(深圳)有限公司 | 一种量化测试芯片工作噪声的方法、装置、介质和设备 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5726915A (en) * | 1995-10-17 | 1998-03-10 | Hughes Aircraft Company | Automated system for testing an imaging sensor |
JP4334463B2 (ja) * | 2004-12-02 | 2009-09-30 | イノテック株式会社 | 半導体集積回路のテスト装置および方法 |
EP1858028B1 (en) * | 2006-05-18 | 2010-12-22 | Dialog Semiconductor GmbH | Memory test engine |
US7584068B2 (en) * | 2007-02-22 | 2009-09-01 | Teradyne, Inc. | Electrically stimulated fingerprint sensor test method |
US7969168B1 (en) * | 2008-06-11 | 2011-06-28 | Mediatek Inc. | Integrated circuit with built-in self test circuit |
CN101303729B (zh) * | 2008-07-01 | 2010-06-02 | 山东大学 | 一种新的指纹奇异点检测方法 |
US8078424B2 (en) * | 2008-09-29 | 2011-12-13 | Advantest Corporation | Test apparatus |
CN101604273B (zh) * | 2009-07-23 | 2011-06-08 | 成都方程式电子有限公司 | 指纹识别***的自动测试方法 |
CN102540060A (zh) * | 2010-12-27 | 2012-07-04 | 北京中电华大电子设计有限责任公司 | 一种数字集成电路芯片测试*** |
KR20140045076A (ko) * | 2012-10-08 | 2014-04-16 | 삼성전자주식회사 | 일체형 터치스크린의 성능 향상 방법 및 장치 |
KR20140067437A (ko) * | 2012-11-26 | 2014-06-05 | 삼성전자주식회사 | Cmos 이미지 센서를 테스트하는 테스트 시스템 및 이의 구동 방법 |
TWI588689B (zh) * | 2013-05-28 | 2017-06-21 | 敦泰電子股份有限公司 | 具有低雜訊和分時多工的嵌入式多點觸控面板系統及其驅動方法 |
CN103472386B (zh) * | 2013-09-26 | 2017-07-28 | 威海北洋电气集团股份有限公司 | 基于fpga的芯片测试装置及方法 |
JP6242717B2 (ja) * | 2014-03-05 | 2017-12-06 | シナプティクス・ジャパン合同会社 | 半導体装置及び電子機器 |
CN103927726B (zh) * | 2014-04-23 | 2017-08-15 | 浙江宇视科技有限公司 | 图像降噪装置 |
-
2016
- 2016-02-02 CN CN201610074545.6A patent/CN107024623B/zh active Active
- 2016-07-08 EP EP16863197.6A patent/EP3226138B1/en active Active
- 2016-07-08 WO PCT/CN2016/089414 patent/WO2017133185A1/zh active Application Filing
- 2016-07-08 KR KR1020177011071A patent/KR101953332B1/ko active IP Right Grant
-
2017
- 2017-05-12 US US15/594,552 patent/US20170248650A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
EP3226138B1 (en) | 2019-08-21 |
EP3226138A1 (en) | 2017-10-04 |
KR20180025300A (ko) | 2018-03-08 |
WO2017133185A1 (zh) | 2017-08-10 |
CN107024623A (zh) | 2017-08-08 |
EP3226138A4 (en) | 2018-03-28 |
KR101953332B1 (ko) | 2019-02-28 |
US20170248650A1 (en) | 2017-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107024623B (zh) | 数据采集芯片的测试***、装置及其控制方法 | |
US9906748B2 (en) | Analog-digital conversion circuit drive method, analog-digital conversion circuit, imaging device, imaging system, and analog-digital conversion circuit inspection method | |
CN106298569B (zh) | 一种图像芯片的量产测试方法及装置 | |
US20070061621A1 (en) | Fault diagnosis apparatus and method for system-on-chip (SoC) and SoC in which fault is capable of being diagnosed | |
JP2008250594A (ja) | 装置診断方法および装置診断用モジュールならびに装置診断用モジュールを実装した装置 | |
JP2003215216A (ja) | 半導体集積回路のためのテスト装置 | |
US8356215B2 (en) | Testing apparatus and method for analyzing a memory module operating within an application system | |
US9111642B2 (en) | Non-volatile memory device and electronic apparatus | |
JP2001504626A (ja) | データ圧縮を備えたメモリ・テスタ | |
US20230047664A1 (en) | Interface board for testing image sensor, test system having the same, and operating method thereof | |
JP2023545138A (ja) | 内蔵コンデンサの検出方法、装置、検出機器、及び記憶媒体 | |
JPWO2016151715A1 (ja) | ノイズ監視システム | |
TWI408375B (zh) | 電流測量裝置以及電腦系統 | |
JP2021069061A (ja) | 光電変換装置、光電変換システム、移動体、光電変換装置の検査方法 | |
CN113933589B (zh) | 用于频谱分析仪的检波装置和方法 | |
US9921190B2 (en) | Method and apparatus to monitor acoustic probes during repair | |
CN108206044B (zh) | 一种测试固态硬盘饱和写入性能的方法和装置 | |
US8201034B2 (en) | Memory device and related testing method | |
US20070250745A1 (en) | Method and system for testing a memory device | |
JP5430503B2 (ja) | 試験装置と試験方法 | |
US20090217222A1 (en) | Semiconductor integrated circuit | |
US7117410B2 (en) | Distributed failure analysis memory for automatic test equipment | |
RU53791U1 (ru) | Устройство диагностики радиоэлектронной аппаратуры по текущему состоянию | |
JP5553111B2 (ja) | ノードコントローラ、ノードコントローラの制御方法及びコンピュータシステム | |
KR20220015998A (ko) | 배터리를 위한 과전압 특성 평가 장치 및 과전압 특성 평가 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |