CN106788413A - 一种基于pll的模块化频率源 - Google Patents

一种基于pll的模块化频率源 Download PDF

Info

Publication number
CN106788413A
CN106788413A CN201611139108.4A CN201611139108A CN106788413A CN 106788413 A CN106788413 A CN 106788413A CN 201611139108 A CN201611139108 A CN 201611139108A CN 106788413 A CN106788413 A CN 106788413A
Authority
CN
China
Prior art keywords
frequency
signal
module
modularization
source based
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611139108.4A
Other languages
English (en)
Inventor
汤华昆
孙良鸿
杨静
魏军
黄霞
张鹏
邹俊
吴国建
廖政炯
马婕
刘辉辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CHENGDU SATELLITE COMMUNICATION EQUIPMENT Co Ltd
Original Assignee
CHENGDU SATELLITE COMMUNICATION EQUIPMENT Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU SATELLITE COMMUNICATION EQUIPMENT Co Ltd filed Critical CHENGDU SATELLITE COMMUNICATION EQUIPMENT Co Ltd
Priority to CN201611139108.4A priority Critical patent/CN106788413A/zh
Publication of CN106788413A publication Critical patent/CN106788413A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明提供一种基于PLL的模块化频率源,该频率源包括将控制芯片设在第一印制板上形成的控制模块、将参考时钟设在第二印制板上形成的基准模块、将第一频率合成芯片设在第三印制板上形成的一本模块和将第二频率合成芯片设在第四印制板上形成的二本模块,各模块通过射频电缆或普通电缆或连接器连接。本发明降低了模块内部各部分之间的相互干扰,从而极大地提高了整个频率源的可靠性,另外同一系列频率源相同部分可以相互移植,大大节约成本。

Description

一种基于PLL的模块化频率源
技术领域
本发明涉及频率源领域,尤其是涉及一种基于PLL的模块化频率源。
背景技术
频率源也叫频率合成器或者频综。它是电子***的核心,是决定电子***性能的关键,是通信、雷达、导航、航空航天、电子侦察、电子对抗和高精度测试仪器等实现高性能技术指标的前提条件和重要保障。
目前,实际工程中使用的频率合成方案绝大多数采用的都是一体化结构,即:将控制芯片、参考时钟(TCXO或者VCXO)、频率合成芯片(DDS或者PLL)等做到同一张印制电路板上。一体化结构虽然简单,但随着工作频率的提高各部分之间的相互干扰将会变得非常严重。这样一来,对整个频率合成器各部分屏蔽和隔离的要求就会变得比较苛刻,如果处理不到位将会严重影响自身的性能,甚至有可能导致整个通信***无法正常工作。
发明内容
本发明的目的在于:针对现有技术存在的问题,提供一种基于PLL的模块化频率源,解决一体化频率源各部分之间产生相互干扰的问题。
本发明的发明目的通过以下技术方案来实现:
一种基于PLL的模块化频率源,其特征在于,该频率源包括将控制芯片设在第一印制板上形成的控制模块、将参考时钟设在第二印制板上形成的基准模块、将第一频率合成芯片设在第三印制板上形成的一本模块和将第二频率合成芯片设在第四印制板上形成的二本模块,各模块通过射频电缆或普通电缆或连接器连接。
作为进一步的技术方案,所述参考时钟的基准信号经过滤波、放大处理之后,再通过功分器分为四路:第一路直接输出,第二路发送给一本模块,第三路发送给控制模块,第四路发送给二本模块。
作为进一步的技术方案,所述四路频率均为50MHz的基准信号。
作为进一步的技术方案,通过控制芯片控制第一频率合成芯片将来自参考时钟的参考时钟信号进行倍频处理产生所需要的频率信号,然后对所需频率信号进行放大、滤波处理,最后再通过功分器、滤波器处理,最终输出两路信号:一本振一、一本振二。
作为进一步的技术方案,所述一本模块输出两路频率在1180.144MHz~1355.144MHz之间的跳频信号。
作为进一步的技术方案,通过控制芯片控制第二频率合成芯片将来自参考时钟的参考时钟信号进行倍频处理产生所需要的频率信号,然后对所需频率信号进行放大、滤波处理,最后再通过功分器、滤波器处理,最终输出两路信号:二本振一、二本振二。
作为进一步的技术方案,所述二本模块输出两路频率均为930.76MHz的定频信号。
与现有技术相比,本发明通过将控制芯片(FPGA)、参考时钟(TCXO)、频率合成芯片(PLL)等分别做到不同的印制电路板上,经过屏蔽和隔离之后,再通过射频电缆和普通电缆或连接器将各部分连接起来,其优势非常显著:
1、模块化频率源进一步降低了模块内部各部分之间的相互干扰,从而极大地提高了整个频率源的可靠性;
2、因为同一个系列的频率源中大多数分板的结构和性能都是相同的,这些相同结构和性能的分板之间可以相互移植,这样一来,不仅降低了新产品的研发成本、缩短了新产品的研制周期,更有利于后期产品的维护。
附图说明
图1为基于PLL的模块化频率源原理框图。
具体实施方式
下面结合附图和具体实施例对本发明进行详细说明。
实施例
为了降低频率合成器各部之间的相互干扰,提高频率合成器的可靠性,本发明提供一种基于PLL的模块化频率源,通过将控制芯片(FPGA)、参考时钟(TCXO)、频率合成芯片(PLL)等分别做到不同的印制电路板上,经过屏蔽和隔离之后,再通过射频电缆和普通电缆或连接器将各部分连接起来。
本发明将频率源分成四个模块:基准模块、控制模块、一本模块和二本模块。如图1所示:
基准模块:此模块要求输出四路频率均为50MHz的基准信号。可以采用如下方案来实现:将晶振(TCXO)输出的基准信号经过滤波、放大处理之后,再通过功分器分为四路:第一路,直接输出,作为其他模块的参考时钟;第二路,作为一本模块的参考时钟;第三路,作为内部控制芯片(FPGA)的时钟信号;第四路,作为二本模块的参考时钟。
控制模块:这部分主要采用FPGA芯片来实现,此模块用于控制一本、二本模块输出信号的频率、幅度等。
一本模块:此模块要求输出两路频率在1180.144MHz~1355.144MHz之间的跳频信号。可以采用如下方案来实现:通过FPGA来控制PLL1芯片将来自TCXO的参考时钟信号进行倍频处理产生所需要的频率信号,然后对所需频率信号进行放大、滤波等处理,最后再通过功分器、滤波器等处理,最终输出两路相对纯净的信号:一本振一、一本振二。
二本振模块:此模块要求输出两路频率均为930.76MHz的定频信号。可以采用如下方案来实现:通过FPGA来控制PLL2芯片将来自TCXO的参考时钟信号进行倍频处理产生所需要的频率信号,然后对所需频率信号进行放大、滤波等处理,最后再通过功分器、滤波器等处理,最终输出两路相对纯净的信号:二本振一、二本振二。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,应当指出的是,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (7)

1.一种基于PLL的模块化频率源,其特征在于,该频率源包括将控制芯片设在第一印制板上形成的控制模块、将参考时钟设在第二印制板上形成的基准模块、将第一频率合成芯片设在第三印制板上形成的一本模块和将第二频率合成芯片设在第四印制板上形成的二本模块,各模块通过射频电缆或普通电缆或连接器连接。
2.根据权利要求1所述的一种基于PLL的模块化频率源,其特征在于,所述参考时钟的基准信号经过滤波、放大处理之后,再通过功分器分为四路:第一路直接输出,第二路发送给一本模块,第三路发送给控制模块,第四路发送给二本模块。
3.根据权利要求2所述的一种基于PLL的模块化频率源,其特征在于,所述四路频率均为50MHz的基准信号。
4.根据权利要求1所述的一种基于PLL的模块化频率源,其特征在于,通过控制芯片控制第一频率合成芯片将来自参考时钟的参考时钟信号进行倍频处理产生所需要的频率信号,然后对所需频率信号进行放大、滤波处理,最后再通过功分器、滤波器处理,最终输出两路信号:一本振一、一本振二。
5.根据权利要求4所述的一种基于PLL的模块化频率源,其特征在于,所述一本模块输出两路频率在1180.144MHz~1355.144MHz之间的跳频信号。
6.根据权利要求1所述的一种基于PLL的模块化频率源,其特征在于,通过控制芯片控制第二频率合成芯片将来自参考时钟的参考时钟信号进行倍频处理产生所需要的频率信号,然后对所需频率信号进行放大、滤波处理,最后再通过功分器、滤波器处理,最终输出两路信号:二本振一、二本振二。
7.根据权利要求6所述的一种基于PLL的模块化频率源,其特征在于,所述二本模块输出两路频率均为930.76MHz的定频信号。
CN201611139108.4A 2016-12-12 2016-12-12 一种基于pll的模块化频率源 Pending CN106788413A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611139108.4A CN106788413A (zh) 2016-12-12 2016-12-12 一种基于pll的模块化频率源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611139108.4A CN106788413A (zh) 2016-12-12 2016-12-12 一种基于pll的模块化频率源

Publications (1)

Publication Number Publication Date
CN106788413A true CN106788413A (zh) 2017-05-31

Family

ID=58875563

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611139108.4A Pending CN106788413A (zh) 2016-12-12 2016-12-12 一种基于pll的模块化频率源

Country Status (1)

Country Link
CN (1) CN106788413A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109104156A (zh) * 2018-10-12 2018-12-28 南京屹信航天科技有限公司 一种用于小型化odu发射通道的本振电路
CN109104188A (zh) * 2018-10-12 2018-12-28 南京屹信航天科技有限公司 一种用于小型化odu接收通道的本振电路
CN109462396A (zh) * 2018-12-24 2019-03-12 南京屹信航天科技有限公司 一种用于星载测控设备的时钟电路
CN111240401A (zh) * 2020-03-13 2020-06-05 杭州电子科技大学 多通道时钟发生装置
CN113794495A (zh) * 2021-08-18 2021-12-14 上海卫星工程研究所 用于深空探测的高集成度高可靠高稳频率源设计方法及***

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102664592A (zh) * 2012-04-28 2012-09-12 成都泰格微波技术股份有限公司 一种小型机载上变频器及其制造工艺
CN205377852U (zh) * 2015-12-30 2016-07-06 南京誉葆科技有限公司 一种频综及接收组件
CN106067810A (zh) * 2016-07-21 2016-11-02 中兵通信科技股份有限公司 一种可重构频率合成器平台的控制***

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102664592A (zh) * 2012-04-28 2012-09-12 成都泰格微波技术股份有限公司 一种小型机载上变频器及其制造工艺
CN205377852U (zh) * 2015-12-30 2016-07-06 南京誉葆科技有限公司 一种频综及接收组件
CN106067810A (zh) * 2016-07-21 2016-11-02 中兵通信科技股份有限公司 一种可重构频率合成器平台的控制***

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109104156A (zh) * 2018-10-12 2018-12-28 南京屹信航天科技有限公司 一种用于小型化odu发射通道的本振电路
CN109104188A (zh) * 2018-10-12 2018-12-28 南京屹信航天科技有限公司 一种用于小型化odu接收通道的本振电路
CN109462396A (zh) * 2018-12-24 2019-03-12 南京屹信航天科技有限公司 一种用于星载测控设备的时钟电路
CN111240401A (zh) * 2020-03-13 2020-06-05 杭州电子科技大学 多通道时钟发生装置
CN111240401B (zh) * 2020-03-13 2021-02-05 杭州电子科技大学 多通道时钟发生装置
CN113794495A (zh) * 2021-08-18 2021-12-14 上海卫星工程研究所 用于深空探测的高集成度高可靠高稳频率源设计方法及***

Similar Documents

Publication Publication Date Title
CN106788413A (zh) 一种基于pll的模块化频率源
CN109194360B (zh) 一种16通道数字多波束收发前端组件
CN109800882A (zh) 多位超导量子比特的扩展反馈测量装置
CN103647575A (zh) 2~12GHz宽带微波前端电路及2~12GHz微波信号接收方法
CN103326718B (zh) 一种铷频标的射频链
CN106888015B (zh) 一种宽带捷变频毫米波频率综合器
CN108089160A (zh) 一种高精度双基地雷达时间同步检测***及检测方法
CN102664592B (zh) 一种小型机载上变频器及其制造工艺
CN206099942U (zh) 一种c波段快速跳频频率合成器
CN203166876U (zh) 一种小型化原子频标
CN209105149U (zh) 一种小体积超细步进低相位噪声超高杂散抑制频率源
CN204465510U (zh) 低相噪捷变频Ku波段的频率源和结构
CN206323367U (zh) 一种宽带捷变频频率合成器
CN205539489U (zh) 一种抗干扰多通道射频模块
CN202679345U (zh) 一种Ku波段超低相噪频率源组件
CN104917464B (zh) 一种同轴线相位法含水率计振荡电路
CN203788273U (zh) 一种卫星导航抗干扰天线射频单元信号源模块
CN107809217A (zh) 一种基于LTCC工艺的小型Ku频段上变频器
JP2003186565A (ja) クロック信号供給回路
WO2021156545A1 (en) Control arrangement and method
CN207116654U (zh) 一种8字形微带组件、压控振荡器
KR100708591B1 (ko) 정재파를 이용한 클럭 분배 방법 및 그 장치
WANG et al. Low spurious noise frequency synthesis based on a DDS-driven wideband PLL architecture
CN102497208A (zh) 一种宽频带的x波段直接式频率综合器及信号产生方法
CN105577172B (zh) 抗震恒温低相噪锁相参考源

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170531

WD01 Invention patent application deemed withdrawn after publication