CN106601178A - 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 - Google Patents

移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 Download PDF

Info

Publication number
CN106601178A
CN106601178A CN201710101683.3A CN201710101683A CN106601178A CN 106601178 A CN106601178 A CN 106601178A CN 201710101683 A CN201710101683 A CN 201710101683A CN 106601178 A CN106601178 A CN 106601178A
Authority
CN
China
Prior art keywords
pull
node
transistor
voltage end
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710101683.3A
Other languages
English (en)
Other versions
CN106601178B (zh
Inventor
徐飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710101683.3A priority Critical patent/CN106601178B/zh
Publication of CN106601178A publication Critical patent/CN106601178A/zh
Priority to US15/718,100 priority patent/US10319325B2/en
Application granted granted Critical
Publication of CN106601178B publication Critical patent/CN106601178B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,解决移位寄存器单元中用于使得下拉节点拉高的晶体管长时间处于开启状态的问题。该移位寄存器单元包括上拉控制模块、复位模块、上拉模块、下拉控制模块、下拉模块。其中,下拉控制模块用于在上拉节点的控制下,将下拉节点的电位下拉至第二电压端,或者,用于对第三电压端的电压进行存储,并在第三电压端和第二电压端的控制下,将第三电压端的电压输出至下拉节点或将存储的电压释放至下拉节点。

Description

移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置。
背景技术
显示器,例如TFT-LCD(Thin Film Transistor Liquid Crystal Display,薄膜晶体管-液晶显示器)内设置有阵列基板,其中,阵列基板可以划分为显示区域和位于显示区域周边的布线区域。其中周边区域内设置有用于对栅线进行逐行扫描的栅极驱动器。现有的栅极驱动器常采用GOA(Gate Driver on Array,阵列基板行驱动)设计将TFT(Thin FilmTransistor,薄膜场效应晶体管)栅极开关电路集成在上述周边区域构成GOA电路,以实现窄边框设计。
GOA电路包括多个移位寄存器单元,每个移位寄存器单元对应一条栅线。在移位寄存器单元的输出阶段,该移位寄存器单元可以向与其对应的栅线输出栅极扫描信号,以该栅极扫描信号为高电平为例,在非输出阶段移位寄存器单元需要被拉低至低电平,从而确保栅线能够逐行被扫描。为现有技术中,为了在上述非输出阶段,使得移位寄存器单元输出低电平,通常会在该非输出阶段保持部分晶体管一直处于开启状态,从而通过上述晶体管将高电平输出至下拉节点,以通过下拉节点对移位寄存器单元输出的信号进行拉低。
然而随着显示器尺寸的不断增大,栅线数量也随之增加,因此一图像帧的时间也相应增加,所以在逐行扫描的过程中,每一条栅线在该一图像帧内的大部分时间处于上述非扫描阶段。这样一来,该移位寄存器单元中用于使得下拉节点拉高的晶体管需要长时间保持开启状态,从而导致晶体管长时间处于正向或负向偏压的状态,其特性发生衰减,寿命降低。
发明内容
本发明的实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,解决移位寄存器单元中用于使得下拉节点拉高的晶体管长时间处于开启状态的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例提供一种移位寄存器单元,包括上拉控制模块、复位模块、上拉模块、下拉控制模块、下拉模块;所述上拉控制模块连接第一电压端、信号输入端以及上拉节点;所述上拉控制模块用于在所述信号输入端的控制下将所述第一电压端的电压输出至所述上拉节点;所述复位模块连接复位信号端、第二电压端以及所述上拉节点;所述复位模块用于在所述复位信号端的控制下,将所述上拉节点的电位下拉至所述第二电压端;所述上拉模块连接所述上拉节点、时钟信号端以及信号输出端,所述上拉模块用于在所述上拉节点的控制下,将所述时钟信号端的信号输出至所述信号输出端;所述下拉控制模块连接所述第二电压端、第三电压端、所述上拉节点以及下拉节点;所述下拉控制模块用于在所述上拉节点的控制下,将所述下拉节点的电位下拉至所述第二电压端,或者,用于对所述第三电压端的电压进行存储,并在所述第三电压端和所述第二电压端的控制下,将第三电压端的电压输出至所述下拉节点或将存储的电压释放至所述下拉节点;所述下拉模块连接所述下拉节点、所述上拉节点、所述信号输出端以及所述第二电压端;所述下拉模块用于在所述下拉节点的控制下,将所述上拉节点和所述信号输出端的电位下拉至所述第二电压端。
优选的,所述下拉控制单元包括第一晶体管、第二晶体管以及第一电容;所述第一晶体管的栅极连接所述上拉节点,第一极连接所述第三电压端,第二极与所述第一电容的一端相连接;所述第一电容的另一端连接所述第二电压端;所述第二晶体管的栅极连接所述上拉节点,第一极连接所述下拉节点,第二极连接所述第二电压端;其中,所述第一晶体管为P型晶体管,第二晶体管为N型晶体管;或者,所述第一晶体管为N型晶体管,第二晶体管为P型晶体管。
优选的,还包括重置模块,所述重置模块连接第四电压端、所述第二电压端以及所述信号输出端;所述重置模块用于在所述第四电压端的控制下,将所述信号输出端的电位下拉至所述第二电压端。
优选的,所述上拉模块包括第三晶体管和第二电容;所述第三晶体管的栅极连接所述上拉节点,第一极连接所述时钟信号端,第二极与所述信号输出端相连接;第二电容的一端连接所述第三晶体管的栅极,另一端连接所述第三晶体管的第二极。
优选的,所述上拉控制模块包括第四晶体管,所述第四晶体管的栅极连接所述信号输入端,第一极连接所述第一电压端,第二极与所述上拉节点相连接。
优选的,所述复位模块包括第五晶体管,所述第五晶体管的栅极连接所述复位信号端,第一极连接所述上拉节点,第二极与所述第二电压端相连接。
优选的,所述下拉模块包括第六晶体管和第七晶体管;所述第六晶体管的栅极连接所述下拉节点,第一极连接所述上拉节点,第二极与所述第二电压端相连接;所述第七晶体管的栅极连接所述下拉节点,第一极连接所述信号输出端,第二极与所述第二电压端相连接。
优选的,所述重置模块包括第八晶体管,所述第八晶体管的栅极连接所述第四电压端,第一极连接所述信号输出端,第二极与所述第二电压端相连接。
本发明实施例提供一种栅极驱动电路,包括多个级联的如上所述的任意一项移位寄存器单元,第一级移位寄存器单元的信号输入端连接起始信号端;除了第一级移位寄存器单元以外,上一级移位寄存器单元的信号输出端与下一级移位寄存器单元的信号输入端相连接;除了最后一级移位寄存器单元以外,下一级移位寄存器单元的信号输出端与上一级移位寄存器单元的复位信号端相连接;所述最后一级移位寄存器单元的复位信号端连接所述起始信号端。
本发明实施例提供一种显示装置,包括如上所述的栅极驱动电路。
本发明实施例提供一种用于驱动如上所述的任意一项移位寄存器单元的驱动方法,一图像帧内,所述驱动方法包括:第一阶段,在信号输入端的控制下,上拉控制模块将第一电压端的电压输出至上拉节点,对所述上拉节点进行充电;第二阶段,在所述上拉节点的控制下,上拉模块将时钟信号端的信号作为栅极扫描信号输出至信号输出端;第三阶段,在复位信号端的控制下,复位模块将所述上拉节点的电位下拉至第二电压端;下拉控制模块对第三电压端的电压进行存储,在所述第三电压端和所述第二电压端的控制下,将所述下拉控制模块将第三电压端的电压输出至所述下拉节点或将存储的电压释放至所述下拉节点;在所述下拉节点的控制下,下拉模块将所述上拉节点和所述信号输出端的电位下拉至所述第二电压端;在下一图像帧之前,所述下拉控制模块重复所述第三阶段。
优选的,当所述移位寄存器单元的下拉控制模块包括第一晶体管、第一电容以及第二晶体管,且第一晶体管为P型晶体管,第二晶体管为N向晶体管时,所述下拉控制模块在所述第三阶段的驱动方法包括:在上拉节点的控制下,所述第二晶体管截止,所述第一晶体管导通;所述第三电压端通过所述第一晶体管对下拉节点进行充电;所述第三电压端的电压存储至所述第一电容,当所述第一晶体管的第一极与第二极的电压相等时,所述第一电容将存储的电压输出至所述下拉节点。
优选的,当所述移位寄存器单元包括重置模块时,在所述第一阶段,所述方法还包括:在第四电压端的控制下,所述重置模块将所述信号输出端的电位下拉至所述第二电压端。
本发明实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置。该移位寄存器单元包括上拉控制模块、复位模块、上拉模块、下拉控制模块、下拉模块。其中,上拉控制模块连接第一电压端、信号输入端以及上拉节点。上拉控制模块用于在信号输入端的控制下将第一电压端的电压输出至上拉节点。复位模块连接复位信号端、第二电压端以及上拉节点。复位模块用于在复位信号端的控制下,将上拉节点的电位下拉至第二电压端。上拉模块连接上拉节点、时钟信号端以及信号输出端,上拉模块用于在上拉节点的控制下,将时钟信号端的信号输出至信号输出端。下拉控制模块连接第二电压端、第三电压端、上拉节点以及下拉节点。下拉控制模块用于在上拉节点的控制下,将下拉节点的电位下拉至第二电压端,或者,用于对第三电压端的电压进行存储,并在第三电压端和第二电压端的控制下,将第三电压端的电压输出至下拉节点或将存储的电压释放至下拉节点。下拉模块连接下拉节点、上拉节点、信号输出端以及第二电压端。下拉模块用于在下拉节点的控制下,将上拉节点和信号输出端的电位下拉至第二电压端。
这样一来,在该移位寄存器单元的输出阶段,在上拉节点的控制下,上拉模块可以将时钟信号端的信号作为栅极扫描信号输出至于该信号输出端相连接的栅线。而在该移位寄存器单元的非输出阶段,需要在下拉节点的控制下,通过下拉模块将信号输出端的电位下拉至第二电压端的电压。为了使得下拉节点具有上述功能,在该非输出阶段,下拉控制模块可以将第三电压端的电压输出至下拉节点,或者下拉控制模块可以将存储的电压释放至下拉节点,以保证下拉节点的电位。因此下拉控制模块中用于将第三电压端的电压输出至下拉节点的晶体管无需在该非输出阶段一直保持工作状态,从而可以延长上述晶体管的使用寿命。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种移位寄存器单元的结构示意图;
图2为本发明实施例提供的另一种移位寄存器单元的结构示意图;
图3为图1中各个模块的具体结构示意图;
图4为图2中各个模块的具体结构示意图;
图5为用于驱动图4所示的移位寄存器单元的各个控制信号的时序图;
图6为多级如图1或2所示的移位寄存器单元构成的栅极驱动电路的结构示意图。
附图标记:
10-上拉控制模块;20-复位模块;30-上拉模块;40-下拉控制模块;50-下拉模块;60-重置模块。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种移位寄存器单元,如图1所示,包括上拉控制模块10、复位模块20、上拉模块30、下拉控制模块40、下拉模块50。
其中,上拉控制模块10连接第一电压端VDD、信号输入端INPUT以及上拉节点PU。该上拉控制模块10用于在信号输入端INPUT的控制下将第一电压端VDD的电压输出至上拉节点PU。
复位模块20连接复位信号端RESET、第二电压端VGL以及上拉节点PU。该复位模块20用于在复位信号端RESET的控制下,将上拉节点PU的电位下拉至第二电压端VGL。
上拉模块30连接上拉节点PU、时钟信号端CLK以及信号输出端OUTPUT。该上拉模块30用于在上拉节点PU的控制下,将时钟信号端CLK的信号输出至信号输出端OUTPUT。
下拉控制模块40连接第二电压端VGL、第三电压端VGH、上拉节点PU以及下拉节点PD。该下拉控制模块40用于在上拉节点PU的控制下,将下拉节点PD的电位下拉至第二电压端VGL。
或者,该下拉控制模块40用于对第三电压端VGH的电压进行存储,并在第三电压端VGH和第二电压端VGL的控制下,将第三电压端VGH的电压输出至下拉节点PD或将存储的电压释放至下拉节点PD。
下拉模块50连接下拉节点PD、上拉节点PU、信号输出端OUTPUT以及第二电压端VGL。该下拉模块50用于在下拉节点PD的控制下,将上拉节点PU和信号输出端OUTPUT的电位下拉至第二电压端VGL。
这样一来,在该移位寄存器单元的输出阶段,在上拉节点PU的控制下,上拉模块30可以将时钟信号端CLK的信号作为栅极扫描信号输出至于该信号输出端OUTPUT相连接的栅线。而在该移位寄存器单元的非输出阶段,需要在下拉节点PD的控制下,通过下拉模块50将信号输出端OUTPUT的电位下拉至第二电压端VGL的电压。为了使得下拉节点PD具有上述功能,在该非输出阶段,下拉控制模块40可以将第三电压端VGH的电压输出至下拉节点PD,或者下拉控制模块40可以将存储的电压释放至下拉节点PD,以保证下拉节点的电位。因此下拉控制模块40中用于将第三电压端VGH的电压输出至下拉节点PD的晶体管无需在该非输出阶段一直保持工作状态,从而可以延长上述晶体管的使用寿命。
在此基础上,为了避免上一图像帧存留于信号输出端OUTPUT上的电压对本图像帧该信号输出端OUTPUT输出的信号造成影响,在一图像帧内,当该信号输出端OUTPUT输出栅极扫描信号之前,需要清除该信号输出端OUTPUT上残留的电压。为了实现上述目的,优选的,如图2所示,该移位寄存器单元还包括重置模块60。
其中,该重置模块60连接第四电压端GCL、第二电压端VGL以及信号输出端OUTPUT。在此情况下,在一图像帧内当该信号输出端OUTPUT输出栅极扫描信号之前,该重置模块60可以在第四电压端GCL的控制下,将信号输出端OUTPUT的电位下拉至第二电压端VGL。
以下对图1或图2中的各个模块的具体结构进行详细的举例说明。
具体的,如图3所示,下拉控制单元40包括第一晶体管M1、第二晶体管M2以及第一电容C1。
其中,第一晶体管M1的栅极连接上拉节点PU,第一极连接第三电压端VGH,第二极与第一电容C1的一端相连接。该第一电容C1的另一端连接第二电压端VGL。
此外,第二晶体管M2的栅极连接上拉节点PU,第一极连接下拉节点PD,第二极连接第二电压端VGL。
其中,第一晶体管M1为P型晶体管,第二晶体管M2为N型晶体管;或者,第一晶体管M1为N型晶体管,第二晶体管M2为P型晶体管。
上拉模块30包括第三晶体管M3和第二电容C2。其中,第三晶体管M3的栅极连接上拉节点PU,第一极连接时钟信号端CLK,第二极与信号输出端OUTPUT相连接。
第二电容C2的一端连接第三晶体管M3的栅极,另一端连接第三晶体管M3的第二极。
上拉控制模块10包括第四晶体管M4,该第四晶体管M4的栅极连接信号输入端INPUT,第一极连接第一电压端VDD,第二极与上拉节点PU相连接。
复位模块20包括第五晶体管M5,该第五晶体管M5的栅极连接复位信号端RESET,第一极连接上拉节点PU,第二极与第二电压端VGL相连接。
此外,下拉模块50包括第六晶体管M6和第七晶体管M7。其中,第六晶体管M6的栅极连接下拉节点PD,第一极连接上拉节点PU,第二极与第二电压端VGL相连接。
第七晶体管M7的栅极连接下拉节点PD,第一极连接信号输出端OUTPUT,第二极与第二电压端VGL相连接。
在此基础上,当该移位寄存器单元还包括重置模块60时,如图4所示,该重置模块60包括第八晶体管M8。其中,第八晶体管M8的栅极连接第四电压端GCL,第一极连接信号输出端OUTPUT,第二极与第二电压端VGL相连接。
需要说明的是,当第一晶体管M1为P型晶体管时,其余晶体管均为N型晶体管或者,当第一晶体管M1为N型晶体管时,其余晶体管均为P型晶体管。
此外,上述任意一种晶体管的第一极为源极,第二极为漏极;或者,第一极为漏极,第二极为源极。
以下结合图5,对如图4所示的移位寄存器单元的在一图像帧内的驱动过程进行详细的举例说明。
其中,为了方便说明均是以第一晶体管M1为P型晶体管时,其余晶体管均为N型晶体管,且第一电压端VDD、第三电压端VGH输出恒定的高电平,第二电压端VGL输出恒定的低电平为例进行的说明。
具体的,一图像帧包括如图5所示的第一阶段P1、第二阶段P2以及第三阶段P3。
其中,在一图像帧的第一阶段P1:CLK=0,INPUT=1,PU=1,PD=0,OUTPUT=0,RESET=0,GCL=1;其中“1”为高电平,“0”为低电平。
在此情况下,在信号输入端INPUT的控制下,第四晶体管M4导通,将第一电压端VDD的高电平输出至上拉节点PU。此时,在该上拉节点PU的控制下,第三晶体管M3导通,将时钟信号端CLK的低电平输出至信号输出端OUTPUT。
此外,在该上拉节点PU的控制下,第二晶体管M2导通,将下拉节点PD的电位下拉至第二电压端VGL的低电平。
在此基础上,第四电压端GCL输入高电平,第八晶体管M8导通,从而将信号输出端OUTPUT的电位下拉至第二电压端VGL的低电平,以清除该信号输出端OUTPUT上残留的电压。其余晶体管均处于截止状态。
由上述可知,信号输出端OUTPUT在该第二阶段P2输出低电平,因此该第二阶段P2为移位寄存器单元的非输出阶段。
在一图像帧的第二阶段P2:CLK=1,INPUT=0,PU=1,PD=0,OUTPUT=1,RESET=0,GCL=0。
在此情况下,在第二电容C2的自举作用下,上拉节点PU的电位进一步拉高。此时,在该上拉节点PU的控制下,第三晶体管M3处于导通状态,并将时钟信号端CLK的高电平作为栅极驱动信号输出至信号输出端OUTPUT,以对于该信号输出端OUTPUT相连接的栅线进行扫描。
此外,在该上拉节点PU的控制下,第二晶体管M2导通,将下拉节点PD的电位下拉至第二电压端VGL的低电平。其余晶体管均处于截止状态。
由上述可知,信号输出端OUTPUT在该第二阶段P2输出栅极扫描信号,因此该第二阶段P2为移位寄存器单元的输出阶段。
在一图像帧的第三阶段P3:CLK=0,INPUT=0,PU=0,PD=1,OUTPUT=0,RESET=1,GCL=0。
在此情况下,在复位信号端RESET的控制下,第五晶体管M5导通,从而将上拉节点PU的电位下拉至第二电压端VGL的低电平。此时在该上拉节点PU的控制下,第一晶体管M1导通,将第三电压端M3的高电平存储至第一电容C1。此外,该第三电压端M3的高电平通过第一晶体管M1输出至下拉节点PD。
在下拉节点PD的控制下第六晶体管M6和第七晶体管M7导通。通过第六晶体管M6将上拉节点PU的电位下拉至第二电压端VGL的低电平;通过第七晶体管M7将信号输出端OUTPUT的电位下拉至第二电压端VGL的低电平。其余晶体管处于截止状态。
此外,在下一图像帧之前,上拉节点PU通过第六晶体管M6一直被下拉至第二电压端VGL的低电平。因此,第三电压端VGH可以一直通过第一晶体管M1对第一电容C1进行充电,第一电容C1可以一直将存储的高电平输出至下拉节点PD,以使得该下拉节点PD保持高电平。
由上述可知,该第三阶段P3以及在下一图像帧之前该第三阶段P3之后的这段时间,信号输出端OUTPUT均输出低电平,因此该第三阶段P3以及在下一图像帧之前该第三阶段P3之后的这段时间为移位寄存器的非输出阶段。
在该阶段内,第三电压端VGH通过第一晶体管M1对第一电容C1进行充电的过程中,当该第一晶体管M1的第一极和第二极的电压相等时,该第一晶体管M1虽然导通,但是并未处于工作状态。而该第一晶体管M1在一图像帧内仅在第一电容C1由0V充电为第三电压端VGH的电压的这段时间处于工作状态。由于第一电容C1的充电时间很短,因此第一晶体管M1在一图像帧内处于工作状态的时间也很短,避免了该第一晶体管M1长时间处于偏压状态的问题,从而可以提高该第一晶体管M1的使用寿命。
此外,上述移位寄存器仅通过八个晶体管和两个电容,以可以向信号输出端OUTPUT提供栅极驱动信号,因此该移位寄存器采用的晶体管和电容的数量较少,结构简单,占用的布线空间少,有利于窄边框的设计趋势。
需要说明的是,上述是以第一晶体管M1为P型晶体管时,其余晶体管均为N型晶体管为例对移位寄存器单元的具体驱动过程进行的说明,当第一晶体管M1为N型晶体管时,其余晶体管均为P型晶体管时,需要将图5中的部分控制信号的波形进行翻转,该移位寄存器的工作原理同上所述,此处不再赘述。
本发明实施例提供一种栅极驱动电路用于对如图6所示的栅线(G1、G2……G(n-1)、Gn)逐行输入栅极驱动信号。该栅极驱动电路包括多个级联如上所述的任意一种移位寄存器单元(RS1、RS2……RSn)。
具体的,第一级移位寄存器单元RS1的信号输入端INPUT连接起始信号端STV。
除了第一级移位寄存器单元RS1以外,上一级移位寄存器单元的信号输出端OUTPUT与下一级移位寄存器单元的信号输入端INPUT相连接。
除了最后一级移位寄存器单元RSn以外,下一级移位寄存器单元的信号输出端OUTPUT与上一级移位寄存器单元的复位信号端RESET相连接。
最后一级移位寄存器单元RSn的复位信号端RESET连接上述起始信号端STV。当起始信号端STV的信号输入第一级移位寄存器单元RS1的信号输入端INPUT时,最后一级移位寄存器单元RSn的复位信号端RESET可以将起始信号端STV的信号作为复位信号对最后一级移位寄存器单元RSn进行复位。或者,最后一级移位寄存器单元RSn的复位信号端RESET可以单独连接一个信号端。
本发明实施例提供一种显示装置,包括如上所述的栅极驱动电路。具有与前述实施例提供的栅极驱动电路相同的结构和有益效果。由于前述实施例已经对栅极驱动电路的结构和有益效果进行了详细的描述,此处不再赘述。
需要说明的是,在本发明实施例中,显示装置具体至少可以包括液晶显示装置和有机发光二极管显示装置,例如该显示装置可以为液晶显示器、液晶电视、数码相框、手机或平板电脑等任何具有显示功能的产品或者部件。
本发明实施例提供一种用于驱动如上所述的任意一种移位寄存器单元的驱动方法,其中一图像帧内,该驱动方法包括:
在如图5所示的第一阶段P1,在信号输入端INTPUT的控制下,上拉控制模块10将第一电压端VDD的电压输出至上拉节点PU,对该上拉节点PU进行充电。
具体的,当该上拉控制模块10的结构如图3或图4所示包括第四晶体管M4,且第四晶体管M4为N型晶体管时,第四晶体管M4导通,将第一电压端VDD的高电平输出至上拉节点PU。此时,在该上拉节点PU的控制下,第三晶体管M3导通,将时钟信号端CLK的低电平输出至信号输出端。
此外,当该移位寄存器单元如图2所示还包括重置模块60时,在上述第一阶段P1,该方法还包括:在第四电压端GCL的控制下,该重置模块60将信号输出端OUTPUT的电位下拉至第二电压端VGL。当该重置模块60的结构如图4所示,包括第八晶体管M8时,在该第一阶段P1,第八晶体管M8导通,从而将信号输出端OUTPUT的电位下拉至第二电压端VGL的低电平,以清除该信号输出端OUTPUT上残留的电压。其余晶体管均处于截止状态。
接下来,在第二阶段P2,在上拉节点PU的控制下,上拉模块30将时钟信号端CLK的信号作为栅极扫描信号输出至信号输出端OUTPUT。
具体的,当上拉模块30如图3或图4所示包括第三晶体管M3和第二电容C2时,在第二电容C2的自举作用下,上拉节点PU的电位进一步拉高。此时,在该上拉节点PU的控制下,第三晶体管M3处于导通状态,并将时钟信号端CLK的高电平作为栅极驱动信号输出至信号输出端OUTPUT,以对于该信号输出端OUTPUT相连接的栅线进行扫描。
此外,当下拉控制模块40的结构如图3或图4所示时,在该上拉节点PU的控制下,第二晶体管M2导通,将下拉节点PD的电位下拉至第二电压端VGL的低电平。
接下来,在第三阶段P3,在复位信号端RESET的控制下,复位模块20将上拉节点PU的电位下拉至第二电压端VGL。
下拉控制模块40对第三电压端VGH的电压进行存储,在第三电压端VGH和第二电压端VGL的控制下,下拉控制模块40将第三电压端VGH的电压输出至下拉节点PD或将存储的电压释放至下拉节点PD。
此外,在下拉节点PD的控制下,下拉模块50将上拉节点PU和信号输出端OUTPUT的电位下拉至第二电压端VGL。
基于此,当上述下拉控制模块40如图3或图4所示包括第一晶体管M1、第一电容C1以及第二晶体管M2,且第一晶体管M1为P型晶体管,第二晶体管M2为N向晶体管时,该下拉控制模块40在上述第三阶段P3的驱动方法包括:
在上拉节点PU的控制下,第二晶体管M2截止,第一晶体管M1导通。此时,第三电压端VGH通过第一晶体管M1对下拉节点PD进行充电。此外,第三电压端的VGH电压存储至第一电容C1,当第一晶体管M1的第一极与第二极的电压相等时,第一电容C1将存储的电压输出至下拉节点PD。
在此基础上,当下拉模块50如图3或图4所示包括第六晶体管M6和第七晶体管M7时,在下拉节点PD的控制下第六晶体管M6和第七晶体管M7导通。通过第六晶体管M6将上拉节点PU的电位下拉至第二电压端VGL的低电平;通过第七晶体管M7将信号输出端OUTPUT的电位下拉至第二电压端VGL的低电平。
接下来在下一图像帧之前,该下拉控制模块40重复上述第三阶段。具体的,上拉节点PU通过第六晶体管M6一直被下拉至第二电压端VGL的低电平,从而使得第三电压端VGH可以一直通过第一晶体管M1对第一电容C1进行充电,第一电容C1可以一直将存储的高电平输出至下拉节点PD,以使得该下拉节点PD保持高电平。
由于上述阶段内,第一晶体管M1在一图像帧内仅在第一电容C1由0V充电为第三电压端VGH的电压的这段时间处于工作状态,从而避免了该第一晶体管M1长时间处于偏压状态的问题,提高该第一晶体管M1的使用寿命。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (13)

1.一种移位寄存器单元,其特征在于,包括上拉控制模块、复位模块、上拉模块、下拉控制模块、下拉模块;
所述上拉控制模块连接第一电压端、信号输入端以及上拉节点;所述上拉控制模块用于在所述信号输入端的控制下将所述第一电压端的电压输出至所述上拉节点;
所述复位模块连接复位信号端、第二电压端以及所述上拉节点;所述复位模块用于在所述复位信号端的控制下,将所述上拉节点的电位下拉至所述第二电压端;
所述上拉模块连接所述上拉节点、时钟信号端以及信号输出端,所述上拉模块用于在所述上拉节点的控制下,将所述时钟信号端的信号输出至所述信号输出端;
所述下拉控制模块连接所述第二电压端、第三电压端、所述上拉节点以及下拉节点;所述下拉控制模块用于在所述上拉节点的控制下,将所述下拉节点的电位下拉至所述第二电压端,或者,用于对所述第三电压端的电压进行存储,并在所述第三电压端和所述第二电压端的控制下,将第三电压端的电压输出至所述下拉节点或将存储的电压释放至所述下拉节点;
所述下拉模块连接所述下拉节点、所述上拉节点、所述信号输出端以及所述第二电压端;所述下拉模块用于在所述下拉节点的控制下,将所述上拉节点和所述信号输出端的电位下拉至所述第二电压端。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉控制单元包括第一晶体管、第二晶体管以及第一电容;
所述第一晶体管的栅极连接所述上拉节点,第一极连接所述第三电压端,第二极与所述第一电容的一端相连接;
所述第一电容的另一端连接所述第二电压端;
所述第二晶体管的栅极连接所述上拉节点,第一极连接所述下拉节点,第二极连接所述第二电压端;
其中,所述第一晶体管为P型晶体管,第二晶体管为N型晶体管;或者,所述第一晶体管为N型晶体管,第二晶体管为P型晶体管。
3.根据权利要求1所述的移位寄存器单元,其特征在于,还包括重置模块,所述重置模块连接第四电压端、所述第二电压端以及所述信号输出端;所述重置模块用于在所述第四电压端的控制下,将所述信号输出端的电位下拉至所述第二电压端。
4.根据权利要求1所述的移位寄存器单元,其特征在于,所述上拉模块包括第三晶体管和第二电容;
所述第三晶体管的栅极连接所述上拉节点,第一极连接所述时钟信号端,第二极与所述信号输出端相连接;
第二电容的一端连接所述第三晶体管的栅极,另一端连接所述第三晶体管的第二极。
5.根据权利要求1所述的移位寄存器单元,其特征在于,所述上拉控制模块包括第四晶体管,所述第四晶体管的栅极连接所述信号输入端,第一极连接所述第一电压端,第二极与所述上拉节点相连接。
6.根据权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括第五晶体管,所述第五晶体管的栅极连接所述复位信号端,第一极连接所述上拉节点,第二极与所述第二电压端相连接。
7.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉模块包括第六晶体管和第七晶体管;
所述第六晶体管的栅极连接所述下拉节点,第一极连接所述上拉节点,第二极与所述第二电压端相连接;
所述第七晶体管的栅极连接所述下拉节点,第一极连接所述信号输出端,第二极与所述第二电压端相连接。
8.根据权利要求3所述的移位寄存器单元,其特征在于,所述重置模块包括第八晶体管,所述第八晶体管的栅极连接所述第四电压端,第一极连接所述信号输出端,第二极与所述第二电压端相连接。
9.一种栅极驱动电路,其特征在于,包括多个级联的如权利要求1-8任一项所述的移位寄存器单元;
第一级移位寄存器单元的信号输入端连接起始信号端;
除了第一级移位寄存器单元以外,上一级移位寄存器单元的信号输出端与下一级移位寄存器单元的信号输入端相连接;
除了最后一级移位寄存器单元以外,下一级移位寄存器单元的信号输出端与上一级移位寄存器单元的复位信号端相连接;
所述最后一级移位寄存器单元的复位信号端连接所述起始信号端。
10.一种显示装置,其特征在于,包括如权利要求9所述的栅极驱动电路。
11.一种用于驱动如权利要求1-8任一项所述的移位寄存器单元的驱动方法,其特征在于,一图像帧内,所述驱动方法包括:
第一阶段,在信号输入端的控制下,上拉控制模块将第一电压端的电压输出至上拉节点,对所述上拉节点进行充电;
第二阶段,在所述上拉节点的控制下,上拉模块将时钟信号端的信号作为栅极扫描信号输出至信号输出端;
第三阶段,在复位信号端的控制下,复位模块将所述上拉节点的电位下拉至第二电压端;
下拉控制模块对第三电压端的电压进行存储,在所述第三电压端和所述第二电压端的控制下,将所述下拉控制模块将第三电压端的电压输出至所述下拉节点或将存储的电压释放至所述下拉节点;
在所述下拉节点的控制下,下拉模块将所述上拉节点和所述信号输出端的电位下拉至所述第二电压端;
在下一图像帧之前,所述下拉控制模块重复所述第三阶段。
12.根据权利要求11所述的移位寄存器单元的驱动方法,其特征在于,当所述移位寄存器单元的下拉控制模块包括第一晶体管、第一电容以及第二晶体管,且第一晶体管为P型晶体管,第二晶体管为N向晶体管时,所述下拉控制模块在所述第三阶段的驱动方法包括:
在上拉节点的控制下,所述第二晶体管截止,所述第一晶体管导通;所述第三电压端通过所述第一晶体管对下拉节点进行充电;
所述第三电压端的电压存储至所述第一电容,当所述第一晶体管的第一极与第二极的电压相等时,所述第一电容将存储的电压输出至所述下拉节点。
13.根据权利要求11所述的移位寄存器单元的驱动方法,其特征在于,当所述移位寄存器单元包括重置模块时,在所述第一阶段,所述方法还包括:
在第四电压端的控制下,所述重置模块将所述信号输出端的电位下拉至所述第二电压端。
CN201710101683.3A 2017-02-23 2017-02-23 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 Active CN106601178B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710101683.3A CN106601178B (zh) 2017-02-23 2017-02-23 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US15/718,100 US10319325B2 (en) 2017-02-23 2017-09-28 Shift register unit, driving method thereof, gate driving circuit, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710101683.3A CN106601178B (zh) 2017-02-23 2017-02-23 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Publications (2)

Publication Number Publication Date
CN106601178A true CN106601178A (zh) 2017-04-26
CN106601178B CN106601178B (zh) 2019-07-16

Family

ID=58587972

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710101683.3A Active CN106601178B (zh) 2017-02-23 2017-02-23 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Country Status (2)

Country Link
US (1) US10319325B2 (zh)
CN (1) CN106601178B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108364618A (zh) * 2018-03-14 2018-08-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2019205745A1 (zh) * 2018-04-28 2019-10-31 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN113096607A (zh) * 2019-12-23 2021-07-09 深圳市柔宇科技股份有限公司 像素扫描驱动电路、阵列基板与显示终端
CN114783341A (zh) * 2022-04-14 2022-07-22 Tcl华星光电技术有限公司 Goa电路及显示面板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112419960B (zh) * 2020-12-15 2022-09-23 云谷(固安)科技有限公司 移位寄存器、显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7561656B2 (en) * 2006-09-01 2009-07-14 Au Optronics Corp. Shift register with low stress
CN103236273A (zh) * 2013-04-16 2013-08-07 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104392704A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN104485086A (zh) * 2015-01-04 2015-04-01 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示器件
CN105513525A (zh) * 2016-02-02 2016-04-20 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102682727B (zh) * 2012-03-09 2014-09-03 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7561656B2 (en) * 2006-09-01 2009-07-14 Au Optronics Corp. Shift register with low stress
CN103236273A (zh) * 2013-04-16 2013-08-07 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104392704A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN104485086A (zh) * 2015-01-04 2015-04-01 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示器件
CN105513525A (zh) * 2016-02-02 2016-04-20 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108364618A (zh) * 2018-03-14 2018-08-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2019205745A1 (zh) * 2018-04-28 2019-10-31 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
RU2740162C1 (ru) * 2018-04-28 2021-01-12 Боэ Текнолоджи Груп Ко., Лтд. Блок сдвигового регистра, возбуждающая схема затвора и устройство отображения
US10997936B2 (en) 2018-04-28 2021-05-04 Boe Technology Group Co., Ltd. Shift register unit, gate drive circuit and display device
CN113096607A (zh) * 2019-12-23 2021-07-09 深圳市柔宇科技股份有限公司 像素扫描驱动电路、阵列基板与显示终端
CN114783341A (zh) * 2022-04-14 2022-07-22 Tcl华星光电技术有限公司 Goa电路及显示面板
CN114783341B (zh) * 2022-04-14 2024-06-11 Tcl华星光电技术有限公司 Goa电路及显示面板

Also Published As

Publication number Publication date
US20180240431A1 (en) 2018-08-23
CN106601178B (zh) 2019-07-16
US10319325B2 (en) 2019-06-11

Similar Documents

Publication Publication Date Title
CN107068088B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN102629444B (zh) 栅极集成驱动电路、移位寄存器及显示屏
CN104835476B (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN104282287B (zh) 一种goa单元及驱动方法、goa电路和显示装置
CN106128379B (zh) Goa电路
CN104700814B (zh) 移位寄存器单元、栅极驱动装置以及显示装置
CN107633833A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN103594118B (zh) 液晶显示器及其双向移位寄存装置
CN103280200B (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN108281123A (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN106601178A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN106057147A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN108257567A (zh) Goa单元及其驱动方法、goa电路、触控显示装置
CN104021769A (zh) 一种移位寄存器、栅极集成驱动电路及显示屏
CN106128347A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN106887217A (zh) 移位寄存器单元及其控制方法、栅极驱动电路、显示装置
CN106531120A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104157248A (zh) 栅极驱动电路、栅极驱动方法和显示装置
CN104575409A (zh) 液晶显示器及其双向移位暂存装置
CN103500551A (zh) 移位寄存器单元、goa电路、阵列基板以及显示装置
CN103151011A (zh) 一种移位寄存器单元及栅极驱动电路
CN104091574A (zh) 移位寄存器、阵列基板、显示装置及其驱动方法
CN104575411A (zh) 液晶显示器及其双向移位暂存装置
CN108399902A (zh) 移位寄存器、栅极驱动电路及显示装置
CN105632446A (zh) Goa单元及其驱动方法、goa电路、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant