CN106328504B - 半导体结构及其形成方法 - Google Patents

半导体结构及其形成方法 Download PDF

Info

Publication number
CN106328504B
CN106328504B CN201510373554.0A CN201510373554A CN106328504B CN 106328504 B CN106328504 B CN 106328504B CN 201510373554 A CN201510373554 A CN 201510373554A CN 106328504 B CN106328504 B CN 106328504B
Authority
CN
China
Prior art keywords
active area
ion implanting
ion
type
heavily doped
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510373554.0A
Other languages
English (en)
Other versions
CN106328504A (zh
Inventor
戴执中
方磊
郑大燮
王刚宁
杨广立
王蛟
孙泓
彭昀鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN201510373554.0A priority Critical patent/CN106328504B/zh
Priority to US15/196,666 priority patent/US9837323B2/en
Publication of CN106328504A publication Critical patent/CN106328504A/zh
Application granted granted Critical
Publication of CN106328504B publication Critical patent/CN106328504B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823892Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0928Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors comprising both N- and P- wells in the substrate, e.g. twin-tub
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1041Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
    • H01L29/1045Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface the doping structure being parallel to the channel length, e.g. DMOS like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • H01L29/66598Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET forming drain [D] and lightly doped drain [LDD] simultaneously, e.g. using implantation through the wings a T-shaped layer, or through a specially shaped layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

一种半导体结构及其形成方法。其中,所述半导体结构的形成方法包括:提供半导体衬底;在所述半导体衬底上形成第一有源区、第二有源区、第三有源区和第四有源区;同时在所述第一有源区和第二有源区形成中压P型阱区;同时在所述第三有源区和第四有源区形成中压N型阱区;在所述第一有源区上形成第一栅极结构,在所述第二有源区上形成第二栅极结构,在所述第三有源区上形成第三栅极结构,在所述第四有源区上形成第四栅极结构;在所述第一栅极结构和第二栅极结构两侧的所述半导体衬底内形成N型重掺杂区;在所述第三栅极结构和第四栅极结构两侧的所述半导体衬底内形成P型重掺杂区。所述形成方法能够简化工艺步骤,提高工艺效率。

Description

半导体结构及其形成方法
技术领域
本发明涉及半导体制造领域,尤其涉及一种半导体结构及其形成方法。
背景技术
由于集成电路的集成度越来越高,器件的尺寸越来越小。随着半导体器件向高密度和小尺寸发展,金属-氧化物-半导体(MOS)器件是主要的驱动力。其中,互补式金属氧化物半导体(CMOS)晶体管是现代逻辑电路中的最主要的基本单元之一,CMOS晶体管电路中包含PMOS晶体管与NMOS晶体管,而每一个PMOS(NMOS)晶体管都位于掺杂阱区(well)上,且都由栅极(Gate)两侧衬底中p型(n型)极/漏极区以及源极区与漏极区间的沟道(Channel)构成。
现有技术中,通常通过控制栅氧化层、沟道区域、阱区域、源/漏延伸区的掺杂形状、袋形注入(pocket implant)区以及源/漏极注入形状和热预算等等来获得预料性能的PMOS(NMOS)晶体管。为保证得到所需要的PMOS(NMOS)晶体管,最常见的是改变离子注入类型、能量和剂量,以及改变栅氧化层厚度两种方式,但是无论哪种方法,都需要增加阱区。而形成阱区需要用到不同的光罩和相应的显影、光刻工艺来定义不同的器件区域,使得整个半导体结构的制作工艺变得更加复杂。
发明内容
本发明解决的问题是提供一种半导体结构及其形成方法,以简化工艺步骤,提高工艺效率。
为解决上述问题,本发明提供一种半导体结构的形成方法,其特征在于,包括:
提供半导体衬底;
在所述半导体衬底上形成第一有源区、第二有源区、第三有源区和第四有源区;
同时在所述第一有源区和第二有源区形成中压P型阱区;同时在所述第三有源区和第四有源区形成中压N型阱区;
在所述第一有源区上形成第一栅极结构,在所述第二有源区上形成第二栅极结构,在所述第三有源区上形成第三栅极结构,在所述第四有源区上形成第四栅极结构;
以所述第一栅极结构为掩模,对所述第一有源区掺杂以形成第一轻掺杂漏区;以所述第二栅极结构为掩模,对所述第二有源区掺杂以形成第二轻掺杂漏区;以所述第三栅极结构为掩模,对所述第三有源区掺杂以形成第三轻掺杂漏区;
在所述第一栅极结构和第二栅极结构两侧的所述半导体衬底内形成N型重掺杂区;在所述第三栅极结构和第四栅极结构两侧的所述半导体衬底内形成P型重掺杂区。
可选的,同时对所述第二有源区和第三有源区掺杂以分别形成所述第二轻掺杂漏区和第三轻掺杂漏区。
可选的,同时在所述第一栅极结构和第二栅极结构两侧的所述半导体衬底内形成所述N型重掺杂区;同时在所述第三栅极结构和第四栅极结构两侧的所述半导体衬底内形成所述P型重掺杂区。
可选的,采用第一离子注入形成所述中压P型阱区,所述第一离子注入分两次进行,第一次注入采用的注入离子为硼离子,采用的注入剂量范围为1E12atom/cm2~2.5E12atom/cm2,采用的注入能量范围为90KeV~110KeV;第二次注入采用的注入离子为氟化硼离子,采用的注入剂量范围为1E12atom/cm2~2.5E12atom/cm2,采用的注入能量范围为10KeV~20KeV。
可选的,采用第二离子注入形成所述中压N型阱区,所述第二离子注入采用的注入剂量范围为1E12atom/cm2~3E12atom/cm2,所述第二离子注入采用的注入能量范围为70KeV~100KeV。
可选的,采用第三离子注入形成所述第一轻掺杂漏区,所述第三离子注入采用的注入剂量范围为1E13atom/cm2~2.5E13atom/cm2,所述第三离子注入采用的注入能量范围为20KeV~30KeV。
可选的,采用第四离子注入形成所述第二轻掺杂漏区和第三轻掺杂漏区,所述第四离子注入采用的注入剂量范围为8E12atom/cm2~1E13atom/cm2,所述第四离子注入采用的注入能量范围为60KeV~85KeV。
可选的,采用第五离子注入形成所述N型重掺杂区,所述第五离子注入采用的离子为砷离子,所述第五离子注入采用的注入剂量范围为4.5E15atom/cm2~5.5E15atom/cm2,所述第五离子注入采用的注入能量范围为55KeV~65KeV;采用第六离子注入形成所述P型重掺杂区,所述第六离子注入采用的离子为硼离子,所述第六离子注入采用的注入剂量范围为1E13atom/cm2~3E13atom/cm2,所述第六离子注入采用的注入能量范围为10KeV~20KeV。
可选的,在所述第五离子注入之后,采用第七离子注入形成第二N型重掺杂区,所述第七离子注入采用的离子为磷离子,所述第七离子注入采用的注入剂量范围为1E14atom/cm2~2E14atom/cm2,所述第七离子注入采用的注入能量范围为45KeV~55KeV;在所述第六离子注入之后,采用第八离子注入形成第二P型重掺杂区,所述第八离子注入采用的离子为氟化硼离子,所述第八离子注入采用的注入剂量范围为1E13atom/cm2~3E13atom/cm2,所述第八离子注入采用的注入能量范围为15KeV~25KeV。
为解决上述问题,本发明还提供了一种半导体结构,包括位于半导体衬底上的:
第一有源区,具有中压P型阱区和位于所述中压P型阱区上的第一栅极结构,所述第一栅极结构两侧下方的所述中压P型阱区内具有第一轻掺杂漏区和N型重掺杂区;
第二有源区,具有中压P型阱区和位于所述中压P型阱区上的第二栅极结构,所述第二栅极结构两侧下方的所述中压P型阱区内具有第二轻掺杂漏区和N型重掺杂区;
第三有源区,具有中压N型阱区和位于所述中压N型阱区上的第三栅极结构,所述第三栅极结构两侧下方的所述中压N型阱区内具有第三轻掺杂漏区和N型重掺杂区;
第四有源区,具有中压N型阱区和位于所述中压N型阱区上的第三栅极结构,所述第三栅极结构两侧下方的所述中压N型阱区内具有N型重掺杂区。
可选的,所述第二轻掺杂漏区与所述第三轻掺杂漏区的掺杂剂量相同。
可选的,所述中压P型阱区的掺杂离子包括硼离子和氟化硼离子,所述硼离子的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2,所述氟化硼离子的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2
可选的,所述中压N型阱区的掺杂剂量范围为1E12atom/cm2~3E12atom/cm2
可选的,所述第一轻掺杂漏区的掺杂剂量范围为1E13atom/cm2~2.5E13atom/cm2
可选的,所述第二轻掺杂漏区的掺杂剂量范围为8E12atom/cm2~1E13atom/cm2
可选的,所述N型重掺杂区的掺杂剂量范围为4.5E15atom/cm2~5.5E15atom/cm2,所述P型重掺杂区的掺杂剂量范围为1E13atom/cm2~3E13atom/cm2
可选的,还包括第二N型重掺杂区和第二P型重掺杂区,所述第二N型重掺杂区的掺杂剂量范围为1E14atom/cm2~2E14atom/cm2,所述第二P型重掺杂区的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2
与现有技术相比,本发明的技术方案具有以下优点:
本发明的技术方案中,在半导体衬底上形成第一有源区、第二有源区、第三有源区和第四有源区后,同时在所述第一有源区和第二有源区形成中压P型阱区,并同时在所述第三有源区和第四有源区形成中压N型阱区,然后,再进行后续步骤。由于同时在所述第一有源区和第二有源区形成中压P型阱区,并同时在所述第三有源区和第四有源区形成中压N型阱区,因此,可以相应地减少至少两个光刻工艺,从而节省工艺步骤,节省工艺时间,提高工艺效率,降低工艺成本。
进一步,仅在第一有源区、第二有源区和第三有源区形成轻掺杂漏区,而在第四有源区上没有形成轻掺杂漏区,并且第二有源区和第三有源区的轻掺杂漏区采用同时形成的方式进行,因此,只需要进行两次轻掺杂漏注入。相比现有方法相应需要进行四次轻掺杂漏注入而言,进一步节省工艺步骤,节省工艺时间,提高工艺效率,降低工艺成本。
附图说明
图1至图4是现有半导体结构的形成方法对应的结构示意图;
图5至图16是本发明实施例所提供的半导体结构的形成方法各步骤对应的结构示意图。
具体实施方式
为了形成具有1.8V的NMOS晶体管和PMOS晶体管,并且同时具有5V的NMOS晶体管和PMOS晶体管的半导体结构(所述各电压为MOS晶体管的工作电压),现有方法通常需要将1.8V的NMOS晶体管和1.8V的PMOS分别形成在P阱区和N阱区,而5V的NMOS晶体管和PMOS晶体管分别形成在中压P型阱区和中压N型阱区中,因此,对应的现有半导体结构的形成方法通常包括如下步骤,请结合参考图1至图4:
提供半导体衬底100;
在半导体衬底100上形成第一有源区(未标注,如图1所示)、第二有源区(未标注,如图2所示)、第三有源区(未标注,如图3所示)和第四有源区(未标注,如图4所示);
在第一有源区形成P阱区110(P well,简称为PW);
在第二有源区形成中压P型阱区120(middle voltage P well,简称为MVPW);
在第三有源区形成N阱区130(P well,简称为PW);
在第四有源区形成中压N型阱区140(middle voltage N well,简称为MVNW);
在第一有源区的P阱区110上形成第一栅极结构,第一栅极结构包括第一栅介质层111和第一栅极112;
在第二有源区的中压P型阱区120上形成第二栅极结构,第二栅极结构包括第二栅介质层121和第二栅极122;
在第三有源区的N阱区130上形成第三栅极结构,第三栅极结构包括第三栅介质层131和第三栅极132;
在第四有源区的中压N型阱区140上形成第四栅极结构,第四栅极结构包括第四栅介质层141和第四栅极142;
以第一栅极结构为掩模,对第一栅极结构两侧下方的半导体衬底100进行掺杂以形成第一轻掺杂漏区113;
以第二栅极结构为掩模,对第二栅极结构两侧下方的半导体衬底100进行掺杂以形成第二轻掺杂漏区123;
以第三栅极结构为掩模,对第三栅极结构两侧下方的半导体衬底100进行掺杂以形成第三轻掺杂漏区133;
以第四栅极结构为掩模,对第四栅极结构两侧下方的半导体衬底100进行掺杂以形成第四轻掺杂漏区143;
在第一栅极结构两侧形成第一侧墙114,并且以第一侧墙114和第一栅极结构为掩模,对第一栅极结构两侧下方的半导体衬底100内形成N型重掺杂区115;
在第二栅极结构两侧形成第二侧墙124,并且以第二侧墙124和第二栅极结构为掩模,对第二栅极结构两侧下方的半导体衬底100内形成N型重掺杂区125;
在第三栅极结构两侧形成第三侧墙134,并且以第三侧墙134和第三栅极结构为掩模,对第三栅极结构两侧下方的半导体衬底100内形成N型重掺杂区135;
在第四栅极结构两侧形成第四侧墙144,并且以第四侧墙144和第四栅极结构为掩模,对第四栅极结构两侧下方的半导体衬底100内形成N型重掺杂区145;
此外,还可以在P阱区110形成P型重掺杂区116,在中压P型阱区120形成P型重掺杂区126,在N阱区130形成N型重掺杂区136,在中压N型阱区140形成N型重掺杂区146。
上述现有方法中,需要制作四个不同的阱区,并且,需要进行四次不同的轻掺杂漏注入工艺,以在四个不同的轻掺杂漏区,因此,整个过程步骤多且成本高。
为此,本发明提供一种新的半导体结构及其形成方法,所述半导体结构的形成方法中,在半导体衬底上形成第一有源区、第二有源区、第三有源区和第四有源区后,同时在所述第一有源区和第二有源区形成中压P型阱区,并同时在所述第三有源区和第四有源区形成中压N型阱区,然后,再进行后续步骤。由于同时在所述第一有源区和第二有源区形成中压P型阱区,并同时在所述第三有源区和第四有源区形成中压N型阱区,因此,可以相应地减少至少两个光刻工艺,从而节省工艺步骤,节省工艺时间,提高工艺效率,降低工艺成本。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
本发明实施例提供一种半导体结构的形成方法,请结合参考图5至图16。
本实施例以形成这样的半导体结构为例:具有1.8V的NMOS晶体管和PMOS晶体管,并且同时具有5V的NMOS晶体管和PMOS晶体管。需要说明的是,本发明的其它实施例中,也可以适用于其它情况的半导体结构,例如:具有不满3V的NMOS晶体管和PMOS晶体管,并且同时具有3V~10V的NMOS晶体管和PMOS晶体管。
请参考图5至图8,提供半导体衬底200。
本实施例中,半导体衬底200为硅衬底,其它实施例中,也可以为其它适合材料的衬底。本实施例中,提供P型掺杂的半导体衬底200(P substrate,简称Psub)。
请参考图5至图8,在半导体衬底200上形成第一有源区(请参考图5)、第二有源区(请参考图6)、第三有源区(请参考图7)和第四有源区(请参考图8)。
需要说明的是,所述第一有源区、第二有源区、第三有源区和第四有源区均位于半导体衬底200上,只是为显示的方便和清楚而将它们分别显示在四张图中。
本实施例中,可以采用各浅沟槽隔离结构(STI,未标注)将各个不同的有源区隔离。浅沟槽隔离结构的制作过程为现有技术,在此不再赘述。
请参考图5至图6,同时在第一有源区和第二有源区形成中压P型阱区。具体的,分别在第一有源区形成中压P型阱区210,在第二有源区形成中压P型阱区220。
本实施例中,在第一有源区和第二有源区形成中压P型阱区的过程可以为:采用旋涂等工艺,在半导体衬底200上形成光刻胶,所述光刻胶覆盖第一有源区、第二有源区、第三有源区和第四有源区,所述光刻胶的厚度比较大,以用于阻挡后续的离子注入,然后采用光罩对所述光刻胶进行曝光,在曝光后,采用相应的显影液对光刻胶进行显影,以去除位于第一有源区和第二有源区上的所述光刻胶,从而暴露第一有源区和第二有源区表面,再采用第一离子注入对第一有源区和第二有源区进行掺杂,从而在第一有源区和第二有源区形成相应的中压P型阱区。
需要说明的是,中压P型阱区是指能够运用于3V~10V的NMOS晶体管的阱区。
本实施例中,采用所述第一离子注入形成中压P型阱区210和中压P型阱区220,所述第一离子注入分两次进行,第一次注入采用的注入离子为硼离子,采用的注入剂量范围为1E12atom/cm2~2.5E12atom/cm2,采用的注入能量范围为90KeV~110KeV。第二次注入采用的注入离子为氟化硼离子,采用的注入剂量范围为1E12atom/cm2~2.5E12atom/cm2,采用的注入能量范围为10KeV~20KeV。
需要说明的是,现有方法在形成相应的中压P型阱区时,通常仅采用一次注入,并且采用的注入离子为硼离子。然而,硼离子本身具有较强的扩散作用,通过这种方法形成的中压P型阱区通常较不稳定。而本实施例中,采用两次注入的方法形成相应的中压P型阱区,并且,第二次注入时,采用扩散作用弱的氟化硼离子,从而形成性能稳定的中压P型阱区,提高了最终形成的所述半导体结构的可靠性。
请参考图7至图8,同时在第三有源区和第四有源区形成中压N型阱区。具体的,分别在第三有源区形成中压N型阱区230,在第四有源区形成中压N型阱区240。
本实施例中,在第三有源区和第四有源区形成中压N型阱区的过程可以为:采用旋涂等工艺,在半导体衬底200上形成光刻胶,所述光刻胶覆盖第一有源区、第二有源区、第三有源区和第四有源区,所述光刻胶的厚度比较大,以用于阻挡后续的离子注入;然后采用光罩对所述光刻胶进行曝光,在曝光后,采用相应的显影液对光刻胶进行显影,以去除位于第三有源区和第四有源区上的所述光刻胶,从而暴露第三有源区和第四有源区表面,再采用第二离子注入对第三有源区和第四有源区进行掺杂,从而在第三有源区和第四有源区形成相应的中压N型阱区。
需要说明的是,中压N型阱区是指能够运用于3V~10V的PMOS晶体管的阱区。
本实施例中,采用所述第二离子注入形成中压N型阱区230和中压N型阱区240,所述第二离子注入采用的注入剂量范围为1E12atom/cm2~3E12atom/cm2,第二离子注入采用的注入能量范围为70KeV~100KeV。
需要说明的是,形成上述各中压P型阱区和各中压N型阱区的形成过程除了上述离子注入过程外,通常还包括相应的退火工艺,具体的,可以在上述第一离子注入和第二离子注入之后,一并对所述第一有源区、第二有源区、第三有源区和第四有源区进行退火工艺,所述退火工艺的过程可以为:在600~1000℃的H2环境中加热,以修复在离子注入过程中,造成的硅衬底表面晶体损伤,并且使注入杂质(离子)的电激活。所述退火过程同时会造成杂质的进一步扩散,因此可以采用快速加热工艺(快速热退火工艺),从而减少杂质的扩散。
请参考图9,在第一有源区(的中压P型阱区210)上形成第一栅极结构,第一栅极结构包括第一栅介质层211和第一栅极212。
请参考图10,在第二有源区(的中压P型阱区220)上形成第二栅极结构,第二栅极结构包括第二栅介质层221和第二栅极222。
请参考图11,在第三有源区(的中压N型阱区230)上形成第三栅极结构,第三栅极结构包括第三栅介质层231和第三栅极232。
请参考图12,在第四有源区(的中压N型阱区240)上形成第四栅极结构,第四栅极结构包括第四栅介质层241和第四栅极242。
本实施例中,所述第一栅极结构、第二栅极结构、第三栅极结构和第四栅极结构的形成过程为本领域技术人员所熟知,在此不再赘述。
请参考图9,以第一栅极结构为掩模,对第一有源区掺杂以形成第一轻掺杂漏区213。
本实施例中,形成第一轻掺杂漏区213的过程可以为:采用旋涂等工艺,在半导体衬底200上形成光刻胶,所述光刻胶覆盖第一有源区、第二有源区、第三有源区和第四有源区;然后采用光罩对所述光刻胶进行曝光,在曝光后,采用相应的显影液对光刻胶进行显影,以去除位于第一有源区上的所述光刻胶,从而暴露第一有源区,再以所述第一栅极结构为自对准掩模,采用第三离子注入对第一有源区进行掺杂,从而在第一有源区形成相应的第一轻掺杂漏区213。
需要说明的是,在以所述第一栅极结构作为第一轻掺杂漏区213的自对准掩模之前,可以在所述第一栅极结构两侧的表面形成厚度较小的氧化层(未示出),所述氧化层作为偏移侧墙,参与相应的轻掺杂漏注入工艺,即所述第三离子注入。
本实施例中,采用所述第三离子注入形成第一轻掺杂漏区,所述第三离子注入采用的注入剂量范围为1E13atom/cm2~2.5E13atom/cm2,所述第三离子注入采用的注入能量范围为20KeV~30KeV。
请参考图10,以第二栅极结构为掩模,对第二有源区掺杂以形成第二轻掺杂漏区223。
请参考图11,以第三栅极结构为掩模,对第三有源区掺杂以形成第三轻掺杂漏区233。
并且,本实施例中,同时对第二有源区和第三有源区掺杂以分别形成第二轻掺杂漏区223和第三轻掺杂漏区233。
本实施例中,由于同时对第二有源区和第三有源区掺杂以形成相应的轻掺杂区,因此,节省了一次光刻胶的形成步骤,以及相应的曝光和显影步骤,因此,进一步节省了工艺步骤,节省了工艺时间,提高了工艺效率,降低了工艺成本。
需要说明的是,其它实施例中,第二轻掺杂漏区223和第三轻掺杂漏区233也可以分别形成。
本实施例中,采用第四离子注入形成第二轻掺杂漏区223和第三轻掺杂漏区233,第四离子注入采用的注入剂量范围为8E12atom/cm2~1E13atom/cm2,第四离子注入采用的注入能量范围为60KeV~85KeV。
请参考图12,本实施例中,未在第四有源区上形成轻掺杂漏区。
根据上述可知,本实施例仅在第一有源区、第二有源区和第三有源区形成轻掺杂漏区,而在第四有源区上没有形成轻掺杂漏区,并且第二有源区和第三有源区的轻掺杂漏区采用同时形成(同时形成表示采用同一工艺形成)的方式进行,因此,只需要进行两次轻掺杂漏注入。相比现有方法相应需要进行四次轻掺杂漏注入而言,本实施例可以进一步节省工艺步骤,节省工艺时间,提高工艺效率,降低工艺成本。
请参考图13至图14,在第一栅极结构和第二栅极结构两侧的半导体衬底200内形成N型重掺杂区。具体的,在第一栅极结构两侧的半导体衬底200内形成N型重掺杂区215,在第二栅极结构两侧的半导体衬底200内形成N型重掺杂区225。
本实施例中,可以同时在第一栅极结构和第二栅极结构两侧的半导体衬底200内形成N型重掺杂区。具体的过程可以为:在第一栅极结构两侧形成第一侧墙214,在第二栅极结构两侧形成第二侧墙224,以所述第一侧墙214为掩模,对第一栅极结构两侧的半导体衬底200进行第五离子注入,形成N型重掺杂区215,以所述第二侧墙224为掩模,对第二栅极结构两侧的半导体衬底200同样进行所述第五离子注入,形成N型重掺杂区225。
本实施例中,采用所述第五离子注入形成N型重掺杂区,所述第五离子注入采用的离子为砷离子,所述第五离子注入采用的注入剂量范围为4.5E15atom/cm2~5.5E15atom/cm2,所述第五离子注入采用的注入能量范围为55KeV~65KeV。
本实施例中,采用同时形成第一栅极结构和第二栅极结构两侧的N型重掺杂区的方法,节省了一次光刻胶的形成步骤,以及相应的曝光和显影步骤,因此,进一步节省了工艺步骤,节省了工艺时间,提高了工艺效率,降低了工艺成本。需要说明的是,在其它实施例中,第一栅极结构两侧的N型重掺杂区和第一栅极结构两侧的N型重掺杂区可以不同时形成,而采用不同工艺分别形成。
请参考图15至图16,在第三栅极结构和第四栅极结构两侧的半导体衬底200内形成P型重掺杂区。具体的,在第三栅极结构两侧的半导体衬底200内形成P型重掺杂区,在第四栅极结构两侧的半导体衬底200内形成P型重掺杂区。
本实施例中,可以同时在第三栅极结构和第四栅极结构两侧的半导体衬底200内形成P型重掺杂区。具体的过程可以为:在第三栅极结构两侧形成第三侧墙234,在第四栅极结构两侧形成第四侧墙243,以所述第三侧墙234为掩模,对第三栅极结构两侧的半导体衬底200进行第六离子注入,形成N型重掺杂区235,以所述第四侧墙243为掩模,对第四栅极结构两侧的半导体衬底200同样进行所述第六离子注入,形成N型重掺杂区244。
本实施例中,采用所述第六离子注入形成P型重掺杂区,所述第六离子注入采用的离子为硼离子,所述第六离子注入采用的注入剂量范围为1E13atom/cm2~3E13atom/cm2,所述第六离子注入采用的注入能量范围为10KeV~20KeV。
本实施例中,采用同时形成第三栅极结构和第四栅极结构两侧的P型重掺杂区的方法,节省了一次光刻胶的形成步骤,以及相应的曝光和显影步骤,因此,进一步节省了工艺步骤,节省了工艺时间,提高了工艺效率,降低了工艺成本。需要说明的是,在其它实施例中,第三栅极结构两侧的P型重掺杂区和第四栅极结构两侧的P型重掺杂区可以不同时形成,而采用不同工艺分别形成。
在上述过程中,在第一栅极结构和第二栅极结构两侧的半导体衬底200内形成N型重掺杂区时(请参考图13和图14),可以同时在第三有源区的中压N型阱区230形成N型重掺杂区236(请参考图15),并可以同时在第四有源区的中压N型阱区240形成N型重掺杂区245(请参考图16)。N型重掺杂区236用于第三有源区的中压N型阱区230的控制。N型重掺杂区245用于第四有源区的中压N型阱区240的控制。
同样的,在上述过程中,在第三栅极结构和第四栅极结构两侧的半导体衬底200内形成P型重掺杂区时(请参考图15和图16),可以同时在第一有源区的中压P型阱区210形成P型重掺杂区216(请参考图13),并可以同时在第二有源区的中压P型阱区220形成P型重掺杂区226(请参考图14)。P型重掺杂区216用于第一有源区的中压P型阱区210的控制。P型重掺杂区226用于第二有源区的中压P型阱区220的控制。
需要说明的是,其它实施例中,在第五离子注入之后,可以采用第七离子注入形成第二N型重掺杂区(未示出),第七离子注入采用的离子为磷离子,第七离子注入采用的注入剂量范围为1E14atom/cm2~2E14atom/cm2,第七离子注入采用的注入能量范围为45KeV~55KeV。所述第七离子注入所形成的第二N型重掺杂区能够降低沟道区的电场(相当于起到轻掺杂漏区的作用),并进而避免短沟道效应与热载流子效应的发生。
需要说明的是,其它实施例中,在第六离子注入之后,可以采用第八离子注入形成第二P型重掺杂区(未示出),第八离子注入采用的离子为氟化硼离子,第八离子注入采用的注入剂量范围为1E13atom/cm2~3E13atom/cm2,第八离子注入采用的注入能量范围为15KeV~25KeV。增加所述第七离子注入和第八离子注入,可以让第七离子注入和第八离子注入的离子分布均匀,并扩散开来,从而使得相应位置的电场不会因为有突出的地方而产生崩溃,从而能够降低沟道区的电场。例如对于所述第四有源区进行所述第八离子注入而言,所形成的第二P型重掺杂区可以起到相应的轻掺杂漏注入区的作用,从而消除第四有源区未形成轻掺杂漏注入区带来的不利影响。并且,由于仅是增加一道离子注入,因此,整个过程中,不需要增加相应的光刻胶形成和曝光显影工艺。
经过上述过程,本实施例所提供的形成方法形成了以下结构:具有1.8V的NMOS晶体管和5.0V的NMOS晶体管,并且具有1.8V的PMOS晶体管和5.0V的PMOS晶体管的半导体结构。其中,所述第一有源区形成了1.8V的NMOS晶体管,所述第二有源区形成了5.0V的NMOS晶体管,所述第三有源区形成了1.8V的PMOS晶体管,所述第四有源区形成了5.0V的PMOS晶体管。
所述形成方法中,同时在所述第一有源区和第二有源区形成中压P型阱区210和中压P型阱区220,并同时在所述第三有源区和第四有源区形成中压N型阱区230和中压N型阱区240,然后,再进行后续步骤。由于同时在所述第一有源区和第二有源区形成相应的中压P型阱区,并同时在所述第三有源区和第四有源区形成相应的中压N型阱区,因此,可以相应地减少至少两个光刻工艺,从而节省工艺步骤,节省工艺时间,提高工艺效率,降低工艺成本。
本发明实施例还提供了一种半导体结构,请结合参考图13至图16。
所述半导体结构包括位于半导体衬底200上的第一有源区(请参考图13)、第二有源区(请参考图14)、第三有源区(请参考图15)和第四有源区(请参考图16)。
请参考图13,所述第一有源区具有中压P型阱区210和位于中压P型阱区上的第一栅极结构,第一栅极结构包括第一栅介质层211和第一栅极212,第一栅极结构两侧还具有第一侧墙214,第一栅极结构两侧下方的中压P型阱区210内具有第一轻掺杂漏区213和N型重掺杂区215。此外,中压P型阱区210还具有与其它重掺杂区隔离的P型重掺杂区216。所述各结构的形成过程可参考前述实施例相应内容。
请参考图14,所述第二有源区,具有中压P型阱区220和位于中压P型阱区220上的第二栅极结构,第二栅极结构包括第二栅介质层221和第二栅极222,第二栅极结构两侧还具有第二侧墙224,第二栅极结构两侧下方的中压P型阱区220内具有第二轻掺杂漏区223和N型重掺杂区225。此外,中压P型阱区220还具有与其它重掺杂区隔离的P型重掺杂区226。所述各结构的形成过程可参考前述实施例相应内容。
本实施例中,上述中压P型阱区的掺杂离子包括硼离子和氟化硼离子,硼离子的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2,氟化硼离子的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2
本实施例中,第一轻掺杂漏区的掺杂剂量范围为1E13atom/cm2~2.5E13atom/cm2
请参考图15,所述第三有源区,具有中压N型阱区230和位于中压N型阱区230上的第三栅极结构,第三栅极结构包括第三栅介质层231和第三栅极232,第三栅极结构两侧还具有第三侧墙234,第三栅极结构两侧下方的中压N型阱区内具有第三轻掺杂漏区233和P型重掺杂区235。此外,中压N型阱区230还具有与其它重掺杂区隔离的N型重掺杂区236。所述各结构的形成过程可参考前述实施例相应内容。
请参考图16,所述第四有源区,具有中压N型阱区240和位于中压N型阱区240上的第四栅极结构,第四栅极结构包括第四栅介质层241和第四栅极242,第四栅极结构两侧还具有第四侧墙243,第四栅极结构两侧下方的中压N型阱区240内具有P型重掺杂区244,所述第四有源区还具有。此外,中压N型阱区240还具有与其它重掺杂区隔离的N型重掺杂区245所述各结构的形成过程可参考前述实施例相应内容。
本实施例中,上述中压N型阱区的掺杂剂量范围为1E12atom/cm2~3E12atom/cm2
本实施例中,第二轻掺杂漏区与第三轻掺杂漏区的掺杂剂量相同。
本实施例中,第二轻掺杂漏区的掺杂剂量范围为8E12atom/cm2~1E13atom/cm2
本实施例中,各N型重掺杂区的掺杂剂量范围为4.5E15atom/cm2~5.5E15atom/cm2,各P型重掺杂区的掺杂剂量范围为1E13atom/cm2~3E13atom/cm2
需要说明的是,在其它实施例中,所述半导体结构还可以包括第二N型重掺杂区和第二P型重掺杂区,第二N型重掺杂区的掺杂剂量范围为1E14atom/cm2~2E14atom/cm2,第二P型重掺杂区的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2
本实施例所提供的半导体结构中,具有1.8V的NMOS晶体管和5.0V的NMOS晶体管,并且具有1.8V的PMOS晶体管和5.0V的PMOS晶体管。并且,1.8V的NMOS晶体管和5.0V的NMOS晶体管都形成在中压P型阱区,1.8V的PMOS晶体管和5.0V的PMOS晶体管都形成在中压N型阱区,因此简化了结构,并且可以相应地简化制作工艺。
同时,所述半导体结构中,1.8V的NMOS晶体管制作有第一轻掺杂漏区,5.0V的NMOS晶体管和1.8V的PMOS晶体管分别制作有第二轻掺杂漏区和第三轻掺杂漏区,并且第二轻掺杂漏区和第三轻掺杂漏区采用相同工艺形成,而且,5.0V的PMOS晶体管省略形成轻掺杂漏区。因此,可以进一步简化结构,相应地简化制作工艺。
同时,所述半导体结构中,1.8V的NMOS晶体管和5.0V的NMOS晶体管均形成P型重掺杂区,1.8V的PMOS晶体管和5.0V的PMOS晶体管均形成N型重掺杂区,进一步简化了所述半导体结构,简化相应的制作工艺。
本实施例通过各离子注入步骤中,注入剂量和注入能量的控制,使相应的掺杂区域(包括各阱区、轻掺杂漏区和重掺杂区等)具有所需的电性能,从而使最终形成的MOS管能够刚好符合所要求的电性参数,即与采用现有方法形成的电性能相同。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (17)

1.一种半导体结构的形成方法,其特征在于,包括:
提供半导体衬底;
在所述半导体衬底上形成第一有源区、第二有源区、第三有源区和第四有源区;
同时在所述第一有源区和第二有源区形成中压P型阱区;同时在所述第三有源区和第四有源区形成中压N型阱区;
在所述第一有源区上形成第一栅极结构,在所述第二有源区上形成第二栅极结构,在所述第三有源区上形成第三栅极结构,在所述第四有源区上形成第四栅极结构;
以所述第一栅极结构为掩模,对所述第一有源区掺杂以形成第一轻掺杂漏区;以所述第二栅极结构为掩模,对所述第二有源区掺杂以形成第二轻掺杂漏区;以所述第三栅极结构为掩模,对所述第三有源区掺杂以形成第三轻掺杂漏区;
在所述第一栅极结构和第二栅极结构两侧的所述半导体衬底内形成N型重掺杂区;在所述第三栅极结构和第四栅极结构两侧的所述半导体衬底内形成P型重掺杂区;
采用第一离子注入形成所述中压P型阱区,所述第一离子注入分两次进行,第一次注入采用的注入离子为硼离子,第二次注入采用的注入离子为氟化硼离子。
2.如权利要求1所述的半导体结构的形成方法,其特征在于,同时对所述第二有源区和第三有源区掺杂以分别形成所述第二轻掺杂漏区和第三轻掺杂漏区。
3.如权利要求1所述的半导体结构的形成方法,其特征在于,同时在所述第一栅极结构和第二栅极结构两侧的所述半导体衬底内形成所述N型重掺杂区;同时在所述第三栅极结构和第四栅极结构两侧的所述半导体衬底内形成所述P型重掺杂区。
4.如权利要求1所述的半导体结构的形成方法,其特征在于,所述第一次注入采用的注入剂量范围为1E12atom/cm2~2.5E12atom/cm2,采用的注入能量范围为90KeV~110KeV;所述第二次注入采用的注入剂量范围为1E12atom/cm2~2.5E12atom/cm2,采用的注入能量范围为10KeV~20KeV。
5.如权利要求1所述的半导体结构的形成方法,其特征在于,采用第二离子注入形成所述中压N型阱区,所述第二离子注入采用的注入剂量范围为1E12atom/cm2~3E12atom/cm2,所述第二离子注入采用的注入能量范围为70KeV~100KeV。
6.如权利要求1所述的半导体结构的形成方法,其特征在于,采用第三离子注入形成所述第一轻掺杂漏区,所述第三离子注入采用的注入剂量范围为1E13atom/cm2~2.5E13atom/cm2,所述第三离子注入采用的注入能量范围为20KeV~30KeV。
7.如权利要求2所述的半导体结构的形成方法,其特征在于,采用第四离子注入形成所述第二轻掺杂漏区和第三轻掺杂漏区,所述第四离子注入采用的注入剂量范围为8E12atom/cm2~1E13atom/cm2,所述第四离子注入采用的注入能量范围为60KeV~85KeV。
8.如权利要求3所述的半导体结构的形成方法,其特征在于,采用第五离子注入形成所述N型重掺杂区,所述第五离子注入采用的离子为砷离子,所述第五离子注入采用的注入剂量范围为4.5E15atom/cm2~5.5E15atom/cm2,所述第五离子注入采用的注入能量范围为55KeV~65KeV;采用第六离子注入形成所述P型重掺杂区,所述第六离子注入采用的离子为硼离子,所述第六离子注入采用的注入剂量范围为1E13atom/cm2~3E13atom/cm2,所述第六离子注入采用的注入能量范围为10KeV~20KeV。
9.如权利要求8所述的半导体结构的形成方法,其特征在于,在所述第五离子注入之后,采用第七离子注入形成第二N型重掺杂区,所述第七离子注入采用的离子为磷离子,所述第七离子注入采用的注入剂量范围为1E14atom/cm2~2E14atom/cm2,所述第七离子注入采用的注入能量范围为45KeV~55KeV;在所述第六离子注入之后,采用第八离子注入形成第二P型重掺杂区,所述第八离子注入采用的离子为氟化硼离子,所述第八离子注入采用的注入剂量范围为1E13atom/cm2~3E13atom/cm2,所述第八离子注入采用的注入能量范围为15KeV~25KeV。
10.一种半导体结构,其特征在于,包括位于半导体衬底上的:
第一有源区,具有中压P型阱区和位于所述中压P型阱区上的第一栅极结构,所述第一栅极结构两侧下方的所述中压P型阱区内具有第一轻掺杂漏区和N型重掺杂区;
第二有源区,具有中压P型阱区和位于所述中压P型阱区上的第二栅极结构,所述第二栅极结构两侧下方的所述中压P型阱区内具有第二轻掺杂漏区和N型重掺杂区;
第三有源区,具有中压N型阱区和位于所述中压N型阱区上的第三栅极结构,所述第三栅极结构两侧下方的所述中压N型阱区内具有第三轻掺杂漏区和P型重掺杂区;
第四有源区,具有中压N型阱区和位于所述中压N型阱区上的第四栅极结构,所述第四栅极结构两侧下方的所述中压N型阱区内具有P型重掺杂区;
其中,所述中压P型阱区的掺杂离子包括硼离子和氟化硼离子。
11.如权利要求10所述的半导体结构,其特征在于,所述第二轻掺杂漏区与所述第三轻掺杂漏区的掺杂剂量相同。
12.如权利要求10所述的半导体结构,其特征在于,所述硼离子的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2,所述氟化硼离子的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2
13.如权利要求10所述的半导体结构,其特征在于,所述中压N型阱区的掺杂剂量范围为1E12atom/cm2~3E12atom/cm2
14.如权利要求10所述的半导体结构,其特征在于,所述第一轻掺杂漏区的掺杂剂量范围为1E13atom/cm2~2.5E13atom/cm2
15.如权利要求10或11所述的半导体结构,其特征在于,所述第二轻掺杂漏区的掺杂剂量范围为8E12atom/cm2~1E13atom/cm2
16.如权利要求10所述的半导体结构,其特征在于,所述N型重掺杂区的掺杂剂量范围为4.5E15atom/cm2~5.5E15atom/cm2,所述P型重掺杂区的掺杂剂量范围为1E13atom/cm2~3E13atom/cm2
17.如权利要求16所述的半导体结构,其特征在于,还包括第二N型重掺杂区和第二P型重掺杂区,所述第二N型重掺杂区的掺杂剂量范围为1E14atom/cm2~2E14atom/cm2,所述第二P型重掺杂区的掺杂剂量范围为1E12atom/cm2~2.5E12atom/cm2
CN201510373554.0A 2015-06-30 2015-06-30 半导体结构及其形成方法 Active CN106328504B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510373554.0A CN106328504B (zh) 2015-06-30 2015-06-30 半导体结构及其形成方法
US15/196,666 US9837323B2 (en) 2015-06-30 2016-06-29 Semiconductor structure and fabrication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510373554.0A CN106328504B (zh) 2015-06-30 2015-06-30 半导体结构及其形成方法

Publications (2)

Publication Number Publication Date
CN106328504A CN106328504A (zh) 2017-01-11
CN106328504B true CN106328504B (zh) 2019-01-25

Family

ID=57683887

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510373554.0A Active CN106328504B (zh) 2015-06-30 2015-06-30 半导体结构及其形成方法

Country Status (2)

Country Link
US (1) US9837323B2 (zh)
CN (1) CN106328504B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10453836B2 (en) 2017-08-17 2019-10-22 Globalfoundries Singapore Pte. Ltd. High holding high voltage (HHHV) FET for ESD protection with modified source and method for producing the same
CN109427793B (zh) * 2017-08-25 2020-08-21 亿而得微电子股份有限公司 低电压差的电子写入抹除式可复写只读存储器及操作方法
US11189565B2 (en) 2020-02-19 2021-11-30 Nanya Technology Corporation Semiconductor device with programmable anti-fuse feature and method for fabricating the same
CN114038758B (zh) * 2022-01-07 2022-04-15 广州粤芯半导体技术有限公司 改善热载流子注入的nmos的形成方法
CN116313758A (zh) * 2023-05-15 2023-06-23 合肥晶合集成电路股份有限公司 半导体器件的制作方法以及半导体器件

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1767191A (zh) * 2004-10-29 2006-05-03 富士通株式会社 具有提高的击穿电压的半导体器件
CN101840889A (zh) * 2009-03-19 2010-09-22 富士通微电子株式会社 半导体器件的制造方法
CN102655150A (zh) * 2011-03-04 2012-09-05 富士通半导体股份有限公司 半导体器件以及半导体器件的制造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4590663A (en) * 1982-02-01 1986-05-27 Texas Instruments Incorporated High voltage CMOS technology with N-channel source/drain extensions
US6201444B1 (en) * 1999-09-01 2001-03-13 Spectrian Corporation Current source bias circuit with hot carrier injection tracking
JP3437132B2 (ja) * 1999-09-14 2003-08-18 シャープ株式会社 半導体装置
US6642134B2 (en) * 1999-09-22 2003-11-04 Advanced Micro Devices, Inc. Semiconductor processing employing a semiconductor spacer
JP2001274390A (ja) * 2000-01-18 2001-10-05 Fuji Electric Co Ltd 高耐圧デバイスおよびその製造方法、不純物拡散領域の形成方法
JPWO2004112139A1 (ja) * 2003-06-10 2006-09-28 富士通株式会社 半導体装置とその製造方法
JP2005209836A (ja) * 2004-01-22 2005-08-04 Toshiba Corp 半導体装置の製造方法
JP2007103424A (ja) * 2005-09-30 2007-04-19 Oki Electric Ind Co Ltd メモリセル及びそのメモリセルを有する半導体不揮発性メモリの構造。
JP5423269B2 (ja) * 2009-09-15 2014-02-19 富士通セミコンダクター株式会社 半導体装置とその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1767191A (zh) * 2004-10-29 2006-05-03 富士通株式会社 具有提高的击穿电压的半导体器件
CN101840889A (zh) * 2009-03-19 2010-09-22 富士通微电子株式会社 半导体器件的制造方法
CN102655150A (zh) * 2011-03-04 2012-09-05 富士通半导体股份有限公司 半导体器件以及半导体器件的制造方法

Also Published As

Publication number Publication date
CN106328504A (zh) 2017-01-11
US9837323B2 (en) 2017-12-05
US20170005094A1 (en) 2017-01-05

Similar Documents

Publication Publication Date Title
CN106328504B (zh) 半导体结构及其形成方法
CN100495663C (zh) 集成电路的制造方法
CN104662666B (zh) 具有屏蔽层的深耗尽型mos晶体管及其方法
US8501567B2 (en) Manufacturing method of high voltage device
CN101783299B (zh) Mos晶体管的形成方法及其阈值电压调节方法
KR19980050121A (ko) 트랜지스터 및 그 제조방법
CN103579005B (zh) 采用高电压反注入的功率晶体管
CN102468167B (zh) Mos晶体管及其制作方法
CN102737995A (zh) 半导体器件的制作方法
CN101996885A (zh) Mos晶体管及其制作方法
CN102956494B (zh) 半导体装置及其制造方法
CN100539045C (zh) 高压mos晶体管的制作方法
CN106328590A (zh) Nmos器件及其集成工艺方法
CN111834221B (zh) Ldmos和其制作方法
CN109346440B (zh) 半导体器件的制造方法和集成电路的制造方法
KR100220934B1 (ko) 반도체 소자 제조방법
CN112928068B (zh) Cmos生产工艺中节省轻掺杂光罩数的方法
CN109103261B (zh) 半导体器件和集成电路
CN101826464A (zh) Mos晶体管的形成方法及其阈值电压调节方法
CN105590863B (zh) 高压mos轻掺杂扩展区的制备工艺
KR970018259A (ko) 반도체 소자의 트랜지스터 제조방법
KR20100079139A (ko) 반도체 소자의 제조 방법
CN104752220B (zh) 半导体器件及其制作方法
TWI512834B (zh) 抗擊穿漏電流的金氧半電晶體及其製造方法
CN104362177B (zh) 一种nmos器件及其制作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant