CN106276783B - 一种高频芯片的低损耗互连工艺方法 - Google Patents

一种高频芯片的低损耗互连工艺方法 Download PDF

Info

Publication number
CN106276783B
CN106276783B CN201610963499.5A CN201610963499A CN106276783B CN 106276783 B CN106276783 B CN 106276783B CN 201610963499 A CN201610963499 A CN 201610963499A CN 106276783 B CN106276783 B CN 106276783B
Authority
CN
China
Prior art keywords
metal
interconnection
chip
high frequency
microstrip line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201610963499.5A
Other languages
English (en)
Other versions
CN106276783A (zh
Inventor
苏娟
郑英彬
刘清锋
刘杰
康小克
冯正
谭为
邓贤进
张健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Electronic Engineering of CAEP
Original Assignee
Institute of Electronic Engineering of CAEP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Electronic Engineering of CAEP filed Critical Institute of Electronic Engineering of CAEP
Priority to CN201610963499.5A priority Critical patent/CN106276783B/zh
Publication of CN106276783A publication Critical patent/CN106276783A/zh
Application granted granted Critical
Publication of CN106276783B publication Critical patent/CN106276783B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00261Processes for packaging MEMS devices
    • B81C1/00301Connecting electric signal lines from the MEMS device with external electrical signal lines, e.g. through vias

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Micromachines (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明公开了一种高频芯片的低损耗互连工艺方法,属于微电子器件互连封装领域,该方法采用MEMS微加工工艺技术实现高频芯片焊盘间的金属互连,可缩短芯片互连的跨接距离,降低寄生效应引入的损耗,提高器件的频率特性;且互连金属尺寸、形状可控行好;还可以实现同一功能集成板上多芯片的一次性互连,缩短工艺制作周期,可用于高频段甚至太赫兹频段电子器件间的低损耗金属互连和集成封装。

Description

一种高频芯片的低损耗互连工艺方法
技术领域
本发明涉及一种高频芯片的低损耗互连工艺方法,属于微电子器件互连封装领域,可用于高频段甚至太赫兹频段电子器件间的低损耗金属互连和集成封装。
背景技术
在高频芯片(如固态集成放大器)的实际应用中,对于波导封装方案的需求显而易见,其中的金属互连技术对确保器件良好的信号传输性能至关重要,特别是封装中对反射、***损耗及制作成本低的要求。研究表明,随着频率和带宽的不断增加,现有的封装互连技术已不能满足需求。美国国防部先进研究计划署(DARPA)2012年制定的DAHI(DiverseAccessible Heterogeneous Integration)计划中,已有相应的项目在开展这方面研究。特别是进入太赫兹频段,极高的频率和带宽都对现有微波波段的波导封装互连技术提出了更高的挑战。
目前的高频固态集成放大器在研究过程中存在如下问题:
(1)损耗问题:在高频固态集成放大器模块的波导封装中,模块中芯片和波导之间低损耗的过渡连接是当前的迫切需求,目前常用金属线键合互连的方式来实现芯片与传输线(微带线、共面波导)之间的连接,是封装中的关键技术。随着工作频率的提升,金属互连的延迟和功耗在不断增加,互连已经取代晶体管尺寸,成为决定电路性能的主要因素和限制其外来发展的瓶颈。
(2)焊盘尺寸:出于降低功耗的考虑,高频芯片(>100GHz)出现了焊盘面积(<30μm)和焊盘间距(10μm左右)过小的问题,达到传统金丝键合技术极限,实际操作困难。
发明内容
本发明为克服上述技术缺陷,提出了一种高频芯片的低损耗互连工艺方法,采用MEMS微加工工艺技术,可以具有封装密度大、互连线短、寄生效应小等优点,有利于高频高速应用,还可以实现同一功能集成板上多芯片的一次性互连,缩短工艺制作周期,可用于高频段甚至太赫兹频段电子器件间的低损耗金属互连和集成封装。
本发明的技术方案如下:
一种高频芯片的低损耗互连工艺方法,其特征在于步骤为:
(1)芯片或微带线基片通过焊料平整贴装在用于支撑的基底上,以确保后续微纳加工工艺的进行;
(2)在芯片或微带线基片上均匀涂覆聚酰亚胺厚胶形成聚酰亚胺保护层,用于保护芯片、微带线基片免受后续工艺损伤;
(3)在聚酰亚胺保护层上涂覆光刻胶,并通过光刻,将芯片、微带线基片的焊盘区域的聚酰亚胺保护层暴露出来;
(4)利用干法刻蚀除去暴露区域的聚酰亚胺保护层,露出芯片或微带线基片上的金属焊盘或焊接区域;
(5)除去聚酰亚胺保护层上的光刻胶,得到聚酰亚胺保护层;
(6)在聚酰亚胺保护层上和芯片或微带线基片的金属焊盘或焊接区域上制备金属生长层,主要作为后续互连区域金属层电镀加厚的种子层;
(7)在金属生长层上涂覆光刻胶,通过光刻在非互连区域制作周期性排列的通孔图案,露出通孔图案下面的金属生长层,主要是作为后续制备用于去除聚酰亚胺胶的通孔的掩膜;
(8)采用湿法刻蚀,去除通孔位置处的金属生长层,露出聚酰亚胺保护层,然后去除所有光刻胶,在金属生长层上预留出除胶通孔;
(9)在上面喷涂厚光刻胶,并通过光刻露出互连区域的金属生长层,形成后续电镀步骤的掩膜;
(10)以互连区域的金属生长层为种子层,通过电镀的方式加厚互连区域的金属生长层,随后去除厚光刻胶,实现芯片间金属互连线的制作;
(11)采用反应离子刻蚀,去除聚酰亚胺保护层,同时剥离去除非互连区域的金属生长层,实现芯片与微带线基片之间或不同芯片之间的金属互连。
上述互连工艺步骤(1)中所采用的焊料可以是导电银胶、或者是低温预型焊片(SnPb、SnPbIn等)。
上述互连工艺中,芯片的焊盘可以是Al焊盘、或者Au焊盘。
上述互连工艺步骤(1)中,贴装后,芯片和相邻微带线基片的上表面之间或不同芯片的上表面之间的高度差小于5μm。
上述互连工艺中,步骤(6)中采用磁控溅射或蒸镀的方式生长金属生长层;金属生长层的成分根据不同焊盘具有不同材质。
上述互连工艺步骤(9)中,所述厚光刻胶的厚度为10-15μm,根据电镀时间选择确定厚光刻胶的厚度。
上述互连工艺步骤(10)中,所述电镀加厚的金属生长层的厚度为15-20μm。
本发明的有益效果如下:
本发明采用MEMS微加工工艺技术,不同芯片之间或芯片和微带线基片之间金属互连的跨接距离短,寄生效应引入损耗小,提高器件的频率特性;互连金属尺寸、形状可控行好;可实现同一功能基板上多芯片集成的一次性互连,缩短工艺制作周期。
附图说明
图1为本发明将芯片和微带线基片贴装在基底上的示意图;
图2为在图1中的芯片和微带线基片上形成聚酰亚胺保护层的示意图;
图3为将图2中的芯片和微带线基片上涂覆一层光刻胶并光刻露出焊盘区域上方聚酰亚胺保护层的示意图;
图4为将图3中的芯片和微带线基片上焊盘区域露出的示意图;
图5为去掉图4中所有光刻胶的示意图;
图6为在图5中的整个上表面形成金属生长层的示意图;
图7为在图6基础上形成通孔图案的示意图;
图8为将图7中的通孔的金属生长层去掉并去除所有光刻胶后的示意图;
图9为在图8的基础上在芯片和微带线基片上喷涂厚光刻胶并光刻露出焊盘区域的示意图;
图10为在图9基础上形成加厚金属层并除去光刻胶后的示意图;
图11为在图10基础上去除芯片和微带线基片上非焊盘区域的聚酰亚胺保护层的示意图;
图12为图11中形成互连结构后的俯视示意图。
具体实施方式
如图1-12所示,一种高频芯片的低损耗互连工艺方法,其步骤为:
(1)芯片或微带线基片通过焊料平整贴装在用于支撑的基底上,以确保后续微纳加工工艺的进行;
(2)在芯片或微带线基片上均匀涂覆聚酰亚胺厚胶形成聚酰亚胺保护层,用于保护芯片、微带线基片免受后续工艺损伤;
(3)在聚酰亚胺保护层上涂覆光刻胶,并通过光刻,将芯片、微带线基片的焊盘区域的聚酰亚胺保护层暴露出来;
(4)利用干法刻蚀除去暴露区域的聚酰亚胺保护层,露出芯片或微带线基片上的金属焊盘或焊接区域;
(5)除去聚酰亚胺保护层上的光刻胶,得到聚酰亚胺保护层;
(6)在聚酰亚胺保护层上和芯片或微带线基片的金属焊盘或焊接区域上制备金属生长层,主要作为后续互连区域金属层电镀加厚的种子层;
(7)在金属生长层上涂覆光刻胶,通过光刻在非互连区域制作周期性排列的通孔图案,露出通孔图案下面的金属生长层,主要是作为后续制备用于去除聚酰亚胺胶的通孔的掩膜;
(8)采用湿法刻蚀,去除通孔位置处的金属生长层,露出聚酰亚胺保护层,然后去除所有光刻胶,在金属生长层上预留出除胶通孔;
(9)在上面喷涂厚光刻胶,并通过光刻露出互连区域的金属生长层,形成后续电镀步骤的掩膜;
(10)以互连区域的金属生长层为种子层,通过电镀的方式加厚互连区域的金属生长层,随后去除厚光刻胶,实现芯片间金属互连线的制作;
(11)采用反应离子刻蚀,去除聚酰亚胺保护层,同时剥离去除非互连区域的金属生长层,实现芯片与微带线基片之间或不同芯片之间的金属互连。
上述互连工艺步骤(1)中所采用的焊料可以是导电银胶、或者是低温预型焊片(SnPb、SnPbIn等)。
上述互连工艺中,芯片的焊盘可以是Al焊盘、或者Au焊盘。
上述互连工艺步骤(1)中,贴装后,芯片和相邻微带线基片的上表面之间或不同芯片的上表面之间的高度差小于5μm。
上述互连工艺步骤(2)中,采用匀胶机进行涂覆,匀胶机转速1500转/min,厚度通过时间控制,完全覆盖所有芯片/微带线基片;坚膜:120℃,60min。
上述互连工艺步骤(3)中,采用深沟槽涂胶机喷涂光刻胶,胶厚约为10 μm;前烘:120 ℃,60 min;曝光时间:80 second;显影时间:3 min。
上述互连工艺步骤(4)中,采用反应离子刻蚀机(RIE)进行刻蚀。
上述互连工艺中,步骤(6)中采用磁控溅射或蒸镀的方式生长金属生长层;金属生长层的成分根据不同焊盘具有不同材质。
对于Au焊盘:Cr(黏着层)-Au(生长曾),厚度为200nm-200nm;
对于Al焊盘:Ti(Al/Cr)(黏着层)-Pt(Pd/Cu)(扩散阻挡层)-Au(生长层),厚度200nm-200nm-200nm。
上述互连工艺步骤(9)中,所述厚光刻胶的厚度为10-15μm,根据电镀时间确定。
上述互连工艺步骤(10)中,所述电镀加厚的金属生长层的厚度为15-20μm。

Claims (6)

1.一种高频芯片的低损耗互连工艺方法,其特征在于步骤为:
(1)芯片或微带线基片通过焊料平整贴装在用于支撑的基底上;贴装后,芯片和相邻微带线基片的上表面之间或不同芯片的上表面之间的高度差小于5μm;
(2)在芯片或微带线基片上均匀涂覆聚酰亚胺厚胶形成聚酰亚胺保护层;
(3)在聚酰亚胺保护层上涂覆光刻胶,并通过光刻,将芯片、微带线基片的焊盘区域的聚酰亚胺保护层暴露出来;
(4)利用干法刻蚀除去暴露区域的聚酰亚胺保护层,露出芯片或微带线基片上的金属焊盘或焊接区域;
(5)除去聚酰亚胺保护层上的光刻胶,得到聚酰亚胺保护层;
(6)在聚酰亚胺保护层上和芯片或微带线基片的金属焊盘或焊接区域上制备金属生长层;
(7)在金属生长层上涂覆光刻胶,通过光刻在非互连区域制作周期性排列的通孔图案,露出通孔图案下面的金属生长层;
(8)采用湿法刻蚀,去除通孔位置处的金属生长层,露出聚酰亚胺保护层,然后去除所有光刻胶,在金属生长层上预留出除胶通孔;
(9)在上面喷涂厚光刻胶,并通过光刻露出互连区域的金属生长层,形成后续电镀步骤的掩膜;
(10)以互连区域的金属生长层为种子层,通过电镀的方式加厚互连区域的金属生长层,随后去除厚光刻胶,实现芯片间金属互连线的制作;
(11)采用反应离子刻蚀,去除聚酰亚胺保护层,同时剥离去除非互连区域的金属生长层,实现芯片与微带线基片之间或不同芯片之间的金属互连。
2.根据权利要求1所述的一种高频芯片的低损耗互连工艺方法,其特征在于:步骤(1)中所采用的焊料是导电银胶、或者是低温预型焊片。
3.根据权利要求1所述的一种高频芯片的低损耗互连工艺方法,其特征在于:所述芯片的焊盘是Al焊盘,或者Au焊盘。
4.根据权利要求1所述的一种高频芯片的低损耗互连工艺方法,其特征在于:步骤(6)中采用磁控溅射或蒸镀的方式生长金属生长层。
5.根据权利要求1所述的一种高频芯片的低损耗互连工艺方法,其特征在于:步骤(9)中,所述厚光刻胶的厚度为10-15μm,根据电镀时间确定。
6.根据权利要求1所述的一种高频芯片的低损耗互连工艺方法,其特征在于:步骤(10)中,所述电镀加厚的金属生长层的厚度为15-20μm。
CN201610963499.5A 2016-11-04 2016-11-04 一种高频芯片的低损耗互连工艺方法 Expired - Fee Related CN106276783B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610963499.5A CN106276783B (zh) 2016-11-04 2016-11-04 一种高频芯片的低损耗互连工艺方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610963499.5A CN106276783B (zh) 2016-11-04 2016-11-04 一种高频芯片的低损耗互连工艺方法

Publications (2)

Publication Number Publication Date
CN106276783A CN106276783A (zh) 2017-01-04
CN106276783B true CN106276783B (zh) 2018-03-02

Family

ID=57720449

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610963499.5A Expired - Fee Related CN106276783B (zh) 2016-11-04 2016-11-04 一种高频芯片的低损耗互连工艺方法

Country Status (1)

Country Link
CN (1) CN106276783B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5198385A (en) * 1991-01-11 1993-03-30 Harris Corporation Photolithographic formation of die-to-package airbridge in a semiconductor device
CN102376629A (zh) * 2010-08-17 2012-03-14 中国科学院上海微***与信息技术研究所 一种借助悬架光刻胶实现硅通孔互连的方法
CN102645359A (zh) * 2012-04-11 2012-08-22 上海交通大学 芯片互连用铜-锡界面合金共化物微拉伸试样的制备方法
CN103247639A (zh) * 2012-02-07 2013-08-14 中国科学院上海微***与信息技术研究所 图像传感器圆片级封装方法及其结构
CN105140140A (zh) * 2015-07-16 2015-12-09 北京工业大学 一种新型晶圆级焊锡微凸点的制作方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012171663A1 (en) * 2011-06-15 2012-12-20 Eth Zurich Low-temperature wafer-level packaging and direct electrical interconnection

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5198385A (en) * 1991-01-11 1993-03-30 Harris Corporation Photolithographic formation of die-to-package airbridge in a semiconductor device
CN102376629A (zh) * 2010-08-17 2012-03-14 中国科学院上海微***与信息技术研究所 一种借助悬架光刻胶实现硅通孔互连的方法
CN103247639A (zh) * 2012-02-07 2013-08-14 中国科学院上海微***与信息技术研究所 图像传感器圆片级封装方法及其结构
CN102645359A (zh) * 2012-04-11 2012-08-22 上海交通大学 芯片互连用铜-锡界面合金共化物微拉伸试样的制备方法
CN105140140A (zh) * 2015-07-16 2015-12-09 北京工业大学 一种新型晶圆级焊锡微凸点的制作方法

Also Published As

Publication number Publication date
CN106276783A (zh) 2017-01-04

Similar Documents

Publication Publication Date Title
TWI626697B (zh) 半導體裝置和在扇出封裝中於半導體晶粒上形成細節距重新分佈層之方法
TWI606523B (zh) 形成低輪廓的嵌入式晶圓級球柵陣列模製的雷射封裝之半導體裝置及方法
TWI567866B (zh) 半導體元件以及使用提供結構支撐之封膠劑來形成具有直通矽晶穿孔的互連結構之方法
TWI649811B (zh) 用於應用處理器和記憶體整合的薄的三維扇出嵌入式晶圓級封裝
KR102198629B1 (ko) 예비 형성된 비아를 갖는 매립 패키징
TWI499000B (zh) 形成雙主動邊之半導體晶粒於扇出晶圓程度晶粒級封裝之半導體裝置和方法
TWI508202B (zh) 雙重模造晶粒形成於增進互連結構之對邊上之半導體裝置和方法
CN108878296B (zh) 一种三维微凸点的制备方法
US8058100B2 (en) Method for fabricating chip scale package structure with metal pads exposed from an encapsulant
TWI520287B (zh) 半導體裝置以及形成沿著第一軸較寬於接觸墊並且沿著第二軸較窄於接觸墊之重新分配層的方法
TW201108335A (en) Semiconductor device and method of forming dam material around periphery of die to reduce warpage
TW200929388A (en) Semiconductor device and method of forming the device using sacrificial carrier
CN102496580B (zh) 一种焊料凸点的形成方法
JP3660918B2 (ja) 半導体装置及びその製造方法
CN109244231B (zh) 一种声表面滤波芯片的封装结构及其封装方法
CN102437065A (zh) 高可靠芯片级封装方法
CN112769411A (zh) 一种声表面波芯片的晶圆级封装方法及装置
CN109003959B (zh) 一种焊线预成型的高导热封装结构及其制造方法
CN106276783B (zh) 一种高频芯片的低损耗互连工艺方法
CN102437135A (zh) 圆片级柱状凸点封装结构
JP2005019522A (ja) 半導体装置及びその製造方法
CN110299330A (zh) 一种晶圆级芯片的封装结构及封装方法
CN102496603A (zh) 一种芯片级封装结构
US20050266611A1 (en) Flip chip packaging method and flip chip assembly thereof
CN111403355A (zh) 一种完全塑封天线的封装结构及其制备工艺

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180302

Termination date: 20211104

CF01 Termination of patent right due to non-payment of annual fee