CN106161288B - 实现多台设备堆叠的方法和设备 - Google Patents

实现多台设备堆叠的方法和设备 Download PDF

Info

Publication number
CN106161288B
CN106161288B CN201510183894.7A CN201510183894A CN106161288B CN 106161288 B CN106161288 B CN 106161288B CN 201510183894 A CN201510183894 A CN 201510183894A CN 106161288 B CN106161288 B CN 106161288B
Authority
CN
China
Prior art keywords
unit
chip
core
interface board
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510183894.7A
Other languages
English (en)
Other versions
CN106161288A (zh
Inventor
王明辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Priority to CN201510183894.7A priority Critical patent/CN106161288B/zh
Priority to PCT/CN2016/079374 priority patent/WO2016165643A1/en
Priority to US15/565,454 priority patent/US10574625B2/en
Publication of CN106161288A publication Critical patent/CN106161288A/zh
Application granted granted Critical
Publication of CN106161288B publication Critical patent/CN106161288B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/58Association of routers
    • H04L45/583Stackable routers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/70Virtual switches

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)
  • Information Transfer Between Computers (AREA)
  • Pinball Game Machines (AREA)

Abstract

本申请提供了实现多台设备堆叠的方法和设备。本发明中,有针对性地根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L,在检查出本设备被分配的Unit ID内不存在L个未被占用的Unit ID时,抑制接口板启动,反之,则从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片,这有效支撑多台设备堆叠的需求,实现多台设备堆叠。

Description

实现多台设备堆叠的方法和设备
技术领域
本申请涉及网络通信技术,特别涉及实现多台设备堆叠的方法和设备。
背景技术
堆叠,其核心思想是将多台设备比如交换设备通过堆叠口连接在一起进行必要的配置后,虚拟化成一台联合设备,该虚拟化成的联合设备就称为一个堆叠,而堆叠中的交换设备则称为成员设备。图1示出了堆叠的结构。在图1中,交换设备1至交换设备4之间通过堆叠口连接组成堆叠,其中,交换设备1至交换设备4为成员设备。
目前,设备上芯片的端口一般采用全局***端口(SysPort)的形式表示。其中,SysPort由15位(Bits)组成,一共有32K个SysPort,其中的16K个SysPort分配给单端口,剩下的16K个SysPort分配给聚合口。本申请重点涉及单端口,所以只对单端口展开描述,不对聚合口展开描述。
对于单端口,其SysPort的形式通过公式1表示:
Sysport=(UnitID<<n)+port ID; (公式1)
其中,UnitID为芯片编号,<<表示UnitID左移,port ID为单端口在芯片上的端口号,n为芯片支持的端口数量对应的比特位数,比如,芯片支持64个端口(包括外部端口和内部端口),则n为6。
因为SysPort资源有限,只有16K个SysPort分配给单端口,若采用上面公式1实现单端口的SysPort形式,则意味着最多只有16K/2n个UnitID可以使用,应用于堆叠,这也就限制了堆叠中可以使用的UnitID总数量不能超过16K/2n,在堆叠中,2n为从堆叠中各个成员设备上的各个芯片支持的单端口数量中选择出的一个最大值,这会导致堆叠中因为UnitID不足难以实现成员设备堆叠。
比如,高密100G的交换设备1与高密10G的交换设备2堆叠,假如交换设备1中,每一接口板集成了6块双核(Core)交换芯片,每块双Core芯片支持的单端口数量为64,交换设备2中,每一接口板集成了6块单Core交换芯片,每块单Core芯片支持的单端口数量为32,尽管交换设备2中每块单Core芯片支持的单端口数量为32,但是因为交换设备2是与交换设备1堆叠,按照如上描述的2n为从堆叠中各个成员设备上的各个芯片支持的单端口数量中选择出的一个最大值,则这里就限制2n为交换设备1中每块双Core芯片支持的单端口数量即64,即堆叠中最多只有16K/64=256个UnitID可以使用。交换设备1中的每块双Core芯片的每一Core分配一个不同的Unit ID,这样一块双Core芯片就有两个Unit ID,接口板的6块双Core芯片就会有12个不同的UnitID,假如交换设备1总共有16块接口板,则16块接口板就会有16*12=192个Unit ID,即一个交换设备1就要有192个Unit ID;交换设备2中的每块单Core芯片分配一个不同的Unit ID,这样接口板的6块单Core芯片就会有6个不同的UnitID,假如交换设备2总共有16块接口板,则16块接口板就会有16*6=96个Unit ID,即一个交换设备2就要有96个Unit ID。这也就意味着交换设备1与交换设备2堆叠,总共需要192+96=288个堆叠,而基于交换设备1与交换设备2的堆叠最多只有16K/64=256个可以使用的UnitID远远不够,这就使得交换设备1与交换设备2不能堆叠。
发明内容
本申请提供了实现多台设备堆叠的方法和设备,以有效支撑多台设备堆叠的需求。
本申请提供的技术方案包括:
一种实现多台设备堆叠的方法,该方法包括:
堆叠中成员设备的主控板根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L;
所述主控板检查本设备被分配的Unit ID内是否存在L个未被占用的Unit ID;
如果是,所述主控板从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片;
如果否,所述主控板抑制所述接口板启动。
一种实现多台设备堆叠的装置,该装置应用于堆叠中成员设备的主控板,包括:
确定单元,用于根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L;
检查单元,用于检查本设备被分配的Unit ID内是否存在L个未被占用的Unit ID;
处理单元,用于在所述检查单元的检查结果为是时,从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片;以及,
在所述检查单元的检查结果为否时,抑制所述接口板启动。
由以上技术方案可以看出,本发明中,在设置堆叠时,不再按照从堆叠中各个成员设备上的各个芯片支持的单端口数量中选择出一个最大值确定堆叠可以使用的的UnitID总数量,而是有针对性地根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L,在检查出本设备被分配的Unit ID内不存在L个未被占用的Unit ID时,抑制接口板启动,而在检查出本设备被分配的Unit ID内存在L个未被占用的Unit ID时,所述主控板从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片,这能够有效支撑多台设备堆叠的需求,实现多台设备堆叠。
附图说明
图1为现有堆叠结构图;
图2为本发明提供的方法流程图;
图3为本发明提供的装置结构图;
图4为本发明提供的图3所示装置的硬件结构图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面结合附图和具体实施例对本发明进行详细描述。
参见图2,图2为本发明提供的方法流程图。如图2所示,该流程可包括以下步骤:
步骤201,堆叠中成员设备的主控板根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L。
作为本发明的一个实施例,本步骤201具体实现时可包括以下步骤a1至步骤a3:
步骤a1,识别所述接口板上的芯片类型为单Core还是双Core,如果是单Core,执行步骤a2,如果是双Core,执行步骤a3。
步骤a2,在所述接口板上的芯片支持的单端口数量小于或等于2m时,确定所述L为所述X,在所述接口板上的芯片支持的单端口数量大于2m时,确定所述L为所述X的2倍。
本步骤a2是在芯片类型为单Core的前提下执行的。
至于步骤a2中的2m,下文重点进行了描述,这里暂不赘述。
步骤a3,确定所述L为所述X的2倍。
本步骤a3是在芯片类型为双Core的前提下执行的。
通过步骤a1至步骤a3确定了接口板所需的芯片编号Unit ID数量L。
步骤202,主控板检查本设备被分配的Unit ID内是否存在L个未被占用的UnitID,如果否,执行步骤203,如果是,执行步骤204。
本步骤202中,本设备被分配的Unit ID是按照将可选Unit ID数量划分为N份并对应分配给堆叠中N个成员设备的原则分配给本设备,其中,N为堆叠中成员设备的总数量。
其中,可选Unit ID数量是指堆叠中可以使用的的UnitID总数量,其是按照一个Unit ID对应2m个单端口的条件确定的。
在本发明中,一个Unit ID对应2m个单端口,也就意味着,为了有效支持多台设备堆叠的需求,本发明不再限制堆叠中的可选Unit ID数量按照从堆叠中各个成员设备上的各个芯片支持的单端口数量中选择出的一个最大值确定,而是按照一个Unit ID固定对应2m个单端口的方式确定,即本发明限定堆叠中可选Unit ID数量不能超过16K/2m
作为本发明的一个实施例,这里,2m的取值范围为:a/2≤2m≤a,其中,a为预先定义的所述堆叠中各成员设备的接口板上的芯片被允许支持的单端口数量的最大值。比如,预先定义的所述堆叠中各成员设备的接口板上的芯片被允许支持的单端口数量的最大值为64,这里的2m可取值为32。事实上,因为芯片支持的单端口数量最多一般为64,最少一般也不会小于32,所以2m取值为32最佳。
如背景技术所述的,只有16K个SysPort分配给单端口,这样,以2m为25为例,在一个UnitID对应25个单端口的前提下,就意味着上述的可选Unit ID数量为16K/25=512个UnitID,而512个UnitID为支持多台设备堆叠创造了条件。
作为本发明的一个实施例,上述将可选Unit ID数量划分为N份并对应分配给堆叠中N个成员设备在具体实现时可通过静态配置实现,也可通过动态实现。其中,当通过动态实现时,一种较佳地实现方式为:
将所有可选Unit ID数量均匀划分为N份;
按照堆叠中N个成员设备编号的方式对N份Unit ID进行编号;
针对每一份Unit ID,将该份Unit ID分配给与该份Unit ID具有对应编号的成员设备。
比如,4台设备堆叠,以2m为25为例,基于上面描述的,就会将512个Unit ID均匀划分为4份,这4份大小一致,都包含128个Unit ID;其中,第一份UnitID包含的UnitID为0~127,第二份UnitID包含的UnitID为128~255,第三份UnitID包含的UnitID为256~383,第四份UnitID包含的UnitID为384~511。之后,按照与堆叠中的4个成员设备进行编号的方式对4份Unit ID进行编号,最终将第一份(UnitID是0~127)分配给第一台设备,第二份(UnitID是128~255)分配给第二台设备,第三份(UnitID是256~383)分配给第三台设备,第四份(UnitID是384~511)分配给第四台设备。
步骤203,主控板抑制所述接口板启动。
本步骤203是在步骤202检查出不存在L个未被占用的Unit ID的前提下执行的,当步骤202检查出不存在L个未被占用的Unit ID,意味着没有多余的Unit ID分配给接口板,而接口板没有被分配Unit ID,则接口板没有任何实际意义,因此,可禁止接口板启动。
步骤204,主控板从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片。
本步骤204是在步骤202检查出存在L个未被占用的Unit ID的前提下执行的。
作为本发明的一个实施例,为便于主控板区分哪些Unit ID被占用,哪些Unit ID未被占用,本步骤204中,当主控板从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片后,会在接口板被分配的Unit ID范围内标记该分配给芯片的UnitID被占用,以便主控板后续不再重复分配该Unit ID给其他芯片。
至于本步骤204中如何针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片,其在具体实现时可依赖于芯片的类型,比如是单Core,还是双Core,芯片的类型不同,下面通过以下两个实施例进行详细描述:
实施例1:
本实施例1中,限定接口板上的芯片类型为双Core,为便于描述,这里将芯片类型为双Core的芯片简称双Core芯片。
在本实施例1中,上述步骤204中从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给芯片可包括:
从所述接口板被分配的Unit ID范围内选取两个未被占用的Unit ID;
将选取的其中一个Unit ID分配给双Core芯片的一个Core,将选取的另一个UnitID分配给双Core芯片的另一个Core。
在为成员设备的双Core芯片分配完Unit ID后,优选地,本实施例1中,可进一步针对双Core芯片执行以下步骤:
步骤b1,按照设定方式将所述双Core芯片支持的且数量小于2m的一部分单端口绑定至所述双Core芯片的一个Core,将所述双Core芯片支持的另一部分单端口绑定至所述双Core芯片的另一个Core。
如上描述,2m的取值范围为:a/2≤2m≤a,其中,a为预先定义的所述堆叠中各成员设备的接口板上的芯片被允许支持的单端口数量的最大值,如此,即使双Core芯片,其支持的单端口总数量的最大值也不会超过2倍的2m,如此,本步骤b1中最终绑定至双Core芯片的两个Core的单端口数量都不会超过2m
作为一个优选实施例,上述的设定方式可为负载均衡方式。以2m为25为例,假如一个双Core芯片上有64个单端口,双Core芯片的双Core分别记为Core1和Core2,则可将其中的32个单端口绑定至Core1,将剩下的32个单端口绑定至Core2。
步骤b2,针对所述双Core芯片中每一Core绑定的单端口,按照预先设置的第一***全局端口Sysport映射方式设置生成该单端口的Sysport形式。
这里,所述第一Sysport映射方式通过公式2表示:
Sysport=unit id1<<m+port id1; (公式2)
其中,unit id1表示Core被分配的Unit ID,port id1表示被分配了unit id1的Core绑定的单端口的端口号,<<表示左移。
以2m为25,m为5为例,假如一个双Core芯片上有64个单端口,双Core芯片的双Core分别记为Core1和Core2,可将其中的0至31共32个单端口绑定至Core1,将剩下的32至63共32个单端口绑定至Core2,Core1被分配的Unit ID为1(二进制表示为0001),Core2被分配的Unit ID为2(二进制表示为0010),以Core1绑定的编号为1(二进制表示为0001)的单端口为例,则按照公式2,先将Core1被分配的Unit ID为1(二进制表示为0001)左移5位,得到000100000(记为结果1),按照公式2,再将结果1与单端口的编号1(二进制表示为0001)取和,得到000100001(记为结果2),最终Core1绑定的编号为1(二进制表示为0001)的单端口的Sysport为000100001(记为结果2)。
下面以2m为25,m为5为例,基于实施例1通过一个举例对图2所示流程进行描述:
假如4台设备进行堆叠,其中,该4台设备的编号分别为01至04,为便于描述,这里将编号为01的成员设备称为成员设备01,编号为02的成员设备称为成员设备02,编号为03的成员设备称为成员设备03,编号为04的成员设备称为成员设备04。
如上所述的为堆叠中成员设备分配Unit ID的描述,则先将512个Unit ID均匀划分为4份,这4份大小一致,都包含128个Unit ID。其中,第一份UnitID包含的UnitID为0~127,第二份UnitID包含的UnitID为128~255,第三份UnitID包含的UnitID为256~383,第四份UnitID包含的UnitID为384~511。之后,按照与堆叠中的4个成员设备进行编号的方式对第一份UnitID至第四份UnitID进行编号,这里第一份UnitID的编号为01,第二份UnitID的编号为02,第三份UnitID的编号为03,第四份UnitID的编号为04。
将第一份UnitID分配给成员设备01,将第二份UnitID分配给成员设备02,将第三份UnitID分配给成员设备03,将第四份UnitID分配给成员设备04。
以成员设备01上***的接口板01为例,成员设备01上的其他接口板、以及成员设备02至成员设备04上的各个接口板的原理类似,则,
假如接口板01上有8块双Core芯片,则成员设备01上的主控板依据上述步骤201的描述,会确定出接口板01共需的Unit ID数量为16。
成员设备01上的主控板从本设备被分配的第一份UnitID(包含的Unit ID为0~127)中检查是否存在16个未被占用的UnitID,
成员设备01上的主控板发现本设备被分配的第一份UnitID(包含的UnitID为0~127)中存在个未被占用的UnitID,则选取16个未被占用的UnitID作为接口板01的Unit ID范围分配给接口板01,标记选取的16个未被占用的UnitID被占用。为便于描述,这里假如选取的16个UnitID为0至15。
成员设备01上的主控板针对接口板01上的每一双Core芯片,从接口板01被分配的Unit ID范围内选取2个未被占用的Unit ID分配给所述芯片;比如,为接口板01上第一个双Core芯片(编号为1)分配如下两个UnitID为:0、1;为接口板01上第二个双Core芯片(编号为2)分配如下两个UnitID为:2、3,为接口板01上第三个双Core芯片(编号为3)分配如下两个UnitID为:4、5,依次类推,直至为接口板01上第8个双Core芯片(编号为8)分配如下两个UnitID为:14、15。
假如接口板01的双Core芯片支持的单端口数量一致,这里假如为64个单端口,则成员设备01上的主控板针对接口板01上的每一双Core芯片,按照设定方式比如负载均衡方式将所述双Core芯片支持的前32个单端口(编号为0至31)绑定至双Core芯片的一个Core,将双Core芯片支持的后32个单端口(编号为31至63)绑定至双Core芯片的另一个Core。
之后,按照上述公式2生成接口板01上每一双Core芯片中每一Core绑定的单端口的Sysport形式。
通过上面描述,成员设备01至成员设备04都被分配了Unit ID,且分配的Unit ID远小于512个Unit ID,完全能够堆叠在一起,即实现了多台设备的堆叠。
至此,完成实施例1的描述。
实施例2:
本实施例2中,限定接口板上的芯片类型为单Core,为便于描述,这里将芯片类型为单Core的芯片简称单Core芯片。
在本实施例1中,上述步骤204中从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给芯片可包括:
步骤c1,在单Core芯片支持的单端口数量小于或等于2m时,执行步骤c2,在单Core芯片支持的单端口数量大于2m时,执行步骤c3。
步骤c2,从接口板被分配的Unit ID范围内选取一个未被占用的Unit ID分配给所述单Core芯片。
本步骤c2是在单Core芯片支持的单端口数量小于或等于2m的前提下执行的。
步骤c3,从所述接口板被分配的Unit ID范围内选取两个未被占用的相邻Unit ID分配给所述单Core芯片,选取的两个Unit ID中一个为偶数,一个为奇数。
本步骤c3是在单Core芯片支持的单端口数量大于2m的前提下执行的。
在为成员设备的单Core芯片分配完Unit ID后,优选地,本实施例2中,可进一步按照一个Unit ID对应2m个单端口的方式生成单Core芯片支持的每一单端口的Sysport形式,具体为:
在单Core芯片支持的单端口数量小于或等于2m时,按照预先设置的第二Sysport映射方式设置生成单Core芯片支持的每一单端口的Sysport形式;
在单Core芯片支持的单端口数量大于2m时,按照预设的第三Sysport映射方式设置生成单Core芯片支持的前2m个单端口的Sysport形式,以及按照预设的第四Sysport映射方式设置生成单Core芯片支持的第2m个单端口之后各单端口的Sysport形式。
第二Sysport映射方式如下公式3所示:
Sysport=unit id2<<m+port id2; (公式3)
第三Sysport映射方式如下公式4所示:
Sysport=unit id3<<m+port id3; (公式4)
第四Sysport映射方式如下公式6所示:
Sysport=unit id4<<m+port id4; (公式5)
其中,公式3中的unit id2表示单Core芯片被分配的Unit ID,port id2表示单Core芯片支持的单端口的端口号,公式4中的unit id3表示单Core芯片被分配的、且为偶数的Unit ID,port id3表示单Core芯片支持的单端口的端口号;公式5中的unit id4表示单Core芯片被分配的、且为奇数的Unit ID,port id4表示单端口的端口号减去2m之后的差;公式3至5中的“<<”如公式2中的“<<”意义一样,均表示左移。
下面以2m为25,m为5为例,基于实施例2通过一个举例对图2所示流程进行描述:
假如4台设备进行堆叠,其中,该4台设备的编号分别为11至14,为便于描述,这里将编号为11的成员设备称为成员设备11,编号为12的成员设备称为成员设备12,编号为13的成员设备称为成员设备13,编号为14的成员设备称为成员设备14。
如上所述的为堆叠中成员设备分配Unit ID范围的描述,则先将512个Unit ID均匀划分为4份,这4份大小一致,都包含128个Unit ID。其中,第一份UnitID包含的UnitID为0~127,第二份UnitID包含的UnitID为128~255,第三份UnitID包含的UnitID为256~383,第四份UnitID包含的UnitID为384~511。之后,按照与堆叠中的4个成员设备进行编号的方式对第一份UnitID至第四份UnitID进行编号,这里第一份UnitID的编号为11,第二份UnitID的编号为12,第三份UnitID的编号为13,第四份UnitID的编号为14。
将第一份UnitID分配给成员设备11,将第二份UnitID分配给成员设备12,将第三份UnitID分配给成员设备13,将第四份UnitID分配给成员设备14。
以成员设备11上***的接口板11为例,成员设备11上的其他接口板、以及成员设备12至成员设备14上的各个接口板的原理类似,则,
假如接口板11上单Core芯片支持的单端口数量大于32,比如为64,且接口板11上共有8块单Core芯片,则成员设备11上的主控板依据上述步骤201的描述,会确定出接口板11共需的Unit ID数量为16。
成员设备11上的主控板从本设备被分配的第一份UnitID(包含的Unit ID为0~127)中检查是否存在16个未被占用的UnitID。
成员设备11上的主控板发现本设备被分配的第一份UnitID(包含的UnitID为0~127)中存在个未被占用的UnitID,则选取16个未被占用的UnitID作为接口板11的Unit ID范围分配给接口板11,标记选取的16个未被占用的UnitID被占用。为便于描述,这里假如选取的16个UnitID为0至15。
成员设备11上的主控板针对接口板11上的每一单Core芯片,从接口板01被分配的Unit ID范围内选取未被占用的Unit ID分配给该单Core芯片;比如,为接口板11上第一个单Core芯片(编号为1)分配如下两个UnitID为:0、1;为接口板11上第二个单Core芯片(编号为2)分配如下两个UnitID为:2、3,为接口板11上第三个单Core芯片(编号为3)分配如下两个UnitID为:4、5,依次类推,直至为接口板11上第8个单Core芯片(编号为8)分配如下两个UnitID为:14、15。
之后,按照上述公式4和公式5生成接口板01上每一单Core芯片支持的单端口的Sysport形式。
再举例:假如接口板11上单Core芯片支持的单端口数量小于或等于32,比如为32,且接口板11上共有8块单Core芯片,则成员设备11上的主控板依据上述步骤201的描述,会确定出接口板11共需的Unit ID数量为8。
成员设备11上的主控板从本设备被分配的第一份UnitID(包含的Unit ID为0~127)中检查是否存在8个未被占用的UnitID。
成员设备11上的主控板发现本设备被分配的第一份UnitID(包含的UnitID为0~127)中存在个未被占用的UnitID,则选取8个未被占用的UnitID作为接口板11的Unit ID范围分配给接口板11,标记选取的8个未被占用的UnitID被占用。为便于描述,这里假如选取的8个UnitID为0至7。
成员设备11上的主控板针对接口板11上的每一单Core芯片,从接口板11被分配的Unit ID范围内选取一个未被占用的Unit ID分配给该单Core芯片;比如,为接口板11上第一个单Core芯片(编号为1)分配如下UnitID:0;为接口板11上第二个单Core芯片(编号为2)分配如下UnitID为:1,为接口板11上第三个单Core芯片(编号为3)分配如下UnitID为:2,依次类推,直至为接口板11上第8个单Core芯片(编号为8)分配如下UnitID为:7。
之后,按照上述公式3生成接口板01上每一单Core芯片支持的单端口的Sysport形式。
通过上面描述,成员设备01至成员设备04都被分配了Unit ID,且分配的Unit ID远小于512个Unit ID,完全能够堆叠在一起,即实现了多台设备的堆叠。
至此,完成实施例2的描述。
以上对本发明提供的方法进行了描述,下面对本发明提供的装置进行描述:
参见图3,图3为本发明提供的装置结构图。该装置应用于堆叠中成员设备的主控板,如图3所示,该装置可包括:
确定单元,用于根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L;
检查单元,用于检查本设备被分配的Unit ID内是否存在L个未被占用的Unit ID;
处理单元,用于在所述检查单元的检查结果为是时,从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片;以及,
在所述检查单元的检查结果为否时,抑制所述接口板启动。
优选地,所述本设备被分配的Unit ID是按照将可选Unit ID数量划分为N份并对应分配给堆叠中N个成员设备的原则分配给本设备,
其中,N为堆叠中成员设备的总数量,可选Unit ID数量是按照一个Unit ID对应2m个单端口的条件确定的,a/2≤2m≤a,a为预先定义的所述堆叠中各成员设备的接口板上的芯片被允许支持的单端口数量的最大值;
所述确定单元根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L包括:
识别所述接口板上的芯片类型为单核Core还是双Core,
如果是单Core,则在所述接口板上的芯片支持的单端口数量小于或等于2m时,确定所述L为所述X,在所述接口板上的芯片支持的单端口数量大于2m时,确定所述L为所述X的2倍;
如果是双Core,确定所述L为所述X的2倍。
优选地,所述接口板上的芯片为双Core芯片,所述处理单元从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片包括:
从所述接口板被分配的Unit ID范围内选取两个未被占用的Unit ID;
将选取的其中一个Unit ID分配给双Core芯片的一个Core,将选取的另一个UnitID分配给双Core芯片的另一个Core。
优选地,所述处理单元进一步执行以下操作:
按照设定方式将所述双Core芯片支持的且数量小于2m的一部分单端口绑定至所述双Core芯片的一个Core,将所述双Core芯片支持的另一部分单端口绑定至所述双Core芯片的另一个Core;
针对所述双Core芯片中每一Core绑定的单端口,按照预先设置的第一***全局端口Sysport映射方式设置生成该单端口的Sysport形式;所述第一Sysport映射方式为:Sysport=unit id1<<m+port id1;
其中,unit id1表示Core被分配的Unit ID,port id1表示被分配了unit id1的Core绑定的单端口的端口号,<<表示左移。
优选地,所述接口板上的芯片为单Core芯片,所述出理单元从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片包括:
在所述单Core芯片支持的单端口数量小于或等于2m时,从所述接口板被分配的Unit ID范围内选取一个未被占用的Unit ID分配给所述单Core芯片;
在所述单Core芯片支持的单端口数量大于2m时,从所述接口板被分配的Unit ID范围内选取两个未被占用的相邻Unit ID分配给所述单Core芯片,选取的两个Unit ID中一个为偶数,一个为奇数。
优选地,所述处理单元进一步执行以下操作:
在所述单Core芯片支持的单端口数量小于或等于2m时,按照预先设置的第二Sysport映射方式设置生成单Core芯片支持的每一单端口的Sysport形式;
在所述单Core芯片支持的单端口数量大于2m时,按照预设的第三Sysport映射方式设置生成单Core芯片支持的前2m个单端口的Sysport形式,以及按照预设的第四Sysport映射方式设置生成单Core芯片支持的第2m个单端口之后各单端口的Sysport形式;
所述第二Sysport映射方式为:Sysport=unit id2<<m+port id2;
所述第三Sysport映射方式为:Sysport=unit id3<<m+port id3;
所述第四Sysport映射方式为:Sysport=unit id4<<m+port id4;
其中,unit id2表示单Core芯片被分配的Unit ID,port id2表示单端口的端口号,unit id3表示单Core芯片被分配的、且为偶数的Unit ID,port id3表示单端口的端口号;unit id4表示单Core芯片被分配的、且为奇数的Unit ID,port id4表示单端口的端口号减去2m之后的差,<<表示左移。
至此,完成图3所示装置的描述。
本发明还提供了图3所示装置的硬件结构图。
参见图4,图4为本发明提供的图3所示装置的硬件结构图。如图4所示,该硬件结构包括:
CPU和存储器。
其中,存储器,用于存放确定单元、检查单元、处理单元;
CPU,用于存放存储器中确定单元运行的控制程序,以控制所述存储器中确定单元执行如上所述的操作,以及,用于存放存储器中处理单元运行的控制程序,以控制所述存储器中处理单元执行如上所述的操作,以及用于存放存储器中检查单元运行的控制程序,以控制所述存储器中检查单元执行如上所述的操作。
至于所述存储器中确定单元、处理单元、检查单元执行的操作,其分别如上述确定单元、处理单元、检查单元执行的操作,这里不再赘述。
至此,完成图4所示的硬件结构描述。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (12)

1.一种实现多台设备堆叠的方法,其特征在于,该方法包括:
堆叠中成员设备的主控板根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L;
所述主控板检查本设备被分配的Unit ID内是否存在L个未被占用的Unit ID;
如果是,所述主控板从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片;
如果否,所述主控板抑制所述接口板启动;
所述主控板根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L包括:
识别所述接口板上的芯片类型为单核Core还是双Core,
如果是单Core,则在所述接口板上的芯片支持的单端口数量小于或等于2m时,确定所述L为所述X,在所述接口板上的芯片支持的单端口数量大于2m时,确定所述L为所述X的2倍;a/2≤2m≤a,a为预先定义的所述堆叠中各成员设备的接口板上的芯片被允许支持的单端口数量的最大值;
如果是双Core,确定所述L为所述X的2倍。
2.根据权利要求1所述的方法,其特征在于,所述本设备被分配的Unit ID通过以下方式分配给本设备:
按照将可选Unit ID数量划分为N份并对应分配给堆叠中N个成员设备的原则分配给本设备;
其中,N为堆叠中成员设备的总数量,可选Unit ID数量是按照一个Unit ID对应2m个单端口的条件确定的。
3.根据权利要求1或2所述的方法,其特征在于,所述接口板上的芯片为双Core芯片,所述从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片包括:
从所述接口板被分配的Unit ID范围内选取两个未被占用的Unit ID;
将选取的其中一个Unit ID分配给双Core芯片的一个Core,将选取的另一个Unit ID分配给双Core芯片的另一个Core。
4.根据权利要求3所述的方法,其特征在于,该方法进一步包括:
按照设定方式将所述双Core芯片支持的且数量小于2m的一部分单端口绑定至所述双Core芯片的一个Core,将所述双Core芯片支持的另一部分单端口绑定至所述双Core芯片的另一个Core;
针对所述双Core芯片中每一Core绑定的单端口,按照预先设置的第一***全局端口Sysport映射方式设置生成该单端口的Sysport形式;所述第一Sysport映射方式为:Sysport=unit id1<<m+port id1;
其中,unit id1表示Core被分配的Unit ID,port id1表示被分配了unit id1的Core绑定的单端口的端口号,<<表示左移。
5.根据权利要求1或2所述的方法,其特征在于,所述接口板上的芯片为单Core芯片,所述从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片包括:
在所述单Core芯片支持的单端口数量小于或等于2m时,从所述接口板被分配的Unit ID范围内选取一个未被占用的Unit ID分配给所述单Core芯片;
在所述单Core芯片支持的单端口数量大于2m时,从所述接口板被分配的Unit ID范围内选取两个未被占用的相邻Unit ID分配给所述单Core芯片,选取的两个Unit ID中一个为偶数,一个为奇数。
6.根据权利要求5所述的方法,其特征在于,该方法进一步包括:
在所述单Core芯片支持的单端口数量小于或等于2m时,按照预先设置的第二Sysport映射方式设置生成单Core芯片支持的每一单端口的Sysport形式;
在所述单Core芯片支持的单端口数量大于2m时,按照预设的第三Sysport映射方式设置生成单Core芯片支持的前2m个单端口的Sysport形式,以及按照预设的第四Sysport映射方式设置生成单Core芯片支持的第2m个单端口之后各单端口的Sysport形式;
所述第二Sysport映射方式为:Sysport=unit id2<<m+port id2;
所述第三Sysport映射方式为:Sysport=unit id3<<m+port id3;
所述第四Sysport映射方式为:Sysport=unit id4<<m+port id4;
其中,unit id2表示单Core芯片被分配的Unit ID,port id2表示单端口的端口号,unit id3表示单Core芯片被分配的、且为偶数的Unit ID,port id3表示单端口的端口号;unit id4表示单Core芯片被分配的、且为奇数的Unit ID,port id4表示单端口的端口号减去2m之后的差,<<表示左移。
7.一种实现多台设备堆叠的装置,其特征在于,该装置应用于堆叠中成员设备的主控板,包括:
确定单元,用于根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L;
检查单元,用于检查本设备被分配的Unit ID内是否存在L个未被占用的Unit ID;
处理单元,用于在所述检查单元的检查结果为是时,从本设备被分配的Unit ID内选取L个未被占用的Unit ID作为所述接口板的Unit ID范围分配给所述接口板,并针对所述接口板上的每一芯片,从所述接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片;以及,
在所述检查单元的检查结果为否时,抑制所述接口板启动;
所述确定单元根据***至本设备的每一接口板上的芯片类型和芯片数量X确定所述接口板所需的芯片编号Unit ID数量L包括:
识别所述接口板上的芯片类型为单核Core还是双Core,
如果是单Core,则在所述接口板上的芯片支持的单端口数量小于或等于2m时,确定所述L为所述X,在所述接口板上的芯片支持的单端口数量大于2m时,确定所述L为所述X的2倍;a/2≤2m≤a,a为预先定义的所述堆叠中各成员设备的接口板上的芯片被允许支持的单端口数量的最大值;
如果是双Core,确定所述L为所述X的2倍。
8.根据权利要求7所述的装置,其特征在于,所述本设备被分配的Unit ID是按照将可选Unit ID数量划分为N份并对应分配给堆叠中N个成员设备的原则分配给本设备,
其中,N为堆叠中成员设备的总数量,可选Unit ID数量是按照一个Unit ID对应2m个单端口的条件确定的。
9.根据权利要求8所述的装置,其特征在于,所述接口板上的芯片为双Core芯片,所述处理单元从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片包括:
从所述接口板被分配的Unit ID范围内选取两个未被占用的Unit ID;
将选取的其中一个Unit ID分配给双Core芯片的一个Core,将选取的另一个Unit ID分配给双Core芯片的另一个Core。
10.根据权利要求9所述的装置,其特征在于,所述处理单元进一步执行以下操作:
按照设定方式将所述双Core芯片支持的且数量小于2m的一部分单端口绑定至所述双Core芯片的一个Core,将所述双Core芯片支持的另一部分单端口绑定至所述双Core芯片的另一个Core;
针对所述双Core芯片中每一Core绑定的单端口,按照预先设置的第一***全局端口Sysport映射方式设置生成该单端口的Sysport形式;所述第一Sysport映射方式为:Sysport=unit id1<<m+port id1;
其中,unit id1表示Core被分配的Unit ID,port id1表示被分配了unit id1的Core绑定的单端口的端口号,<<表示左移。
11.根据权利要求8所述的装置,其特征在于,所述接口板上的芯片为单Core芯片,所述处理单元从接口板被分配的Unit ID范围内选取未被占用的Unit ID分配给所述芯片包括:
在所述单Core芯片支持的单端口数量小于或等于2m时,从所述接口板被分配的Unit ID范围内选取一个未被占用的Unit ID分配给所述单Core芯片;
在所述单Core芯片支持的单端口数量大于2m时,从所述接口板被分配的Unit ID范围内选取两个未被占用的相邻Unit ID分配给所述单Core芯片,选取的两个Unit ID中一个为偶数,一个为奇数。
12.根据权利要求11所述的装置,其特征在于,所述处理单元进一步执行以下操作:
在所述单Core芯片支持的单端口数量小于或等于2m时,按照预先设置的第二Sysport映射方式设置生成单Core芯片支持的每一单端口的Sysport形式;
在所述单Core芯片支持的单端口数量大于2m时,按照预设的第三Sysport映射方式设置生成单Core芯片支持的前2m个单端口的Sysport形式,以及按照预设的第四Sysport映射方式设置生成单Core芯片支持的第2m个单端口之后各单端口的Sysport形式;
所述第二Sysport映射方式为:Sysport=unit id2<<m+port id2;
所述第三Sysport映射方式为:Sysport=unit id3<<m+port id3;
所述第四Sysport映射方式为:Sysport=unit id4<<m+port id4;
其中,unit id2表示单Core芯片被分配的Unit ID,port id2表示单端口的端口号,unit id3表示单Core芯片被分配的、且为偶数的Unit ID,port id3表示单端口的端口号;unit id4表示单Core芯片被分配的、且为奇数的Unit ID,port id4表示单端口的端口号减去2m之后的差,<<表示左移。
CN201510183894.7A 2015-04-17 2015-04-17 实现多台设备堆叠的方法和设备 Active CN106161288B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510183894.7A CN106161288B (zh) 2015-04-17 2015-04-17 实现多台设备堆叠的方法和设备
PCT/CN2016/079374 WO2016165643A1 (en) 2015-04-17 2016-04-15 Generating system port identity
US15/565,454 US10574625B2 (en) 2015-04-17 2016-04-15 Generating system port identity

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510183894.7A CN106161288B (zh) 2015-04-17 2015-04-17 实现多台设备堆叠的方法和设备

Publications (2)

Publication Number Publication Date
CN106161288A CN106161288A (zh) 2016-11-23
CN106161288B true CN106161288B (zh) 2019-08-16

Family

ID=57125863

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510183894.7A Active CN106161288B (zh) 2015-04-17 2015-04-17 实现多台设备堆叠的方法和设备

Country Status (3)

Country Link
US (1) US10574625B2 (zh)
CN (1) CN106161288B (zh)
WO (1) WO2016165643A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107704345B (zh) * 2016-08-09 2021-03-16 迈普通信技术股份有限公司 自动化测试中堆叠设备的管理方法及装置
CN106878190B (zh) * 2016-12-30 2019-11-08 新华三技术有限公司 自动堆叠方法和装置
CN109831330B (zh) * 2019-01-30 2021-08-24 新华三技术有限公司 一种堆叠配置方法及装置
CN110636393B (zh) * 2019-09-10 2021-11-16 烽火通信科技股份有限公司 一种olt设备双主控1+1并发工作方法及***
CN111343107B (zh) * 2020-01-22 2022-03-04 苏州盛科通信股份有限公司 信息处理方法、以太网交换芯片以及存储介质
CN111654560B (zh) * 2020-06-02 2022-10-21 中电科航空电子有限公司 一种机载软硬堆叠交换机的物理地址表管理交互方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101599900A (zh) * 2009-07-14 2009-12-09 杭州华三通信技术有限公司 堆叠***及其报文转发方法
CN101662428A (zh) * 2009-09-25 2010-03-03 上海大学 基于堆叠结构的10g高性能宽带网络行为实时安全管理***
CN103607351A (zh) * 2013-10-31 2014-02-26 杭州华三通信技术有限公司 一种芯片转发表项生成方法及设备
CN103763219A (zh) * 2013-12-30 2014-04-30 上海斐讯数据通信技术有限公司 交换机芯片堆叠方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2361830B (en) * 2000-04-26 2002-01-30 3Com Corp Stackable network units including registers for identifying trunk connection status of stacked units
US20050044324A1 (en) * 2002-10-08 2005-02-24 Abbas Rashid Advanced processor with mechanism for maximizing resource usage in an in-order pipeline with multiple threads
US7483383B2 (en) * 2004-10-28 2009-01-27 Alcatel Lucent Stack manager protocol with automatic set up mechanism
CN1825836B (zh) 2006-04-04 2010-06-23 中兴通讯股份有限公司 避免网络设备拥塞的***和方法
US8117336B2 (en) * 2007-05-31 2012-02-14 Extreme Networks, Inc. Methods, systems, and computer program products for providing accidental stack join protection
CN101296188B (zh) 2008-06-16 2010-10-27 杭州华三通信技术有限公司 在两级分布式设备上实现快速生成树协议的方法
US9282057B2 (en) * 2009-05-11 2016-03-08 Brocade Communication Systems, Inc. Flexible stacking port
US9143439B2 (en) * 2012-07-23 2015-09-22 Cisco Technology, Inc. System and method for cluster link aggregation control in a network environment
CN103780496B (zh) 2012-10-17 2017-07-14 新华三技术有限公司 应用于星型堆叠***中的报文转发方法和设备
US9559897B2 (en) * 2012-12-21 2017-01-31 Brocade Communications Systems, Inc. Device ID assignment in a system of devices
US9602441B2 (en) * 2013-09-20 2017-03-21 International Business Machines Corporation Virtual stacking of switches

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101599900A (zh) * 2009-07-14 2009-12-09 杭州华三通信技术有限公司 堆叠***及其报文转发方法
CN101662428A (zh) * 2009-09-25 2010-03-03 上海大学 基于堆叠结构的10g高性能宽带网络行为实时安全管理***
CN103607351A (zh) * 2013-10-31 2014-02-26 杭州华三通信技术有限公司 一种芯片转发表项生成方法及设备
CN103763219A (zh) * 2013-12-30 2014-04-30 上海斐讯数据通信技术有限公司 交换机芯片堆叠方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
《堆叠技术***》;网友;《https://wenku.***.com/view/5a89f25676c66137ee0619d6.html》;20140807;全文
《面向三维多核微处理器的NoC拓扑结构研究》;王谛;《中国优秀硕士学位论文全文数据库信息科技辑》;20150115(第1期);全文

Also Published As

Publication number Publication date
CN106161288A (zh) 2016-11-23
WO2016165643A1 (en) 2016-10-20
US20180124011A1 (en) 2018-05-03
US10574625B2 (en) 2020-02-25

Similar Documents

Publication Publication Date Title
CN106161288B (zh) 实现多台设备堆叠的方法和设备
CN103473136B (zh) 一种虚拟机的资源配置方法和通信设备
CN109617986A (zh) 一种负载均衡方法及网络设备
CN107276866A (zh) 家电设备的配网方法、装置及家电设备
CN106354544A (zh) 虚拟机创建方法、***以及主机
CN106302702A (zh) 数据的分片存储方法、装置及***
CN110162388A (zh) 一种任务调度方法、***及终端设备
CN103701726B (zh) 一种核心交换机的接口索引管理方法及***
JP2006309458A5 (zh)
CN107894922B (zh) Ram资源分配方法
CN103441935B (zh) 自动识别服务器与接入交换机的邻接关系的方法及装置
CN104205780B (zh) 一种存储数据的方法和装置
CN109191288A (zh) 基于区块链的交易***、方法、装置及存储介质
CN108984125A (zh) 一种资源分配的方法、装置及存储介质
CN104571930B (zh) 一种安全域存储空间的管理方法、***和多应用开放平台装置
CN109471725A (zh) 资源分配方法、装置和服务器
CN106385377A (zh) 一种信息处理方法和***
CN108418752B (zh) 一种聚合组的创建方法和装置
CN106412039A (zh) 一种分布式存储的网络集成的方法及***
CN104123188A (zh) 一种资源分配方法及相关装置
CN108228350A (zh) 一种资源分配方法及装置
CN109032704A (zh) 一种数据处理的方法和设备
CN107547453A (zh) 一种实现交换机端口聚合的方法及终端
CN104753938B (zh) 一种信息处理方法及电子设备
CN105373451B (zh) 一种虚拟机放置的方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant after: Xinhua three Technology Co., Ltd.

Address before: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant before: Huasan Communication Technology Co., Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant