CN106018911B - 一种减小示波器观测死区的电路及方法 - Google Patents

一种减小示波器观测死区的电路及方法 Download PDF

Info

Publication number
CN106018911B
CN106018911B CN201610327637.0A CN201610327637A CN106018911B CN 106018911 B CN106018911 B CN 106018911B CN 201610327637 A CN201610327637 A CN 201610327637A CN 106018911 B CN106018911 B CN 106018911B
Authority
CN
China
Prior art keywords
circuit
display
fluorescence
video
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610327637.0A
Other languages
English (en)
Other versions
CN106018911A (zh
Inventor
邵成华
王励
杨江涛
吴恒奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 41 Institute
Original Assignee
CETC 41 Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 41 Institute filed Critical CETC 41 Institute
Priority to CN201610327637.0A priority Critical patent/CN106018911B/zh
Publication of CN106018911A publication Critical patent/CN106018911A/zh
Application granted granted Critical
Publication of CN106018911B publication Critical patent/CN106018911B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
    • G01R13/0209Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form in numerical form

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明公开了一种减小示波器观测死区的电路及方法,属于示波器测试技术领域。其解决了现有示波器荧光显示中CPU需要消耗大量的时间读取波形位图送显,影响示波器的等效刷新率,造成较大的观测死区的不足。该减小示波器观测死区的电路,包括荧光处理单元、位图存储器、CPU和FPGA,荧光处理单元的输出端连接位图存储器,位图存储器与CPU均连接FPGA,FPGA中设计了位图读控制器、视频合成器和荧光显示控制器,位图读控制器流出的波形位图视频流流向视频合成器,视频合成器流出的视频流流向荧光显示控制器,荧光显示控制器连接显示器。

Description

一种减小示波器观测死区的电路及方法
技术领域
本发明属于示波器测试技术领域,具体涉及一种减小示波器观测死区的电路及方法。
背景技术
数字示波器的一个波形捕获周期如图1所示,主要由采样捕获、固定死区、波形处理、波形送显等部分组成,除了采样捕获外其余都是死区,死区是不能消除的,只能减小。
随着信号复杂性、偶发性的增加,如何使用示波器快速有效地对信号进行测试成为迫切需要解决的问题,因此产生了数字荧光示波器,它的好处是可以在定时采集阀门内提高波形刷新率,从而减小示波器的观测死区。
数字荧光示波器的一个波形捕获周期如图2所示,主要由多个采样捕获、固定死区、波形处理、波形送显等组成。从图1和图2中可以看出数字荧光示波器是通过连续采集多个波形来提高波形捕获率的。
目前的荧光显示方案如图3所示,主要由荧光处理模块、位图RAM、CPU、及LCD组成,ADC采集到的数据送入专用集成电路或FPGA中进行荧光处理,形成的波形位图存储到位图RAM中,CPU读取位图RAM中的波形位图数据送显。
目前的荧光显示的缺点是CPU需要消耗大量的时间读取波形位图送显,影响了示波器的等效刷新率,造成较大的观测死区。
发明内容
本发明的目的是针对现有示波器的荧光显示中CPU需要消耗大量的时间读取波形位图送显,影响示波器的等效刷新率,造成较大的观测死区的不足,提出了一种通过各级电路设计使视频流经硬件处理后直接输送给显示器,提高波形刷新率,减小观测死区,减少CPU的工作量的一种减小示波器观测死区的电路及方法。
本发明具体采用如下技术方案:
一种减小示波器观测死区的电路,包括荧光处理单元、位图存储器、CPU和FPGA,所述荧光处理单元的输出端连接位图存储器,所述位图存储器与CPU均连接FPGA,所述FPGA中设计了位图读控制器、视频合成器和荧光显示控制器,位图读控制器流出的波形位图视频流流向视频合成器,视频合成器流出的视频流流向荧光显示控制器,荧光显示控制器连接显示器。
优选地,所述位图存储器通过位图读控制线与位图读控制器相互连接。
优选地,所述CPU中的CPU视频流流向视频合成器。
优选地,所述视频合成器中包括第一颜色配置电路、第二颜色配置电路、亮度等级处理电路和颜色层次划分电路,其中亮度等级处理电路的信号流入第二颜色配置电路,第一颜色配置电路与第二颜色配置电路的信号均流入颜色层次划分电路。
优选地,所述荧光显示控制器包括颜色优化电路、显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路,其中,颜色优化电路、显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路并行产生信号。
一种减小示波器观测死区的方法,采用如上所述的减小示波器观测死区的电路,具体包括以下步骤:
步骤一,荧光处理单元对输入的数据进行荧光处理,处理完毕后输送至位图存储器中存储;
步骤二,在位图读控制器的控制下,读出位图存储器中的数据,并输送至视频合成器;
步骤三,视频合成器将CPU产生的CPU视频流和位图视频流合成在一起,并进行配色、分层处理;处理完毕后送入荧光显示控制器;
步骤四,视频流在荧光显示控制器中首先进入颜色优化电路进行优化,然后在显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路的控制下进入显示器进行显示。
优选地,所述步骤四中,如果显示结束,重新进入步骤一,如果显示未结束,进入步骤四。
本发明具有的有益效果是:通过FPGA设计位图读控制器、视频合成器和荧光显示控制器来提高波形捕获率减小观测死区,使波形位图到送显的时间大大减少,提高了波形的等效刷新率,减小了观测死区;大大减小的CPU的工作量,也减小了软件的工作量。
附图说明
图1为数字示波器的一个波形捕获周期;
图2为数字荧光示波器的一个波形捕获周期;
图3为目前的荧光显示原理框图;
图4为本发明提出的荧光显示原理框图;
图5为基于位图读控制器、视频流合成器和荧光显示控制器的荧光显示流程;
图6为位图控制器原理框图;
图7为视频合成器原理框图;
图8为荧光显示控制器原理框图。
具体实施方式
下面结合附图和具体实施例对本发明的具体实施方式做进一步说明:
如图4-图5所示,一种减小示波器观测死区的电路,包括荧光处理单元、位图存储器、CPU和FPGA,荧光处理单元的输出端连接位图存储器,位图存储器与CPU均连接FPGA,FPGA中设计了位图读控制器、视频合成器和荧光显示控制器,位图读控制器流出的波形位图视频流流向视频合成器,视频合成器流出的视频流流向荧光显示控制器,荧光显示控制器连接显示器,显示器可以采用LCD。其中,FPGA为现场可编程门阵列。
位图存储器通过位图读控制线与位图读控制器相互连接。CPU中的CPU视频流流向视频合成器。
如图6所示,荧光处理定时结束后,地址发生电路按照波形位图存储RAM和波形在显示器中的显示区域之间的映射关系依次产生读地址,一路读地址送入位图存储器当成读地址,另一路经过延迟电路后当成位图存储器的写地址;从位图存储器读出的数据一路形成波形位图视频流,另一路经过荧光亮度/余晖控制电路后重新写回位图存储器。荧光亮度/余晖控制电路主要完成荧光亮度的设置及余晖显示控制。
如图7所示,视频合成器中包括第一颜色配置电路、第二颜色配置电路、亮度等级处理电路和颜色层次划分电路,其中亮度等级处理电路的信号流入第二颜色配置电路,第一颜色配置电路与第二颜色配置电路的信号均流入颜色层次划分电路。视频合成器的原理为:第一颜色配置电路对CPU送来的视频流进行配置,如对网格、菜单、光标等软件显示的部分进行着色;第二颜色配置电路根据通道的不同把波形分别配置成相应的颜色;亮度等级处理电路对每个像素点上累计的波形次数进行亮度等级划分;颜色层次划分电路把软件送显的内容和波形送显的内容进行分层,一般把波形置于显示的最上层。
如图8所示,荧光显示控制器包括颜色优化电路、显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路,其中,颜色优化电路、显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路并行产生信号。
荧光显示控制器的原理为:显示器扫描时钟发生电路在FPGA内部产生LCD需要的扫描时钟,该时钟同时作为位图读控制器的读时钟和视频合成器的时钟。显示器数据使能发生电路产生LCD数据扫描使能信号,当该信号为高电平时颜色优化电路产生的Reg、Green、Blue颜色数据线输出到LCD显示,显示器行同步发生电路产生LCD扫描所需的行同步信号(Hsync),显示器帧同步发生电路产生LCD扫描所需的帧同步信号(Vsync)。颜色优化电路根据LCD的颜色数据线的位宽对来自视频合成器的RGB数据位宽进行优化取舍,然后送入LCD进行显示。
一种减小示波器观测死区的方法,采用如上所述的减小示波器观测死区的电路,具体包括以下步骤:
步骤一,荧光处理单元对输入的数据进行荧光处理,处理完毕后输送至位图存储器中存储;
步骤二,在位图读控制器的控制下,读出位图存储器中的数据,并输送至视频合成器;
步骤三,视频合成器将CPU产生的CPU视频流和位图视频流合成在一起,并进行配色、分层处理;处理完毕后送入荧光显示控制器;
步骤四,视频流在荧光显示控制器中首先进入颜色优化电路进行优化,然后在显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路的控制下进入显示器进行显示。
步骤四中,如果显示结束,重新进入步骤一,如果显示未结束,进入步骤四。
当然,上述说明并非是对本发明的限制,本发明也并不仅限于上述举例,本技术领域的技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也应属于本发明的保护范围。

Claims (4)

1.一种减小示波器观测死区的电路,其特征在于,包括荧光处理单元、位图存储器、CPU和FPGA,所述荧光处理单元的输出端连接位图存储器,位图存储器与CPU均连接FPGA,所述FPGA中设计了位图读控制器、视频合成器和荧光显示控制器,位图读控制器流出的波形位图视频流流向视频合成器,视频合成器流出的视频流流向荧光显示控制器,荧光显示控制器连接显示器,所述位图存储器通过位图读控制线与位图读控制器相互连接,所述CPU中的CPU视频流流向视频合成器,所述视频合成器中包括第一颜色配置电路、第二颜色配置电路、亮度等级处理电路和颜色层次划分电路,其中亮度等级处理电路的信号流入第二颜色配置电路,第一颜色配置电路与第二颜色配置电路的信号均流入颜色层次划分电路。
2.如权利要求1所述的一种减小示波器观测死区的电路,其特征在于,所述荧光显示控制器包括颜色优化电路、显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路,其中,颜色优化电路、显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路并行产生信号。
3.一种减小示波器观测死区的方法,采用权利要求1或2所述的减小示波器观测死区的电路,其特征在于,具体包括以下步骤:
步骤一,荧光处理单元对输入的数据进行荧光处理,处理完毕后输送至位图存储器中存储;
步骤二,在位图读控制器的控制下,读出位图存储器中的数据,并输送至视频合成器;
步骤三,视频合成器将CPU产生的CPU视频流和位图视频流合成在一起,并进行配色、分层处理;处理完毕后送入荧光显示控制器;
步骤四,视频流在荧光显示控制器中首先进入颜色优化电路进行优化,然后在显示器帧同步发生电路、显示器行同步发生电路、显示器数据使能发生电路和显示器扫描时钟发生电路的控制下进入显示器进行显示。
4.如权利要求3所述的一种减小示波器观测死区的方法,其特征在于,所述步骤四中,如果显示结束,重新进入步骤一,如果显示未结束,进入步骤四。
CN201610327637.0A 2016-05-16 2016-05-16 一种减小示波器观测死区的电路及方法 Active CN106018911B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610327637.0A CN106018911B (zh) 2016-05-16 2016-05-16 一种减小示波器观测死区的电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610327637.0A CN106018911B (zh) 2016-05-16 2016-05-16 一种减小示波器观测死区的电路及方法

Publications (2)

Publication Number Publication Date
CN106018911A CN106018911A (zh) 2016-10-12
CN106018911B true CN106018911B (zh) 2019-01-22

Family

ID=57097412

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610327637.0A Active CN106018911B (zh) 2016-05-16 2016-05-16 一种减小示波器观测死区的电路及方法

Country Status (1)

Country Link
CN (1) CN106018911B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111323627B (zh) 2020-02-27 2021-10-12 京东方科技集团股份有限公司 数字示波器及示波图生成***

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101609107A (zh) * 2009-05-27 2009-12-23 东南大学 多通道数字示波器实现波形荧光显示效果的方法
CN102495256A (zh) * 2011-12-12 2012-06-13 江苏绿扬电子仪器集团有限公司 一种针对示波器高速信号捕获、实时波形成像处理方法
CN202770889U (zh) * 2012-05-08 2013-03-06 张兴杰 具有显示三维波形信息的高刷新率数字示波器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101609107A (zh) * 2009-05-27 2009-12-23 东南大学 多通道数字示波器实现波形荧光显示效果的方法
CN102495256A (zh) * 2011-12-12 2012-06-13 江苏绿扬电子仪器集团有限公司 一种针对示波器高速信号捕获、实时波形成像处理方法
CN202770889U (zh) * 2012-05-08 2013-03-06 张兴杰 具有显示三维波形信息的高刷新率数字示波器

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
10Gsps数字三维示波器关键技术研究;叶芃等;《仪器仪表学报》;20121231;第33卷(第12期);2688-2696
一种高效的示波器数字荧光图像处理映射法;向前等;《电子测量技术》;20160331;第39卷(第3期);56-59
具有分段存储功能的数字三维示波器研究;李为;《中国优秀硕士学位论文全文数据库 工程科技Ⅱ辑》;20160315(第3期);第17-20页

Also Published As

Publication number Publication date
CN106018911A (zh) 2016-10-12

Similar Documents

Publication Publication Date Title
CN101609107B (zh) 多通道数字示波器实现波形荧光显示效果的方法
CN105721818A (zh) 一种信号转换方法及装置
CN105491373B (zh) 一种lvds视频信号单路转多路的装置及方法
CN105761681B (zh) 屏幕的窗口显示方法及装置
CN104900204B (zh) 基于fpga的逻辑画面叠加装置及方法
CN103631582B (zh) 基于wpf技术的绘制图形的方法及***
CN105405393B (zh) Led显示屏驱动控制方法及装置
CN202102690U (zh) 全彩色的大屏幕显示控制器
CN100365701C (zh) 多层实时图像叠加控制器
CN101814269A (zh) 全彩led点阵上同时显示实时多画面的方法及装置
CN104992648A (zh) 一种基于soc fpga的液晶模组测试***
CN105427772B (zh) 共用协议层的多通道显示接口信号生成***及方法
CN102647611A (zh) 芯片摄像头接口功能测试方法及装置
CN104735297A (zh) 一种广播级监视器及监视图像生成方法
US8817109B1 (en) Techniques for capturing and generating a DVI signal
CN104796636B (zh) 用于超大面阵拼接cmos图像传感器的复用型像元控制电路
CN203590370U (zh) 一种通用视频信号性能参数自动测试装置
CN106018911B (zh) 一种减小示波器观测死区的电路及方法
CN105872511A (zh) 利用多条gamma曲线提高平板电视色温一致性的方法
CN104867470B (zh) 基于fpga的逻辑画面中嵌入图文信息的装置及方法
CN202856875U (zh) 高清混合矩阵无缝切换vga输出***
CN104143303B (zh) 基于fpga的任意阶棋盘格画面组件生成方法
CN105954557A (zh) 一种提高波形捕获率的示波器和方法
CN201681588U (zh) 全彩led点阵上同时显示实时多画面的装置
CN106340263A (zh) 栅极驱动器及其输出通道调整方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant