CN105847212A - 一种lte***中下行主同步信号的检测方法和装置 - Google Patents

一种lte***中下行主同步信号的检测方法和装置 Download PDF

Info

Publication number
CN105847212A
CN105847212A CN201610167088.5A CN201610167088A CN105847212A CN 105847212 A CN105847212 A CN 105847212A CN 201610167088 A CN201610167088 A CN 201610167088A CN 105847212 A CN105847212 A CN 105847212A
Authority
CN
China
Prior art keywords
sequence
group
value
lte system
sync signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610167088.5A
Other languages
English (en)
Inventor
刘星
于宏图
樊利勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wellhead Stone Technology Corp
Original Assignee
Wellhead Stone Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wellhead Stone Technology Corp filed Critical Wellhead Stone Technology Corp
Priority to CN201610167088.5A priority Critical patent/CN105847212A/zh
Publication of CN105847212A publication Critical patent/CN105847212A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2657Carrier synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7087Carrier synchronisation aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种LTE***中下行主同步信号的检测方法和装置。该方法包括为接收序列X(n)预加频偏值以合成序列Y(n);将序列Y(n)经过低通滤波器处理得到序列Z(n);对序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列;选择m组数据序列中的z组序列,分别与l组本地序列做滑动相关;在滑动相关的所有运算结果中找出最大值,并将最大值与预设门限值进行比较;若最大值大于预设门限值,则最大值为相关峰值,并将时间计数器清零;若最大值小于或等于预设门限值,且时间计数器已计满一个帧周期,则更新频偏值,重新进行相关峰值的搜索;以及根据相关峰值定位主同步信号。通过本发明,能够在***出现大的频偏时,自动进行频偏校正,保证PSS信号的检测。

Description

一种LTE***中下行主同步信号的检测方法和装置
技术领域
本发明涉及无线通信技术领域,具体而言,特别涉及一种LTE***中下行主同步信号的检测方法和装置。
背景技术
LTE(Long Term Evolution,长期演进)是继第三代移动通信之后国际上主流的新一代移动通信标准,具有传输速率高,频谱利用率高等特点。当用户终端(UE)接入到LTE网络时,首先要经过小区搜索,取得时间与频率同步,同时识别小区的标示以及小区广播等一些信息.
为了实现小区搜索,LTE***的下行定义了两个同步序列,分别为主同步序列(PSS)和辅同步序列(SSS)。对于TDD-LTE,PSS位于子帧1和子帧6的第三个OFDM符号上;SSS位于子帧0和子帧5的最后一个OFDM符号上。对于FDD-LTE而言,PSS位于时隙0和时隙10的最后一个OFDM符号上,SSS位于时隙0和时隙10的倒数第二个OFDM符号上。因此在LTE***中, PSS序列每5ms出现一次,即在一个完整的10ms帧中,一个周期将出现两次PSS序列。
PSS和SSS均位于中心的72个子载波上,其中只有中间的62个载波有数据,两边的5个子载波为保护边带,均填零。
物理层中的小区被分成168个小区识别组,每一组中有3个不同的小区识别号,共504个不同的小区识别号。其中,小区识别组0-167隐含在SSS序列中;小区识别号0-2隐含在PSS序列中。
传统的寻找PSS序列的一种算法是将接收序列通过低通滤波和降采样后,与Zadoff-Chu序列生成三组本地序列匹配相关,通过检测相关峰值来定位PSS的位置。
上述算法在接收序列不存在频偏或频偏较小时可以适用。若***时钟不稳定导致载波频率出现较大偏移时,用传统方法可能检测不到峰值或峰值不明显,从而影响了主同步信号的检测性能。
针对现有技术中当载波频率出现较大偏移时,LTE***中下行主同步信号的检测性能差的问题,目前尚未提出有效的解决方法。
发明内容
本发明的主要目的在于提供一种LTE***中下行主同步信号的检测方法和装置,以解决现有技术中当载波频率出现较大偏移时,LTE***中下行主同步信号的检测性能差的问题。
依据本发明的一个方面,提供了一种LTE***中下行主同步信号的检测方法,该方法包括:为接收序列X(n)预加一个频偏值,合成一组序列Y(n),其中,n为数据序列的长度,序列X(n)为LTE***中下行数据;将序列Y(n)经过低通滤波器处理后,得到序列Z(n);对序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列,其中,x、y和m均为大于1的正整数;选择m组数据序列中的z组序列,分别与l组本地序列做滑动相关,其中,本地序列的长度为y,z为大于1且小于或等于m的正整数,l为大于1的正整数;在滑动相关的所有运算结果中找出最大值,并将最大值与预设门限值进行比较;若最大值大于预设门限值,则最大值为相关峰值,并将时间计数器清零;若最大值小于或等于预设门限值,且时间计数器已计满一个帧周期,则更新频偏值,重新进行相关峰值的搜索;以及根据相关峰值定位主同步信号。
进一步地,为接收序列X(n)预加一个频偏值,合成一组序列Y(n)的步骤具体包括:将频偏值输入一个DDS模块,为序列X(n)做频偏校正,其中,DDS模块用于对序列X(n)进行调相,以得到序列Y(n)。
进一步地,频偏值包含在一个查找表中,查找表大小及步进值根据***的需要进行调整,频偏值在查找表中的取值情况由状态机根据相关峰值的大小确定。
进一步地,低通滤波器用于保留序列Y(n)中间0.96M带宽的有效数据。
进一步地,x=4,m=4,y=64,z=4,l=3。
进一步地,在滑动相关的所有运算结果中找出最大值的步骤具体包括: 将滑动相关的所有运算结果进行归一化处理;以及在归一化处理后得到的结果中确定最大值,其中,归一化处理采用以下公式计算:
其中,表示归一化处理后得到的一个结果,为m组数据序列中的一组,为l组本地序列中的一组,u表示小区识别号,其中,u=25,29,34。
进一步地,采用以下步骤生成三组本地序列:
按照以下公式进行计算:
其中,u是Zadoff-Chu的根序列的下标,u=25,29,34,根据u取值不同,分别生成三组62点本地序列,将前31点记为d0(n),后31点记为的d1(n),将序列[0,d1(n),0,d0(n)]经IFFT变换后,得到三组时域上的相关序列即为三组本地序列。
依据本发明的另一个方面,提供了一种LTE***中下行主同步信号的检测装置,该装置包括:频偏处理模块,用于为接收序列X(n)预加一个频偏值,合成一组序列Y(n),其中,n为数据序列的长度,序列X(n)为LTE***中下行数据;低通滤波器,用于将序列Y(n)经过进行低通滤波以得到序列Z(n);滑动相关模块,用于对序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列,其中,x、y和m均为大于1的正整数,并选择m组数据序列中的z组序列,分别与l组本地序列做滑动相关,其中,本地序列的长度为y,z为大于1且小于或等于m的正整数,l为大于1的正整数;峰值搜索模块,用于在滑动相关的所有运算结果中找出最大值,并将最大值与预设门限值进行比较,其中,若最大值大于预设门限值,则最大值为相关峰值,并将时间计数器清零,若最大值小于或等于预设门限值,且时间计数器已计满一个帧周期,则更新频偏值,重新进行相关峰值的搜索;以及主同步信号定位模块,用于根据相关峰值定位主同步信号。
进一步地,频偏处理模块具体执行以下步骤:将频偏值输入一个DDS模块,为序列X(n)做频偏校正,其中,DDS模块用于对序列X(n)进行调相,以得到序列Y(n)。
进一步地,所述频偏值包含在一个查找表中,所述查找表大小及步进值根据***的需要进行调整,所述频偏值在所述查找表中的取值情况由状态机根据所述相关峰值的大小确定。
进一步地,低通滤波器用于保留序列Y(n)中间0.96M带宽的有效数据。
进一步地,x=4,m=4,y=64,z=4,l=3。
进一步地,峰值搜索模块在执行滑动相关后的所有运算结果中找出最大值的步骤时,具体执行以下步骤:将滑动相关的所有运算结果进行归一化处理;以及在归一化处理后得到的结果中确定最大值,其中,所述归一化处理采用以下公式计算:
其中,表示归一化处理后得到的一个结果,为m组数据序列中的一组,为l组本地序列中的一组,u表示小区识别号,其中,u=25,29,34。
进一步地,所述装置还包括本地序列生成模块,用于采用以下步骤生成三组本地序列:
按照以下公式进行计算:
其中,u是Zadoff-Chu的根序列的下标,u=25,29,34,根据u取值不同,分别生成三组62点本地序列;将前31点记为d0(n),后31点记为的d1(n);将序列[0,d1(n),0,d0(n)]经IFFT变换后,得到三组时域上的相关序列即为三组本地序列。
通过本发明,在接收到LTE***中下行数据序列X(n)后,对其预加一个频偏值合成一组序列Y(n),然后对序列Y(n)进行低通滤波处理并进行x倍抽取,产生m组长度均为y的数据序列,再然后选择m组数据序列中的z组序列,分别与l组本地序列做滑动相关,在滑动相关的所有运算结果中找出最大值,并将最大值与预设门限值进行比较,进行相关峰值的搜索,若最大值大于预设门限值,则最大值为相关峰值,并将时间计数器清零,若最大值小于或等于预设门限值,且时间计数器已计满一个帧周期,则更新频偏值,重新进行相关峰值的搜索,直到搜索到相关峰值,最后根据相关峰值定位主同步信号,因而,在***出现大的频偏时,在一定范围内能够自动进行频偏校正,保证PSS信号的检测。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其它目的、特征和优点能够更明显易懂,以下特举本发明的具体实施方式。
附图说明
通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
图1是根据本发明第一实施例的LTE***中下行主同步信号的检测方法的流程图;
图2是根据本发明第二实施例的LTE***中下行主同步信号的检测方法的流程图;
图3是根据本发明第二实施例的LTE***中下行主同步信号的检测方法中峰值搜索的流程图;
图4至图7是根据本发明第二实施例的接收序列互相关后产生的峰值图;
图8是根据本发明第三实施例的LTE***中下行主同步信号的检测装置的框图。
具体实施方式
下面结合附图和具体实施方式对本发明做进一步说明。需要指出的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
实施例一
图1是根据本发明第一实施例的LTE***中下行主同步信号的检测方法的流程图,如图1所示,该方法包括如下的步骤S102至步骤S116。
步骤S102:为接收序列X(n)预加一个频偏值,合成一组序列Y(n)。
其中,序列X(n)为接收到的一组LTE***中下行IQ数据,n为数据序列的长度,在接收到序列X(n)后,通过本步骤,为其添加一个预设的频偏值,将序列X(n)混频为序列Y(n)。
具体地,将频偏值M输入一个DDS(直接数字式频率合成器)模块,为X(n)做频偏校正。其中,DDS模块是模拟DDS芯片的功能,实现对接收序列X(n)调相,从而得到一组新的序列Y(n),其具有低成本,分辨率高,输出频点多、切换速度快等特点。
其中,M的值包含在一个如下表1所示的查找表中,该查找表大小及步进值可以根据***的需要进行调整。M值在查找表中的取值情况是由一个状态机根据峰值的大小来决定。
在该实施例中,通过实验可得知,在不进行频偏校正时,频偏在[-2k,+2k]之间得到相关峰值还是比较明显,超出这个范围峰值则不明显。步进越大,频偏校正的时间越短,优选地,步进设在4以内的值。更优选地,查找表的范围[-8K,+7k],步进为1,代表1K。
步骤S104:将序列Y(n)经过低通滤波器处理后,得到序列Z(n)。
由于PSS只有中间的62个载波有数据,为了避免其他信号的干扰,在该是势力中,将20M的IQ数据经过一个低通滤波器,滤除其他频带的数据,只保留中间0.96M带宽的有效数据,这样提高了同步信号检测的准确性。频偏校正后的Y(n)经过0.96M低通滤波器后的信号序列为Z(n)。
步骤S106:对序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列。
其中,x、y和m均为大于1的正整数。
优选地,采用30.72M时钟,采集一个OFDM (Orthogonal Frequency DivisionMultiplexing,即正交频分复用)符号的长度为2048点。在该实施例中,将采样率降为3.84M,采集一个OFDM符号的长度需256点。而生成的本地序列为64点,因此,优选地,将Z(n)序列进行4倍抽取,产生4组64点的数据序列r1,r2,r3,r4。
步骤S108:选择m组数据序列中的z组序列,分别与l组本地序列做滑动相关。
其中,本地序列的长度为y,z为大于1且小于或等于m的正整数,l为大于1的正整数。
由于本地时钟晶振不稳,导致接收端采集到的IQ数据在每个周期出现小范围的频率偏移,若只抽取一组与本地序列做互相关,峰值波动比较大,有的周期检测不到峰值。为了避免这种情况的发生,优选将4组分离序列均保存下来,分别与三组本地序列做滑动相关。这样同时参与滑动相关的序列一共有4*3=12组。
步骤S110:在滑动相关的所有运算结果中找出最大值,并将最大值与预设门限值进行比较。
由于接收序列的信号强度不同,当分离序列与本地序列做滑动相关后的功率值差异很大,很难用一个统一的门限值来判断峰值的位置,为了解决这一问题,优选地,在计算过程中采用归一化的算法,将峰值判定结果限定在(0,1)之间。
其中,归一化是一种简化的计算方式,可以将有量纲的表达式,经过变换,转化成无量纲表达式,从而解决信号强度不一导致无法判断峰值的情况。
步骤S112:若最大值大于预设门限值,则最大值为相关峰值,并将时间计数器清零。
步骤S114:若最大值小于或等于预设门限值,且时间计数器已计满一个帧周期,则更新频偏值,重新进行相关峰值的搜索。
步骤S116:根据相关峰值定位主同步信号。
采用该实施例的LTE***中下行主同步信号的检测方法,能够精准的定位PSS的位置,并且在***出现大的频偏时,在一定范围内能够自动进行频偏校正,保证PSS信号的检测,同时,每次相关出现的峰值波动范围很小,便于快速确定峰值位置。
实施例二
该实施例为在实施例一的基础上进一步优选的LTE***中下行主同步信号的检测方法,参见图2,该方法具体阐述如下。
第一步、本地序列的生成:
由于Zadoff-Chu序列具有很好的频域与时域的相关性。该实施例中本地序列由频域的Zadoff-Chu序列生成,具体的方法如下:
其中,u是Zadoff-Chu的根序列的下标,u=25,29,34,根据u取值不同,分别生成三组62点本地序列,然后将前31个序列记为d0(n),后31个序列记为的d1(n)。因为直流不传输任何信息,因此序列的中间需填充零。为了计算方便,将该序列再填零补一个0成变成64个点,即[0,d1(n),0,d0(n)]经IFFT变换后,就产生了三组时域上的相关序列。
第二步、频偏处理模块
首先接收序列为X(n)为一组30.72M的IQ数据,本实施例在IQ数据后面添加一个DDS(直接数字式频率合成器)模块,为其添加一个预频偏值M,将其序列混频为序列Y(n)。
其中,n代表数据序列的长度,M的值包含在一个查找表中,如上表1,这个查找表大小及步进值可以根据***的需要进行调整。在不进行频偏校正时,频偏在[-2k,+2k]之间得到相关峰值还是比较明显,超出这个范围峰值不明显。其中步进越大,频偏校正的时间越短,建议步进在4以内的值。在本实例中查找表的范围[-8K,+7k],步进为1,代表1K。
第三步、0.96M滤波器
在Y(n)的后端加一个0.96M带宽的低通滤波器,滤除其他频带的数据,只保留中间0.96M带宽的数据,避免了其他信号的干扰,提高了同步信号的检测的准确性。滤波后的信号序列为Z(n),采样率为3.84M。
第四步、4倍降采样
采用30.72M时钟,采集一个OFDM符号的长度为2048点。本实施例将采样率降为3.84M,采集一个OFDM符号的长度需256点。而生成的本地序列为64点,因此,需要将Z(n)序列进行4倍抽取,产生4组64点的数据序列Z1,Z2,Z3,Z4。
由于本地时钟晶振不稳,导致接收端的采集到的IQ数据出现周期性频率偏移,为了减小相关峰值的波动,本实施例将4组分离均保存下来,分别与三组本地序列做滑动相关。这样同时并行参与滑动相关的序列一共有4*3=12组。
第五步、归一化
由于接收序列的信号强度不同,当分离序列与本地序列做滑动相关后的功率值差异很大。这样就不能用一个统一的门限值来判断峰值的位置,为了解决这一问题,本实施例采用了归一化的算法:将分离序列与本地相关序列相关功率值除以分离序列的能量值。
具体计算公式如下:
其中,表示归一化处理后得到的一个结果,为m组数据序列中的一组,为l组本地序列中的一组,u表示小区识别号,其中,u=25,29,34。
第六步、峰值搜索模块
峰值搜索过程具体如图3所示,峰值搜索模块的输入是12组归一化的结果,其均是(0,1)之间的值,在这12组结果中找出最大值Fmax,将Fmax与门限值N比较。当Fmax大于N时,峰值找到,时间计数器timing清零;当Fmax不大于N,并且时间计数器已计满一个帧周期(10ms)时,说明峰值没有出现,这时接收器接收的IQ数据出现较大的频偏,需要进行频偏校正。
频偏计数器CNT加1,送给频偏值M,将接收序列的IQ数据进行频偏校正后,送入0.96M的低通滤波器,进行后续的新一轮峰值搜索。
图4是15dbm接收序列互相关后产生的峰值图,峰值为0.84;图5是0dbm接收序列互相关后产生的峰值图,峰值为0.93;图6是-15dbm接收序列互相关后产生的峰值图,峰值为0.94;图7是-30dbm接收序列互相关后产生的峰值图,峰值为0.95。从图4,图5,图6,图7的结果可以看出,采用该实施例得到的峰值范围波动很小,峰值明显。峰值受随接收序列的强度影响小,是比较实用的方法。在[-30db,+15db]之间的信号,峰值均在0.84至1之间波动.
以上是对本发明所提供的LTE***中下行主同步信号的检测方法进行的描述。下面将对本发明提供的LTE***中下行主同步信号的检测装置进行描述,需要说明的是,该装置可用于执行上述任意一种LTE***中下行主同步信号的检测方法。
实施例三
与本发明实施例一提供的LTE***中下行主同步信号的检测方法相对应,本发明实施例还提供了一种LTE***中下行主同步信号的检测装置,参见图8,该装置可以包括频偏处理模块10、低通滤波器20、滑动相关模块30、峰值搜索模块40和主同步信号定位模块50。
频偏处理模块10,用于为接收序列X(n)预加一个频偏值,合成一组序列Y(n),其中,n为数据序列的长度,序列X(n)为LTE***中下行数据;
低通滤波器20,用于将序列Y(n)经过进行低通滤波以得到序列Z(n);
滑动相关模块30,用于对序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列,其中,x、y和m均为大于1的正整数,并选择m组数据序列中的z组序列,分别与l组本地序列做滑动相关,其中,本地序列的长度为y,z为大于1且小于或等于m的正整数,l为大于1的正整数;
峰值搜索模块40,用于在滑动相关的所有运算结果中找出最大值,并将最大值与预设门限值进行比较,其中,若最大值大于预设门限值,则最大值为相关峰值,并将时间计数器清零,若最大值小于或等于预设门限值,且时间计数器已计满一个帧周期,则更新频偏值,重新进行相关峰值的搜索;
主同步信号定位模块50,用于根据相关峰值定位主同步信号。
优选地,频偏处理模块10具体执行以下步骤:将频偏值输入一个DDS模块,为序列X(n)做频偏校正,其中,DDS模块用于对序列X(n)进行调相,以得到序列Y(n)。
采用该优选实施例,通过DDS模块模拟DDS芯片的功能,实现对接收序列X(n)调相,其具有低成本,分辨率高,输出频点多、切换速度快等特点。
优选地,所述频偏值包含在一个查找表中,所述查找表大小及步进值根据***的需要进行调整,所述频偏值在所述查找表中的取值情况由状态机根据所述相关峰值的大小确定。
优选地,低通滤波器20用于保留序列Y(n)中间0.96M带宽的有效数据。
采用该优选实施例,滤除其他频带的数据,只保留中间0.96M带宽的有效数据,这样提高同步信号检测的准确性
优选地,x=4,m=4,y=64,z=4,l=3。
优选地,峰值搜索模块40在执行滑动相关的所有运算结果中找出最大值的步骤时,具体执行以下步骤: 将滑动相关的所有运算结果进行归一化处理;以及在归一化处理后得到的结果中确定最大值,其中,归一化处理采用以下公式计算:
其中,表示归一化处理后得到的一个结果,为m组数据序列中的一组,为l组本地序列中的一组,u表示小区识别号,其中,u=25,29,34。
采用该优选实施例,解决了信号强度不一导致无法判断峰值的情况。
优选地,所述装置还包括本地序列生成模块,用于采用以下步骤由频域的Zadoff-Chu序列生成三组本地序列:
按照以下公式进行计算:
其中,u是Zadoff-Chu的根序列的下标,u=25,29,34,根据u取值不同,分别生成三组62点本地序列;将前31点记为d0(n),后31点记为的d1(n);将序列[0,d1(n),0,d0(n)]经IFFT变换后,得到三组时域上的相关序列即为三组本地序列。
从以上各实施例的描述中,可以看出,本发明实施例实现了如下技术效果:在***出现大的频偏时,在一定范围内能够自动进行频偏校正,保证PSS信号的检测。
需要说明的是,上述装置或***实施例属于优选实施例,所涉及的单元和模块并不一定是本申请所必须的。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于本申请的装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉该技术的人在本发明所揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。

Claims (10)

1.一种LTE***中下行主同步信号的检测方法,其特征在于,包括:
为接收序列X(n)预加一个频偏值,合成一组序列Y(n),其中,n为数据序列的长度,所述序列X(n)为LTE***中下行数据;
将所述序列Y(n)经过低通滤波器处理后,得到序列Z(n);
对所述序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列,其中,x、y和m均为大于1的正整数;
选择所述m组数据序列中的z组序列,分别与l组本地序列做滑动相关,其中,所述本地序列的长度为y,z为大于1且小于或等于m的正整数,l为大于1的正整数;
在滑动相关的所有运算结果中找出最大值,并将所述最大值与预设门限值进行比较;
若所述最大值大于所述预设门限值,则所述最大值为相关峰值,并将时间计数器清零;
若所述最大值小于或等于所述预设门限值,且所述时间计数器已计满一个帧周期,则更新所述频偏值,重新进行所述相关峰值的搜索;以及
根据所述相关峰值定位主同步信号。
2.根据权利要求1所述的LTE***中下行主同步信号的检测方法,其特征在于,为接收序列X(n)预加一个频偏值,合成一组序列Y(n)的步骤具体包括:
将所述频偏值输入一个DDS模块,为所述序列X(n)做频偏校正,其中,所述DDS模块用于对所述序列X(n)进行调相,以得到所述序列Y(n)。
3.根据权利要求2所述的LTE***中下行主同步信号的检测方法,其特征在于,所述频偏值包含在一个查找表中,所述查找表大小及步进值根据***的需要进行调整,所述频偏值在所述查找表中的取值情况由状态机根据所述相关峰值的大小确定。
4.根据权利要求1所述的LTE***中下行主同步信号的检测方法,其特征在于,所述低通滤波器用于保留所述序列Y(n)中间0.96M带宽的有效数据。
5.根据权利要求4所述的LTE***中下行主同步信号的检测方法,其特征在于,x=4,m=4,y=64,z=4,l=3。
6.根据权利要求5所述的LTE***中下行主同步信号的检测方法,其特征在于,在滑动相关的所有运算结果中找出最大值的步骤具体包括:
将滑动相关的所有运算结果进行归一化处理;以及
在所述归一化处理后得到的结果中确定所述最大值,
其中,所述归一化处理采用以下公式计算:
其中,表示归一化处理后得到的一个结果,为所述m组数据序列中的一组,为所述l组本地序列中的一组,u表示小区识别号,其中,u=25,29,34。
7.根据权利要求6所述的LTE***中下行主同步信号的检测方法,其特征在于,采用以下步骤生成三组本地序列:
按照以下公式进行计算:
其中,u是Zadoff-Chu的根序列的下标,u=25,29,34,根据u取值不同,分别生成三组62点本地序列;
将前31点记为d0(n),后31点记为的d1(n);
将序列[0,d1(n),0,d0(n)]经IFFT变换后,得到三组时域上的相关序列即为所述三组本地序列。
8.一种LTE***中下行主同步信号的检测装置,其特征在于,包括:
频偏处理模块,用于为接收序列X(n)预加一个频偏值,合成一组序列Y(n),其中,n为数据序列的长度,所述序列X(n)为LTE***中下行数据;
低通滤波器,用于将所述序列Y(n)经过进行低通滤波以得到序列Z(n);
滑动相关模块,用于对所述序列Z(n)进行x倍抽取,产生m组长度均为y的数据序列,其中,x、y和m均为大于1的正整数,并选择所述m组数据序列中的z组序列,分别与l组本地序列做滑动相关,其中,所述本地序列的长度为y,z为大于1且小于或等于m的正整数,l为大于1的正整数;
峰值搜索模块,用于在滑动相关的所有运算结果中找出最大值,并将所述最大值与预设门限值进行比较,其中,若所述最大值大于所述预设门限值,则所述最大值为相关峰值,并将时间计数器清零,若所述最大值小于或等于所述预设门限值,且所述时间计数器已计满一个帧周期,则更新所述频偏值,重新进行所述相关峰值的搜索;以及
主同步信号定位模块,用于根据所述相关峰值定位主同步信号。
9.根据权利要求8所述的LTE***中下行主同步信号的检测装置,其特征在于,所述频偏处理模块具体执行以下步骤:
将所述频偏值输入一个DDS模块,为所述序列X(n)做频偏校正,其中,所述DDS模块用于对所述序列X(n)进行调相,以得到所述序列Y(n)。
10.根据权利要求8所述的LTE***中下行主同步信号的检测装置,其特征在于,所述低通滤波器用于保留所述序列Y(n)中间0.96M带宽的有效数据。
CN201610167088.5A 2016-03-23 2016-03-23 一种lte***中下行主同步信号的检测方法和装置 Pending CN105847212A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610167088.5A CN105847212A (zh) 2016-03-23 2016-03-23 一种lte***中下行主同步信号的检测方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610167088.5A CN105847212A (zh) 2016-03-23 2016-03-23 一种lte***中下行主同步信号的检测方法和装置

Publications (1)

Publication Number Publication Date
CN105847212A true CN105847212A (zh) 2016-08-10

Family

ID=56582955

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610167088.5A Pending CN105847212A (zh) 2016-03-23 2016-03-23 一种lte***中下行主同步信号的检测方法和装置

Country Status (1)

Country Link
CN (1) CN105847212A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108199993A (zh) * 2017-12-13 2018-06-22 浙江大华技术股份有限公司 一种同步头检测方法、装置、电子设备及可读存储介质
CN109088842A (zh) * 2018-09-03 2018-12-25 西安宇飞电子技术有限公司 一种用于ofdm的多重同步方法及***
CN109168186A (zh) * 2018-08-27 2019-01-08 宁波迦南智能电气股份有限公司 一种实现lte***中快速搜索频点的方法
CN109952750A (zh) * 2016-11-11 2019-06-28 瑞典爱立信有限公司 具有Zadoff-Chu序列的参考信号设计
CN110071888A (zh) * 2019-02-28 2019-07-30 成都坤恒顺维科技股份有限公司 一种高速数传中的快速时间同步方法
CN112187693A (zh) * 2020-09-15 2021-01-05 上海微波技术研究所(中国电子科技集团公司第五十研究所) 5g***中pss定时同步的方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1578485A (zh) * 2003-07-28 2005-02-09 凯明信息科技股份有限公司 时分无线通信***的自动频率校正方法及其装置
CN101388723A (zh) * 2008-10-28 2009-03-18 重庆重邮信科通信技术有限公司 一种无线通信定时同步方法及小区搜索方法和***
CN101651650A (zh) * 2009-09-15 2010-02-17 北京天碁科技有限公司 一种同步与频偏的联合估计方法及装置
CN102122997A (zh) * 2011-03-21 2011-07-13 中兴通讯股份有限公司 Lte主同步信号检测的方法、装置及终端
CN102647382A (zh) * 2011-02-16 2012-08-22 中兴通讯股份有限公司 整数倍频偏估计方法及装置
CN103327516A (zh) * 2013-05-21 2013-09-25 上海晨思电子科技有限公司 一种检测主同步信号的方法及装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1578485A (zh) * 2003-07-28 2005-02-09 凯明信息科技股份有限公司 时分无线通信***的自动频率校正方法及其装置
CN101388723A (zh) * 2008-10-28 2009-03-18 重庆重邮信科通信技术有限公司 一种无线通信定时同步方法及小区搜索方法和***
CN101651650A (zh) * 2009-09-15 2010-02-17 北京天碁科技有限公司 一种同步与频偏的联合估计方法及装置
CN102647382A (zh) * 2011-02-16 2012-08-22 中兴通讯股份有限公司 整数倍频偏估计方法及装置
CN102122997A (zh) * 2011-03-21 2011-07-13 中兴通讯股份有限公司 Lte主同步信号检测的方法、装置及终端
CN103327516A (zh) * 2013-05-21 2013-09-25 上海晨思电子科技有限公司 一种检测主同步信号的方法及装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109952750A (zh) * 2016-11-11 2019-06-28 瑞典爱立信有限公司 具有Zadoff-Chu序列的参考信号设计
US11356313B2 (en) 2016-11-11 2022-06-07 Telefonaktiebolaget Lm Ericsson (Publ) Reference signal design with Zadoff-Chu sequences
CN108199993A (zh) * 2017-12-13 2018-06-22 浙江大华技术股份有限公司 一种同步头检测方法、装置、电子设备及可读存储介质
CN108199993B (zh) * 2017-12-13 2021-02-02 浙江大华技术股份有限公司 一种同步头检测方法、装置、电子设备及可读存储介质
CN109168186A (zh) * 2018-08-27 2019-01-08 宁波迦南智能电气股份有限公司 一种实现lte***中快速搜索频点的方法
CN109168186B (zh) * 2018-08-27 2021-04-06 宁波迦南智能电气股份有限公司 一种实现lte***中搜索频点的方法
CN109088842A (zh) * 2018-09-03 2018-12-25 西安宇飞电子技术有限公司 一种用于ofdm的多重同步方法及***
CN109088842B (zh) * 2018-09-03 2021-02-02 西安宇飞电子技术有限公司 一种用于ofdm的多重同步方法及***
CN110071888A (zh) * 2019-02-28 2019-07-30 成都坤恒顺维科技股份有限公司 一种高速数传中的快速时间同步方法
CN112187693A (zh) * 2020-09-15 2021-01-05 上海微波技术研究所(中国电子科技集团公司第五十研究所) 5g***中pss定时同步的方法及装置

Similar Documents

Publication Publication Date Title
CN105847212A (zh) 一种lte***中下行主同步信号的检测方法和装置
CN102695263B (zh) 一种鲁棒的lte***下行定时同步方法
CN104125190B (zh) 适于低信噪比信道环境的ofdm***符号定时同步实现方法
CN106534031B (zh) 一种低复杂度的lte下行帧同步方法
CN107959922B (zh) 一种检测D2D中主sidelink同步信号的方法及装置
CN102761957B (zh) 一种实现td-lte数字中继技术初始同步的方法
CN105516045B (zh) 一种ofdm训练序列构造及同步方法
WO2018049931A1 (zh) 一种检测D2D中sidelink的同步信号的方法及装置
CN103929391B (zh) 一种频率校准方法及装置
CN106713205B (zh) 一种基于循环卷积的lte下行主同步信号检测方法及装置
CN104753832B (zh) 辅同步信号检测方法及装置
CN104735773B (zh) 通信装置及与小区对准帧边界的方法
CN104618289A (zh) 用于主同步信号检测的方法及装置
CN106470476B (zh) 一种lte时域相关初始同步方法及其装置
CN109802904A (zh) 一种窄带物联网NB-IoT的频偏估计方法及终端
Yizhou et al. Timing advanced estimation algorithm of low complexity based on DFT spectrum analysis for satellite system
CN107786240A (zh) 多重载波频率跳变的数字通信电台装置
CN107872418A (zh) 一种用于ofdm通道的时频同步方法
CN101945071A (zh) 多点协作环境中同步序列的确定、以及同步方法与装置
CN104660362A (zh) 一种主同步信号的检测方法和设备
CN102111894B (zh) 随机接入信道中抑制频偏虚警的方法及装置
CN104393947B (zh) 频域zc序列的实现方法及装置
CN106160969A (zh) 一种lte下行同步数据发射配置与接收方法
CN109525355A (zh) 一种信号干扰方法及装置
CN108738124A (zh) 一种定时同步方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160810

WD01 Invention patent application deemed withdrawn after publication