CN105609067A - 一种goa控制装置以及tft-lcd、显示设备 - Google Patents
一种goa控制装置以及tft-lcd、显示设备 Download PDFInfo
- Publication number
- CN105609067A CN105609067A CN201610004272.8A CN201610004272A CN105609067A CN 105609067 A CN105609067 A CN 105609067A CN 201610004272 A CN201610004272 A CN 201610004272A CN 105609067 A CN105609067 A CN 105609067A
- Authority
- CN
- China
- Prior art keywords
- signal
- output
- fet
- low level
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本申请公开了一种GOA控制装置以及一种TFT-LCD、显示设备,用以实现在电平位移器Level?Shifter前端时钟输入信号全部拉低的情况下,后端输出信号跟随前端时钟输入信号输出,从而使得输出信号电平为低,避免GOA单元错误打开。本申请提供的一种栅极扫描电路GOA控制装置,包括电平位移器,以及与电平位移器的输出端相连的控制模块,该控制模块用于当电平位移器的时钟输入信号均为低电平信号时,控制所述电平位移器输出的信号为低电平信号。
Description
技术领域
本申请涉及液晶显示技术领域,尤其涉及一种栅极扫描电路(GOA)控制装置以及一种薄膜晶体管液晶显示屏(TFT-LCD)、显示设备。
背景技术
现有电平位移器(LevelShifter)并没有输出错误保护功能,在某些情况下,前端输入全部拉低,但在前端时钟输入已经拉低的情况下,后端输出不会跟随前端输出,造成输出电平不为低,栅极扫描电路(GOA)单元错误打开。
如图1所示,当前端时钟输入信号(CK)N与CKN+1均为低时,后端输出信号(CLK)N与CLKN+1会内部导通,互相放电以作省电之用,然后当其中一个信号置高,CLKN和CLKN+1会接至电源,输出会正常。但当一帧信号结束时,CLKN和CLKN+1会一直导通,因为其中两个信号均不会置高,此时CLKN和CLKN+1不会正确接至电源充电,会保持中间电平至下一帧开始。
综上所述,现有技术中LevelShifter没有输出错误保护功能,导致LevelShifter前端时钟输入信号全部拉低,但在前端时钟信号输入已经拉低的情况下,后端输出时钟信号不会跟随前端时钟信号输出,造成输出时钟信号电平不为低,GOA单元错误打开。
发明内容
本申请实施例提供了一种GOA控制装置以及一种TFT-LCD、显示设备,用以实现在LevelShifter前端时钟输入信号全部拉低的情况下,后端输出信号跟随前端时钟输入信号输出,从而使得输出信号电平为低,避免GOA单元错误打开。
本申请实施例提供的一种栅极扫描电路GOA控制装置,包括电平位移器,以及与电平位移器的输出端相连的控制模块,该控制模块用于当电平位移器的时钟输入信号均为低电平信号时,控制所述电平位移器输出的信号为低电平信号。
通过该装置,与电平位移器的输出端相连的控制模块,当电平位移器的时钟输入信号均为低电平信号时,控制所述电平位移器输出的信号为低电平信号,从而解决了由于现有电平位移器没有输出错误保护功能,导致的电平位移器前端时钟输入信号全部拉低,但在前端时钟输入信号已经拉低的情况下,后端输出信号不会跟随前端时钟输入信号输出,造成输出电平不为低,GOA单元错误打开的问题。
较佳地,所述控制模块包括一逻辑单元和该逻辑单元输出端连接的一场效应管,所述场效应管的栅极连接所述逻辑单元的输出端,所述场效应管的信号输入端连接低电平VGL输入端,所述场效应管的输出端连接所述电平位移器的输出端,所述逻辑单元的输入端连接电平位移器的时钟输入信号的输出端,用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号或低电平信号,使得所述场效应管导通,从而使得所述电平位移器输出的信号为低电平信号。
较佳地,所述场效应管为N型场效应管,所述逻辑单元用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通;
或者,所述场效应管为P型场效应管,所述逻辑单元用于当电平位移器的时钟输入信号均为低电平信号时,输出低电平信号,使得所述P型场效应管导通。
较佳地,所述场效应管为N型场效应管时,所述逻辑单元包括三个与门和一个非门,其中电平位移器的第一时钟输入信号和第二时钟输入信号输入第一与门,电平位移器的第三时钟输入信号和第四时钟输入信号输入第二与门,第一与门和第二与门的输出信号输入第三与门,第三与门的输出信号输入非门,非门的输出信号为所述逻辑单元的输出信号。
较佳地,所述控制模块包括时序控制器和该时序控制器输出端连接的一场效应管,所述场效应管的栅极连接所述时序控制器的输出端,所述场效应管的信号输入端连接低电平VGL输入端,所述场效应管的输出端连接所述电平位移器的输出端;
所述时序控制器,用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号或低电平信号,使得所述场效应管导通,从而使得所述电平位移器输出的信号为低电平信号。
较佳地,所述场效应管为N型场效应管,所述时序控制器用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通;
或者,所述场效应管为P型场效应管,所述时序控制器用于当电平位移器的时钟输入信号均为低电平信号时,输出低电平信号,使得所述P型场效应管导通。
较佳地,所述场效应管为N型场效应管时,所述时序控制器用于当电平位移器的第一时钟输入信号至第四时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通。
本申请实施例提供的一种薄膜晶体管液晶显示屏TFT-LCD,包括本申请实施例提供的任一所述的GOA控制装置。
本申请实施例提供的一种显示设备,包括本申请实施例提供的所述TFT-LCD。
附图说明
图1为现有技术中LevelShifter前端时钟输入信号与输出信号的时序关系示意图;
图2为本申请实施例提供的一种栅极扫描电路GOA控制装置的结构示意图;
图3为本申请实施例提供的一种Levelshifter的结构示意图;
图4为本申请实施例提供的一种在Levelshifter的输出端增加一逻辑单元与一个Nmos时GOA控制装置的结构示意图;
图5为本申请实施例提供的一种逻辑单元的结构示意图;
图6为本申请实施例提供的一种在Levelshifter的输出端增加一时序控制器与一个Nmos时GOA控制装置的结构示意图;
图7为本申请实施例提供的一种时钟输入信号与GPIO输出信号的时序关系示意图。
具体实施方式
本申请实施例提供了一种GOA控制装置以及一种TFT-LCD、显示设备,用以实现在LevelShifter前端时钟输入信号全部拉低的情况下,后端输出信号跟随前端时钟输入信号输出,从而使得输出信号电平为低,避免GOA单元错误打开。
参见图2,本申请提供的一种栅极扫描电路GOA控制装置,包括电平位移器Levelshifter101,以及与Levelshifter的输出端相连的控制模块102,该控制模块用于当Levelshifter的时钟输入信号均为低电平信号时,控制所述Levelshifter输出的信号为低电平信号。通过该装置,与Levelshifter的输出端相连的控制模块,当Levelshifter的时钟输入信号均为低电平信号时,控制所述Levelshifter输出的信号为低电平信号,从而解决了由于现有LevelShifter没有输出错误保护功能,导致的LevelShifter前端时钟输入信号全部拉低,但在前端时钟输入信号已经拉低的情况下,后端输出信号不会跟随前端时钟输入信号输出,造成输出电平不为低,GOA单元错误打开的问题。
具体地,本申请实施例通过在LevelShifter外增加的逻辑单元或时序控制器,将前端Levelshifter的时钟输入信号(简称CK信号)输入均为低时,将后端Levelshifter输出的信号(简称CLKN)全部拉至低电平信号(VGL),防止Levelshifter输出异常。
本申请实施例中所述的Levelshifter为一种集成电路(IC),可以将电平放大。在TFT-LCD结构中,Levelshifter为GOA单元供电,其输出的信号CLKN输出连接至GOA单元。例如,参见图3,Levelshifter包括四个场效应管T1至T4,输入的信号包括CK1和CK3,输出的信号包括CLK1和CLK3。
本申请实施例,通过逻辑电路或者前端时序控制器的GPIO输出,控制LevelShifter的输出,当CKN与CKN+1均为低时,会将LevelShifter输出的信号CLKN与CLKN+1全部拉低,实现在LevelShifter前端时钟输入信号全部拉低的情况下,后端输出信号跟随前端时钟输入信号输出,从而使得输出信号电平为低,避免GOA单元错误打开,其中N为自然数。
实施例一:
参见图4,在Levelshifter的输出端增加一个逻辑单元与一个Nmos或Pmos。所述场效应管的栅极连接所述逻辑单元的输出端,所述场效应管的信号输入端连接低电平VGL输入端,所述场效应管的输出端连接所述Levelshifter的输出端,所述逻辑单元的输入端连接Levelshifter的时钟输入信号的输出端,用于当Levelshifter的时钟输入信号均为低电平信号时,输出高电平信号或低电平信号,使得所述场效应管导通,从而使得所述Levelshifter输出的信号为低电平信号。
较佳地,所述场效应管为Nmos时,所述逻辑单元用于当Levelshifter的时钟输入信号均为低电平信号时,输出高电平信号,使得Nmos导通;
或者,所述场效应管为Pmos时,所述逻辑单元用于当Levelshifter的时钟输入信号均为低电平信号时,输出低电平信号,使得所述Pmos导通。
较佳地,所述场效应管为Nmos时,逻辑单元结构参见图5所示,包括三个与门和一个非门,其中Levelshifter的第一时钟输入信号CK1和第二时钟输入信号CK2输入第一与门501,Levelshifter的第三时钟输入信号CK3和第四时钟输入信号CK4输入第二与门502,第一与门和第二与门的输出信号输入第三与门503,第三与门的输出信号输入非门504,非门的输出信号GC为所述逻辑单元的输出信号。如图5所示,当且仅当前端4路CK信号CK1~CK4全部为低电平时,逻辑单元输出的信号GC为高电平。
如图4所示,当逻辑单元输出高电平时,Nmos会导通(若换做Pmos,则相应地,当逻辑单元输出低电平时,Pmos会导通),使CLKN输出接至VGL,从而将输出全部拉低Reset,避免错误输出导致GOA单元打开。
当前端4路CK信号CK1~CK4不是全为低电平时,GC为低电平,Nmos不导通,CLKN会正常输出。
需要说明的是,所述的逻辑单元的结构,仅是一种举例说明,还可以是其他结构的逻辑单元,输入的信号也不局限于4路CK信号CK1~CK4,也可以是其他数量的CK信号,只要能达到当CKN与CKN+1均为低时,输出高电平,使得Nmos导通,或者,输出低电平,使得Pmos导通即可,其中N为自然数。
实施例二:
如图6所示,控制模块包括时序控制器和该时序控制器输出端连接的一场效应管,所述场效应管的栅极连接所述时序控制器的输出端,所述场效应管的信号输入端连接低电平VGL输入端,所述场效应管的输出端连接所述Levelshifter的输出端;
所述时序控制器,用于当Levelshifter的时钟输入信号均为低电平信号时,输出高电平信号或低电平信号,使得所述场效应管导通,从而使得所述Levelshifter输出的信号为低电平信号。
较佳地,所述场效应管为N型场效应管,所述时序控制器用于当Levelshifter的时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通;
或者,所述场效应管为P型场效应管,所述时序控制器用于当Levelshifter的时钟输入信号均为低电平信号时,输出低电平信号,使得所述P型场效应管导通。
前端时序控制器通过内部程序控制输出GPIO信号。
较佳地,所述场效应管为N型场效应管时,所述时序控制器用于当Levelshifter的第一时钟输入信号至第四时钟输入信号(CK1~CK4)均为低电平信号时,输出高电平信号,使得所述N型场效应管导通。参见图7,当GOA单元需要Reset时,即当CK1~CK4全部为低电平时,时序控制器控制输出GPIO信号为高电平。
如图6所示,GPIO为高电平时,Nmos会导通(若换做Pmos,则相应地,当时序控制器控制输出GPIO信号为低电平时,Pmos会导通),使CLKN输出接至VGL,从而将输出全部拉低Reset,避免错误输出导致GOA单元打开。
需要说明的是,本申请对时序控制器的结构不作限制,其内部设置的程序只要能达到当CKN与CKN+1均为低时,输出高电平,使得Nmos导通,或者,输出低电平,使得Pmos导通即可,其中N为自然数。
本申请实施例提供的一种薄膜晶体管液晶显示屏TFT-LCD,包括本申请实施例提供的任一所述的GOA控制装置。
本申请实施例提供的一种显示设备,包括本申请实施例提供的所述TFT-LCD。
综上所述,本申请实施例提供的一种栅极扫描电路GOA控制装置,包括电平位移器Levelshifter,以及与Levelshifter的输出端相连的控制模块,该控制模块用于当Levelshifter的时钟输入信号均为低电平信号时,控制所述Levelshifter输出的信号为低电平信号,从而解决了由于现有LevelShifter没有输出错误保护功能,导致的LevelShifter前端时钟输入信号全部拉低,但在前端时钟输入信号已经拉低的情况下,后端输出信号不会跟随前端时钟输入信号输出,造成输出电平不为低,GOA单元错误打开的问题。
本领域内的技术人员应明白,本申请的实施例可提供为方法、***、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(***)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (9)
1.一种栅极扫描电路GOA控制装置,其特征在于,包括电平位移器,以及与电平位移器的输出端相连的控制模块,该控制模块用于当电平位移器的时钟输入信号均为低电平信号时,控制所述电平位移器输出的信号为低电平信号。
2.根据权利要求1所述的装置,其特征在于,所述控制模块包括一逻辑单元和该逻辑单元输出端连接的一场效应管,所述场效应管的栅极连接所述逻辑单元的输出端,所述场效应管的信号输入端连接低电平VGL输入端,所述场效应管的输出端连接所述电平位移器的输出端,所述逻辑单元的输入端连接电平位移器的时钟输入信号的输出端,用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号或低电平信号,使得所述场效应管导通,从而使得所述电平位移器输出的信号为低电平信号。
3.根据权利要求2所述的装置,其特征在于,所述场效应管为N型场效应管,所述逻辑单元用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通;
或者,所述场效应管为P型场效应管,所述逻辑单元用于当电平位移器的时钟输入信号均为低电平信号时,输出低电平信号,使得所述P型场效应管导通。
4.根据权利要求3所述的装置,其特征在于,所述场效应管为N型场效应管时,所述逻辑单元包括三个与门和一个非门,其中电平位移器的第一时钟输入信号和第二时钟输入信号输入第一与门,电平位移器的第三时钟输入信号和第四时钟输入信号输入第二与门,第一与门和第二与门的输出信号输入第三与门,第三与门的输出信号输入非门,非门的输出信号为所述逻辑单元的输出信号。
5.根据权利要求1所述的装置,其特征在于,所述控制模块包括时序控制器和该时序控制器输出端连接的一场效应管,所述场效应管的栅极连接所述时序控制器的输出端,所述场效应管的信号输入端连接低电平VGL输入端,所述场效应管的输出端连接所述电平位移器的输出端;
所述时序控制器,用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号或低电平信号,使得所述场效应管导通,从而使得所述电平位移器输出的信号为低电平信号。
6.根据权利要求5所述的装置,其特征在于,所述场效应管为N型场效应管,所述时序控制器用于当电平位移器的时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通;
或者,所述场效应管为P型场效应管,所述时序控制器用于当电平位移器的时钟输入信号均为低电平信号时,输出低电平信号,使得所述P型场效应管导通。
7.根据权利要求6所述的装置,其特征在于,所述场效应管为N型场效应管时,所述时序控制器用于当电平位移器的第一时钟输入信号至第四时钟输入信号均为低电平信号时,输出高电平信号,使得所述N型场效应管导通。
8.一种薄膜晶体管液晶显示屏TFT-LCD,其特征在于,包括权1~7任一权项所述的装置。
9.一种显示设备,其特征在于,包括权利要求8所述的TFT-LCD。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610004272.8A CN105609067B (zh) | 2016-01-04 | 2016-01-04 | 一种goa控制装置以及tft-lcd、显示设备 |
US15/521,594 US10424235B2 (en) | 2016-01-04 | 2016-10-27 | Control device for providing output error protection function for gate driving circuit, display panel and display device |
PCT/CN2016/103474 WO2017118169A1 (zh) | 2016-01-04 | 2016-10-27 | 栅极驱动电路的控制装置、显示面板和显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610004272.8A CN105609067B (zh) | 2016-01-04 | 2016-01-04 | 一种goa控制装置以及tft-lcd、显示设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105609067A true CN105609067A (zh) | 2016-05-25 |
CN105609067B CN105609067B (zh) | 2018-09-11 |
Family
ID=55988955
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610004272.8A Active CN105609067B (zh) | 2016-01-04 | 2016-01-04 | 一种goa控制装置以及tft-lcd、显示设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10424235B2 (zh) |
CN (1) | CN105609067B (zh) |
WO (1) | WO2017118169A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017118169A1 (zh) * | 2016-01-04 | 2017-07-13 | 京东方科技集团股份有限公司 | 栅极驱动电路的控制装置、显示面板和显示设备 |
CN108492791A (zh) * | 2018-03-26 | 2018-09-04 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其控制方法、显示装置 |
CN111599299A (zh) * | 2020-06-18 | 2020-08-28 | 京东方科技集团股份有限公司 | 电平转换电路、显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006040904A1 (ja) * | 2004-10-14 | 2006-04-20 | Sharp Kabushiki Kaisha | レベルシフタ回路、駆動回路、および表示装置 |
TW200828233A (en) * | 2006-12-29 | 2008-07-01 | Cheertek Inc | Gate driver structure of TFT-LCD display |
CN101309077A (zh) * | 2007-03-12 | 2008-11-19 | 精工爱普生株式会社 | 电平移动电路、电光学装置及电平移动方法 |
KR20130107912A (ko) * | 2012-03-23 | 2013-10-02 | 엘지디스플레이 주식회사 | 액정표시장치의 레벨 시프터 |
CN104966503A (zh) * | 2015-07-24 | 2015-10-07 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、电平移位器 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3733435A (en) * | 1971-02-26 | 1973-05-15 | Zenith Radio Corp | Integral memory image display or information storage system |
JPS55146489A (en) * | 1979-04-20 | 1980-11-14 | Suwa Seikosha Kk | Liquid crystal matrix display unit |
JP3582082B2 (ja) * | 1992-07-07 | 2004-10-27 | セイコーエプソン株式会社 | マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置 |
US6411302B1 (en) * | 1999-01-06 | 2002-06-25 | Concise Multimedia And Communications Inc. | Method and apparatus for addressing multiple frame buffers |
US6967688B1 (en) * | 2001-07-13 | 2005-11-22 | National Semiconductor Corporation | Method and apparatus that reduces jitter in a display by providing temporal hysteresis |
JP4421208B2 (ja) * | 2002-05-17 | 2010-02-24 | シャープ株式会社 | レベルシフタ回路およびそれを備えた表示装置 |
KR100487439B1 (ko) * | 2002-12-31 | 2005-05-03 | 엘지.필립스 엘시디 주식회사 | 평판표시장치의 양방향 구동 회로 및 구동 방법 |
KR101028947B1 (ko) * | 2004-05-31 | 2011-04-12 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 회로 |
KR20060054811A (ko) * | 2004-11-16 | 2006-05-23 | 삼성전자주식회사 | 표시장치용 구동칩과, 이를 갖는 표시장치 |
JP4826213B2 (ja) * | 2005-03-02 | 2011-11-30 | ソニー株式会社 | レベルシフト回路およびシフトレジスタ並びに表示装置 |
US8159441B2 (en) * | 2006-10-31 | 2012-04-17 | Chunghwa Picture Tubes, Ltd. | Driving apparatus for driving gate lines in display panel |
KR20080053599A (ko) * | 2006-12-11 | 2008-06-16 | 삼성전자주식회사 | 액정 표시 장치 |
KR100871829B1 (ko) * | 2007-06-22 | 2008-12-03 | 삼성전자주식회사 | 적은 면적과 높은 효율을 갖는 공통 전압 발생기 및 그방법 |
KR100998091B1 (ko) * | 2008-12-01 | 2010-12-03 | 삼성에스디아이 주식회사 | 플라즈마 표시 장치 및 그 구동 방법 |
PL2353089T3 (pl) * | 2009-07-06 | 2012-10-31 | Deuta Werke Gmbh | Sposób przedstawiania informacji istotnych dla bezpieczeństwa na wyświetlaczu oraz urządzenie do zastosowania sposobu |
KR101324428B1 (ko) * | 2009-12-24 | 2013-10-31 | 엘지디스플레이 주식회사 | 표시장치 |
KR20110077868A (ko) * | 2009-12-30 | 2011-07-07 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치 |
CN101950520B (zh) | 2010-08-25 | 2012-12-26 | 友达光电股份有限公司 | 电平移位器、时钟输出信号的产生方法及其平面显示装置 |
KR101920885B1 (ko) * | 2011-09-29 | 2018-11-22 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
TWI546784B (zh) * | 2014-04-30 | 2016-08-21 | 聯詠科技股份有限公司 | 閘極驅動電路及其驅動方法 |
KR102218946B1 (ko) | 2014-06-13 | 2021-02-24 | 엘지디스플레이 주식회사 | 스캔 구동부 및 이를 이용한 표시장치 |
CN105609067B (zh) | 2016-01-04 | 2018-09-11 | 京东方科技集团股份有限公司 | 一种goa控制装置以及tft-lcd、显示设备 |
-
2016
- 2016-01-04 CN CN201610004272.8A patent/CN105609067B/zh active Active
- 2016-10-27 US US15/521,594 patent/US10424235B2/en active Active
- 2016-10-27 WO PCT/CN2016/103474 patent/WO2017118169A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006040904A1 (ja) * | 2004-10-14 | 2006-04-20 | Sharp Kabushiki Kaisha | レベルシフタ回路、駆動回路、および表示装置 |
TW200828233A (en) * | 2006-12-29 | 2008-07-01 | Cheertek Inc | Gate driver structure of TFT-LCD display |
CN101309077A (zh) * | 2007-03-12 | 2008-11-19 | 精工爱普生株式会社 | 电平移动电路、电光学装置及电平移动方法 |
KR20130107912A (ko) * | 2012-03-23 | 2013-10-02 | 엘지디스플레이 주식회사 | 액정표시장치의 레벨 시프터 |
CN104966503A (zh) * | 2015-07-24 | 2015-10-07 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、电平移位器 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017118169A1 (zh) * | 2016-01-04 | 2017-07-13 | 京东方科技集团股份有限公司 | 栅极驱动电路的控制装置、显示面板和显示设备 |
US10424235B2 (en) | 2016-01-04 | 2019-09-24 | Boe Technology Group Co., Ltd. | Control device for providing output error protection function for gate driving circuit, display panel and display device |
CN108492791A (zh) * | 2018-03-26 | 2018-09-04 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其控制方法、显示装置 |
WO2019184355A1 (zh) * | 2018-03-26 | 2019-10-03 | 京东方科技集团股份有限公司 | 显示驱动电路及其控制方法、显示装置 |
CN108492791B (zh) * | 2018-03-26 | 2019-10-11 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其控制方法、显示装置 |
US10930191B2 (en) | 2018-03-26 | 2021-02-23 | Chongqing Boe Optoelectronics Technology Co., Ltd. | Display driving circuit and driving method therefor, display device |
CN111599299A (zh) * | 2020-06-18 | 2020-08-28 | 京东方科技集团股份有限公司 | 电平转换电路、显示面板 |
US11715403B2 (en) | 2020-06-18 | 2023-08-01 | Beijing Boe Display Technology Co., Ltd. | Level conversion circuit, and display panel |
CN111599299B (zh) * | 2020-06-18 | 2023-12-12 | 京东方科技集团股份有限公司 | 电平转换电路、显示面板 |
Also Published As
Publication number | Publication date |
---|---|
WO2017118169A1 (zh) | 2017-07-13 |
CN105609067B (zh) | 2018-09-11 |
US20180005564A1 (en) | 2018-01-04 |
US10424235B2 (en) | 2019-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7278222B2 (ja) | シフトレジスタ、その駆動方法及びゲート駆動回路、表示装置 | |
EP3611720B1 (en) | Shift register unit, gate driving circuit, and driving method | |
JP6414920B2 (ja) | シフトレジスタユニット、表示パネル及び表示装置 | |
EP3214616B1 (en) | Goa unit and drive method, goa circuit, and display device | |
US10140913B2 (en) | Shift register unit, gate drive circuit and display device | |
WO2018205543A1 (zh) | 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置 | |
EP3151235A1 (en) | Shift register, gate integrated drive circuit, and display screen | |
US9536623B2 (en) | Gate drive circuit and shift register | |
WO2016065834A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器电路、及显示装置 | |
WO2016145780A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN106951123B (zh) | 触控驱动单元及其驱动方法、触控驱动电路、显示装置 | |
WO2016161770A1 (zh) | 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置 | |
EP3882902A1 (en) | Shift register and drive method therefor, gate drive circuit, array substrate, and display device | |
US8558603B2 (en) | Multiplexer with level shifter | |
JP2018507426A (ja) | 液晶表示装置用goa回路 | |
CN102930812A (zh) | 移位寄存器、栅线集成驱动电路、阵列基板及显示器 | |
JP2012221551A (ja) | シフトレジスタとゲートライン駆動装置 | |
CN108492793B (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
CN105609067A (zh) | 一种goa控制装置以及tft-lcd、显示设备 | |
WO2018214756A1 (zh) | 一种栅极驱动电路及显示面板 | |
CN105652535A (zh) | 一种栅极驱动电路及显示面板 | |
US11222565B2 (en) | Shift register, gate driving circuit and driving method thereof, display apparatus | |
WO2019019608A1 (zh) | 移位寄存器电路及其驱动方法、扫描驱动电路和显示装置 | |
CN106601181A (zh) | 移位寄存器、栅极驱动电路、显示面板及驱动方法 | |
KR102098133B1 (ko) | 시프트 레지스터 회로, goa 회로, 및 디스플레이 장치와 그 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |