CN105376512A - 一种基于可编程逻辑器件的信号转换装置 - Google Patents

一种基于可编程逻辑器件的信号转换装置 Download PDF

Info

Publication number
CN105376512A
CN105376512A CN201510796032.1A CN201510796032A CN105376512A CN 105376512 A CN105376512 A CN 105376512A CN 201510796032 A CN201510796032 A CN 201510796032A CN 105376512 A CN105376512 A CN 105376512A
Authority
CN
China
Prior art keywords
signal
programmable logic
lvds
logic device
chromacoder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510796032.1A
Other languages
English (en)
Inventor
付文明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Jingce Electronic Technology Co Ltd
Original Assignee
Wuhan Jingce Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Jingce Electronic Technology Co Ltd filed Critical Wuhan Jingce Electronic Technology Co Ltd
Priority to CN201510796032.1A priority Critical patent/CN105376512A/zh
Publication of CN105376512A publication Critical patent/CN105376512A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Color Television Systems (AREA)

Abstract

本发明公开了一种基于可编程逻辑器件的信号转换装置,实现LVDS信号到DP信号的转换,包括信号处理单元、LVDS信号输入接口和DP信号输出接口,信号处理单元集成于一颗可编程逻辑器件中;该可编程逻辑器件具有耦接LVDS信号输入接口的LVDS输入端子及耦接DP信号输出接口的DP输出端子;该信号处理单元用于将LVDS信号转换成DP信号;本发明提供的该基于可编程逻辑器件的信号转换装置,支持DP1.2协议,解决了当前的LVDS信号转DP信号的传输协议支持过低的问题,可满足当前视频支持大分辨率需求。

Description

一种基于可编程逻辑器件的信号转换装置
技术领域
本发明属于信号处理技术领域,更具体地,涉及一种基于可编程逻辑器件的信号转换装置。
背景技术
随着视频显示技术的不断发展,画面分辨率从最初的720P、1080P提高到了现在的4k*2K、8K*4K,画面刷新率也从最初的30Hz、60Hz上升到了现在的120Hz、240Hz。为了满足高分辨率的显示要求,显示传输技术在不断的更新,从早期支持低分辨率的LVDS传输技术发展到能支持高分辨率的DP、MIPI和V-BY-ONE等传输技术,且各种传输技术的传输协议也在不断的进行升级,如DP传输技术的传输协议从原来的DP1.1升级到了DP1.2。
由于LVDS等传统接口的液晶模组还继续在生产,其测试装置未进入代换周期仍将继续使用,模组生产商虽然也生产DP1.2液晶模组,但为了保护投资、降低生产成本,需要有效的利用现有的LVDS信号测试设备以避免大批量的购买DP1.2信号专业测试设备。为了能在短时期内低成本的大批量生产DP1.2液晶模组并保证其良品率,需要一种能将现有LVDS信号测试设备输出的LVDS信号转换成DP1.2液晶模组能够识别的DP1.2信号。
当前,LVDS信号转DP信号的技术方案大多是基于DP桥片实现的,其传输协议只支持DP1.1,其单通道数据传输速率最大只能支持2.7Gbps,不能满足DP1.2液晶模组的测试需求。
发明内容
针对现有技术的以上缺陷或改进需求,本发明提供了一种基于可编程逻辑器件的信号转换装置,其目的在于解决当前的LVDS信号转DP信号的技术方案传输协议支持过低的问题。
为实现上述目的,按照本发明的一个方面,提供了一种基于可编程逻辑器件的信号转换装置,包括信号处理单元、LVDS信号输入接口和DP信号输出接口,该信号处理单元集成于一颗可编程逻辑器件中;该可编程逻辑器件具有耦接LVDS信号输入接口的LVDS输入端子及耦接DP信号输出接口的DP输出端子;该信号处理单元用于将LVDS信号转换成DP信号。
优选的,上述基于可编程逻辑器件的信号转换装置,其信号处理单元具有LVDS解码模块,该LVDS解码模块通过LVDS输入端子耦接LVDS信号输入接口,LVDS解码模块用于将LVDS信号输入接口输入的LVDS信号解析成图像数据和时序信息。
优选的,上述基于可编程逻辑器件的信号转换装置,其信号处理单元具有DP编码模块,该DP编码模块通过DP输出端子耦接DP信号输出接口,DP编码模块根据DP1.2协议将所述图像数据按照所述时序信息进行编码生成DP1.1信号或DP1.2信号。
优选的,上述基于可编程逻辑器件的信号转换装置,还包括第一缓存芯片,所述可编程逻辑器件具有缓存端子,所述信号处理单元具有缓存控制模块;该缓存控制模块通过上述缓存端子连接上述第一缓存芯片。
优选的,上述基于可编程逻辑器件的信号转换装置,所述可编程逻辑器件具有控制端子,所述信号处理单元具有主控模块,控制信号通过该控制端子输入上述主控模块;该主控模块根据上述控制信号控制上述缓存控制模块对上述第一缓存芯片的读写;上述主控模块可根据外部模式设置命令设置LVDS信号转DP信号的直通模式或倍频模式。
优选的,上述基于可编程逻辑器件的信号转换装置,还包括第二缓存芯片,上述DP输出端子通过该第二缓存芯片耦接所述DP信号输出接口。
优选的,上述信号处理单元具有先入先出序列处理模块,上述DP编码模块包括多个DP编码子模块;该先入先出序列处理模块将从缓存控制模块中读取的图像数据经缓存处理后分别写入到所述多个DP编码子模块中。
优选的,上述DP信号输出接口的个数和所述DP输出端子的个数均与所述DP编码子模块的个数相同,每个DP编码子模块分别通过一个DP输出端子与一个DP信号输出接口耦接。
优选的,上述基于可编程逻辑器件的信号转换装置,还包括多个第二缓存芯片,第二缓存芯片的个数与DP编码子模块的个数相同,每个DP编码子模块分别通过一个第二缓存芯片与一个DP信号输出接口耦接。
优选的,每个DP输出端子均包括4个高速收发器,每个高速收发器的数据传输速率大于3Gbps,并且可以向下兼容2.7Gbps、1.62Gbps的数据传输速率。
本发明提供的基于可编程逻辑器件的信号转换装置,其LVDS信号输入接口可支持1、2、4、和/或8LINK的LVDS接入;其DP输出接口可支持两路DP信号输出;该信号转换装置支持图像的直通和倍频转换输出。
总体而言,通过本发明所构思的以上技术方案与现有技术相比,能够取得下列有益效果:
(1)本发明提供的信号转换装置,实现LVDS信号到DP1.2或DP1.1传输协议的信号转换功能,而DP1.2传输协议兼容旧版DP1.1传输协议,单数据通道支持5.4Gbps/3.24Gbps/2.7Gbps/1.62Gbps的传输速率,支持4K*2K@60Hz的分辨率;与现有技术相比,解决了当前的LVDS信号转DP信号的传输协议支持过低的问题,可满足当前视频支持大分辨率需求;
(2)本发明提供的信号转换装置,其主控模块根据外部的模式设置,配置LVDS信号转DP信号的直通和/或倍频模式,实现LVDS低刷新率的信号输入,实现高刷新率的DP信号输出,突破了LVDS传输高分辨率的瓶颈。
附图说明
图1是本发明实施例提供的一种基于可编程逻辑器件的信号转换装置的功能框图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。
如图1所示,本发明实施例提供的一种基于可编程逻辑器件的信号转换装置(以两路DP信号输出为例),采用FPGA加***接口配合缓存的技术方案,其FPGA内部嵌入LVDS解码模块、主控模块、缓存控制模块和DP编码模块,构成信号处理单元;具有1路LVDS信号输入接口和2路DP信号输出接口;实施例提供的这种基于可编程逻辑器件的信号转换装置,其FPGA内还嵌入了先进先出队列处理模块(FIFO);其DP编码模块具有两路编码子模块,分别为第一DP编码子模块和第二DP编码子模块。
工作中,LVDS解码模块对接收的LVDS信号解码,获取LVDS信号的时序信息和图像数据;
缓存控制模块将上述图像数据存储到第一缓存芯片中,与此同时主控模块根据外部模式设置获取配置参数;缓存控制模块按照上述时序信息和配置参数从第一缓存芯片中读取相应的图像数据发送FIFO,经由FIFO将图像数据发送到DP编码模块,由DP编码模块根据DP1.2协议将上述图像数据按照上述时序信息进行编码生成DP1.1信号或DP1.2信号;
其中,LVDS解码模块支持1link、2link、4link和8link信号接入,输出时序信息和图像数据;第一缓存芯片用于缓存图像数据;缓存控制模块用于控制第一缓存芯片的读写操作;主控模块用于根据外部模式配置信息与上述时序信号控制缓存控制模块;FIFO将接收的一路图像数据转换为两路输出;第一DP编码子模块和第二DP编码子模块用于按照配置处理FIFO输出的两路图像数据,获取两路DP信号;通过DP信号输出接口输出两路DP1.2或DP1.1信号;支持图像的直通或倍频转换;
其中,LVDS解码模块对1link、2link、4link、8link的LVDS信号接收解码,解码出LVDS的时序信息和图像数据;将时序信息发送到主控模块,图像数据发送到缓存控制模块;缓存控制模块将该图像数据存储到第一缓存中,主控模块同步的根据外部模式设置获取配置参数;缓存控制模块则按照上述时序信息和配置参数从第一缓存中读取相应的图像数据发送FIFO,经由FIFO将一路图像数据转换为两路,分别发送到第一DP编码子模块和第二DP编码子模块,由上述两个DP编码子模块根据配置将两路图像数据转换成DP两路信号。
以下结合实施例提供的信号转换装置,以4link的LVDS输入信号转DP1.2信号为例,具体阐述直通模式下和倍频模式下的LVDS到DP1.2信号的信号转换过程;
在直通模式下,信号转换装置接收到4link的LVDS发送的4K*2K@60Hz的图像信号,由LVDS解码模块对LVDS图像信号进行解码,获取RGB的图像数据和RGB的像素时序数据;其中,RGB的像素时序数据发送到主控模块,RGB的图像数据发送到缓存控制模块;
缓存控制模块接收到LVDS解码模块输出的RGB图像数据,将其保存到第一缓存中,并记录存储信息;
主控模块接收到RGB图像的像素时序数据后,根据外部设置的直通模式,将时序配置信息分别发送到缓存控制模块和两个DP编码子模块,设置缓存控制模块从第一缓存读取数据的速度;缓存控制模块将从第一缓存中读取的RGB图像数据发送到FIFO,FIFO自动将RGB图像数据发送到两个DP编码子模块;
每一个DP编码子模块根据主控模块的时序配置参数命令进行功能状态配置;根据该配置将FIFO输出的图像数据按照4K*2K@60Hz的像素设置转换成DP1.2的信号格式通过一个DP输出端子发送到DP信号输出接口,其中DP输出端子包括4个高速收发器,即4个数据通道,每个通道的数据传输速率为5.4Gbps;为提高信号的质量,将转换生成DP1.2的信号经过到第二缓存芯片缓存后再发送到DP信号输出接口;
针对直通模式,本发明提供的信号转换装置还支持1link、2link和8link的LVDS信号转DP1.2信号的应用。
在倍频模式下,信号转换装置接收到4link的LVDS发送的4K*2K@30Hz的图像信号,由LVDS解码模块对LVDS图像信号进行解码,获取RGB的图像数据和RGB的像素时序数据;其中,RGB的像素时序数据发送到主控模块,RGB的图像数据发送到缓存控制模块;
缓存控制模块接收到LVDS解码模块输出的RGB图像数据,将其保存到第一缓存中,并记录存储信息;
主控模块接收到RGB图像的像素时序数据后,根据外部设置的一倍频模式设置,将4K*2K@60Hz时序配置信息分别发送给缓存控制模块和两个DP编码子模块,设置缓存控制模块从第一缓存读取数据的速度;缓存控制模块将从第一缓存中读取的RGB图像数据发送到FIFO,FIFO自动将RGB图像数据发送到两个DP编码子模块;
每一个DP编码模块根据主控模块的时序配置参数命令进行功能状态配置;将FIFO输出的图像数据按照4K*2K@60Hz的像素设置转换成DP1.2的信号格式通过一个DP输出端子发送到DP信号输出接口,其中DP输出端子包括4个高速收发器,即4个数据通道,每个通道的数据传输速率为5.4Gbps;为提高信号的质量,经过到第二缓存芯片缓存后再发送到DP信号输出接口;
对4link的LVDS信号到DP1.2信号的转换而言,4link的LVDS信号的最大分辨率支持4K*2K@60Hz,但是当LVDS信号源的输出图像分辨率受限,仅能输出4K*2K@30Hz,而输出DP信号时又需要输出4K*2K@60Hz的图像,在这种应用下,采用一倍频的设置;
针对倍频模式,本发明提供的信号转换装置还支持1link、2link和8link的LVDS信号转DP1.2信号的倍频应用环境,而且倍频倍数可根据应用需要设置。
本领域的技术人员容易理解,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种基于可编程逻辑器件的信号转换装置,包括信号处理单元、LVDS信号输入接口和DP信号输出接口,其特征在于,所述信号处理单元集成于一颗可编程逻辑器件中;所述可编程逻辑器件具有耦接所述LVDS信号输入接口的LVDS输入端子及耦接所述DP信号输出接口的DP输出端子;所述信号处理单元用于将LVDS信号转换成DP信号。
2.如权利要求1所述的基于可编程逻辑器件的信号转换装置,其特征在于,所述信号处理单元具有LVDS解码模块,所述LVDS解码模块通过所述LVDS输入端子耦接所述LVDS信号输入接口,所述LVDS解码模块将LVDS信号输入接口输入的LVDS信号解析成图像数据和时序信息。
3.如权利要求2所述的基于可编程逻辑器件的信号转换装置,其特征在于,所述信号处理单元具有DP编码模块,所述DP编码模块通过所述DP输出端子耦接所述DP信号输出接口,所述DP编码模块根据DP1.2协议将所述图像数据按照所述时序信息进行编码生成DP1.1信号或DP1.2信号。
4.如权利要求3所述的基于可编程逻辑器件的信号转换装置,其特征在于,还包括第一缓存芯片,所述可编程逻辑器件具有缓存端子,所述信号处理单元具有缓存控制模块;所述缓存控制模块接收所述图像数据并通过所述缓存端子将所述图像数据写入所述第一缓存芯片。
5.如权利要求4所述的基于可编程逻辑器件的信号转换装置,其特征在于,所述可编程逻辑器件具有控制端子,所述信号处理单元具有主控模块,控制信号通过所述控制端子输入所述主控模块;所述主控模块根据所述控制信号控制所述缓存控制模块对所述第一缓存芯片的读写。
6.如权利要求5所述的基于可编程逻辑器件的信号转换装置,其特征在于,还包括第二缓存芯片,所述DP输出端子通过所述第二缓存芯片耦接所述DP信号输出接口。
7.如权利要求5所述的基于可编程逻辑器件的信号转换装置,其特征在于,所述信号处理单元具有先入先出序列处理模块,所述DP编码模块包括多个DP编码子模块,所述先入先出序列处理模块读取所述缓存控制模块中的图像数据经缓存处理后分别写入到所述多个DP编码子模块中。
8.如权利要求7所述的基于可编程逻辑器件的信号转换装置,其特征在于,所述DP信号输出接口的个数和所述DP输出端子的个数均与所述DP编码子模块的个数相同,每个所述DP编码子模块分别通过一个所述DP输出端子与一个DP信号输出接口耦接。
9.如权利要求8所述的基于可编程逻辑器件的信号转换装置,其特征在于,还包括多个第二缓存芯片,所述第二缓存芯片的个数与所述DP编码子模块的个数相同,所述每一个DP编码子模块分别通过一个第二缓存芯片与一个DP信号输出接口耦接。
10.如权利要求1至9任一项所述的基于可编程逻辑器件的信号转换装置,其特征在于,每个所述DP输出端子均包括4个高速收发器,所述每个高速收发器的数据传输速率大于3Gbps。
CN201510796032.1A 2015-11-18 2015-11-18 一种基于可编程逻辑器件的信号转换装置 Pending CN105376512A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510796032.1A CN105376512A (zh) 2015-11-18 2015-11-18 一种基于可编程逻辑器件的信号转换装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510796032.1A CN105376512A (zh) 2015-11-18 2015-11-18 一种基于可编程逻辑器件的信号转换装置

Publications (1)

Publication Number Publication Date
CN105376512A true CN105376512A (zh) 2016-03-02

Family

ID=55378266

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510796032.1A Pending CN105376512A (zh) 2015-11-18 2015-11-18 一种基于可编程逻辑器件的信号转换装置

Country Status (1)

Country Link
CN (1) CN105376512A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107396003A (zh) * 2017-08-28 2017-11-24 深圳市巨潮科技股份有限公司 一种dp信号分配器和dp信号分配方法
CN108319560A (zh) * 2018-03-07 2018-07-24 中国科学院西安光学精密机械研究所 一种TLK2711传输接口与Camera-Link传输接口的转换电路
CN109194889A (zh) * 2018-08-16 2019-01-11 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN109448614A (zh) * 2018-09-14 2019-03-08 武汉帆茂电子科技有限公司 一种基于FPGA的Displayport信号产生装置及方法
CN109547712A (zh) * 2019-01-18 2019-03-29 深圳市巨潮科技股份有限公司 基于fpga的dp信号分配***
CN109753013A (zh) * 2017-11-02 2019-05-14 上海复旦微电子集团股份有限公司 新型可编程芯片电路
CN110557581A (zh) * 2019-09-04 2019-12-10 南京图格医疗科技有限公司 一种超高清分辨率下多接口转多接口的***及其兼容方法
CN110720206A (zh) * 2018-08-23 2020-01-21 深圳市大疆创新科技有限公司 一种数据采集***、传输转换电路以及移动平台
CN111984577A (zh) * 2019-05-21 2020-11-24 南宁富桂精密工业有限公司 烧录控制***以及烧录控制方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100091180A1 (en) * 2008-10-13 2010-04-15 Himax Technologies Limited Signal conversion apparatuses and display system
CN102446477A (zh) * 2011-12-30 2012-05-09 武汉精测电子技术有限公司 一种带有dp接口的液晶模组测试装置及测试方法
CN104717436A (zh) * 2015-02-09 2015-06-17 深圳市嘉利达专显科技有限公司 一种用于手术室的内窥显示驱动***及其方法
CN105049773A (zh) * 2015-06-29 2015-11-11 武汉精测电子技术股份有限公司 Lvds视频信号转换为dp视频信号的方法及***

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100091180A1 (en) * 2008-10-13 2010-04-15 Himax Technologies Limited Signal conversion apparatuses and display system
CN102446477A (zh) * 2011-12-30 2012-05-09 武汉精测电子技术有限公司 一种带有dp接口的液晶模组测试装置及测试方法
CN104717436A (zh) * 2015-02-09 2015-06-17 深圳市嘉利达专显科技有限公司 一种用于手术室的内窥显示驱动***及其方法
CN105049773A (zh) * 2015-06-29 2015-11-11 武汉精测电子技术股份有限公司 Lvds视频信号转换为dp视频信号的方法及***

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107396003A (zh) * 2017-08-28 2017-11-24 深圳市巨潮科技股份有限公司 一种dp信号分配器和dp信号分配方法
CN107396003B (zh) * 2017-08-28 2023-06-23 深圳市巨潮科技股份有限公司 一种dp信号分配器和dp信号分配方法
CN109753013A (zh) * 2017-11-02 2019-05-14 上海复旦微电子集团股份有限公司 新型可编程芯片电路
CN109753013B (zh) * 2017-11-02 2020-05-29 上海复旦微电子集团股份有限公司 新型可编程芯片电路
CN108319560A (zh) * 2018-03-07 2018-07-24 中国科学院西安光学精密机械研究所 一种TLK2711传输接口与Camera-Link传输接口的转换电路
CN108319560B (zh) * 2018-03-07 2024-04-05 中国科学院西安光学精密机械研究所 一种TLK2711传输接口与Camera-Link传输接口的转换电路
CN109194889B (zh) * 2018-08-16 2020-11-20 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN109194889A (zh) * 2018-08-16 2019-01-11 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN110720206A (zh) * 2018-08-23 2020-01-21 深圳市大疆创新科技有限公司 一种数据采集***、传输转换电路以及移动平台
CN109448614A (zh) * 2018-09-14 2019-03-08 武汉帆茂电子科技有限公司 一种基于FPGA的Displayport信号产生装置及方法
CN109448614B (zh) * 2018-09-14 2021-09-28 武汉帆茂电子科技有限公司 一种基于FPGA的Displayport信号产生装置及方法
CN109547712A (zh) * 2019-01-18 2019-03-29 深圳市巨潮科技股份有限公司 基于fpga的dp信号分配***
CN111984577A (zh) * 2019-05-21 2020-11-24 南宁富桂精密工业有限公司 烧录控制***以及烧录控制方法
CN110557581A (zh) * 2019-09-04 2019-12-10 南京图格医疗科技有限公司 一种超高清分辨率下多接口转多接口的***及其兼容方法

Similar Documents

Publication Publication Date Title
CN105376512A (zh) 一种基于可编程逻辑器件的信号转换装置
TWI529656B (zh) Image display system and image processing method
CN102097050B (zh) 一种实现显示信号无缝切换的装置和方法
CN107249107B (zh) 视频控制器和图像处理方法及装置
CN203574772U (zh) 单link的lvds视频信号转换为mipi视频信号装置
CN103957374A (zh) 一种基于dp接口的8k超高清显示***
WO2015100920A1 (zh) 超高清显示装置及视频信号转换方法
US20140015873A1 (en) Electronic display device and method for controlling the electronic display device
CN109714621A (zh) 一种时序可配置的多路动态视频模拟方法及其处理***
CN104360511A (zh) 实现两种模式的mipi模组测试方法和测试***
CN104038719A (zh) 一种基于视频帧的超高清视频显示***及方法
CN104575351A (zh) 一种信号转换***、显示器及信号转换方法
CN113573111B (zh) 一种8k超高清视频转换点屏***及点屏方法
CN203691524U (zh) 双linklvds视频信号转换mipi视频信号装置
CN209928941U (zh) 8k4k视频/图像信号机
CN105516633B (zh) 一种图像处理***
WO2017113560A1 (zh) 一种显示控制电路及显示装置
KR20150095051A (ko) 디스플레이 장치 및 디스플레이 장치의 이미지 업데이트 방법
CN204377068U (zh) 一种可切换播放超高清图像的触摸显示装置
CN101499245B (zh) 异步先入先出存储器、液晶显示控制器及其控制方法
CN204031327U (zh) 基于DisplayPort实现电视墙拼接的控制装置
CN115101025B (zh) 一种支持虚拟帧缓冲的lcd控制电路及其控制方法
CN203691525U (zh) Lvds视频信号转换为8lane奇偶分屏mipi视频信号装置
CN203503282U (zh) 四link的lvds视频信号转换为mipi视频信号装置
KR20170028810A (ko) 디스플레이 장치 및 이의 제어 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the four floor, No.

Applicant after: Wuhan fine test electronics group Limited by Share Ltd

Address before: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the four floor, No.

Applicant before: Wuhan Jingce Electronic Technology Co., Ltd.

RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160302