CN105374805A - 一种多芯片封装结构 - Google Patents
一种多芯片封装结构 Download PDFInfo
- Publication number
- CN105374805A CN105374805A CN201410438992.6A CN201410438992A CN105374805A CN 105374805 A CN105374805 A CN 105374805A CN 201410438992 A CN201410438992 A CN 201410438992A CN 105374805 A CN105374805 A CN 105374805A
- Authority
- CN
- China
- Prior art keywords
- bare chip
- packaging structure
- pin area
- packaging body
- pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73209—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73257—Bump and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18162—Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Abstract
本发明涉及电子技术领域,具体涉及一种封装结构。一种多芯片封装结构,包括一封装体,所述封装体的内部封装有第一裸芯片,所述第一裸芯片包括第一引脚区、第二引脚区,所述第一引脚区连接至少一个第二裸芯片,至少一个所述第二裸芯片与所述第一裸芯片堆叠设置,且所述第二裸芯片设置于所述第一裸芯片下方。本发明通过将至少一个第二裸芯片与第一裸芯片堆叠设置,能够有效减小封装体尺寸,并提高互连方便性,同时能够提供良好的散热,有助于封装结构的性能提升。
Description
技术领域
本发明涉及电子技术领域,具体涉及一种封装结构。
背景技术
随着电子产品市场小型化、便携化及多功能化的发展,在单个封装结构内部集成多个芯片,以有效增大电子器件的功能性已成为微电子封装的发展趋势,现有技术的两个芯片(1,2)集成于同一封装结构中时,参照图1,两个芯片(1,2)平铺设置,采用引线(3)键合方式实现对应引脚的连接,现有技术存在的缺点是封装体的体积远远大于单个芯片的体积,同时其互连方式往往会引入寄生电感,而且引线越长,寄生电阻越大,影响封装结构的整体性能表现。
发明内容
本发明的目的在于,提供一种多芯片封装结构,解决以上技术问题。
本发明所解决的技术问题可以采用以下技术方案来实现:
一种多芯片封装结构,包括一封装体,其中,所述封装体的内部封装有第一裸芯片,所述第一裸芯片包括第一引脚区、第二引脚区,所述第一引脚区连接至少一个第二裸芯片,至少一个所述第二裸芯片与所述第一裸芯片堆叠设置,且所述第二裸芯片设置于所述第一裸芯片下方。
本发明的多芯片封装结构,所述第二裸芯片与所述第一裸芯片通过焊料块电连接。
本发明的多芯片封装结构,所述第二引脚区的引脚被引出至所述封装体的下表面用以与外部电路连接。
本发明的多芯片封装结构,所述第一裸芯片的面积大于所述第二裸芯片的面积。
本发明的多芯片封装结构,所述第一引脚区和所述第二引脚区位于所述第一裸芯片的下表面,所述第一裸芯片的上表面沿所述封装体的上表面设置并与外部接触。
本发明的多芯片封装结构,所述封装体的下表面设有与所述第二引脚区的引脚相对应的焊盘,所述焊盘通过焊球与外部电路连接。
本发明的多芯片封装结构,所述第二引脚区位于所述第一引脚区的外侧。
本发明的多芯片封装结构,所述封装体的下表面的左右两侧各设置两列所述焊盘。
有益效果:由于采用以上技术方案,本发明通过将至少一个第二裸芯片与第一裸芯片堆叠设置,能够有效减小封装体尺寸,并提高互连方便性,同时能够提供良好的散热,有助于封装结构的性能提升。
附图说明
图1为现有技术的封装结构内部示意图;
图2为本发明的封装结构内部示意图;
图3为本发明的主体结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
下面结合附图和具体实施例对本发明作进一步说明,但不作为本发明的限定。
参照图2、图3,一种多芯片封装结构,包括一封装体4,其中,封装体4的内部封装有第一裸芯片5,第一裸芯片5包括第一引脚区、第二引脚区,第一引脚区连接至少一个第二裸芯片6,至少一个第二裸芯片6与第一裸芯片5堆叠设置,且第二裸芯片6设置于第一裸芯片5下方。
本发明通过将至少一个第二裸芯片6与第一裸芯片5堆叠设置,且第二裸芯片6设置于第一裸芯片5下方,能够有效减小封装体尺寸,提高互连方便性,有助于封装结构的性能提升。
本发明的多芯片封装结构,第二裸芯片6与第一裸芯片5通过焊料块7电连接。第一裸芯片5不但与第二裸芯片6互连接,还为第二裸芯片6提供机械支撑。当第一引脚区连接多个第二裸芯片6时,多个第二裸芯片可以平铺于第一裸芯片5上。
本发明的焊料块7可以是焊料球。使得第二裸芯片6与第一裸芯片5的连接路径尽可能地短,以减小寄生电阻。
本发明的多芯片封装结构,第一裸芯片5的面积大于第二裸芯片6的面积。将面积较大的第一裸芯片5设置于第二裸芯片6的上方,可以利用第一裸芯片5与封装体4的下表面之间形成的空腔,便于最大程度降低封装体4的高度,有利于封装体的小型化。
本发明的多芯片封装结构,第二引脚区的引脚被引出至封装体4的下表面用以与外部电路连接。
本发明的多芯片封装结构,第一引脚区和第二引脚区可以位于第一裸芯片5的下表面,第一裸芯片5的上表面沿封装体4的上表面设置并与外部接触以便于散热。由于芯片在工作时总是会产生热量,从而导致芯片温度的升高,高温下芯片的工作性能会下降,本发明通过将第一裸芯片5的上表面与外部接触,使得本发明的封装结构具有较好的散发热量的能力,提高封装的可靠性,确保芯片的正常工作。
当第一裸芯片5的面积大于第二裸芯片6的面积时,由于第一裸芯片5与外部接触散热,使得散热面积尽可能大,能够最大程度为封装体提供良好的散热。
本发明的多芯片封装结构,封装体4的下表面设有与第二引脚区的引脚相对应的焊盘,焊盘通过焊球8与外部电路连接。焊球8使得引脚可以很短,缩短了信号的传输路径,减小了寄生电感及寄生电阻,可改善电路的性能。
本发明的多芯片封装结构,第二引脚区可以位于第一引脚区的外侧。本发明的多芯片封装结构,封装体4的下表面的左右两侧各设置两列焊盘。封装体4的下表面的左右两侧各设置两列焊盘,相比于现有技术,本发明减小了与外部电路连接的引脚数,便于封装结构与外部电路板的焊接,提高生产效率,同时减小焊接失效的概率。
本发明的多芯片封装结构,封装体4的内部还可以包括基板,第一裸芯片5设置于基板上。基板的下表面设置焊盘与外部电路连接。
一种优选的实施例,第二裸芯片6可以设置于第一裸芯片5与基板之间;
或,基板上可以设有开孔,第二裸芯片6设置于开孔中。
第二裸芯片6可以与基板位于同一平面,使得封装体4的集成度更高,进一步降低封装体的尺寸与裸芯片的尺寸的比例关系。
以上所述仅为本发明较佳的实施例,并非因此限制本发明的实施方式及保护范围,对于本领域技术人员而言,应当能够意识到凡运用本发明说明书及图示内容所作出的等同替换和显而易见的变化所得到的方案,均应当包含在本发明的保护范围内。
Claims (8)
1.一种多芯片封装结构,包括一封装体,其特征在于,所述封装体的内部封装有第一裸芯片,所述第一裸芯片包括第一引脚区、第二引脚区,所述第一引脚区连接至少一个第二裸芯片,至少一个所述第二裸芯片与所述第一裸芯片堆叠设置,且所述第二裸芯片设置于所述第一裸芯片下方。
2.根据权利要求1所述的多芯片封装结构,其特征在于,所述第二裸芯片与所述第一裸芯片通过焊料块电连接。
3.根据权利要求1所述的多芯片封装结构,其特征在于,所述第二引脚区的引脚被引出至所述封装体的下表面用以与外部电路连接。
4.根据权利要求1所述的多芯片封装结构,其特征在于,所述第一裸芯片的面积大于所述第二裸芯片的面积。
5.根据权利要求1所述的多芯片封装结构,其特征在于,所述第一引脚区和所述第二引脚区位于所述第一裸芯片的下表面,所述第一裸芯片的上表面沿所述封装体的上表面设置并与外部接触。
6.根据权利要求1所述的多芯片封装结构,其特征在于,所述封装体的下表面设有与所述第二引脚区的引脚相对应的焊盘,所述焊盘通过焊球与外部电路连接。
7.根据权利要求1所述的多芯片封装结构,其特征在于,所述第二引脚区位于所述第一引脚区的外侧。
8.根据权利要求6所述的多芯片封装结构,其特征在于,所述封装体的下表面的左右两侧各设置两列所述焊盘。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410438992.6A CN105374805A (zh) | 2014-08-29 | 2014-08-29 | 一种多芯片封装结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410438992.6A CN105374805A (zh) | 2014-08-29 | 2014-08-29 | 一种多芯片封装结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105374805A true CN105374805A (zh) | 2016-03-02 |
Family
ID=55376842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410438992.6A Pending CN105374805A (zh) | 2014-08-29 | 2014-08-29 | 一种多芯片封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105374805A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110444535A (zh) * | 2019-07-29 | 2019-11-12 | 上海先方半导体有限公司 | 一种扇出形多芯片封装结构及其制备方法 |
CN110518007A (zh) * | 2018-05-21 | 2019-11-29 | 无锡华润安盛科技有限公司 | 一种封装体及其制造方法 |
CN114220795A (zh) * | 2021-11-30 | 2022-03-22 | 展讯通信(上海)有限公司 | Sip封装组件及其封装方法、制作方法 |
CN115188746A (zh) * | 2021-04-07 | 2022-10-14 | 中国科学院国家空间科学中心 | 一种用于计算机微***的电子封装结构 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2636411Y (zh) * | 2003-08-01 | 2004-08-25 | 威盛电子股份有限公司 | 多芯片封装结构 |
CN101232004A (zh) * | 2007-01-23 | 2008-07-30 | 联华电子股份有限公司 | 芯片堆叠封装结构 |
CN101266967A (zh) * | 2008-05-04 | 2008-09-17 | 日月光半导体制造股份有限公司 | 堆叠式芯片封装结构及其制作方法 |
CN101978493A (zh) * | 2008-03-05 | 2011-02-16 | 吉林克斯公司 | 具有减少扩散热阻的半导体堆叠组合件及其制造方法 |
CN103988300A (zh) * | 2011-12-22 | 2014-08-13 | 英特尔公司 | 具有穿模的第一级互连的3d集成电路封装件 |
-
2014
- 2014-08-29 CN CN201410438992.6A patent/CN105374805A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2636411Y (zh) * | 2003-08-01 | 2004-08-25 | 威盛电子股份有限公司 | 多芯片封装结构 |
CN101232004A (zh) * | 2007-01-23 | 2008-07-30 | 联华电子股份有限公司 | 芯片堆叠封装结构 |
CN101978493A (zh) * | 2008-03-05 | 2011-02-16 | 吉林克斯公司 | 具有减少扩散热阻的半导体堆叠组合件及其制造方法 |
CN101266967A (zh) * | 2008-05-04 | 2008-09-17 | 日月光半导体制造股份有限公司 | 堆叠式芯片封装结构及其制作方法 |
CN103988300A (zh) * | 2011-12-22 | 2014-08-13 | 英特尔公司 | 具有穿模的第一级互连的3d集成电路封装件 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110518007A (zh) * | 2018-05-21 | 2019-11-29 | 无锡华润安盛科技有限公司 | 一种封装体及其制造方法 |
CN110444535A (zh) * | 2019-07-29 | 2019-11-12 | 上海先方半导体有限公司 | 一种扇出形多芯片封装结构及其制备方法 |
CN115188746A (zh) * | 2021-04-07 | 2022-10-14 | 中国科学院国家空间科学中心 | 一种用于计算机微***的电子封装结构 |
CN115188746B (zh) * | 2021-04-07 | 2024-05-24 | 中国科学院国家空间科学中心 | 一种用于计算机微***的电子封装结构 |
CN114220795A (zh) * | 2021-11-30 | 2022-03-22 | 展讯通信(上海)有限公司 | Sip封装组件及其封装方法、制作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5763121B2 (ja) | シリコン貫通ビアのブリッジする相互接続 | |
KR20130111780A (ko) | Emi 차폐부를 갖는 반도체 장치 | |
KR20120001340A (ko) | 임베디이드 칩 온 칩 패키지 및 이를 포함하는 패키지 온 패키지 | |
US20150014848A1 (en) | Semiconductor device and fabrication method thereof | |
CN105789154A (zh) | 一种倒装芯片模组 | |
KR20150016711A (ko) | 멀티-칩 패키지 | |
TWI521666B (zh) | Multi-component chip package structure | |
CN203721707U (zh) | 芯片封装结构 | |
CN211719597U (zh) | 一种具有释热防短路结构的贴片式二极管 | |
CN105374805A (zh) | 一种多芯片封装结构 | |
KR20080067891A (ko) | 멀티 칩 패키지 | |
KR20140082305A (ko) | 인터포저를 이용한 적층형 반도체 패키지 | |
JP2013125765A (ja) | 半導体装置 | |
KR20120126365A (ko) | 유닛 패키지 및 이를 갖는 스택 패키지 | |
CN201946589U (zh) | 一种改进的引线框架 | |
KR101096440B1 (ko) | 듀얼 다이 패키지 | |
TWI505422B (zh) | 分散晶片角隅應力之窗口型球格陣列封裝構造 | |
CN102376666B (zh) | 一种球栅阵列封装结构及其制造方法 | |
TWI388037B (zh) | 晶片封裝結構 | |
KR101332873B1 (ko) | 캐패시턴스 제공용 인터포져 및 이를 이용한 리드 프레임 타입 반도체 패키지 | |
TWI781863B (zh) | 平面式多晶片裝置 | |
TW201343019A (zh) | 系統級封裝組件、印刷電路板組件及其製作方法 | |
CN201417764Y (zh) | 阵列式扁平无引脚芯片的封装结构 | |
WO2021195903A1 (zh) | ***级封装及电子设备 | |
CN207353226U (zh) | 一种集倒装芯片和引线键合芯片于一体的封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20160302 |