CN104992655A - 一种显示面板及其驱动方法 - Google Patents

一种显示面板及其驱动方法 Download PDF

Info

Publication number
CN104992655A
CN104992655A CN201510422766.3A CN201510422766A CN104992655A CN 104992655 A CN104992655 A CN 104992655A CN 201510422766 A CN201510422766 A CN 201510422766A CN 104992655 A CN104992655 A CN 104992655A
Authority
CN
China
Prior art keywords
film transistor
tft
thin film
signal
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510422766.3A
Other languages
English (en)
Other versions
CN104992655B (zh
Inventor
曹兆铿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Microelectronics Co Ltd
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Tianma Microelectronics Co Ltd
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianma Microelectronics Co Ltd, Shanghai Tianma Microelectronics Co Ltd filed Critical Tianma Microelectronics Co Ltd
Priority to CN201510422766.3A priority Critical patent/CN104992655B/zh
Publication of CN104992655A publication Critical patent/CN104992655A/zh
Application granted granted Critical
Publication of CN104992655B publication Critical patent/CN104992655B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种显示面板,包括:第一驱动电路,用于为显示面板内第一信号线提供驱动信号,第一信号线沿第一方向排布;栅极驱动电路,用于为显示面板内的栅极信号线提供驱动信号,栅极信号线沿第二方向排布,第二方向与第一方向交叉;至少一个控制电路,控制电路的输入端与第一信号线背离第一驱动电路的一端电连接,输出端与栅极驱动电路的触发信号端电连接,用于在预设时间段,将第一信号线中的驱动信号传输给栅极驱动电路,为栅极驱动电路提供触发信号;第一驱动电路在预设时间段输出高电平信号。本发明提供的显示面板,可以减少显示面板中的信号线数量,从而缩小显示面板的边框宽度,以利于显示面板窄边框的发展。

Description

一种显示面板及其驱动方法
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板,以及该显示面板的驱动方法。
背景技术
现有技术中的显示面板通常包括:显示区和包括所述显示区的边框区,其中,所述显示区设置有多个像素单元,所述边框区设置有栅极驱动电路和数据线驱动电路,其中,所述栅极驱动电路通过薄膜晶体管控制各像素单元的开闭,所述数据线驱动电路在所述薄膜晶体管打开时,通过所述薄膜晶体管提供驱动信号,控制各像素单元进行显示。除此之外,所述显示面板的边框区还设置有多条为所述栅极驱动电路各信号输入端提供驱动信号的信号线。
但是,随着显示技术的发展,显示面板中集成的功能越来越多,相应的,所述显示面板中的信号线数量也越来越多,而驱动电路芯片的尺寸越来越小,从而使得所述显示面板中信号线所占宽度的比例越来越大,限制了所述显示面板边框宽度的缩小,不利于所述显示面板窄边框的发展。
发明内容
为解决上述技术问题,本发明实施例提供了一种显示面板,以减少所述显示面板中信号线的数量,从而减小所述显示面板中信号线所占的宽度比例,进而缩小所述显示面板的边框宽度,以利于所述显示面板窄边框的发展。
为解决上述问题,本发明实施例提供了如下技术方案:
一种显示面板,包括:
第一驱动电路,用于为所述显示面板内第一信号线提供驱动信号,所述第一信号线沿第一方向排布;
栅极驱动电路,用于为所述显示面板内的栅极信号线提供驱动信号,所述栅极信号线沿第二方向排布,所述第二方向与所述第一方向交叉;
至少一个控制电路,所述控制电路包括输入端和输出端,所述输入端与所述第一信号线背离所述第一驱动电路的一端电连接,所述输出端与所述栅极驱动电路的触发信号端电连接;所述控制电路用于在预设时间段,将所述第一信号线中的驱动信号传输给所述栅极驱动电路,为所述栅极驱动电路提供触发信号;
其中,所述第一驱动电路在预设时间段输出高电平信号。
一种显示面板的驱动方法,应用于上述显示面板,该驱动方法包括:
在预设时间段,控制所述第一驱动电路输出高电平信号给所述控制电路,通过所述控制电路将所述高电平信号传输给所述栅极驱动电路的触发信号端,触发所述栅极驱动电路开始工作。
与现有技术相比,上述技术方案具有以下优点:
本发明实施例所提供的显示面板,包括:第一驱动电路、栅极驱动电路和至少一个控制电路,其中,所述第一驱动电路用于为所述显示面板中的第一信号线提供驱动信号,所述栅极驱动电路用于为所述显示面板中的栅极信号线提供驱动信号,所述控制电路用于在预设时间段,将所述第一信号线中的驱动信号传输给所述栅极驱动电路,为所述栅极驱动电路提供触发信号,从而无需额外在所述显示面板中设置所述栅极驱动电路的触发信号线,以减少所述显示面板中的信号线数量,进而减小所述显示面板中信号线所占的宽度比例,缩小所述显示面板的边框宽度,以利于所述显示面板窄边框的发展。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一个实施例所提供的显示面板的结构示意图;
图2为本发明另一个实施例所提供的显示面板的结构示意图;
图3为本发明一个实施例所提供的显示面板中,控制电路的电路结构图;
图4为本发明一个实施例所提供的显示面板中,所述控制电路各信号端的时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
正如背景技术部分所述,现有技术显示面板中信号线所占的宽度比例较大,限制了所述显示面板边框宽度的缩小,不利于所述显示面板窄边框的发展。
有鉴于此,本发明实施例提供了一种显示面板,如图1所示,所述显示面板包括:
第一驱动电路11,用于为所述显示面板内第一信号线12提供驱动信号,所述第一信号线12沿第一方向排布;
栅极驱动电路13,用于为所述显示面板内的栅极信号线14提供驱动信号,所述栅极信号线14沿第二方向排布,所述第二方向与所述第一方向交叉;
至少一个控制电路15,所述控制电路15包括输入端Vin和输出端Vout,所述输入端Vin与所述第一信号线12背离所述第一驱动电路11的一端电连接,所述输出端Vout与所述栅极驱动电路13的触发信号端电连接。
在本发明实施例中,所述第一驱动电路11在预设时间段输出高电平信号,所述控制电路15用于在所述预设时间段,将所述第一信号线12中的驱动信号传输给所述栅极驱动电路13,为所述驱动电路提供触发信号。
需要说明的是,在本发明实施例中,一个控制电路15对应一条第一信号线12,且一个控制电路15对应所述栅极驱动电路13中的一个触发信号端。
在上述实施例的基础上,在本发明的一个实施例中,所述显示面板包括一条第一信号线12,所述显示面板包括一个控制电路15;在本发明的另一个实施例中,所述显示面板包括多条第一信号线12(即至少两条信号线),所述显示面板可以包括一个控制电路15,也可以包括多个控制电路15,本发明对此并不做限定,只要保证所述显示面板中第一信号线12的数量不小于所述控制电路15的数量即可。
在上述实施例的基础上,在本发明的一个实施例中,所述栅极驱动电路13包括一个触发信号端,所述显示面板包括一个控制电路15;在本发明的另一个实施例中,所述栅极驱动电路13包括多个触发信号端(即至少两个触发信号端),所述显示面板可以包括一个控制电路15,也可以包括多个控制电路15,本发明对此并不做限定,只要保证所述控制电路15的数量小于或等于(即不大于)所述栅极驱动电路13中触发信号端的数量即可。优选的,所述显示面板中控制电路15的数量与所述栅极驱动电路13中触发信号端的数量相同,以最大限度的减少所述显示面板中信号端的数量,以减小所述显示面板中信号线所占的宽度比例,从而缩小所述显示面板的边框宽度,以利于所述显示面板窄边框的发展。
在上述任一实施例的基础上,在本发明的一个实施例中,所述第一信号线12为沿所述第一方向延伸设置的数据线;在本发明的另一个实施例中,所述第一信号线12为沿第一方向延伸设置的公共电极线;在本发明的又一个实施例中,所述第一信号线12为沿第一方向延伸设置的静电保护释放线,在本发明的其他实施例中,所述第一信号线12还可以其他沿第一方向延伸设置的信号线,本发明对此并不做限定,只要其沿第一方向延伸设置,且在所述栅极驱动电路13输出驱动信号前,为闲置信号线即可。
下面以所述第一信号线12为数据线,所述第一驱动电路11为数据线驱动电路为例,对本发明实施例所提供的显示面板进行说明。
如图2所示,在本发明实施例中,所述显示面板包括多个像素单元16,每个像素单元16均通过一个薄膜晶体管17控制,所述薄膜晶体管17的源极与所述数据线电连接,所述薄膜晶体管17的栅极与所述栅极驱动电路13的输出端Vout电连接,当所述栅极驱动电路13控制所述薄膜晶体管17打开时,所述数据线中的驱动信号才会通过所述薄膜晶体管17输入所述像素单元16,控制所述像素单元16开始工作。由此可见,在所述栅极驱动电路13输出驱动信号控制所述薄膜晶体管17打开前,所述数据线中的无论输入还是不输入信号,都没影响,即在所述栅极驱动电路13输出驱动信号控制所述薄膜晶体管17打开前,所述数据线为闲置信号线。故在本发明实施例中,可以利用所述数据线作为第一信号线12,为所述栅极驱动电路13的触发信号端提供触发信号。
在上述实施例的基础上,在本发明的一个实施例中,如图3所示,所述控制电路15包括:
低电平信号端VGL、第一时钟信号端CK1、第二时钟信号端CK2以及复位信号端RST;
第一薄膜晶体管M1,所述第一薄膜晶体管M1的第一端电连接至所述低电平信号端VGL,控制端电连接至所述第一时钟信号端CK1;
与所述第一薄膜晶体管M1并联的第二薄膜晶体管M2,所述第二薄膜晶体管M2的第一端电连接至所述低电平信号端VGL,控制端电连接至所述第二时钟信号端CK2,第二端电连接至所述第一薄膜晶体管M1的第二端;
与所述第二薄膜晶体管M2并联的第三薄膜晶体管M3,所述第三薄膜晶体管M3第一端电连接至所述低电平信号端VGL,控制端电连接至所述复位信号端RST,第二端电连接至所述第二薄膜晶体管M2的第二端;
第四薄膜晶体管M4,所述第四薄膜晶体管M4的第一端电连接至所述低电平信号端VGL,控制端电连接至所述复位信号端RST,第二段通过第一电容C1电连接至所述第一薄膜晶体管M1的第二端;
第五薄膜晶体管M5,所述第五薄膜晶体管M5的第一端和控制端均电连接至所述第一信号线12(也即数据线data),为所述控制电路的输入端Vin,第二端电连接至所述第四薄膜晶体管M4的第二端;
第六薄膜晶体管M6,所述第六薄膜晶体管M6的第一端电连接至所述第一信号线12(也即数据线data),为所述控制电路的输入端Vin,控制端电连接至所述第一薄膜晶体管M1的第二端,第二端为所述控制电路15的输出端Vout;
其中,所述第一时钟信号端CK1和第二时钟信号端CK2输出的时钟信号为交替互补时钟信号。
下面以所述控制电路15的中各薄膜晶体管为N型薄膜晶体管,对所述控制电路15的工作过程进行详细说明。但本发明对此并不做限定,在本发明的其他实施例中,所述控制电路15的中各薄膜晶体管也可以全为P型薄膜晶体管,或部分为N型薄膜晶体管,部分为P型薄膜晶体管,具体视情况而定。
在本发明的一个优选实施例中,所述控制电路15的工作过程包括预设时间段,位于所述预设时间段之前的第一时间段和位于所述预设时间段之后的第二时间段。
如图4所示,在所述第一时间段T1(又称为预备时间段或置零时间段),所述复位信号端RST输入高电平,所述低电平信号端VGL输入低电平,所述第三薄膜晶体管M3和第四薄膜晶体管M4导通,所述第三薄膜晶体管M3将所述低电平信号端VGL输入的低电平传输至所述第三薄膜晶体管M3的第二端,即N2点,使得N2点为低电位,所述第六薄膜晶体管M6的控制端为低电平,所述控制电路15没有信号输出;同理,所述第四薄膜晶体管M4经所述低电平信号端VGL输入的低电平传输至所述第四薄膜晶体管M4的第二端,即N1点,使得N1点为低电位。即,所述第一时间段T1是为了将N1点和N2点置于低电位。
另外,在所述第一时间段T1,所述第一时钟信号端CK1、所述第二时钟信号端CK2和所述第一信号线12中输入的都是低电平,所以,在所述第一时间段,所述第一薄膜晶体管M1、第二薄膜晶体管M2、第五薄膜晶体管M5均截止,即在所述第一时间段T1,所述控制电路15中除所述第三薄膜晶体管M3和第四薄膜晶体管M4导通外,其他薄膜晶体管均截止。
如图4所示,在所述预设时间段T0(又称为输出时间段),所述复位信号端RST输入低电平,所述第三薄膜晶体管M3和第四薄膜晶体管M4截止;所述第一时钟信号端CK1和第二时钟信号端CK2也输入低电平,所述第一薄膜晶体管M1和第二薄膜晶体管M2也截止;所述第一信号线12输入高电平,故所述第五薄膜晶体管M5导通,又由于所述第五薄膜晶体管M5的第一端也与所述第一信号线12电连接,故所述第五薄膜晶体管M5导通后,所述第五薄膜晶体管M5的第二端也为高电平,即N1点为高电平,再通过所述第一电容C1的耦合作用,将所述N2点拉至高电平,控制所述第六薄膜晶体管M6导通,使得所述第一信号线12中的高电平可以依次经所述第六薄膜晶体管M6的第一端、控制端传输至所述第六薄膜晶体管M6的第二端,即所述控制电路15的输出端Vout,使得所述控制电路15输出高电平给所述栅极驱动电路13的触发信号端,为所述栅极驱动电路13提供触发信号,触发所述栅极驱动电路13开始工作。
如图4所示,在所述第二时间段T2(又称为停止输出时间段),所述复位信号端RST输入低电平,所述第三薄膜晶体管M3和第四薄膜晶体管M4截止;所述第一时钟信号端CK1和第二时钟信号端CK2交替输入高电平,当所述第一时钟信号端CK1输入高电平,所述第二时钟信号端CK2输入低电平时,所述第一薄膜晶体管M1导通,所述第六薄膜晶体管M6的控制端为低电平,当所述第一时钟信号端CK1输入低电平,所述第二时钟信号端CK2为高电平时,所述第二薄膜晶体管M2导通,所述第六薄膜晶体管M6的控制端为低电平,即在所述第二时间段T2,所述第六薄膜晶体管M6的控制端始终为低电平,所述第六薄膜晶体管M6截止,故在所述第二时间段T2,所述第一信号线12不论输入高电平还是低电平,所述第六薄膜晶体管M6的第二端没有信号输出,即所述控制电路15停止输出。
由上可知,本发明实施例所提供的显示面板中,所述第一信号线12在所述预设时间段T0用作所述栅极驱动电路13的触发信号线,为所述栅极驱动电路13的触发信号端提供触发信号,在所述第二时间段T2用作所述显示面板中的数据线,为所述显示面板中的像素单元提供数据驱动信号,从而无需分别设置触发信号线和数据线,减少了所述显示面板中信号线的数量,进而减小了所述显示面板中信号线所占的宽度比例,缩小了所述显示面板的边框宽度,有利于所述显示面板窄边框的发展。
相应的,本发明实施例还提供了一种显示面板的驱动方法,应用于上述任一实施例所提供的显示面板,该驱动方法包括:
在预设时间段T0,控制所述第一驱动电路11输出高电平信号给所述控制电路15,通过所述控制电路15将所述高电平信号传输给所述栅极驱动电路13的触发信号端,触发所述栅极驱动电路13开始工作。
在上述实施例的基础上,在本发明的一个实施例中,所述第一驱动电路11为数据线驱动电路,所述第一信号线12为数据线,所述控制电路15包括:低电平信号端VGL、第一时钟信号端CK1、第二时钟信号端CK2、复位信号端RST,以及第一薄膜晶体管M1、第二薄膜晶体管M2、第三薄膜晶体管M3、第四薄膜晶体管M4、第五薄膜晶体管M5、第六薄膜晶体管M6。具体的,在本实施例中,所述第一薄膜晶体管M1的第一端电连接至所述低电平信号端VGL,控制端电连接至所述第一时钟信号端CK1;所述第二薄膜晶体管M2与所述第一薄膜晶体管M1并联,且所述第二薄膜晶体管M2的第一端电连接至所述低电平信号端VGL,控制端电连接至所述第二时钟信号端CK2,第二端电连接至所述第一薄膜晶体管M1的第二端;所述第三薄膜晶体管M3与所述第二薄膜晶体管M2并联,且所述第三薄膜晶体管M3第一端电连接至所述低电平信号端VGL,控制端电连接至所述复位信号端RST,第二端电连接至所述第二薄膜晶体管M2的第二端;所述第四薄膜晶体管M4的第一端电连接至所述低电平信号端VGL,控制端电连接至所述复位信号端RST,第二段通过第一电容电连接至所述第一薄膜晶体管M1的第二端;所述第五薄膜晶体管M5的第一端和控制端均电连接至所述第一信号线12,第二端电连接至所述第四薄膜晶体管M4的第二端;所述第六薄膜晶体管M6的第一端电连接至所述第一信号线12,控制端电连接至所述第一薄膜晶体管M1的第二端,第二端为所述控制电路15的输出端Vout;其中,所述第一时钟信号端CK1和第二时钟信号端CK2输出的时钟信号为交替互补时钟信号。
在上述实施例的基础上,在本发明的一个优选实施例中,该驱动方法具体包括:在预设时间段,控制所述低电平信号端VGL,所述复位信号端RST以及所述第一时钟信号端CK1和第二时钟信号端CK2均输出低电平信号,使得所述第一薄膜晶体管M1、第二薄膜晶体管M2、第三薄膜晶体管M3和第四薄膜晶体管M4均闭关,同时,控制所述第一驱动电路11输出高电平信号,所述第一信号线12输出高电平,使得所述第五薄膜晶体管M5打开,所述第五薄膜晶体管M5的第二端输出高电平信号,并拉高所述第六薄膜晶体管M6控制端的电压,使得所述第六薄膜晶体管M6打开,所述控制电路15输出高电平信号给所述栅极驱动电路13的触发信号端,触发所述栅极驱动电路13开始工作。
在上述实施例的基础上,在本发明的一个实施例中,所述驱动方法还包括:在位于所述预设时间段T0之间的第一时间段T1,控制所述第一时钟信号端CK1和第二时钟信号端CK2输出低电平信号,使得所述第一薄膜晶体管M1和第二薄膜晶体管M2关闭,控制所述复位信号端RST输出高电平,使得所述第三薄膜晶体管M3和第四薄膜晶体管M4打开,将所述第一电容C1两端的电压置零,所述第六薄膜晶体管M6关闭,所述控制电路15无信号输出,所述栅极驱动电路13不工作。
需要说明的是,在本发明实施例中,通过所述第一时间段T1将所述第一电容C1两端的电压置零,可以使得所述预设时间段T0所述第一电容两端的初始电压为低电平,从而保证所述第五薄膜晶体管M5的第二端(即所述第一电容的一端)输出高电平信号后,可以通过所述第一电容的电容耦合作用,将所述第六薄膜晶体管M6的控制端(即所述第一电容的另一端)的电压拉高,使得所述第六薄膜晶体管M6的控制端为高电平,控制所述第六薄膜晶体管M6打开,使得所述控制电路15可以向所述栅极驱动电路13输出所述第一信号线12传输给其的高电平信号,触发所述栅极驱动电路13开始工作。
在上述任一实施例的基础上,在本发明的一个实施例中,所述驱动方法还包括:位于所述预设时间段T0之后的第二时间段T2,控制所述第一时钟信号端CK1和第二时钟信号端CK2交替输出低电平信号,使得所述第六薄膜晶体管M6的控制端为低电平,控制所述第六薄膜晶体管M6关闭,所述控制电路15停止输出信号。
综上所述,本发明实施例所提供显示面板及其驱动方法,将所述第一信号线12在所述预设时间段用作所述栅极驱动电路13的触发信号线,为所述栅极驱动电路13的触发信号端提供触发信号,在所述第二时间段用作所述显示面板中的数据线,为所述显示面板中的像素单元提供数据驱动信号,从而无需分别设置触发信号线和数据线,减少了所述显示面板中信号线的数量,进而减小了所述显示面板中信号线所占的宽度比例,缩小了所述显示面板的边框宽度,有利于所述显示面板窄边框的发展。
而且,本发明实施例所提供的显示面板中,所述显示面板的边框宽度减小后,在所述显示区面积不变的情况下,可以减小所述显示面板的整体面积,从而在生产过程中提高所述显示面板的切割效率,进而提高所述显示面板的生产效率,降低所述显示面板的生产成本。
本说明书中各个部分采用递进的方式描述,每个部分重点说明的都是与其他部分的不同之处,各个部分之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种显示面板,其特征在于,包括:
第一驱动电路,用于为所述显示面板内第一信号线提供驱动信号,所述第一信号线沿第一方向排布;
栅极驱动电路,用于为所述显示面板内的栅极信号线提供驱动信号,所述栅极信号线沿第二方向排布,所述第二方向与所述第一方向交叉;
至少一个控制电路,所述控制电路包括输入端和输出端,所述输入端与所述第一信号线背离所述第一驱动电路的一端电连接,所述输出端与所述栅极驱动电路的触发信号端电连接;所述控制电路用于在预设时间段,将所述第一信号线中的驱动信号传输给所述栅极驱动电路,为所述栅极驱动电路提供触发信号;
其中,所述第一驱动电路在预设时间段输出高电平信号。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板包括多条第一信号线,所述第一信号线的数量不小于所述控制电路的数量。
3.根据权利要求2所述的显示面板,其特征在于,所述栅极驱动电路包括至少两个触发信号端,其中,所述控制电路的数量小于或等于所述栅极驱动电路中触发信号端的数量。
4.根据权利要求1-3任一项所述的显示面板,其特征在于,所述第一信号线是沿所述第一方向延伸设置的数据线、公共电极线或者静电保护释放线。
5.根据权利要求4任一项所述的显示面板,其特征在于,所述第一驱动电路为数据线驱动电路,所述第一信号线为数据线。
6.根据权利要求5所述的显示面板,其特征在于,所述控制电路包括:
低电平信号端、第一时钟信号端、第二时钟信号端以及复位信号端;
第一薄膜晶体管,所述第一薄膜晶体管的第一端电连接至所述低电平信号端,控制端电连接至所述第一时钟信号端;
与所述第一薄膜晶体管并联的第二薄膜晶体管,所述第二薄膜晶体管的第一端电连接至所述低电平信号端,控制端电连接至所述第二时钟信号端,第二端电连接至所述第一薄膜晶体管的第二端;
与所述第二薄膜晶体管并联的第三薄膜晶体管,所述第三薄膜晶体管第一端电连接至所述低电平信号端,控制端电连接至所述复位信号端,第二端电连接至所述第二薄膜晶体管的第二端;
第四薄膜晶体管,所述第四薄膜晶体管的第一端电连接至所述低电平信号端,控制端电连接至所述复位信号端,第二端通过第一电容电连接至第一薄膜晶体管的第二端;
第五薄膜晶体管,所述第五薄膜晶体管第一端和控制端均电连接至所述第一信号线,第二端电连接至所述第四薄膜晶体管的第二端;
第六薄膜晶体管,所述第六薄膜晶体管的第一端电连接至第一信号线,控制端电连接至所述第一薄膜晶体管的第二端,第二端为所述控制电路的输出端,电连接至所述栅极驱动电路的触发信号端;
其中,所述第一时钟信号端和第二时钟信号端输出的时钟信号为交替互补时钟信号。
7.一种显示面板的驱动方法,应用于权利要求1-6任一项所述的显示面板,其特征在于,该驱动方法包括:
在预设时间段,控制所述第一驱动电路输出高电平信号给所述控制电路,通过所述控制电路将所述高电平信号传输给所述栅极驱动电路的触发信号端,触发所述栅极驱动电路开始工作。
8.根据权利要求7所述的驱动方法,其特征在于,所述控制电路包括:低电平信号端、第一时钟信号端、第二时钟信号端、复位信号端,以及第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管,所述驱动方法具体包括:
在预设时间段,控制所述低电平信号端、所述复位信号端以及所述第一时钟信号端和第二时钟信号端均输出低电平信号,使得所述第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管均关闭,同时,控制所述第一驱动电路输出高电平信号,所述第一信号线输出高电平,使得所述第五薄膜晶体管打开,第五薄膜晶体管第二端输出高电平信号,并拉高所述第六薄膜晶体管控制端的电压,使得所述第六薄膜晶体管打开,所述控制电路输出高电平信号给所述栅极驱动电路的触发信号端。
9.根据权利要求8所述的驱动方法,其特征在于,所述驱动方法还包括:在位于所述预设时间段之前的第一时间段,控制所述第一时钟信号端和第二时钟信号端输出低电平信号,使得所述第一薄膜晶体管和第二薄膜晶体管关闭,控制所述复位信号端输出高电平,使得所述第三薄膜晶体管和第四薄膜晶体管打开,将所述第一电容两端的电压置零,所述第六薄膜晶体管关闭,所述控制电路无信号输出,所述栅极驱动电路不工作。
10.根据权利要求8所述的驱动方法,其特征在于,所述驱动方法还包括:在位于所述预设时间段之后的第二时间段,控制所述第一时钟信号端和第二时钟信号端交替输出低电平信号,使得所述第六薄膜晶体管的控制端为低电平,控制所述第六薄膜晶体管关闭,所述控制电路停止输出信号。
CN201510422766.3A 2015-07-17 2015-07-17 一种显示面板及其驱动方法 Active CN104992655B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510422766.3A CN104992655B (zh) 2015-07-17 2015-07-17 一种显示面板及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510422766.3A CN104992655B (zh) 2015-07-17 2015-07-17 一种显示面板及其驱动方法

Publications (2)

Publication Number Publication Date
CN104992655A true CN104992655A (zh) 2015-10-21
CN104992655B CN104992655B (zh) 2017-11-21

Family

ID=54304459

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510422766.3A Active CN104992655B (zh) 2015-07-17 2015-07-17 一种显示面板及其驱动方法

Country Status (1)

Country Link
CN (1) CN104992655B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108877523A (zh) * 2018-06-29 2018-11-23 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
CN113781913A (zh) * 2021-09-10 2021-12-10 厦门天马显示科技有限公司 显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100231787A1 (en) * 2009-03-13 2010-09-16 Jin Ho Kim Signal processing method and device
US20120162170A1 (en) * 2010-12-28 2012-06-28 Hitachi Displays, Ltd. Bidirectional shift register and image display device using the same
CN104536176A (zh) * 2014-12-25 2015-04-22 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN104700799A (zh) * 2015-03-17 2015-06-10 深圳市华星光电技术有限公司 栅极驱动电路及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100231787A1 (en) * 2009-03-13 2010-09-16 Jin Ho Kim Signal processing method and device
US20120162170A1 (en) * 2010-12-28 2012-06-28 Hitachi Displays, Ltd. Bidirectional shift register and image display device using the same
CN104536176A (zh) * 2014-12-25 2015-04-22 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN104700799A (zh) * 2015-03-17 2015-06-10 深圳市华星光电技术有限公司 栅极驱动电路及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108877523A (zh) * 2018-06-29 2018-11-23 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
CN108877523B (zh) * 2018-06-29 2021-04-02 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
CN113781913A (zh) * 2021-09-10 2021-12-10 厦门天马显示科技有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
CN104992655B (zh) 2017-11-21

Similar Documents

Publication Publication Date Title
CN105096803B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104505049B (zh) 一种栅极驱动电路
CN104700814B (zh) 移位寄存器单元、栅极驱动装置以及显示装置
CN104021769B (zh) 一种移位寄存器、栅线集成驱动电路及显示屏
CN104485065B (zh) 移位寄存器、驱动方法、栅极驱动电路
US9530371B2 (en) GOA circuit for tablet display and display device
CN104700805A (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN106951123B (zh) 触控驱动单元及其驱动方法、触控驱动电路、显示装置
CN103985363B (zh) 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN106023936B (zh) 扫描驱动电路及具有该电路的平面显示装置
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
CN104517577B (zh) 液晶显示装置及其栅极驱动器
CN104332144A (zh) 液晶显示面板及其栅极驱动电路
CN104318904A (zh) 移位寄存器单元及其驱动方法、移位寄存器、显示装置
CN104517575A (zh) 移位寄存器及级传栅极驱动电路
CN104778928A (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN104851383A (zh) 移位寄存器、栅极驱动电路和显示装置
CN105895003B (zh) 移位寄存器及其驱动方法、驱动电路
CN104157260A (zh) 基于igzo制程的栅极驱动电路
CN105185333B (zh) 一种液晶显示装置的栅极驱动电路
CN108470535A (zh) 一种移位寄存器、其驱动方法及栅极驱动电路、显示装置
CN104952406A (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN104616619B (zh) 阵列基板、显示面板及显示装置
CN106297636A (zh) 平面显示装置及其扫描驱动电路
CN105185412A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant