CN104795039B - 基于fpga实现mipi信号传输调整的方法和装置 - Google Patents

基于fpga实现mipi信号传输调整的方法和装置 Download PDF

Info

Publication number
CN104795039B
CN104795039B CN201510214494.8A CN201510214494A CN104795039B CN 104795039 B CN104795039 B CN 104795039B CN 201510214494 A CN201510214494 A CN 201510214494A CN 104795039 B CN104795039 B CN 104795039B
Authority
CN
China
Prior art keywords
mipi
signal
data
signals
modules
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510214494.8A
Other languages
English (en)
Other versions
CN104795039A (zh
Inventor
彭骞
朱亚凡
欧昌东
许恩
郑增强
邓标华
沈亚非
陈凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Jingce Electronic Group Co Ltd
Original Assignee
Wuhan Jingce Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Jingce Electronic Technology Co Ltd filed Critical Wuhan Jingce Electronic Technology Co Ltd
Priority to CN201510214494.8A priority Critical patent/CN104795039B/zh
Publication of CN104795039A publication Critical patent/CN104795039A/zh
Application granted granted Critical
Publication of CN104795039B publication Critical patent/CN104795039B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明公开了一种基于FPGA实现MIPI信号传输调整的方法和装置,其方法通过上层对MIPI时钟和数据传输所需时序进行配置和控制,使得所输出的MIPI信号达到MIPI DPHY协议传输时序要求;其装置包括时序控制接口模块、MIPI传输控制模块、MIPI信号产生模块、MIPI信号输出模块、MIPI时钟产生模块、MIPI数据转换模块和MIPI数据产生模块。本发明能对MIPI时钟和数据的传输时序分别设置、便于MIPI模组问题的定位和查找;支持不同分辨率和传输率模组的传输时序配置,并可由上层软件控制在传输信号时实时的对不同参数进行调整和控制,方便MIPI模组优化;在MIPI模组研发、生产、测试过程中无需了解并使用其他转换芯片特性,降低其实现复杂性。

Description

基于FPGA实现MIPI信号传输调整的方法和装置
技术领域
本发明涉及MIPI液晶模组的显示和测试领域,具体地指一种基于FPGA实现MIPI信号传输调整的方法和装置。
背景技术
目前在许多手机和便携设备上所用的显示屏均采用MIPI视频信号作为接收视频数据的接口信号,MIPI信号具有传输率高、功耗低、可靠性高、支持各种显示分辨率和显示模组。
在传输视频图像时,当传输一行或一帧视频数据时则在MIPI信号的HS(HighSpeed)状态下以数据流形式传输,当在一行或一帧图像的消隐区里,MIPI信号则进入LP(Low Power)状态。
为了保证视频传输的可靠性和低功耗性,MIPI DPHY协议中对视频图像在传输过程中,其MIPI时钟和数据信号自身的HS状态、LP状态之间的传输时序上,以及时钟和数据信号之间的传输时序上有着明确的规定,且传输时序参数较多,基本和信号传输率相关,这就会导致在显示不同分辨率的图像时其MIPI传输时序也不一样。
由于传输时序参数且不同分辨率都不一样,这样在目前的MIPI信号实现方案上(采用视频源加外接MIPI转接芯片方式)需要给转接芯片配置相关参数,这对于在MIPI模组的研发、生产、检测等场合下需要专人能熟悉转接芯片性能和配置方式,这样操作起来很不方便、且使得生产效率和资源利用效率低。
发明内容
针对现有技术的不足,本发明的目的是提供一种通过上层对MIPI时钟和数据传输所需时序进行配置和控制,使得所输出的MIPI信号达到MIPI DPHY协议传输时序要求的基于FPGA实现MIPI信号传输调整的方法和装置。
为实现上述目的,本发明所设计的一种基于FPGA实现MIPI信号传输调整的方法,其特殊之处在于,包括如下步骤:
1)从上层接收MIPI传输配置参数并缓存,所述MIPI传输配置参数包括MIPI信号传输速率配置参数、MIPI输出电气配置参数、MIPI时钟信号传输时序参数和MIPI数据传输时序参数;
2)读取所述MIPI信号传输速率配置参数,并根据所述MIPI信号传输速率配置参数产生MIPI时钟信号和MIPI数据信号;
3)读取所述MIPI输出电气配置参数,并根据所述MIPI输出电气配置参数产生HS和LP状态下的MIPI时钟信号和MIPI数据信号;
4)读取所述MIPI时钟信号传输时序参数,并根据MIPI DPHY协议和所述MIPI时钟信号传输时序参数,控制所述MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出;
5)当接收到以HS状态输出时,将所述MIPI时钟信号由默认的LP状态转换为HS状态,并根据MIPI DPHY协议和所述MIPI数据传输时序参数,将输入的RGB视频信号转换为MIPI数据信号;
6)将所述HS状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的一条LVDS差分信号,MIPI模组接收所述LVDS差分信号并显示;
7)当接收到LP状态输出时,根据MIPI DPHY协议和所述MIPI数据传输时序参数,将所述MIPI数据信号以LP状态输出,并根据MIPI DPHY协议和所述MIPI时钟信号传输时序参数,将所述MIPI时钟信号由HS状态转换为LP状态输出;
8)将所述LP状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的两条CMOS单端信号,MIPI模组接收所述两条CMOS单端信号并进入等待状态。
优选地,所述步骤2)中所述MIPI时钟信号为MIPI HS串化时钟信号,所述MIPI数据信号为MIPI HS串化数据信号,所述MIPI时钟信号为DDR类型。
优选地,所述电气配置参数包括输出电平范围、输出驱动强度、输出端接匹配、高频预加重指标的参数,从而向MIPI模组输出最佳显示效果的MIPI信号。
优选地,所述步骤5)中将输入的RGB视频信号转换为MIPI HS数据信号的具体步骤包括:将RGB视频信号的RGB数据转换为MIPI组包数据,将所述MIPI组包数据根据所述MIPI信号传输速率配置参数进行并转串操作,再以HS方式输出为MIPI HS数据信号。
优选地,所述步骤6)中MIPI标准的一条LVDS差分信号为MIPI标准的Clk-p/n信号和Dat-p/n信号,其中所述MIPI时钟信号和MIPI数据信号分别用p、n两个信号线输出为一条LVDS差分信号。
优选地,所述步骤2)之后还包括将所述MIPI时钟信号与MIPI数据信号中心对齐的步骤,以确保MIPI模组对MIPI信号接收正确。
一种实现上述基于FPGA实现MIPI信号传输调整的方法的装置,包括时序控制接口模块、MIPI传输控制模块、MIPI信号产生模块、MIPI信号输出模块、MIPI时钟产生模块、MIPI数据转换模块和MIPI数据产生模块;
所述时序控制接口模块通过MIPI传输控制模块与MIPI信号产生模块连接,所述MIPI传输控制模块还分别与MIPI时钟产生模块和MIPI数据产生模块连接,所述MIPI时钟产生模块和MIPI数据产生模块还分别与MIPI信号产生模块连接,所述MIPI数据转换模块分别与MIPI数据产生模块和MIPI信号输出模块连接,所述MIPI信号产生模块通过MIPI信号输出模块与MIPI模组连接;
所述时序控制接口模块用于从上层接收MIPI传输配置参数并传输至MIPI传输控制模块;
所述MIPI传输控制模块用于将MIPI传输配置参数分别传输至MIPI信号产生模块、MIPI时钟产生模块和MIPI数据产生模块;
所述MIPI信号产生模块用于控制接收的MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出;
所述MIPI信号输出模块用于将输入的HS状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的一条LVDS差分信号或者将LP状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的两条CMOS单端信号并传输至MIPI模组;
所述MIPI时钟产生模块用于根据所述MIPI传输配置参数产生MIPI时钟信号;
所述MIPI数据转换模块用于将输入的RGB视频信号转换为MIPI数据信号;
所述MIPI数据产生模块用于根据所述MIPI传输配置参数产生MIPI数据信号。
进一步地,所述时序控制接口模块与上层通过以太网、USB或者串口方式连接。
更进一步地,所述时序控制接口模块通过FPGA的IO单元输入接收MIPI传输配置参数的电气信号。
本发明的有益效果在于:
(1)本发明可通过上层软件标准化的操作来对不同传输时序参数进行配置,在MIPI模组研发、生产、测试过程中无需了解并使用其他转换芯片特性,降低其实现复杂性。
(2)本发明能对MIPI时钟和数据的传输时序分别设置、便于MIPI模组问题的定位和查找。
(3)本发明支持不同分辨率和传输率模组的传输时序配置,并可由上层软件控制在传输信号时实时的对不同参数进行调整和控制,方便MIPI模组优化。
(4)本发明能对MIPI信号的发送速率进行调整,并能设置不同的MIPI数据工作模式。
(5)本发明可通过用FPGA(现场可编程逻辑阵列)芯片、来实现所述全部功能;FPGA是市场常见芯片,不仅工作稳定、实现容易,而且价格便宜,避免了因使用视频源设备外接桥接芯片而导致的操作复杂、稳定性差、使用成本高等问题。
附图说明
图1为本发明基于FPGA实现MIPI信号传输调整的装置的电路方框图。
图2为本发明基于FPGA实现MIPI信号传输调整的方法的流程图。
图3为根据MIPI DPHY协议规定MIPI时钟信号和数据信号的传输时序图。
图中:时序控制接口模块1,MIPI传输控制模块2,MIPI信号产生模块3,MIPI信号输出模块4,MIPI时钟产生模块5,MIPI数据转换模块6,MIPI数据产生模块7,MIPI模组8。
具体实施方式
以下结合附图和具体实施例对本发明作进一步的详细描述。
如图1所示,本发明所提供的一种基于FPGA实现MIPI信号传输调整的装置,包括时序控制接口模块1、MIPI传输控制模块2、MIPI信号产生模块3、MIPI信号输出模块4、MIPI时钟产生模块5、MIPI数据转换模块6和MIPI数据产生模块7。
时序控制接口模块1通过MIPI传输控制模块2与MIPI信号产生模块3连接,MIPI传输控制模块2还分别与MIPI时钟产生模块5和MIPI数据产生模块7连接,MIPI时钟产生模块5和MIPI数据产生模块7还分别与MIPI信号产生模块3连接,MIPI数据转换模块6分别与MIPI数据产生模块7和MIPI信号输出模块4连接,MIPI信号产生模块3通过MIPI信号输出模块4与MIPI模组8连接。
时序控制接口模块1用于从上层接收MIPI传输配置参数并传输至MIPI传输控制模块2;时序控制接口模块1与上层通过以太网、USB或者串口方式连接。MIPI传输配置参数的电气信号通过FPGA的IO单元输入。
MIPI传输控制模块2用于将MIPI传输配置参数分别传输至MIPI信号产生模块3、MIPI时钟产生模块5和MIPI数据产生模块7。
MIPI信号产生模块3用于控制接收的MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出。
MIPI信号输出模块4用于将输入的HS状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的一条LVDS差分信号或者将LP状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的两条CMOS单端信号并传输至MIPI模组8。
MIPI时钟产生模块5用于根据MIPI传输配置参数产生MIPI时钟信号。
MIPI数据转换模块6用于将输入的RGB视频信号转换为MIPI数据信号。
MIPI数据产生模块7用于根据MIPI传输配置参数产生MIPI数据信号。
如图2所示,根据上述装置实现基于FPGA实现MIPI信号传输调整的方法的具体步骤包括:
1)上电后,上层软件根据MIPI模组8的分辨率和性能特性的预先配置好MIPI传输配置参数,包括MIPI信号传输速率配置参数、MIPI数据工作模式(Burst模式、Non-Burst模式)、MIPI时钟信号传输时序参数、MIPI数据信号的传输时序和空包调整参数、MIPI时钟和数据延迟参数、MIPI输出电气配置参数(如电平、驱动强度、端接匹配、高频预加重等)。
2)上层软件通过常见方式(如以太网、USB、串口)将MIPI传输配置参数以MIPI模组传输时序配置信号的形式送入时序控制接口模块1。时序控制接口模块1通过FPGA的IO单元输入接收MIPI传输配置参数的电气信号。时序控制接口模块1收到所有MIPI传输配置参数后先将其缓存起来,当所有MIPI传输配置参数缓存完后则启动MIPI传输控制模块2工作。
3)MIPI传输控制模块2从时序控制接口模块1读取MIPI信号传输速率配置参数并送入MIPI时钟产生模块5,MIPI时钟产生模块5产生所需传输速率的HS串化的MIPI时钟信号,所产生的MIPI时钟信号是DDR类型。
MIPI传输控制模块2从时序控制接口模块1读取MIPI信号传输速率配置参数也送入MIPI数据产生模块7,以产生所需传输速率的HS串化的MIPI数据信号(此步骤下,MIPI数据产生模块7尚未输出MIPI数据)。将所产生的MIPI时钟信号和MIPI数据信号的中心对齐。
4)MIPI传输控制模块2从时序控制接口模块1中读取MIPI输出电气配置参数并送入MIPI信号输出模块4,使MIPI信号输出模块4根据MIPI输出电气配置参数产生相应的HS状态、LP状态下的输出信号以符合MIPI传输要求,这些输出电气配置参数包括如输出电平范围、输出驱动强度、传输端接匹配、高频预加重等指标,从而将最佳信号质量发送给MIPI模组。
5)MIPI传输控制模块2从时序控制接口模块1中读取MIPI时钟信号传输时序参数(见附图3),并根据MIPI DPHY协议,通过对MIPI时钟信号传输时序参数计时控制MIPI信号产生模块3控制接收的MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出。
上电后,***默认处于LP状态。MIPI信号产生模块3接收到以HS状态输出时,即从LP状态(电平11-01-00变化)转换到HS状态(差分准备信号--差分有效信号),MIPI信号产生模块3自动将来自MIPI时钟产生模块5MIPI时钟信号和来自MIPI数据产生模块7的MIPI数据信号输出。
6)MIPI传输控制模块2从时序控制接口模块1中读取MIPI时钟信号传输时序参数和MIPI数据信号传输时序参数发送至MIPI信号产生模块3,使得MIPI信号产生模块3输出的MIPI时钟传输时序和MIPI数据传输时序满足MIPI DPHY协议中规定的相互关联时序(见附图3),即在MIPI信号产生模块3输出MIPI时钟处于HS状态后,MIPI传输控制模块2从时序控制接口模块1中读取MIPI数据信号传输时序参数来通过对各个时序参数计时使MIPI信号产生模块3控制MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出。
在用FPGA实现时,因HS状态、LP状态的工作状态和电平模式不同,故MIPI信号产生模块3在分别输出HS状态或者LP状态的MIPI时钟信号和MIPI数据信号时,使其中HS状态的信号为LVDS差分信号,LP状态的信号为两条CMOS单端信号线。
7)当MIPI信号产生模块3输出HS状态的MIPI时钟信号时,MIPI传输控制模块2一方面根据MIPI数据信号传输时序参数控制MIPI信号产生模块3同样输出MIPI数据为LP状态,另一方面将MIPI数据工作模式、MIPI空包调整参数送入MIPI数据转换模块6,并启动MIPI数据转换模块6将输入的RGB视频信号转换成MIPI组包数据。MIPI数据转换模块6受MIPI传输控制模块2控制将一帧RGB数据转换成Burst或将一行RGB数据转换成Non-Burst模式的MIPI组包数据,同时为保持MIPI传输速率,在RGB同步信号(VSYNC、HSYNC)和RGB数据之间(即每帧/行的消隐区间)***MIPI空包数据来填充传输信道。
8)当MIPI数据转换模块6转换好MIPI数据组包(并行总线)后且MIPI数据信号传输时序参数到了HS有效信号时,MIPI数据产生模块7受MIPI传输控制模块2控制启动,将MIPI数据组包取出并按之前设置好的MIPI传输率将其做并转串操作,以产生HS串化的MIPI数据信号给MIPI信号产生模块3,MIPI信号产生模块3再将HS状态的MIPI数据信号和MIPI时钟信号发送至MIPI信号输出模块4。
9)MIPI信号输出模块4将输入HS状态的MIPI数据信号和MIPI时钟信号转换成MIPI标准的Clk-p/n信号和Dat-p/n信号,其中Clk和Dat的HS状态则用p、n两个信号输出为一条LVDS差分信号。而MIPI信号输出模块4输出的MIPI信号的电气特性如前所述受到MIPI传输控制模块2控制,MIPI传输控制模块2同时控制MIPI信号输出模块4对输出的MIPI时钟信号和MIPI数据信号进行延时调整,从而可确保在MIPI模组8所接收到的时钟能对齐到数据中心,确保模组对视频数据接收正确。
在FPGA中,对该模块配置可通过配置FPGA的IO单元特性来实现,配置参数的电气信号通过串行或并行传输线送给FPGA的IO单元输入。
10)当MIPI信号产生模块3接收到LP状态输出时,MIPI传输控制模块2一方面根据MIPI DPHY协议和MIPI数据信号传输时序参数控制MIPI信号产生模块3将MIPI数据信号以LP状态输出,另一方面根据MIPI DPHY协议和MIPI时钟信号传输时序参数,控制MIPI信号产生模块3将MIPI时钟信号由HS状态转换为LP状态输出;
11)MIPI信号输出模块4将从MIPI信号产生模块3输入的LP状态的MIPI时钟信号和MIPI数据信号转换成MIPI标准的Clk-p/n信号和Dat-p/n信号,用p、n两个信号线输出成两条CMOS单端信号线。而MIPI信号输出模块4输出的MIPI信号的电气特性如前所述受到MIPI传输控制模块2控制,MIPI传输控制模块2同时控制MIPI信号输出模块4对输出的MIPI时钟信号和MIPI数据信号进行延时调整,从而可确保在MIPI模组8所接收到的时钟能对齐到数据中心,确保模组对视频数据接收正确。
12)当一行或一帧的RGB数据被转换并传输给MIPI模组8后,MIPI传输控制模块2则又读取时序控制接口模块1的相关时序参数,重复前述对MIPI时钟信号、MIPI数据信号进行从LP状态到HS状态、从HS状态到LP状态的转换时序控制。并对之后的每行每帧视频数据都同样控制,从而开始新一周期的传输时序控制。
13)本发明在MIPI数据传输过程中,在每个MIPI的LP状态或者HS状态传输周期开始前都会重新从上层读取MIPI传输配置参数,并根据这些读到的新的配置参数重新对传输过程进行配置,从而能对MIPI信号的传输进行实时控制和调整,使得对MIPI模组8的操作和调试变得容易和快捷。
以上仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以设计出若干改进,这些改进也应视为本发明的保护范围。
本说明书未作详细描述的内容属于本领域专业技术人员公知的现有技术。

Claims (9)

1.一种基于FPGA实现MIPI信号传输调整的方法,其特征在于:包括如下步骤:
1)从上层接收MIPI传输配置参数并缓存,所述MIPI传输配置参数包括MIPI信号传输速率配置参数、MIPI输出电气配置参数、MIPI时钟信号传输时序参数和MIPI数据传输时序参数;
2)读取所述MIPI信号传输速率配置参数,并根据所述MIPI信号传输速率配置参数产生MIPI时钟信号和MIPI数据信号;
3)读取所述MIPI输出电气配置参数,并根据所述MIPI输出电气配置参数产生HS和LP状态下的MIPI时钟信号和MIPI数据信号;
4)读取所述MIPI时钟信号传输时序参数,并根据MIPI DPHY协议和所述MIPI时钟信号传输时序参数,控制所述MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出;
5)当接收到以HS状态输出时,将所述MIPI时钟信号由默认的LP状态转换为HS状态,并根据MIPI DPHY协议和所述MIPI数据传输时序参数,将输入的RGB视频信号转换为MIPI数据信号;
6)将所述HS状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的一条LVDS差分信号,MIPI模组(8)接收所述LVDS差分信号并显示;
7)当接收到LP状态输出时,根据MIPI DPHY协议和所述MIPI数据传输时序参数,将所述MIPI数据信号以LP状态输出,并根据MIPI DPHY协议和所述MIPI时钟信号传输时序参数,将所述MIPI时钟信号由HS状态转换为LP状态输出;
8)将所述LP状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的两条CMOS单端信号,MIPI模组(8)接收所述两条CMOS单端信号并进入等待状态。
2.根据权利要求1所述的基于FPGA实现MIPI信号传输调整的方法,其特征在于:所述步骤2)中所述MIPI时钟信号为MIPI HS串化时钟信号,所述MIPI数据信号为MIPI HS串化数据信号,所述MIPI时钟信号为DDR类型。
3.根据权利要求1或2所述的基于FPGA实现MIPI信号传输调整的方法,其特征在于:所述电气配置参数包括输出电平范围、输出驱动强度、输出端接匹配、高频预加重指标的参数。
4.根据权利要求1或2所述的基于FPGA实现MIPI信号传输调整的方法,其特征在于:所述步骤5)中将输入的RGB视频信号转换为MIPI HS数据信号的具体步骤包括:将RGB视频信号的RGB数据转换为MIPI组包数据,将所述MIPI组包数据根据所述MIPI信号传输速率配置参数进行并转串操作,再以HS方式输出为MIPI HS数据信号。
5.根据权利要求4所述的基于FPGA实现MIPI信号传输调整的方法,其特征在于:所述步骤6)中MIPI标准的一条LVDS差分信号为MIPI标准的Clk-p/n信号和Dat-p/n信号,其中所述MIPI时钟信号和MIPI数据信号分别用p、n两个信号线输出为一条LVDS差分信号。
6.根据权利要求2所述的基于FPGA实现MIPI信号传输调整的方法,其特征在于:所述步骤2)之后还包括将所述MIPI时钟信号与MIPI数据信号中心对齐的步骤。
7.一种基于FPGA实现MIPI信号传输调整的方法的装置,其特征在于:包括时序控制接口模块(1)、MIPI传输控制模块(2)、MIPI信号产生模块(3)、MIPI信号输出模块(4)、MIPI时钟产生模块(5)、MIPI数据转换模块(6)和MIPI数据产生模块(7);
所述时序控制接口模块(1)通过MIPI传输控制模块(2)与MIPI信号产生模块(3)连接,所述MIPI传输控制模块(2)还分别与MIPI时钟产生模块(5)和MIPI数据产生模块(7)连接,所述MIPI时钟产生模块(5)和MIPI数据产生模块(7)还分别与MIPI信号产生模块(3)连接,所述MIPI数据转换模块(6)分别与MIPI数据产生模块(7)和MIPI信号输出模块(4)连接,所述MIPI信号产生模块(3)通过MIPI信号输出模块(4)与MIPI模组(8)连接;
所述时序控制接口模块(1)用于从上层接收MIPI传输配置参数并传输至MIPI传输控制模块(2);
所述MIPI传输控制模块(2)用于将MIPI传输配置参数分别传输至MIPI信号产生模块(3)、MIPI时钟产生模块(5)和MIPI数据产生模块(7);
所述MIPI信号产生模块(3)用于控制接收的MIPI时钟信号和MIPI数据信号以HS状态或者LP状态输出;
所述MIPI信号输出模块(4)用于将输入的HS状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的一条LVDS差分信号或者将LP状态的MIPI时钟信号和MIPI数据信号输出为MIPI标准的两条CMOS单端信号并传输至MIPI模组(8);
所述MIPI时钟产生模块(5)用于根据所述MIPI传输配置参数产生MIPI时钟信号;
所述MIPI数据转换模块(6)用于将输入的RGB视频信号转换为MIPI数据信号;
所述MIPI数据产生模块(7)用于根据所述MIPI传输配置参数产生MIPI数据信号。
8.根据权利要求7所述的装置,其特征在于:所述时序控制接口模块(1)与上层通过以太网、USB或者串口方式连接。
9.根据权利要求7或者8所述的装置,其特征在于:所述时序控制接口模块(1)通过FPGA的IO单元输入接收MIPI传输配置参数的电气信号。
CN201510214494.8A 2015-04-30 2015-04-30 基于fpga实现mipi信号传输调整的方法和装置 Active CN104795039B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510214494.8A CN104795039B (zh) 2015-04-30 2015-04-30 基于fpga实现mipi信号传输调整的方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510214494.8A CN104795039B (zh) 2015-04-30 2015-04-30 基于fpga实现mipi信号传输调整的方法和装置

Publications (2)

Publication Number Publication Date
CN104795039A CN104795039A (zh) 2015-07-22
CN104795039B true CN104795039B (zh) 2017-03-22

Family

ID=53559801

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510214494.8A Active CN104795039B (zh) 2015-04-30 2015-04-30 基于fpga实现mipi信号传输调整的方法和装置

Country Status (1)

Country Link
CN (1) CN104795039B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105245815A (zh) * 2015-09-23 2016-01-13 段然 一种实现mipi镜头在可穿戴设备当中使用的方法
CN106571113B (zh) * 2016-10-20 2019-11-19 昆山龙腾光电有限公司 一种显示模组的测试设备和测试方法
CN110297612B (zh) * 2019-05-09 2023-01-06 深圳前海骁客影像科技设计有限公司 一种mipi数据处理芯片及方法
CN110334044B (zh) * 2019-05-29 2022-05-20 深圳市紫光同创电子有限公司 一种mipi dphy发送电路及设备
CN110347630B (zh) * 2019-05-29 2021-05-11 深圳市紫光同创电子有限公司 一种接收电路、接收电路可重构方法及状态机***
CN110740281B (zh) * 2019-10-10 2020-10-16 南京大鱼半导体有限公司 Mipi信号传输设备、***及电子设备
CN110767181A (zh) * 2019-10-12 2020-02-07 重庆爱奇艺智能科技有限公司 一种对双lcd屏幕的背光调节的方法与设备
CN113810740B (zh) * 2021-09-23 2023-10-13 重庆电子工程职业学院 基于fpga控制电路设计的图像传输硬件***
CN116684722B (zh) * 2023-07-27 2023-10-20 武汉精立电子技术有限公司 Mipi c-phy信号接收装置、方法及摄像头模组测试***
CN117082198B (zh) * 2023-10-17 2024-01-05 南京智谱科技有限公司 一种自适应并口视频图像转换方法及装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9451183B2 (en) * 2009-03-02 2016-09-20 Flir Systems, Inc. Time spaced infrared image enhancement
JP2014052551A (ja) * 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
CN103475841B (zh) * 2013-09-25 2016-08-17 武汉精立电子技术有限公司 Lvds视频信号转换为8lane左右分屏mipi视频信号方法
CN104202552B (zh) * 2014-08-21 2017-09-05 武汉精测电子技术股份有限公司 通过桥接芯片实现两种模式mipi信号的方法和装置
CN104460826B (zh) * 2014-12-05 2017-11-07 武汉精测电子技术股份有限公司 基于fpga实现mipi模组dsi时钟重配的方法
CN104517554B (zh) * 2014-12-17 2017-07-07 武汉精测电子技术股份有限公司 基于FPGA的MIPI液晶模组Vcom调校装置及方法

Also Published As

Publication number Publication date
CN104795039A (zh) 2015-07-22

Similar Documents

Publication Publication Date Title
CN104795039B (zh) 基于fpga实现mipi信号传输调整的方法和装置
CN104735387B (zh) 实现多通道mipi同步传输方法和装置
CN104717447B (zh) 实现16lane模组多通道mipi同步传输方法
CN104809996B (zh) 基于fpga实现mipi多种lane数的数据信号的方法和装置
CN105023549A (zh) 分辨率自适应的mipi图形信号产生装置及方法
CN105491373B (zh) 一种lvds视频信号单路转多路的装置及方法
CN103475842A (zh) Lvds视频信号转换为mipi视频信号方法
CN105405375B (zh) 一种mipi视频信号单路转多路的装置及方法
CN104796654B (zh) 基于fpga实现8lane、16lane mipi信号的方法和装置
CN105427772B (zh) 共用协议层的多通道显示接口信号生成***及方法
CN104575345A (zh) Oled模组测试***和测试方法
CN105491318A (zh) 一种dp视频信号单路转多路的装置及方法
CN208400468U (zh) 一种基于移动产业处理器接口的微型显示***
CN104796653B (zh) 基于fpga实现的在lpdt模式下传输mipi信号的方法和装置
CN104360511A (zh) 实现两种模式的mipi模组测试方法和测试***
CN105472287B (zh) 一种单路hdmi视频信号单路转多路的装置及方法
CN101355777B (zh) 基于总线截取及视频采集的远程手机测试***及方法
CN101778219A (zh) 多个摄像头远距离同步工作装置和方法
CN204577065U (zh) 基于fpga实现mipi信号传输调整的装置
CN104869344B (zh) 基于fpga实现mipi信号command功能的方法和装置
CN104822041B (zh) 基于fpga实现mipi信号的video和command功能的方法和装置
CN102054414A (zh) 程控液晶模组测试图像发生***及其控制方法
CN202749079U (zh) 基于fpga的高像素模组分屏显示***
CN104778936B (zh) 基于fpga实现mipi信号在hsdt状态下的command功能的方法
CN204256325U (zh) 实现两种模式的mipi模组测试***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the 4 floor, No.

Patentee after: Wuhan fine test electronics group Limited by Share Ltd

Address before: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the 4 floor, No.

Patentee before: Wuhan Jingce Electronic Technology Co., Ltd.