CN105491318A - 一种dp视频信号单路转多路的装置及方法 - Google Patents
一种dp视频信号单路转多路的装置及方法 Download PDFInfo
- Publication number
- CN105491318A CN105491318A CN201510890670.XA CN201510890670A CN105491318A CN 105491318 A CN105491318 A CN 105491318A CN 201510890670 A CN201510890670 A CN 201510890670A CN 105491318 A CN105491318 A CN 105491318A
- Authority
- CN
- China
- Prior art keywords
- module
- signal
- video
- vision signal
- rgb
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Health & Medical Sciences (AREA)
- Biomedical Technology (AREA)
- General Health & Medical Sciences (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明公开了一种DP视频信号单路转多路的装置及方法,其装置包括人机接口模块、DP视频接收模块、DP协议模块、DP视频解码模块、DP转RGB模块、RGB图像分辨率检测模块、RGB图像缓存模块和多个DP视频输出模块;其方法基于该装置,根据输入的一路DP视频信号,在本地各个DP视频输出模块重建DP图像时序,并根据该时序将多路DP图像数据从本地各DP视频输出模块输出到待测模组,实现DP视频信号一路转多路的信号扩展功能;适用于对中大规模模组进行验证;并且,由于各DP视频输出模块并行独立,参数均可单独调整,各路DP视频信号可独立地同时输出,适用于对大量的分辨率相同但特性有差异的模组在不同工作环境下同时进行点屏验证。
Description
技术领域
本发明属于信号处理技术领域,更具体地,涉及一种DP视频信号单路转多路的装置及方法。
背景技术
DP液晶模组已经广泛的应用于各种显示设备,具有品种丰富、规格齐全、价格低廉的优点;各个模组生产商也在大规模生产各种DP模组。随着DP液晶模组需求的增加,为保证DP液晶模组质量,对DP液晶模组的测试验证尤为重要。
对DP液晶模组的测试验证需要使用图像信号源来产生基准图像提供给液晶模组,而现有的一台图像信号源往往只能供给少量几个被测液晶模组;而大规模的DP液晶模组测试需要大量图像信号源,而图像信号源的成本高昂,且无法实现在多种被测环境下同时对不同特性的模组测试,导致生产效率降低、生产成本提高。
为此,需要一种DP视频信号扩展方案,可根据输入的图像信号源提供的DP视频信号,生成多路相同的DP视频信号作为图像信号源供给大规模的DP液晶模组检测;可用于在不同的测试环境下,对不同特性的模组进行同时点屏验证。
发明内容
针对现有技术的以上缺陷或改进需求,本发明提供了一种DP视频信号单路转多路的装置及方法,其目的在于扩展DP视频信号源。
为实现上述目的,按照本发明的一个方面,提供了一种DP视频信号单路转多路的装置,包括一个DP视频信号输入接口、一个DP视频控制信号输入接口、多个DP视频信号输出接口,以及固化于一颗可编程逻辑器件内的DP视频解码模块、DP协议模块、DP转RGB模块、RGB图像分辨率检测模块、RGB图像数据缓存模块和多个DP视频输出模块;该可编程逻辑器件具有耦接上述DP视频信号输入接口的DP视频信号输入端子、耦接上述DP视频控制信号输入接口的DP视频控制信号输入端子、以及逐一耦接上述多个DP视频信号输出接口的多个DP视频信号输出端子;
其中,DP协议模块与DP视频解码模块连接,DP视频解码模块与DP转RGB模块连接,DP转RGB模块与RGB图像分辨率检测模块和RGB图像数据缓存模块连接,RGB图像分辨率检测模块和RGB图像数据缓存模块与各DP视频输出模块连接;各DP视频输出模块并行独立,相互之间无干扰,且可各自独立设置参数;
DP视频解码模块通过DP视频信号输入端子耦接所述DP视频信号输入接口,DP协议模块和各DP视频输出模块均通过DP视频控制信号输入端子耦接所述视频控制信号输入接口;每个DP视频输出模块具有多个链路(Lane)DP视频信号输出端,各链路DP视频信号输出端通过DP视频信号输出端子耦接DP视频信号输出接口,通过DP视频信号输出接口将DP视频信号发送到对应通道上的待测DP液晶模组。
优选的,上述DP视频信号单路转多路的装置,还包括人机接口模块;人机接口模块具有外部显示接口和外部指令输入接口;该人机交互模块用于根据外部指令生成DP视频控制信号,通过DP视频控制信号输入端子发送到DP协议模块和各DP视频输出模块;也用于将整个装置的状态信息通过外部显示接口输出。
优选的,上述DP视频信号单路转多路的装置,还包括DP视频接收模块;该DP视频接收模块固化于上述可编程逻辑器件内,其第一端通过所述DP视频信号输入端子耦接所述DP视频信号输入接口,第二端通过上述DP视频控制信号输入端子连接上述人机交互模块,第三端与上述DP视频解码模块连接;DP视频接收模块用于对从图像信号源接收的DP视频信号进行电气调整、时延调整及解调处理,获取各Lane的并行解调数据。
优选的,上述DP视频信号单路转多路的装置,其DP视频接收模块包括接收匹配模块、电气重建模块、延时对齐模块和解调模块;
其中,接收匹配模块与电气重建模块连接、电气重建模块与延时对齐模块连接,延时对齐模块与解调模块连接;接收匹配模块的输入端作为DP视频接收模块的第一端,解调模块的输出端作为DP视频接收模块的第三端;接收匹配模块控制端、电气重建模块控制端、延时对齐模块控制端以及解调模块的控制端并列作为DP视频接收模块的第二端;
其中,接收匹配模块用于对接收的DP视频信号进行端接和阻抗匹配;电气重建模块用于根据电气标准对接收匹配模块的输出信号进行判决和再生,获取具有标准电气特性的DP信号;延时对齐模块用于对齐各LaneDP信号内部的时钟信号和数据信号,使各Lane内部的数据信号之间、数据信号和时钟信号之间对齐;解调模块采用各Lane的时钟信号对各个并行的数据信号进行采样和解调,获取各Lane的并行解调总线数据。
优选的,上述接收匹配模块包括多个接收匹配子模块,电气重建模块包括多个电气重建子模块、延时对齐模块包括多个延时对齐子模块、解调模块包括多个解调子模块;接收匹配子模块、电气重建子模块、延时对齐子模块与解调子模块的个数相同。
优选的,各解调子模块具有自校准功能,可根据设置的校准时间间隔进行自校准,使得时钟能正确采样和解调各个数据信号,避免外界环境干扰导致的误差和漂移;当某个Lane的干扰越严重,该Lane对应的解调子模块的校准间隔时间设置得越短,以提高解调操作的可靠性。
优选的,上述DP视频信号单路转多路的装置,其DP视频输出模块包括本地图像时序产生模块、输出通道图像数据缓存模块、RGB图像产生模块、DP视频信号转换模块、DP延时调整模块和DP信号驱动模块;
其中,本地图像时序产生模块和输出通道图像数据缓存模块均与RGB图像产生模块连接,RGB图像产生模块与DP视频信号转换模块连接,DP视频信号转换模块与DP延时调整模块连接,DP延时调整模块与DP信号驱动模块连接;本地图像时序产生模块的输入端作为DP视频输出模块的第二端,连接RGB图像分辨率检测模块;输出通道图像数据缓存模块的输入端作为DP视频输出模块的第三端,连接RGB图像数据缓存模块;DP信号驱动模块的输出端作为DP视频输出模块的DP视频信号输出端;
其中,本地图像时序产生模块用于根据基准图像的分辨率以及待测DP液晶模组时序参数获得对应通道上待测DP液晶模组的点屏时序信号;输出通道图像数据缓存模块用于缓存图像数据;RGB图像产生模块用于根据上述点屏时序信号接收缓存的图像数据,产生对应通道的待测模组所需的点屏RGB图像信号;
DP视频信号转换模块将上述点屏RGB图像信号转换为DP视频信号,对各个Lane的数据进行分割、重组,bit重排,生成各个输出Lane的DP并行数据;DP延时调整模块用于对输出的各Lane内的时钟和数据信号的延时进行调整,使得各Lane的DP信号经过电缆后可同时到达待测模组;DP信号驱动模块用于调整各Lane的DP视频信号的输出电气特性和传输特性。
优选的,上述各DP视频输出模块均可独立配置DP视频编码参数和传输参数;根据输入的一路DP视频信号,可生成具有不同特性的多路DP视频信号;可用于同时供给多个具有相同分辨率、而具有不同显示特性的模组。
为实现本发明目的,按照本发明的另一个方面,提供了一种DP视频信号单路转多路的方法,包括如下步骤:
(1)对DP协议进行解析,产生DP组包数据;
(2)根据解码相关参数与DP组包数据,对DP并行解调总线数据进行解码、合并操作,恢复出图像信号源的DP基准图像信号;
其中,解码相关参数包括VESA、JEIDA传输标准,6~10bit图像色阶,同步信号的正反向,传输Lane数;
(3)将上述DP基准图像信号转换为RGB视频信号;
(4)缓存上述RGB视频信号数据;同时,根据基准图像的同步信号检测出其图像的水平分辨率和垂直分辨率;
(5)根据DP基准图像的分辨率与输出通道对应的待测模组的时序参数获取各通道对应的待测模组的点屏时序信号;根据该点屏时序信号接收缓存的输出通道图像数据,并根据预设的待测模组的图像编码参数,将输出通道图像数据转换成各通道对应的点屏RGB图像信号;
(6)根据待测模组的DPLane数、Lane数据排列方式参数,将上述点屏RGB图像信号进行各个Lane数据的分割、重组,bit重排,产生各个输出Lane的DP并行视频信号;
(7)调整各个输出Lane的DP视频信号内部的时钟与数据信号的延时,使得所有的Lane的DP视频信号经过连接电缆后均可同时到达待测DP液晶模组。
优选的,上述DP视频信号单路转多路的方法,在步骤(7)之后还包括如下步骤:
对经过延时调整后的各Lane的DP视频信号进行输出电气特性和传输特性调整,使得到达待测模组的各Lane的DP视频信号的质量和信号幅值均能达到模组接收要求;其中,输出电气特性和传输特性调整包括预加重调整、驱动强度调整、DP电气幅值调整、摆率调整和输出阻抗调整。
优选的,上述DP视频信号单路转多路的方法,其输入的单路DP视频信号来自图像信号源;步骤(2)之前,还包括对图像信号源发出的DP视频信号进行调整和解调的步骤,具体如下:
(a)接收图像信号源发送的DPLane视频信号,对各Lane的输入信号进行端接、阻抗匹配以及信号均衡和放大;
(b)根据DP电气标准,对经过步骤(a)调整后的各LaneDP信号进行信号判决和重建,消除输入信号过冲、下冲和毛刺,输出具有标准电气特性的DP视频信号,以避免干扰导致后续模块的误判;
(c)对上述具有标准电气特性的DP视频信号各个Lane内部的时钟与数据信号之间的延迟进行处理,使各数据信号之间、数据信号与时钟信号之间保持对齐;
在该步骤中,由于各Lane的延迟差异不同,对各个Lane的内部时钟、数据延迟分别调整;
(d)采用各Lane的时钟信号对相应Lane内并行的数据信号进行采样和解调,获得各Lane的DP并行解调总线数据。
总体而言,通过本发明所构思的以上技术方案与现有技术相比,能够取得下列有益效果:
(1)采用本发明提供的DP视频信号单路转多路的装置和方法,可根据1路DP视频信号,获取多路用于大量液晶模组点屏测试的DP视频信号,实现对DP视频信号的扩展;
(2)本发明提供的DP视频信号单路转多路的装置,对输入的DP视频信号进行延迟同步控制和信号重建,消除因传输线缆和外部干扰可能导致的接收错误;
(3)本发明提供的DP视频信号单路转多路的装置,多个输出接口可同时输出DP视频信号,而由于各DP视频输出模块互相独立,因此各路DP视频信号之间彼此独立,互不干扰;各DP视频输出模块均可单独调整图像时序参数、DP视频编码方式、DP传输Lane数、输出驱动、输出传输特性、输出DP电气特性、输出延时参数;适用于对大量具有相同分辨率但特性有差异的模组在不同工作环境下,同时进行点屏验证;
(4)本发明提供的DP视频信号单路转多路的装置,输出的各路DP视频信号能在不同的工作环境和传输线缆下同时使用;操作简单,无需其他辅助设备,适用于大规模测试;
(5)本发明提供的DP视频信号单路转多路的装置,可采用FPGA(现场可编程逻辑阵列)芯片实现,具有工作可靠、价格低廉、便于后期维护和升级的特点。
附图说明
图1是本发明提供的DP视频信号单路转多路装置的功能框图;
图2是本发明实施例提供的DP视频信号单路转多路装置的功能框图;
图3是本发明实施例里的DP视频接收模块示意图;
图4是本发明实施例里的DP视频输出模块示意图;
在所有附图中,相同的附图标记用来表示相同的元件或结构,其中:1-人机接口模块、2-接收匹配模块、3-电气重建模块、4-延时对齐模块、5-解调模块、6-DP协议模块、7-DP视频解码模块、8-DP转RGB模块、9-RGB图像数据缓存模块、10-RGB图像分辨率检测模块、11-本地图像时序产生模块、12-输出通道图像数据缓存模块、13-RGB图像产生模块、14-DP视频信号转换模块、15-DP延时调整模块、16-DP信号驱动模块、2-1-第一接收匹配子模块、2-2-第二接收匹配子模块、2-N-第N接收匹配子模块、3-1-第一电气重建子模块、3-2-第二电气重建子模块、3-N-第N电气重建子模块、4-1-第一延时对齐子模块、4-2-第二延时对齐子模块、4-N-第N延时对齐子模块、5-1-第一解调子模块、5-2-第二解调子模块、5-N-第N解调子模块、15-1-第一DP延时调整子模块、15-2-第二DP延时调整子模块、15-N-第NDP延时调整子模块、16-1-第一DP信号驱动子模块、16-2-第二DP信号驱动子模块、16-N-第NDP信号驱动子模块。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。
本发明提供的DP视频信号单路转多路装置,其功能框图如图1所示,包括一个DP视频信号输入接口、一个DP视频控制信号输入接口、多个DP视频信号输出接口、以及固化于可编程逻辑器件内的DP协议模块6、DP视频解码模块7、DP转RGB模块8、RGB图像数据缓存模块9、RGB图像分辨率检测模块10和多个DP视频输出模块;
其中,DP协议模块6与DP视频解码模块7连接,DP视频解码模块7与DP转RGB模块8连接,DP转RGB模块8与RGB图像分辨率检测模块10和RGB图像数据缓存模块9连接,RGB图像分辨率检测模块10和RGB图像数据缓存模块9与各DP视频输出模块连接;各DP视频输出模块并行独立,相互之间无干扰,且可各自独立设置参数;
其中,DP视频解码模块7通过DP视频信号输入端子耦接所述DP视频信号输入接口,DP协议模块6和各DP视频输出模块均通过DP视频控制信号输入端子耦接所述视频控制信号输入接口;每个DP视频输出模块具有多个LaneDP视频信号输出端,各LaneDP视频信号输出端通过DP视频信号输出端子耦接DP视频信号输出接口,通过DP视频信号输出接口将DP视频信号发送到对应通道上的待测DP液晶模组。
图2所示,是本发明实施例提供的DP视频信号单路转多路装置的功能框图,包括人机接口模块1、DP协议模块6、DP视频解码模块7、DP转RGB模块8、RGB图像数据缓存模块9、RGB图像分辨率检测模块10和多个DP视频输出模块;
本实施例中,DP视频接收模块的功能框图如图3所示,包括接收匹配模块2、电气重建模块3、延时对齐模块4和解调模块5;接收匹配模块包括N个接收匹配子模块2-1~2-N,电气重建模块包括N个电气重建子模块3-1~3-N,延时对齐模块包括N个延时对齐子模块4-1~4-N,解调模块包括N个解调子模块5-1~5-N。
本实施例中,通道1对应的DP视频输出模块的功能框图如图4所示,包括本地图像时序产生模块11、输出通道图像数据缓存模块12、RGB图像产生模块13、DP视频信号转换模块14、DP延时调整模块15和DP信号驱动模块16;DP延时调整模块15包括N个DP延时调整子模块15-1~15-N,DP信号驱动模块16包括N个DP信号驱动子模块16-1~16-N;其中,N大于2。
基于本实施例提供的DP视频信号单路转多路装置,实现DP视频信号单路转多路的过程具体如下:
(1)通过人机接口模块1接收外部DP视频信号输入参数和各路DP视频信号输出参数;人机接口模块1将上述各参数转换成DP视频控制信号;
(2)接收匹配模块2接收图像信号源发送的DPLane视频信号,接收匹配模块2的各子模块分别对应连接各Lane;实施例中,子模块2-1对应Lane0、子模块2-2对应Lane1、……、子模块2-N对应Lane(N-1);
各子模块分别对各Lane的DP视频信号进行端接和阻抗匹配;在复杂使用环境下,各个Lane的传输电缆的传输特性以及所受到干扰不一致,可根据现场实际情况对接收匹配模块2的每个子模块的阻抗匹配值进行调整;
由于各个Lane的DP信号在较长距离传输时存在信号衰减和畸变,接收匹配模块2的各子模块还对各LaneDP视频信号进行信号均衡和放大,提高信号幅度和信号质量,以消除由传输导致的图像误码;各Lane的均衡参数、放大参数均可调整;
(3)电气重建模块3对接收匹配模块2输出的各LaneDP信号进行信号重建;具体的,电气重建模块3的各子模块根据DP电气标准对接收的各LaneDP信号进行判决和重建,以消除输入信号的过冲、下冲、毛刺,输出具有标准电气特性的DP视频信号;其中,DP电气标准包括高电平最小和最大值、低电平最小和最大值、信号摆率、抖动;
(4)消除电气重建模块3输出的DP各个Lane的时钟和数据的延迟,使各个数据信号之间、数据信号与时钟信号之间保持对齐;
由于每个Lane的传输电缆特性导致各Lane的延迟差异均不相同;对各个Lane的时钟、数据的延迟分别调整,使各Lane内部的时钟与数据对齐;
(5)解调模块5对各Lane对齐后的DP信号,采用各Lane的时钟信号对各个并行数据信号进行采样和解调,获得各Lane的并行解调数据;
本实施例中,解调模块5的各子模块具有自校准功能;在预设的校准间隔后,各子模块分别进行自校准,使得时钟信号正确采样和解调各个数据信号,以避免干扰导致的误差或漂移;对于干扰越严重的Lane,其所对应的模块5的子模块的校准间隔越短;
(6)DP协议模块6根据视频控制信号对DP协议进行解析,产生DP组包数据;
(7)DP视频解码模块7根据DP组包数据以及解码参数,对各Lane并行解调数据进行解码、合并操作,恢复出图像信号源的DP基准图像信号;其中,解码参数包括VESA、JEIDA传输标准,6~10bit图像色阶,同步信号的正反向,传输Lane数;
(8)DP转RGB模块8将上述将DP基准图像信号转换为RGB视频信号;
(9)RGB图像数据缓存模块缓存上述RGB视频信号;使得输出的各路DP保持连续不间断;同时,RGB图像分辨率检测模块10根据基准图像的同步信号获取其图像水平和垂直分辨率;其中,基准图像的同步信号包括VSYNC(场同步信号)、HSYNC(行同步信号)和DE(数据使能信号);
(10)实施例中,各DP视频输出模块均并行独立,各DP视频输出模块内部具有相同的子模块,对接收到的信号处理完全相同;以下以DP视频输出模块1为例进行说明;本地图像时序产生模块11根据基准图像的分辨率和待测模组的时序参数(行场前肩、后肩、同步脉宽)获得对应的通道1上的待测模组的点屏时序信号;RGB图像产生模块13则按照该时序信号接收输出通道图像数据缓存模块12输出的缓存图像数据,根据通道1对应的待测模组的图像编码参数,生成与通道1对应的待测模组的点屏RGB图像信号;
上述图像编码参数包括VESA、JEIDA标准,6bit~10bit色阶,RGB顺序,同步信号反向;
(10)DP视频信号转换模块14将上述点屏RGB图像信号进行各个Lane数据的分割、重组,比特重排,生成各个输出Lane的DP并行数据;
(11)DP延时调整模块15则对输出的Lane的各个时钟、数据信号的延时进行调整,使得输出信号连接电缆后,所有的Lane的DP信号均同时到达待测模组侧;
(12)DP信号驱动模块16则对各个Lane的DP输出电气特性、传输特性进行设置,包括预加重、驱动强度、DP电气幅值、摆率、输出阻抗;使得输出的多路DP视频信号在通过不同特性的传输电缆以及干扰影响下,到达待测模组的信号质量与信号幅值均满足DP液晶模组的接收要求,确保模组能稳定可靠长时间的点屏验证。
实施例提供的这种DP视频信号单路转多路装置,对于输入的一路DP视频信号,可输出多路DP视频信号,适于对模组进行中大规模验证;并且各路DP视频信号可同时输出,但彼此独立,互不干扰,其图像时序参数、DP视频编码方式、DP传输Lane数、输出驱动、输出传输特性、输出DP电气特性、输出延时等参数均可单独调整,适用于对大量的具有相同分辨率,可对具有不同特性的模组在不同工作环境下,进行同时点屏验证。
本领域的技术人员容易理解,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种DP视频信号单路转多路的装置,其特征在于,所述装置包括一个DP视频信号输入接口、一个DP视频控制信号输入接口、多个DP视频信号输出接口,以及固化于一颗可编程逻辑器件内的DP视频解码模块、DP协议模块、DP转RGB模块、RGB图像分辨率检测模块、RGB图像数据缓存模块和多个DP视频输出模块;
所述可编程逻辑器件具有耦接所述DP视频信号输入接口的DP视频信号输入端子、耦接所述DP视频控制信号输入接口的DP视频控制信号输入端子、以及逐一耦接每个所述DP视频信号输出接口的多个DP视频信号输出端子;
所述DP协议模块与DP视频解码模块连接,DP视频解码模块与DP转RGB模块连接,DP转RGB模块与RGB图像分辨率检测模块和RGB图像数据缓存模块连接,RGB图像分辨率检测模块和RGB图像数据缓存模块与各DP视频输出模块连接;各DP视频输出模块并行独立,均可独立配置DP视频编码参数和传输参数;可根据输入的一路DP视频信号,生成具有不同特性的多路DP视频信号;
所述DP视频解码模块通过DP视频信号输入端子耦接所述DP视频信号输入接口,DP协议模块和各DP视频输出模块均通过DP视频控制信号输入端子耦接所述视频控制信号输入接口;每个所述DP视频输出模块具有多个链路DP视频信号输出端,各链路DP视频信号输出端通过DP视频信号输出端子耦接DP视频信号输出接口。
2.如权利要求1所述的装置,其特征在于,所述装置还包括人机接口模块;所述人机接口模块具有外部显示接口和外部指令输入接口,所述人机交互模块用于根据外部指令生成DP视频控制信号,通过所述DP视频控制信号输入端子发送到DP协议模块和各DP视频输出模块;也用于将整个装置的状态信息通过外部显示接口输出。
3.如权利要求2所述的装置,其特征在于,所述装置还包括DP视频接收模块;所述DP视频接收模块固化于所述可编程逻辑器件内,其第一端通过所述DP视频信号输入端子耦接所述DP视频信号输入接口,第二端通过所述DP视频控制信号输入端子连接所述人机交互模块,第三端与所述DP视频解码模块连接。
4.如权利要求3所述的装置,其特征在于,所述DP视频接收模块包括接收匹配模块、电气重建模块、延时对齐模块和解调模块;
所述接收匹配模块与电气重建模块连接、电气重建模块与延时对齐模块连接,延时对齐模块与解调模块连接;接收匹配模块的输入端作为DP视频接收模块的第一端,解调模块的输出端作为DP视频接收模块的第三端;接收匹配模块控制端、电气重建模块控制端、延时对齐模块控制端以及解调模块的控制端并列作为DP视频接收模块的第二端。
5.如权利要求4所述的装置,其特征在于,所述接收匹配模块包括多个接收匹配子模块,电气重建模块包括多个电气重建子模块、延时对齐模块包括多个延时对齐子模块、解调模块包括多个解调子模块;接收匹配子模块、电气重建子模块、延时对齐子模块与解调子模块的个数相同。
6.如权利要求5所述的装置,其特征在于,每个所述解调子模块具有自校准功能,可根据设置的校准时间间隔进行自校准。
7.如权利要求1所述的装置,其特征在于,所述DP视频输出模块包括本地图像时序产生模块、输出通道图像数据缓存模块、RGB图像产生模块、DP视频信号转换模块、DP延时调整模块和DP信号驱动模块;
所述本地图像时序产生模块和输出通道图像数据缓存模块均与RGB图像产生模块连接,RGB图像产生模块与DP视频信号转换模块连接,DP视频信号转换模块与DP延时调整模块连接,DP延时调整模块与DP信号驱动模块连接;本地图像时序产生模块的输入端作为DP视频输出模块的第二端,输出通道图像数据缓存模块的输入端作为DP视频输出模块的第三端;DP信号驱动模块的输出端作为DP视频输出模块的DP视频信号输出端。
8.一种基于权利要求1至7任一项所述的DP视频信号单路转多路的装置的DP视频信号单路转多路的方法,其特征在于,所述方法包括如下步骤:
(1)对DP协议进行解析,获取DP组包数据;
(2)根据解码相关参数与DP组包数据,对DP并行解调总线数据进行解码、合并操作,恢复出图像信号源的DP基准图像信号;
(3)将所述DP基准图像信号转换为RGB视频信号;
(4)缓存所述RGB视频信号数据;同时,根据基准图像的同步信号检测出其图像的水平分辨率和垂直分辨率;
(5)根据DP基准图像的分辨率与输出通道对应的待测模组的时序参数获取各通道对应的待测模组的点屏时序信号;根据该点屏时序信号接收缓存的输出通道图像数据,并根据预设的待测模组的图像编码参数,将输出通道图像数据转换成各通道对应的点屏RGB图像信号;
(6)根据待测模组的DPLane数和Lane数据排列方式,将所述点屏RGB图像信号进行各个Lane数据的分割、重组,比特重排,生成各个输出Lane的DP并行视频信号;
(7)调整各个输出Lane的DP视频信号内部的时钟与数据信号的延时,使得所有的Lane的DP视频信号经过连接电缆后均可同时到达待测DP液晶模组。
9.如权利要求8所述的DP视频信号单路转多路的方法,其特征在于,在所述步骤(7)之后还包括如下步骤:
对经过延时调整的各Lane的DP视频信号进行输出电气特性和传输特性调整,使得到达待测模组的各Lane的DP视频信号的质量和信号幅值均能达到待测DP模组接收要求。
10.如权利要求8所述的DP视频信号单路转多路的方法,其特征在于,所述DP视频信号单路转多路的方法,其输入的单路DP视频信号来自图像信号源;步骤(2)之前,还包括对图像信号源发出的DP视频信号进行调整和解调的步骤,具体如下:
(a)对图像信号源发送的各LaneDP视频信号进行端接、阻抗匹配以及信号均衡和放大;
(b)根据DP视频信号电气标准,对经过步骤(a)调整后的各LaneDP视频信号进行信号判决和重建,消除输入信号的过冲、下冲和毛刺,输出具有标准电气特性的DP视频信号;
(c)对所述具有标准电气特性的DP视频信号各个Lane内部的时钟与数据信号之间的延迟进行处理,使各数据信号之间、数据信号与时钟信号之间保持对齐;
(d)采用各Lane的时钟信号对相应Lane内并行的数据信号进行采样和解调,获得各Lane的DP并行解调总线数据。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510890670.XA CN105491318B (zh) | 2015-12-05 | 2015-12-05 | 一种dp视频信号单路转多路的装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510890670.XA CN105491318B (zh) | 2015-12-05 | 2015-12-05 | 一种dp视频信号单路转多路的装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105491318A true CN105491318A (zh) | 2016-04-13 |
CN105491318B CN105491318B (zh) | 2018-11-27 |
Family
ID=55677997
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510890670.XA Active CN105491318B (zh) | 2015-12-05 | 2015-12-05 | 一种dp视频信号单路转多路的装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105491318B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107396003A (zh) * | 2017-08-28 | 2017-11-24 | 深圳市巨潮科技股份有限公司 | 一种dp信号分配器和dp信号分配方法 |
CN109194889A (zh) * | 2018-08-16 | 2019-01-11 | 长芯盛(武汉)科技有限公司 | 用于dp接口的低速信号转换模块 |
CN109448614A (zh) * | 2018-09-14 | 2019-03-08 | 武汉帆茂电子科技有限公司 | 一种基于FPGA的Displayport信号产生装置及方法 |
CN109521834A (zh) * | 2018-10-31 | 2019-03-26 | 武汉精立电子技术有限公司 | 一种dp信号产生装置及方法 |
CN109547712A (zh) * | 2019-01-18 | 2019-03-29 | 深圳市巨潮科技股份有限公司 | 基于fpga的dp信号分配*** |
CN109714621A (zh) * | 2019-01-02 | 2019-05-03 | 西安微电子技术研究所 | 一种时序可配置的多路动态视频模拟方法及其处理*** |
CN111355905A (zh) * | 2018-12-21 | 2020-06-30 | 西安诺瓦星云科技股份有限公司 | 信号分配器 |
CN113573000A (zh) * | 2021-07-27 | 2021-10-29 | 武汉帆茂电子科技有限公司 | 一种基于FPGA的Displayport HBR3信号转换装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101178037B1 (ko) * | 2009-09-08 | 2012-08-29 | 옵티시스 주식회사 | 보조 연결 장치 |
CN102446477B (zh) * | 2011-12-30 | 2013-11-20 | 武汉精测电子技术股份有限公司 | 一种带有dp接口的液晶模组测试装置及测试方法 |
CN103050073B (zh) * | 2012-12-26 | 2015-08-12 | 武汉精测电子技术股份有限公司 | Dp解码和分辨率自动调整的液晶模组测试方法及装置 |
CN104902210A (zh) * | 2015-06-05 | 2015-09-09 | 武汉精测电子技术股份有限公司 | LVDS视频信号转换为适用于16LaneV-BY-ONE视频信号的方法及*** |
-
2015
- 2015-12-05 CN CN201510890670.XA patent/CN105491318B/zh active Active
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107396003A (zh) * | 2017-08-28 | 2017-11-24 | 深圳市巨潮科技股份有限公司 | 一种dp信号分配器和dp信号分配方法 |
CN107396003B (zh) * | 2017-08-28 | 2023-06-23 | 深圳市巨潮科技股份有限公司 | 一种dp信号分配器和dp信号分配方法 |
CN109194889A (zh) * | 2018-08-16 | 2019-01-11 | 长芯盛(武汉)科技有限公司 | 用于dp接口的低速信号转换模块 |
CN109194889B (zh) * | 2018-08-16 | 2020-11-20 | 长芯盛(武汉)科技有限公司 | 用于dp接口的低速信号转换模块 |
CN109448614A (zh) * | 2018-09-14 | 2019-03-08 | 武汉帆茂电子科技有限公司 | 一种基于FPGA的Displayport信号产生装置及方法 |
CN109448614B (zh) * | 2018-09-14 | 2021-09-28 | 武汉帆茂电子科技有限公司 | 一种基于FPGA的Displayport信号产生装置及方法 |
CN109521834A (zh) * | 2018-10-31 | 2019-03-26 | 武汉精立电子技术有限公司 | 一种dp信号产生装置及方法 |
CN109521834B (zh) * | 2018-10-31 | 2021-04-06 | 武汉精立电子技术有限公司 | 一种dp信号产生装置及方法 |
CN111355905A (zh) * | 2018-12-21 | 2020-06-30 | 西安诺瓦星云科技股份有限公司 | 信号分配器 |
CN109714621A (zh) * | 2019-01-02 | 2019-05-03 | 西安微电子技术研究所 | 一种时序可配置的多路动态视频模拟方法及其处理*** |
CN109547712A (zh) * | 2019-01-18 | 2019-03-29 | 深圳市巨潮科技股份有限公司 | 基于fpga的dp信号分配*** |
CN113573000A (zh) * | 2021-07-27 | 2021-10-29 | 武汉帆茂电子科技有限公司 | 一种基于FPGA的Displayport HBR3信号转换装置 |
Also Published As
Publication number | Publication date |
---|---|
CN105491318B (zh) | 2018-11-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105491318A (zh) | 一种dp视频信号单路转多路的装置及方法 | |
CN105491373B (zh) | 一种lvds视频信号单路转多路的装置及方法 | |
CN105472288A (zh) | 一种v-by-one视频信号单路转多路的装置及方法 | |
CN105405375A (zh) | 一种mipi视频信号单路转多路的装置及方法 | |
CN105472287A (zh) | 一种单路hdmi视频信号单路转多路的装置及方法 | |
US8804853B2 (en) | Signal extender system and signal extender thereof | |
CN105023549A (zh) | 分辨率自适应的mipi图形信号产生装置及方法 | |
CN108345553B (zh) | 一种星载高分辨成像数据传输与采集*** | |
CN104967844A (zh) | Lvds视频信号自动测试方法和装置 | |
CN104469351A (zh) | 一种检测视频源产生的lvds视频信号的方法 | |
CN105427772A (zh) | 共用协议层的多通道显示接口信号生成***及方法 | |
CN203574773U (zh) | Lvds视频信号转换为8lane左右分屏mipi视频信号装置 | |
CN201898573U (zh) | 可实现dvi编解码的fpga组件 | |
CN105049773A (zh) | Lvds视频信号转换为dp视频信号的方法及*** | |
CN203504677U (zh) | Lvds视频信号转换为mipi视频信号装置 | |
CN104967808A (zh) | Lvds视频信号转换为2lane dp视频信号的方法及*** | |
CN105405376A (zh) | 一种ttl视频信号单路转多路的装置及方法 | |
CN101489075B (zh) | 显示信号延伸装置及其传输显示信号的方法 | |
CN105025291A (zh) | 一种ttl视频信号的生成方法及生成装置 | |
CN104935859A (zh) | LVDS视频信号转换为适用于32LaneV-BY-ONE视频信号的方法及*** | |
CN204652546U (zh) | 用于将lvds转换为v-by-one视频信号的*** | |
CN204578655U (zh) | 能增强视频转板输出信号能力的装置 | |
CN116016823B (zh) | 一种视频注入装置及*** | |
CN103916619B (zh) | Dvi视频信号传输方法及装置 | |
CN105704417A (zh) | V-by-One图像信号转换成LVDS图像信号的装置及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the four floor, No. Applicant after: Wuhan fine test electronics group Limited by Share Ltd Address before: 430070 Hubei City, Hongshan Province, South Lake Road, No. 53, Hongshan Venture Center, building on the four floor, No. Applicant before: Wuhan Jingce Electronic Technology Co., Ltd. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |