CN104579320B - 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元 - Google Patents

时钟延迟方法、装置、延迟锁相环及数字时钟管理单元 Download PDF

Info

Publication number
CN104579320B
CN104579320B CN201410835917.3A CN201410835917A CN104579320B CN 104579320 B CN104579320 B CN 104579320B CN 201410835917 A CN201410835917 A CN 201410835917A CN 104579320 B CN104579320 B CN 104579320B
Authority
CN
China
Prior art keywords
clock
delay
control signal
input clock
binary control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410835917.3A
Other languages
English (en)
Other versions
CN104579320A (zh
Inventor
包朝伟
崔社涛
姚韡荣
王佩宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ShenZhen Guowei Electronics Co Ltd
Zhejiang University ZJU
Original Assignee
ShenZhen Guowei Electronics Co Ltd
Zhejiang University ZJU
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ShenZhen Guowei Electronics Co Ltd, Zhejiang University ZJU filed Critical ShenZhen Guowei Electronics Co Ltd
Priority to CN201410835917.3A priority Critical patent/CN104579320B/zh
Publication of CN104579320A publication Critical patent/CN104579320A/zh
Priority to PCT/CN2015/097729 priority patent/WO2016101836A1/zh
Application granted granted Critical
Publication of CN104579320B publication Critical patent/CN104579320B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开时钟延迟方法、装置、延迟锁相环及数字时钟管理单元,时钟延迟方法包括:步骤一、通过延迟线将输入时钟延迟Ti,得到输出时钟;步骤二、比较输入时钟和输出时钟,若输入时钟滞后于输出时钟,回到步骤一重新通过延迟线将输入时钟延迟(Ti+Tx)/2,若输入时钟超前于输出时钟,回到步骤一重新通过延迟线将输入时钟延迟(Ty+Ti)/2;直到输入时钟和输出时钟对齐,输出与输入时钟对齐的输出时钟。本发明通过以上技术方案,采用的是二分式逐次逼近的方式来实现对齐,最多需要N个时钟周期,在输入时钟和输出时钟相差较大的情况下,加快了DLL的锁定速度,提高了芯片***的工作速度。

Description

时钟延迟方法、装置、延迟锁相环及数字时钟管理单元
技术领域
本发明涉及电子技术领域,尤其涉及一种时钟延迟方法、装置、延迟锁相环及数字时钟管理单元。
背景技术
现场可编程门阵列(FPGA,Field Programmable Gate Array)中存在数字时钟管理(DCM)单元,主要提供三种功能:时钟去歪斜、频率合成和相移。其中的时钟去歪斜由延迟锁相环(DLL,Delayed Loop Lock)来实现。
输入时钟(CLKIN)在传输过程中,由于负载电容和时钟分布网络的影响,会导致到达各处的相位不一致,因而形成歪斜(Skew)。延迟锁相环可以将输入时钟和输出时钟(CLKOUT)的相位对齐,消除歪斜。
现有延迟锁相环将输入时钟和输出时钟的相位对齐的原理如下:鉴相器(PD)检测CLKIN和CLKOUT的相位差,送到逻辑控制单元(Logic),逻辑控制单元(Logic)输出控制信号控制移位寄存器(Counter)的翻转,移位寄存器(Counter)每翻转一次,延迟线中被用到的延迟单元的数量增加或减少一个,相应地,移位寄存器(Counter)每翻转一次,则增加或减少一个延迟单元的延迟时间(以下将一个延迟单元的延迟时间简称为单位延迟时间),也就是说,现有技术是通过移位寄存器(Counter)一次一次的翻转,逐次增加或减少一个单位延迟时间的方式来实现对齐,若延迟线中包括2N个延迟单元,移位寄存器(Counter)最多时候需要翻转2N次,延迟线中的单位延迟时间通常非常小,如果为0.1ns,那么移位寄存器(Counter)每翻转一次,增加或减少0.1ns的延迟时间。
当CLKIN和CLKOUT相差较大的时候,采用上述现有技术,则需要移位寄存器转多次才能实现时钟对齐。例如在芯片面积较大的FPGA芯片中(如200万门的FPGA),由于传输线的延迟和时钟网络寄生电容的影响,CLKIN和CLKOUT的相位差通常达到2ns,若CLKIN的频率为100MHz,其周期为10ns,想要实现CLKIN和CLKOUT的相位对齐,则需要将CLKOUT向后推8ns,而延迟线中每一个延迟单元的能提供0.1ns的延迟,那么需要80个延迟单元提供延迟,即需要移位寄存器(Counter)翻转80次,才能将CLKIN和CLKOUT的相位对齐,导致延迟锁相环的锁定时间很长,锁定速度慢,这将影响芯片***的工作速度。
发明内容
本发明提供的时钟延迟方法、装置、延迟锁相环及数字时钟管理单元,解决输入时钟和输出时钟相差较大的情况下,如何快速实现输入时钟和输出时钟对齐的问题。
为解决上述技术问题,本发明采用以下技术方案:
一种时钟延迟方法,其特征在于,包括:
步骤一、通过延迟线将输入时钟延迟Ti,得到输出时钟;
步骤二、比较所述输入时钟和输出时钟,若所述输入时钟滞后于输出时钟,则回到步骤一,重新通过延迟线将所述输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,若所述输入时钟超前于输出时钟,则回到步骤一,重新通过所述延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间。
一种时钟延迟装置,其特征在于,包括:
延迟处理单元,用于通过延迟线将输入时钟延迟Ti,得到输出时钟;在比较处理单元的比较结果为所述输入时钟滞后于输出时钟的条件下,重新通过延迟线将所述输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,得到输出时钟;在比较处理单元的比较结果为所述输入时钟超前于输出时钟的条件下,重新通过所述延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,得到输出时钟;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间;
比较处理单元,用于比较所述输入时钟和输出时钟。
一种延迟锁相环,其特征在于,包括:
逻辑控制单元,用于根据预设规则生成二进制控制信号Ci;在鉴相单元的比较结果为所述输入时钟滞后于输出时钟的条件下,重新生成二进制控制信号Ci+1;在鉴相单元的比较结果为所述输入时钟超前于输出时钟的条件下,重新生成二进制控制信号C′i+1
延迟线控制单元,用于根据逻辑控制单元生成的二进制控制信号Ci,控制延迟线将输入时钟延迟Ti,得到输出时钟;根据逻辑控制单元重新生成的二进制控制信号Ci+1控制所述延迟线重新将输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,得到输出时钟;根据逻辑控制单元重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,得到输出时钟;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间;
鉴相单元,用于比较所述输入时钟和输出时钟,将比较结果输出至逻辑控制单元。
一种数字时钟管理单元,包括上述所述的时钟延迟装置,或者延迟锁相环。
本发明提供的时钟延迟方法、装置、延迟锁相环及数字时钟管理单元,在延迟Ti后得到的输出时钟与输入时钟没有对齐的情况下,若输入时钟滞后于输出时钟,则说明Ti不够,在Ti与Tx(Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,T为延迟线的最大延迟时间)这一区间取中间值(Ti+Tx)/2进行重新延迟,若输入时钟超前于输出时钟,则说明Ti过大,在Ty(Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个)与Ti这一区间取中间值(Ty+Ti)/2进行重新延迟,因此,本发明采用的是二分式逐次逼近的方式来实现对齐,相比现有技术中逐个增加或减少单位延迟时间的方式,由最多需要2N个时钟周期降至最多需要N个时钟周期,在输入时钟和输出时钟相差较大的情况下,加快了DLL的锁定速度,提高了芯片***的工作速度。
进一步地,本发明还设计了二进制控制信号Ci的生成机制,根据本发明设计的机制,所生成的二进制控制信号Ci,在延迟Ti后得到的输出时钟与输入时钟没有对齐的情况下,能够准确的控制延迟线的延迟时间,实现上述二分式逐次逼近的对齐方式。相应地,本发明设计的逻辑控制单元的电路结构仅由少量的触发器即可实现,其输出直接控制延迟线,较现有的由移位寄存器、格雷码转换器、格雷码译码器构成的逻辑控制单元相比,结构更简单,实现技术难度小、风险低。
附图说明
图1为本发明一实施例提供的时钟延迟装置的示意图;
图2为本发明一实施例提供的延迟锁相环的示意图;
图3为图2所示延迟锁相环中逻辑控制单元的示意图;
图4为本发明一实施例提供的各信号的相位示意图;
图5为与图4不同的另一种相位示意图;
图6为与图4、5不同的另一种相位示意图。
具体实施方式
本发明为了提高输入时钟与输出时钟的对齐速度,加快了DLL的锁定速度,提出如下构思:在延迟Ti后得到的输出时钟与输入时钟相比,输入时钟仍滞后于输出时钟的情况下,重新通过延迟线将输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,输入时钟仍超前于输出时钟的情况下,重新通过延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,以此类推,直到输入时钟和输出时钟对齐。输入时钟仍滞后于输出时钟的情况,则说明延迟Ti还不够,因此在Ti与Tx这一区间取中间值(Ti+Tx)/2重新进行延迟,输入时钟仍超前于输出时钟的情况,则说明延迟Ti过大,因此在Ty与Ti这一区间取中间值(Ty+Ti)/2重新进行延迟,以此类推,不对齐的情况下继续对对应的区间进行二分,直到输入时钟和输出时钟对齐,本发明采用这种二分式逐次逼近的方式,区别于现有技术中逐个增加或减少延迟线的单位延迟时间的方式,最多需要N个时钟周期便可实现对齐,在输入时钟和输出时钟相差较大的情况下,相比现有技术能够明显加快DLL的锁定速度,提高芯片***的工作速度。
本发明中所描述的输入时钟和输出时钟对齐,不局限于输入时钟和输出时钟完全对齐的情况,指的是,输入时钟和输出时钟的相位差在预设范围内,因此,输入时钟和输出时钟的相位相差微小的情况也属于对齐。输入时钟滞后于输出时钟,且相位差超出上述预设范围的情况,属于输入时钟滞后于输出时钟。输入时钟超前于输出时钟,且相位差超出上述预设范围的情况,属于输入时钟超前于输出时钟。
下面通过具体实施方式结合附图对本发明作进一步详细说明。
本发明一实施例提供的时钟延迟方法,包括如下流程:
S101、通过延迟线将输入时钟延迟Ti,得到输出时钟。
S102、比较所述输入时钟和输出时钟,若所述输入时钟滞后于输出时钟,则回到S101,重新通过延迟线将所述输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,若所述输入时钟超前于输出时钟,则回到S101,重新通过所述延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间。
步骤S101中,Ti的初始值T1可以任意设置,只要大于0且小于T即可。优选的,Ti的初始值T1取T/2,这样能够更加高效地实现对齐。
本实施例对延迟线的组成结构不做限定,只要能够将输入时钟延迟Ti、Ti+1、T′i+1即可。对于不同结构的延迟线,可通过不同的方式调整Ti的值,例如对于包括多个延迟单元的延迟线,可通过调整延迟单元的使用数量来调整Ti的值。
优选的,延迟线包括2N个延迟单元,每个延迟单元的延迟时间,即单位延迟时间为t(t的取值不局限于0.1ns),则T为2N*t。对于这种结构的延迟单元,优选的,Ti的初始值T1为2N-1*t,即延迟线的最大延迟时间2N*t的一半,对应的,也就是说,使用延迟线中的2N-1个延迟单元进行延迟,即使用一半数量的延迟单元进行延迟,得到输出时钟;若输入时钟滞后于输出时钟,则说明延迟2N-1*t还不够,则使用2N-1*t到最大延迟时间2N*t这一区间的中间值(2N-1+2N)*t/2重新对输入时钟进行延迟,即T2=(2N-1+2N)*t/2,对应的,也就是说,使用延迟线中的(2N-1+2N)/2个延迟单元重新对输入时钟进行延迟;若输入时钟超前于输出时钟,则说明延迟2N-1*t过大,则使用0到2N-1*t这一区间的中间值2N-1*t/2重新对输入时钟进行延迟,即T′2=2N-2*t,对应的,也就是说,使用2N-2个延迟单元重新对输入时钟进行延迟,以此类推,直到输入时钟和输出时钟对齐,输出与输入时钟对齐的输出时钟。则i的取值为1至N-1,即最多需要进行N次操作,便可实现输入时钟和输出时钟的对齐。在一些实施例中,在步骤S101中,可根据预设规则生成二进制控制信号Ci,根据生成的二进制控制信号Ci,控制延迟线将输入时钟延迟Ti,若步骤S102中输入时钟滞后于输出时钟,则重新生成二进制控制信号Ci+1,根据重新生成的二进制控制信号Ci+1控制延迟线重新将输入时钟延迟Ti+1;若步骤S102中输入时钟超前于输出时钟,则重新生成二进制控制信号C′i+1,根据重新生成的二进制控制信号C′i+1控制延迟线重新将输入时钟延迟T′i+1
优选的,二进制控制信号Ci包括N位字节,且从最高位到最低位按照1至N编号,即i的取值范围为1至N-1。
优选的,初始时,步骤S101中生成二进制控制信号C1,二进制控制信号C1的第1位(即最高位)为1,其余位为0;根据该二进制控制信号C1,控制延迟线将输入时钟延迟T1。后续,若S102中输入时钟滞后于输出时钟,则重新生成二进制控制信号Ci+1,二进制控制信号Ci+1相比二进制控制信号Ci第i位保持为1,第i+1位变换为1,其余位不变;根据重新生成的二进制控制信号Ci+1控制延迟线重新将输入时钟延迟Ti+1;若S102中输入时钟超前于输出时钟,则重新生成二进制控制信号C′i+1,二进制控制信号C′i+1相比二进制控制信号Ci第i位变换为0,第i+1位变换为1,其余位不变;根据重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1
本发明还提供一种时钟延迟装置,用于实现上述时钟延迟方法。如图1所示,作为一种实施例,时钟延迟装置1包括延迟处理单元11和比较处理单元12,其中,
延迟处理单元11主要用于通过延迟线将输入时钟延迟Ti,得到输出时钟;在比较处理单元12的比较结果为所述输入时钟滞后于输出时钟的条件下,重新通过延迟线将所述输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,得到输出时钟;在比较处理单元12的比较结果为所述输入时钟超前于输出时钟的条件下,重新通过所述延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,得到输出时钟;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间;
比较处理单元12主要用于比较所述输入时钟和输出时钟。
优选的,Ti的初始值T1为T/2。
优选的,延迟线包括2N个延迟单元,每个延迟单元的延迟时间为t,T为2N*t,T1为2N -1*t。
在一些实施例中,延迟处理单元11包括控制信号生成模块和延迟处理子单元,其中,控制信号生成模块用于根据预设规则生成包括N位字节的二进制控制信号Ci;延迟处理子单元用于根据控制信号生成模块生成的二进制控制信号Ci,控制所述延迟线将输入时钟延迟Ti
在一些实施例中,控制信号生成模块具体用于初始时生成二进制控制信号C1,二进制控制信号C1的最高位为1,其余位为0;延迟处理子单元具体用于根据控制信号生成模块生成的二进制控制信号C1,控制所述延迟线将输入时钟延迟T1。进一步地,控制信号生成模块还用于在比较处理单元12的比较结果为所述输入时钟滞后于输出时钟的条件下,重新生成二进制控制信号Ci+1,二进制控制信号Ci+1相比二进制控制信号Ci第i位保持为1,第i+1位变换为1,其余位不变;在比较处理单元12的比较结果为所述输入时钟超前于输出时钟的条件下,重新生成二进制控制信号C′i+1,二进制控制信号C′i+1相比二进制控制信号Ci第i位变换为0,第i+1位变换为1,其余位不变;延迟处理子单元还用于根据控制信号生成模块重新生成的二进制控制信号Ci+1控制所述延迟线重新将输入时钟延迟Ti+1;根据控制信号生成模块重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1;其中,二进制控制信号Ci从最高位到最低位按照1至N编号,i的取值范围为1至N-1。
本发明还提供一种延迟锁相环,用于实现上述时钟延迟方法。作为一种实施例,延迟锁相环包括:逻辑控制单元、延迟线控制单元和鉴相单元,其中,
逻辑控制单元用于根据预设规则生成二进制控制信号Ci;在鉴相单元的比较结果为所述输入时钟滞后于输出时钟的条件下,重新生成二进制控制信号Ci+1;在鉴相单元的比较结果为所述输入时钟超前于输出时钟的条件下,重新生成二进制控制信号C′i+1
延迟线控制单元用于根据逻辑控制单元生成的二进制控制信号Ci,控制延迟线将输入时钟延迟Ti,得到输出时钟;根据逻辑控制单元重新生成的二进制控制信号Ci+1控制所述延迟线重新将输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,得到输出时钟;根据逻辑控制单元重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,得到输出时钟;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间;
鉴相单元用于比较所述输入时钟和输出时钟,将比较结果输出至逻辑控制单元。
优选的,Ti的初始值T1为T/2。
优选的,延迟线包括2N个延迟单元,每个延迟单元的延迟时间为t,T为2N*t,T1为2N -1*t。
优选的,逻辑控制单元具体用于初始时生成包括N位字节的二进制控制信号C1,二进制控制信号C1的最高位为1,其余位为0;延迟线控制单元具体用于根据逻辑控制单元生成的二进制控制信号C1,控制所述延迟线将输入时钟延迟T1
优选的,二进制控制信号Ci+1相比二进制控制信号Ci第i位保持为1,第i+1位变换为1,其余位不变;二进制控制信号C′i+1相比二进制控制信号Ci第i位变换为0,第i+1位变换为1,其余位不变;其中,二进制控制信号Ci从最高位到最低位按照1至N编号,i的取值范围为1至N-1。
本发明还提供一种数字时钟管理单元,包括本发明提供的时钟延迟装置或者延迟锁相环。
下面通过举例对本发明提供的延迟锁相环的结构及工作原理进一步详细说明,如图2和3所示,延迟锁相环包括逻辑控制单元(SAR Logic)41、多路选通器(MUX,作为延迟线控制单元使用)42、鉴相器(PD,作为鉴相单元使用)43,还包括延迟线(Delay Line)44、锁存器(RS Latch)45和或非门,其中各部件的内部结构及各部件间的连接关系如下:
延迟线44包括2N个延迟单元(延迟单元1至延迟单元2N),每个延迟单元的延迟时间,即单位延迟时间为t,输入时钟CLKIN经过延迟单元1后得到延迟时钟1,经过延迟单元1和延迟单元2后得到延迟时钟2,经过延迟单元1至延迟单元2N-1后得到延迟时钟2N-1,经过延迟单元1至延迟单元2N后得到延迟时钟2N,延迟时钟1、延迟时钟2……延迟时钟2N每相邻两个延迟时钟之间相差一个单位延迟时间t,延迟线44的最大延迟时间T为2N*t,延迟线44的初始延迟时间T1为2N-1*t;
多路选通器42用于根据逻辑控制单元41输入的二进制控制信号Ci从延迟时钟1至延迟时钟2N中选择一个作为输出时钟CLKOUT,将CLKOUT输入给鉴相器43;
鉴相器43比较CLKIN和多路选通器42输出的CLKOUT的相位,根据比较结果输出鉴相正输出信号PD_OUTP和鉴相负输出信号PD_OUTN,PD_OUTP和PD_OUTN这两者传输至锁存器45和一个或非门,或非门的输出为锁定(LOCK)信号,这个或非门的输出再输入到一个反相器,反相器的输出为复位(RST)信号,RST信号输出至逻辑控制单元41;
锁存器45根据鉴相器43输入的PD_OUTP和PD_OUTN生成锁存器输出信号DIN,输出至逻辑控制单元41;锁存器45为或非门结构,若PD_OUTP出现高电平1时,DIN为高电平1;若PD_OUTN出现高电平1时,DIN为0,若PD_OUTP和PD_OUTN同时为0,DIN保持上次触发的值;
逻辑控制单元41为单脉冲产生器,其结构如图3所示,包括N+1个D触发器1、N个D触发器2、N个D触发器3,还包括N个连接在相邻D触发器1之间的延迟模块,以及N个连接在D触发器2和D触发器3之间的或门,其中,N+1个D触发器1为上升沿触发,有复位端,复位端接0时清零,N个D触发器2为上升沿触发,有复位端,复位端接0时清零,N个D触发器3为上升沿触发。从左边起,第一个D触发器1的三个输入端分别接高电位1(此处可通过串联一个电阻连接到电源,或者通过其他方式得到高电平)、CLKIN、上述RST信号,第一个D触发器1的输出端依次接反相器和延迟模块,再接入到第二个D触发器1的一个输入端,第二个D触发器1的另两个输入端分别接CLKIN、RST信号,第二个D触发器1的输出端通过另一个延迟模块接入到第三个D触发器1的一个输入端,同时,第二个D触发器1的输出端还接入到第一个D触发器2的输入端和第一个或门的一个输入端;第一个D触发器2的另两个输入端分别接DIN和RST信号,第一个D触发器2的输出端接第一个或门的另一个输入端;第一个或门的输出端接第一个D触发器3的输入端,第一个D触发器3的另外一个输入端接LOCK信号,第一个D触发器3的输出端输出二进制控制信号Ci的最高位(即第1位);依次类推。延迟模块与延迟线44中的延迟单元(延迟单元1至延迟单元2N)的结构可以一样,但是单位延迟时间比延迟单元要小。
该种结构的延迟锁相环的工作原理如下:
当RST信号为0时,此时逻辑控制单元41内所有D触发器均清零,包括N位字节的二进制控制信号Ci、触发器输出1至触发器输出N都为0;
当RST信号变成1时,CLKIN输入后,先开始二进制控制信号Ci的最高位的转换,即将最高位(即第1位)置为1,其他位保持为0,此时生成二进制控制信号C1,为100…00,输送至多路选通器42,多路选通器42从延迟时钟1至延迟时钟2N中选择延迟时钟2N-1作为输入端,即对CLKIN延迟2N-1*t作为CLKOUT,鉴相器43将该CLKOUT与CLKIN做鉴相,若CLKIN的相位滞后于CLKOUT,则说明延迟2N-1*t还不够,则如图4所示,PD_OUTP输出高电平,PD_OUTN输出低电平,PD_OUTP和PD_OUTN经过锁存器45后的输出DIN为1,送至逻辑控制单元41,逻辑控制单元41生成二进制控制信号C2,即在C1的基础上,最高位(即第1位)保留为1,次高位(即第2位)变换为1,其余位不变,即C2为110…00;若CLKIN超前于CLKOUT,则如图5所示,PD_OUTN输出高电平,PD_OUTP输出低电平,PD_OUTP和PD_OUTN经过锁存器45的输出DIN为0,逻辑控制单元41,逻辑控制单元41生成二进制控制信号C′2,即在C1的基础上,最高位(即第1位)变成0,次高位(即第2位)变换为1,其余位不变,即C′2为010…00;若CLKIN和CLKOUT的相位差在鉴相器43的鉴相精度以内,即相位对齐,则如图6所示,鉴相器43的PD_OUTP和PD_OUTN均为0,输入到或非门后,DLL的LOCK信号变成1,判定为DLL锁定,此时锁定信号控制逻辑控制单元41中的D触发器3翻转,将当前Ci的值锁存,即100…00;
上述二进制控制信号C2或C′2再次输送至多路选通器42;以输入至多路选通器42的是二进制控制信号C2为例,多路选通器42从延迟时钟1至延迟时钟2N中选择延迟时钟(2N-1+2N)/2作为输入端,即对CLKIN延迟(2N-1+2N)*t/2作为CLKOUT,鉴相器43将该CLKOUT与CLKIN做鉴相;若CLKIN的相位仍滞后于CLKOUT,则说明延迟(2N-1+2N)*t/2还不够,PD_OUTP输出高电平,PD_OUTN输出低电平,PD_OUTP和PD_OUTN经过锁存器45后的输出DIN为1,送至逻辑控制单元41,逻辑控制单元41生成二进制控制信号C3,即在C2的基础上,次高位(即第2位)保留为1,次高位的后一位(即第3位)变换为1,其余位不变,C3为111…00;二进制控制信号C3再次输送至多路选通器42,多路选通器42从延迟时钟1至延迟时钟2N中选择延迟时钟[(2N-1+2N)/2+2N]/2作为输入端,即对CLKIN延迟[(2N-1+2N)/2+2N]*t/2作为CLKOUT,依此类推;若CLKIN的相位超前于CLKOUT,则说明延迟(2N-1+2N)*t/2过大,PD_OUTP输出低电平,PD_OUTN输出高电平,PD_OUTP和PD_OUTN经过锁存器45后的输出DIN为0,送至逻辑控制单元41,逻辑控制单元41生成二进制控制信号C′3,即在C2的基础上,次高位(即第2位)变换为0,次高位的后一位(即第3位)变换为1,其余位不变,C′3为101…00;二进制控制信号C′3再次输送至多路选通器42,多路选通器42从延迟时钟1至延迟时钟2N中选择延迟时钟[(2N-1+2N)/2+2N-1]/2作为输入端,即对CLKIN延迟[(2N-1+2N)/2+2N-1]*t/2作为CLKOUT,依此类推;若CLKIN和CLKOUT的相位差在鉴相器43的鉴相精度以内,即相位对齐,则鉴相器43的PD_OUTP和PD_OUTN均为0,输入到或非门后,DLL的LOCK信号变成1,判定为DLL锁定,此时锁定信号控制逻辑控制单元41中的D触发器3翻转,将当前C2的值锁存,即110…00;依此类推。
本发明采用二分式逐次逼近的方式来实现对齐,相比现有技术中逐个增加或减少单位延迟时间的方式,由最多需要2N个时钟周期降至最多需要N个时钟周期,在输入时钟和输出时钟相差较大的情况下,加快了DLL的锁定速度,提高了芯片***的工作速度。本发明还设计了二进制控制信号Ci的生成机制,根据本发明设计的机制,所生成的二进制控制信号Ci,在延迟Ti后得到的输出时钟与输入时钟没有对齐的情况下,能够准确的控制延迟线的延迟时间,实现上述二分式逐次逼近的对齐方式。相应地,本发明设计的逻辑控制单元的电路结构仅由少量的触发器即可实现,其输出直接控制延迟线,较现有的由移位寄存器、格雷码转换器、格雷码译码器构成的逻辑控制单元相比,结构更简单,实现技术难度小、风险低。
以上内容是结合具体的实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (18)

1.一种时钟延迟方法,其特征在于,包括:
步骤一、通过延迟线将输入时钟延迟Ti,得到输出时钟;
步骤二、比较所述输入时钟和输出时钟,若所述输入时钟滞后于输出时钟,则回到步骤一,重新通过延迟线将所述输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,若所述输入时钟超前于输出时钟,则回到步骤一,重新通过所述延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,i为大于等于1的整数,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间。
2.如权利要求1所述的时钟延迟方法,其特征在于,Ti的初始值T1为T/2。
3.如权利要求2所述的时钟延迟方法,其特征在于,所述延迟线包括2N个延迟单元,每个延迟单元的延迟时间为t,T为2N*t,T1为2N-1*t。
4.如权利要求3所述的时钟延迟方法,其特征在于,步骤一包括:
根据预设规则生成包括N位字节的二进制控制信号Ci
根据生成的二进制控制信号Ci,控制所述延迟线将输入时钟延迟Ti
5.如权利要求4所述的时钟延迟方法,其特征在于,步骤一包括:
初始时,生成二进制控制信号C1,二进制控制信号C1的最高位为1,其余位为0;根据该二进制控制信号C1,控制所述延迟线将输入时钟延迟T1
6.如权利要求5所述的时钟延迟方法,其特征在于,步骤一还包括:
若步骤二中所述输入时钟滞后于输出时钟,则重新生成二进制控制信号Ci+1,二进制控制信号Ci+1相比二进制控制信号Ci第i位保持为1,第i+1位变换为1,其余位不变;根据重新生成的二进制控制信号Ci+1控制所述延迟线重新将输入时钟延迟Ti+1
若步骤二中所述输入时钟超前于所述输出时钟,则重新生成二进制控制信号C′i+1,二进制控制信号C′i+1相比二进制控制信号Ci第i位变换为0,第i+1位变换为1,其余位不变;根据重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1
其中,二进制控制信号Ci从最高位到最低位按照1至N编号,i的取值范围为1至N-1。
7.一种时钟延迟装置,其特征在于,包括:
延迟处理单元,用于通过延迟线将输入时钟延迟Ti,得到输出时钟;在比较处理单元的比较结果为所述输入时钟滞后于输出时钟的条件下,重新通过延迟线将所述输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,得到输出时钟;在比较处理单元的比较结果为所述输入时钟超前于输出时钟的条件下,重新通过所述延迟线将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,得到输出时钟;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,i为大于等于1的整数,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间;
比较处理单元,用于比较所述输入时钟和输出时钟。
8.如权利要求7所述的时钟延迟装置,其特征在于,Ti的初始值T1为T/2。
9.如权利要求8所述的时钟延迟装置,其特征在于,所述延迟线包括2N个延迟单元,每个延迟单元的延迟时间为t,T为2N*t,T1为2N-1*t。
10.如权利要求9所述的时钟延迟装置,其特征在于,延迟处理单元包括:
控制信号生成模块,用于根据预设规则生成包括N位字节的二进制控制信号Ci
延迟处理子单元,用于根据控制信号生成模块生成的二进制控制信号Ci,控制所述延迟线将输入时钟延迟Ti
11.如权利要求10所述的时钟延迟装置,其特征在于,
控制信号生成模块具体用于初始时生成二进制控制信号C1,二进制控制信号C1的最高位为1,其余位为0;
延迟处理子单元具体用于根据控制信号生成模块生成的二进制控制信号C1,控制所述延迟线将输入时钟延迟T1
12.如权利要求11所述的时钟延迟装置,其特征在于,
控制信号生成模块还用于在比较处理单元的比较结果为所述输入时钟滞后于输出时钟的条件下,重新生成二进制控制信号Ci+1,二进制控制信号Ci+1相比二进制控制信号Ci第i位保持为1,第i+1位变换为1,其余位不变;在比较处理单元的比较结果为所述输入时钟超前于输出时钟的条件下,重新生成二进制控制信号C′i+1,二进制控制信号C′i+1相比二进制控制信号Ci第i位变换为0,第i+1位变换为1,其余位不变;
延迟处理子单元还用于根据控制信号生成模块重新生成的二进制控制信号Ci+1控制所述延迟线重新将输入时钟延迟Ti+1;根据控制信号生成模块重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1
其中,二进制控制信号Ci从最高位到最低位按照1至N编号,i的取值范围为1至N-1。
13.一种延迟锁相环,其特征在于,包括:
逻辑控制单元,用于根据预设规则生成二进制控制信号Ci;在鉴相单元的比较结果为输入时钟滞后于输出时钟的条件下,重新生成二进制控制信号Ci+1;在鉴相单元的比较结果为所述输入时钟超前于输出时钟的条件下,重新生成二进制控制信号C′i+1
延迟线控制单元,用于根据逻辑控制单元生成的二进制控制信号Ci,控制延迟线将输入时钟延迟Ti,得到输出时钟;根据逻辑控制单元重新生成的二进制控制信号Ci+1控制所述延迟线重新将输入时钟延迟Ti+1,Ti+1为(Ti+Tx)/2,得到输出时钟;根据逻辑控制单元重新生成的二进制控制信号C′i+1控制所述延迟线重新将输入时钟延迟T′i+1,T′i+1为(Ty+Ti)/2,得到输出时钟;直到所述输入时钟和输出时钟对齐,输出与所述输入时钟对齐的输出时钟;其中,i为大于等于1的整数,Tx为T1至Ti以及T中,比Ti大且距离Ti最近的一个,Ty为T1至Ti以及0中比Ti小且距离Ti最近的一个,T为所述延迟线的最大延迟时间;
鉴相单元,用于比较所述输入时钟和输出时钟,将比较结果输出至逻辑控制单元。
14.如权利要求13所述的延迟锁相环,其特征在于,Ti的初始值T1为T/2。
15.如权利要求14所述的延迟锁相环,其特征在于,所述延迟线包括2N个延迟单元,每个延迟单元的延迟时间为t,T为2N*t,T1为2N-1*t。
16.如权利要求15所述的延迟锁相环,其特征在于,
逻辑控制单元具体用于初始时生成包括N位字节的二进制控制信号C1,二进制控制信号C1的最高位为1,其余位为0;
延迟线控制单元具体用于根据逻辑控制单元生成的二进制控制信号C1,控制所述延迟线将输入时钟延迟T1
17.如权利要求16所述的延迟锁相环,其特征在于,
二进制控制信号Ci+1相比二进制控制信号Ci第i位保持为1,第i+1位变换为1,其余位不变;
二进制控制信号C′i+1相比二进制控制信号Ci第i位变换为0,第i+1位变换为1,其余位不变;
其中,二进制控制信号Ci从最高位到最低位按照1至N编号,i的取值范围为1至N-1。
18.一种数字时钟管理单元,其特征在于,包括如权利要求7至12任一项所述的时钟延迟装置,或者包括如权利要求13至17任一项所述的延迟锁相环。
CN201410835917.3A 2014-12-26 2014-12-26 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元 Active CN104579320B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410835917.3A CN104579320B (zh) 2014-12-26 2014-12-26 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元
PCT/CN2015/097729 WO2016101836A1 (zh) 2014-12-26 2015-12-17 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410835917.3A CN104579320B (zh) 2014-12-26 2014-12-26 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元

Publications (2)

Publication Number Publication Date
CN104579320A CN104579320A (zh) 2015-04-29
CN104579320B true CN104579320B (zh) 2018-09-18

Family

ID=53094664

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410835917.3A Active CN104579320B (zh) 2014-12-26 2014-12-26 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元

Country Status (2)

Country Link
CN (1) CN104579320B (zh)
WO (1) WO2016101836A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104579320B (zh) * 2014-12-26 2018-09-18 浙江大学 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元
JP6733466B2 (ja) * 2016-09-29 2020-07-29 セイコーエプソン株式会社 画像読取装置及びイメージセンサーモジュール
CN110557120B (zh) * 2019-08-16 2021-02-26 西安电子科技大学 一种快速锁定的延迟链锁相环
CN112202425A (zh) * 2020-09-25 2021-01-08 杭州加速科技有限公司 Fpga芯片内的时钟生成单元
CN112165314A (zh) * 2020-09-25 2021-01-01 杭州加速科技有限公司 Fpga芯片内的频率可调的时钟生成单元
CN114326930B (zh) * 2021-12-28 2023-07-14 上海安路信息科技股份有限公司 时钟延时测试方法及时钟延时测试***
CN114420030B (zh) * 2022-01-27 2022-11-04 成都利普芯微电子有限公司 Pwm产生电路、驱动芯片、电子设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101562450A (zh) * 2008-04-16 2009-10-21 北京芯技佳易微电子科技有限公司 逐位逼近延迟锁相环电路以及调整时钟信号的方法
CN101764608A (zh) * 2008-12-25 2010-06-30 北京芯技佳易微电子科技有限公司 逐位逼近延迟锁相环电路及调整输入时钟信号的方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100543910B1 (ko) * 2003-05-30 2006-01-23 주식회사 하이닉스반도체 디지털 지연고정루프 및 그의 제어 방법
JP5407685B2 (ja) * 2009-09-11 2014-02-05 富士通株式会社 逐次比較型ad変換器及び逐次比較型ad変換器の動作クロック調整方法
CN102394640A (zh) * 2011-09-16 2012-03-28 无锡东集电子有限责任公司 延时锁定环电路及快速锁定算法
CN103441759B (zh) * 2013-08-28 2015-12-23 电子科技大学 一种鉴频鉴相器
CN104579320B (zh) * 2014-12-26 2018-09-18 浙江大学 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101562450A (zh) * 2008-04-16 2009-10-21 北京芯技佳易微电子科技有限公司 逐位逼近延迟锁相环电路以及调整时钟信号的方法
CN101764608A (zh) * 2008-12-25 2010-06-30 北京芯技佳易微电子科技有限公司 逐位逼近延迟锁相环电路及调整输入时钟信号的方法

Also Published As

Publication number Publication date
WO2016101836A1 (zh) 2016-06-30
CN104579320A (zh) 2015-04-29

Similar Documents

Publication Publication Date Title
CN104579320B (zh) 时钟延迟方法、装置、延迟锁相环及数字时钟管理单元
CN101562450B (zh) 逐位逼近延迟锁相环电路以及调整时钟信号的方法
CN101951260B (zh) 一种数字延迟锁相环电路
CN105553447B (zh) 时钟切换电路
CN105978539B (zh) 一种结构精简的快速时钟拉伸电路
CN103427798B (zh) 一种多相位时钟产生电路
CN106788353A (zh) 一种时钟偏斜纠正方法及电路、终端设备
CN101110582B (zh) 延迟控制电路
CN101494457A (zh) 延迟锁定回路电路及其中消除信号间抖动和偏移的方法
CN106209075A (zh) 数字延迟单元与信号延迟电路
US8816743B1 (en) Clock structure with calibration circuitry
CN105591645B (zh) 一种多级串并转换电路
US9077348B1 (en) Fractional clock generator
CN102394640A (zh) 延时锁定环电路及快速锁定算法
CN108008763A (zh) 时钟发生电路以及使用其的半导体器件和***
CN101989848A (zh) 一种时钟产生电路
US11437985B1 (en) Duty cycle correction circuit
CN105306022A (zh) 一种用于异步电路四相位握手协议的非对称延时装置
CN109088619A (zh) 一种使能信号产生方法及电路
CN103780257B (zh) 环型振荡器电路
CN106374914A (zh) 一种可编程分频器
US20060088137A1 (en) Multi-frequency clock stretching systems
US9270282B2 (en) Methods and systems for switching between clocks
CN207896958U (zh) 一种具有占空比调节功能的高速分频器
CN203276255U (zh) 竞争冒险发生器及***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20180816

Address after: 310027 No. 38, Zhejiang Road, Zhejiang, Hangzhou

Applicant after: Zhejiang University

Applicant after: Shenzhen Guowei Electronics Co., Ltd.

Address before: 518057 6 A, national R & D building, 015 Gaoxin Nan Road, Nanshan District, Shenzhen, Guangdong.

Applicant before: Shenzhen Guowei Electronics Co., Ltd.

GR01 Patent grant
GR01 Patent grant