CN104516390B - 参考电压产生电路 - Google Patents

参考电压产生电路 Download PDF

Info

Publication number
CN104516390B
CN104516390B CN201410151054.8A CN201410151054A CN104516390B CN 104516390 B CN104516390 B CN 104516390B CN 201410151054 A CN201410151054 A CN 201410151054A CN 104516390 B CN104516390 B CN 104516390B
Authority
CN
China
Prior art keywords
nmos tube
tube
nmos
mrow
pmos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410151054.8A
Other languages
English (en)
Other versions
CN104516390A (zh
Inventor
徐光磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201410151054.8A priority Critical patent/CN104516390B/zh
Publication of CN104516390A publication Critical patent/CN104516390A/zh
Application granted granted Critical
Publication of CN104516390B publication Critical patent/CN104516390B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Read Only Memory (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

本发明公开了一种参考电压产生电路,包括:4个NMOS管和3个PMOS管;三个PMOS管的栅极连接在一起、源极都接电源电压;第一NMOS管的栅极和漏极、第一PMOS管的漏极和第二NMOS管的栅极连接在一起并由该连接位置处输出参考电压;第二PMOS管的漏极和栅极都和第三NMOS管的漏极相连;第四NMOS管的漏极和栅极、第三NMOS管的栅极和第三PMOS管的漏极连接在一起;第一、二、四NMOS管的源极都接地;三个PMOS管和第一NMOS管都工作在饱和区,第二NMOS管工作在线性区,第三和四NMOS管都工作在亚阈值区。第一和二NMOS管的阈值电压相同,参考电压的大小由第一NMOS管的阈值电压和第二NMOS管的源漏电压以及第二和第一NMOS管的沟道的宽长比的比值确定。本发明电路结构非常简单并具有较高的电压精度。

Description

参考电压产生电路
技术领域
本发明涉及一种半导体集成电路,特别是涉及一种参考电压产生电路。
背景技术
高精度的参考电压(voltage reference)是许多芯片***的重要组成部分,芯片***例如为很多模拟电路,射频电路,存储器电路,片上***(SOC)等。
传统的参考电压基本都是基于“带隙(bandgap)”技术的产生的,现有带隙参考电压产生电路即带隙基准电压源是利用硅材料的带隙电压与电压和温度都无关的特性,利用不同的双极型晶体管的△Vbe的正温度系数和双极型晶体管的Vbe的负温度系数互相抵消,实现低温度漂移、高精度的基准电压,其中Vbe为双极型晶体管的基极和发射极的电压差。但现有带隙参考电压产生电路需要采用多个不同的镜像电流路径和多个不同的双极型晶体管形成△Vbe的正温度系数和Vbe的负温度系数,电路相对较复杂,成本较高。
发明内容
本发明所要解决的技术问题是提供一种参考电压产生电路,电路结构简单,成本低,且具有较高的电压精度。
为解决上述技术问题,本发明提供的参考电压产生电路包括:4个NMOS管和3个PMOS管。
第一PMOS管和第一NMOS管组成第一电流路径,第二PMOS管、第二NMOS管和第三NMOS管组成第二电流路径,第三PMOS管和第四NMOS管组成第三电流路径。
所述第一PMOS管、所述第二PMOS管和所述第三PMOS管的栅极连接在一起、源极都接电源电压,由所述第一PMOS管、所述第二PMOS管和所述第三PMOS的沟道的宽长比确定互为镜像的所述第一电流路径、所述第二电流路径和所述第三电流路径的电流比。
所述第一NMOS管的栅极和漏极、所述第一PMOS管的漏极和所述第二NMOS管的栅极连接在一起并由该连接位置处输出参考电压。
所述第二PMOS管的漏极和栅极都和所述第三NMOS管的漏极相连;所述第四NMOS管的漏极和栅极、所述第三NMOS管的栅极和所述第三PMOS管的漏极连接在一起。
所述第一NMOS管、所述第二NMOS管和所述第四NMOS管的源极都接地。
所述4个所述NMOS管和3个所述PMOS管的沟道的宽度和长度尺寸满足:所述第一PMOS管、所述第二PMOS管、所述第三PMOS管和所述第一NMOS管都工作在饱和区,所述第二NMOS管工作在线性区,所述第三NMOS管和所述第四NMOS管都工作在亚阈值区。
所述第一NMOS管和所述第二NMOS管的阈值电压相同,所述参考电压的大小由所述第一NMOS管的阈值电压和所述第二NMOS管的源漏电压以及所述第二NMOS管和所述第一NMOS管的沟道的宽长比的比值确定;所述第二NMOS管的源漏电压为所述第四NMOS管的栅源电压和所述第三NMOS管的栅源电压的差,由所述第三NMOS管和所述第四NMOS管都工作在亚阈值区确定所述第二NMOS管的源漏电压和温度成正比,且所述第二NMOS管的源漏电压的温度系数由所述第三NMOS管和所述第四NMOS管的沟道的宽长比的比值确定;所述第一NMOS管的阈值电压在0K时的阈值电压基础上会随着温度增加而减小,通过设置所述第二NMOS管和所述第一NMOS管的沟道的宽长比的比值和所述第三NMOS管和所述第四NMOS管的沟道的宽长比的比值使所述第二NMOS管的源漏电压的温度系数为正值且和所述阈值电压的随温度变化的负温度系数相抵消,使所述参考电压和温度无关。
进一步的改进是,令所述第一电流路径的电流为I,所述第二电流路径的电流为a×I,所述第三电流路径的电流为b×I,则所述第二NMOS管和所述第一NMOS管的沟道的宽长比的比值和所述第三NMOS管和所述第四NMOS管的沟道的宽长比的比值使所述第二NMOS管的源漏电压的温度系数为正值且和所述阈值电压的随温度变化的负温度系数相抵消的情形满足如下公式:
其中,KVTH为所述阈值电压的随温度变化的负温度系数的绝对值,m为所述第三NMOS管和所述第四NMOS管的亚阈值导通电流的非理想因子,k为玻尔兹曼常数,q为电子电荷,a为所述第二电流路径和所述第一电流路径的电流比值,b为所述第三电流路径和所述第一电流路径的电流比值,K1为所述第一NMOS管的导电因子且K1和所述第一NMOS管的沟道的宽长比成正比,K2为所述第二NMOS管的导电因子且K2和所述第二NMOS管的沟道的宽长比成正比,K3为所述第三NMOS管的导电因子且K3和所述第三NMOS管的沟道的宽长比成正比,K4为所述第四NMOS管的导电因子且K4和所述第四NMOS管的沟道的宽长比成正比。
进一步的改进是,所述第一PMOS管、所述第二PMOS管和所述第三PMOS的沟道的宽长比相同,所述第一电流路径、所述第二电流路径和所述第三电流路径的电流相同。
进一步的改进是,所述参考电压产生电路还包括一运算放大器;所述第四NMOS管的漏极和栅极、所述第三NMOS管的栅极和所述第三PMOS管的漏极连接在一起且都连接到所述运算放大器的第一输入端;所述第二PMOS管和所述第三NMOS管的漏极相连且都连接到所述运算放大器的第二输入端;所述第二PMOS管的栅极连接所述运算放大器的输出端。
本发明仅需采用3个PMOS管和4个NMOS管共7个MOS晶体管就能实现参考电压的输出,电路结构非常简单,能大大降低成本。同时本发明通过对各个MOS晶体管的尺寸的设置,能够实现参考电压的温度系数抵消从而使参考电压和温度无关,所以本发明具有较高的电压精度。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是本发明实施例一的电路结构图;
图2是本发明实施例二的电路结构图。
具体实施方式
如图1所示,是本发明实施例一的电路结构图;本发明实施例一参考电压产生电路包括:4个NMOS管和3个PMOS管。
第一PMOS管M7和第一NMOS管M1组成第一电流路径,第二PMOS管M5、第二NMOS管M2和第三NMOS管M3组成第二电流路径,第三PMOS管M6和第四NMOS管M4组成第三电流路径。
所述第一PMOS管M7、所述第二PMOS管M5和所述第三PMOS管M6的栅极连接在一起、源极都接电源电压VDD,由所述第一PMOS管M7、所述第二PMOS管M5和所述第三PMOS的沟道的宽长比确定互为镜像的所述第一电流路径、所述第二电流路径和所述第三电流路径的电流比。
所述第一NMOS管M1的栅极和漏极、所述第一PMOS管M7的漏极和所述第二NMOS管M2的栅极连接在一起并由该连接位置处输出参考电压VREF。
所述第二PMOS管M5的漏极和栅极都和所述第三NMOS管M3的漏极相连;所述第四NMOS管M4的漏极和栅极、所述第三NMOS管M3的栅极和所述第三PMOS管M6的漏极连接在一起。
所述第一NMOS管M1、所述第二NMOS管M2和所述第四NMOS管M4的源极都接地。
所述4个所述NMOS管和3个所述PMOS管的沟道的宽度和长度尺寸满足:所述第一PMOS管M7、所述第二PMOS管M5、所述第三PMOS管M6和所述第一NMOS管M1都工作在饱和区,所述第二NMOS管M2工作在线性区,所述第三NMOS管M3和所述第四NMOS管M4都工作在亚阈值区。
所述第一NMOS管M1和所述第二NMOS管M2的阈值电压相同,所述参考电压VREF的大小由所述第一NMOS管M1的阈值电压和所述第二NMOS管M2的源漏电压以及所述第二NMOS管M2和所述第一NMOS管M1的沟道的宽长比的比值确定;所述第二NMOS管M2的源漏电压为所述第四NMOS管M4的栅源电压和所述第三NMOS管M3的栅源电压的差,由所述第三NMOS管M3和所述第四NMOS管M4都工作在亚阈值区确定所述第二NMOS管M2的源漏电压和温度成正比,且所述第二NMOS管M2的源漏电压的温度系数由所述第三NMOS管M3和所述第四NMOS管M4的沟道的宽长比的比值确定;所述第一NMOS管M1的阈值电压在0K时的阈值电压基础上会随着温度增加而减小,通过设置所述第二NMOS管M2和所述第一NMOS管M1的沟道的宽长比的比值和所述第三NMOS管M3和所述第四NMOS管M4的沟道的宽长比的比值使所述第二NMOS管M2的源漏电压的温度系数为正值且和所述阈值电压的随温度变化的负温度系数相抵消,使所述参考电压VREF和温度无关。
令所述第一电流路径的电流为I,所述第二电流路径的电流为a×I,所述第三电流路径的电流为b×I,则所述第二NMOS管M2和所述第一NMOS管M1的沟道的宽长比的比值和所述第三NMOS管M3和所述第四NMOS管M4的沟道的宽长比的比值使所述第二NMOS管M2的源漏电压的温度系数为正值且和所述阈值电压的随温度变化的负温度系数相抵消的情形满足如下公式:
其中,KVTH为所述阈值电压的随温度变化的负温度系数的绝对值,m为所述第三NMOS管M3和所述第四NMOS管M4的亚阈值导通电流的非理想因子,k为玻尔兹曼常数,q为电子电荷,a为所述第二电流路径和所述第一电流路径的电流比值,b为所述第三电流路径和所述第一电流路径的电流比值,K1为所述第一NMOS管M1的导电因子且K1和所述第一NMOS管M1的沟道的宽长比成正比,K2为所述第二NMOS管M2的导电因子且K2和所述第二NMOS管M2的沟道的宽长比成正比,K3为所述第三NMOS管M3的导电因子且K3和所述第三NMOS管M3的沟道的宽长比成正比,K4为所述第四NMOS管M4的导电因子且K4和所述第四NMOS管M4的沟道的宽长比成正比。本领域技术人员知道,MOS晶体管的导电因子KN的表达式为:
其中,μ为载流子迁移率,对于NMOS管,μ为电子迁移率;对于PMOS管,μ为空穴迁移率;Cox为MOS晶体管的栅氧电容;W为MOS晶体管的沟道的宽度,L为MOS晶体管的沟道的长度。导电因子K1、K2、K3和K4能够分别采用公式(2)得到,对于MOS晶体管,μ和Cox都相同,所以各导电因子和对应的沟道的宽长比成正比。
较佳为,所述第一PMOS管M7、所述第二PMOS管M5和所述第三PMOS的沟道的宽长比相同,所述第一电流路径、所述第二电流路径和所述第三电流路径的电流相同,即a=b=1,则所述
所述第二NMOS管M2和所述第一NMOS管M1的沟道的宽长比的比值和所述第三NMOS管M3和所述第四NMOS管M4的沟道的宽长比的比值使所述第二NMOS管M2的源漏电压的温度系数为正值且和所述阈值电压的随温度变化的负温度系数相抵消的情形满足如下公式:
下面以所述第一电流路径、所述第二电流路径和所述第三电流路径的电流相同是的情形说明上述正负温度系数相抵消时的公式(1)和(3)的推导过程并以此来说明本发明实施例一的电路的工作原理:
由于所述第一NMOS管M1工作在饱和区,故所述第一电流路径的电流I1可以表示为:
I1=K1×(VREF-VTH)2-------------------(4);
其中,VREF为参考电压,VTH为阈值电压。
由于所述第二NMOS管M2工作在线性区,故所述第二电流路径的电流I2可以表示为:
I2=K2×[2×(VREF-VTH)×VDS2-VDS2 2]-------------------(5);
由于I1=I2,通过公式(4)和(5)可以推导出参考电压VREF:
考虑到阈值电压VTH会随温度变化,VTH随温度变化的公式为:
VTH(T)=VTH0-KVTH×T----------------------(7);
其中,T表示绝对温度,VTH(T)表示温度为T时的阈值电压,VTH0表示温度为0K时的阈值电压。
由于所述第三NMOS管M3和所述第四NMOS管M4工作在亚阈值区,MOS晶体管的亚阈值区的导通电流的公式为:
其中,ID为对应的MOS晶体管的漏电流;ID0为对应的MOS晶体管的特征电流,采用相同工艺形成的NMOS晶体管的特征电流为一常数且相同;VGS为MOS晶体管的栅源电压;VT为热电压,且具有正温度系数。
由图1可知,VDS2=VGS4-VGS3----------------------(9);
而由于第三电流路径的电流I3和第二电流路径的电流I2相等,结合公式(8)和(9)可以得到:
将公式(10)和(7)代入到公式(6)可以得到:
由公式(11)可知,当温度T的系数为0时,VREF和温度无关,这时也即满足公式(3)。
对于公式(1),进行将三条电流路径的电流的比例系数添加到公式中即可,这里不再做详细推导。
如图2所示,是本发明实施例二的电路结构图;本发明实施例二和本发明实施例一的区别之处在于,所述参考电压产生电路还包括一运算放大器1;所述第四NMOS管M4的漏极和栅极、所述第三NMOS管M3的栅极和所述第三PMOS管M6的漏极连接在一起且都连接到所述运算放大器1的第一输入端;所述第二PMOS管M5和所述第三NMOS管M3的漏极相连且都连接到所述运算放大器1的第二输入端;所述第二PMOS管M5的栅极连接所述运算放大器1的输出端。通过设置所述运算放大器1,能更好的抑制电源电压VDD的变化对参考电压VREF的影响。
以上通过具体实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。

Claims (3)

1.一种参考电压产生电路,其特征在于,包括:4个NMOS管和3个PMOS管;
第一PMOS管和第一NMOS管组成第一电流路径,第二PMOS管、第二NMOS管和第三NMOS管组成第二电流路径,第三PMOS管和第四NMOS管组成第三电流路径;
所述第一PMOS管、所述第二PMOS管和所述第三PMOS管的栅极连接在一起、源极都接电源电压,由所述第一PMOS管、所述第二PMOS管和所述第三PMOS管的沟道的宽长比确定互为镜像的所述第一电流路径、所述第二电流路径和所述第三电流路径的电流比;
所述第一NMOS管的栅极和漏极、所述第一PMOS管的漏极和所述第二NMOS管的栅极连接在一起并由该连接位置处输出参考电压;
所述第二PMOS管的漏极和栅极都和所述第三NMOS管的漏极相连;所述第四NMOS管的漏极和栅极、所述第三NMOS管的栅极和所述第三PMOS管的漏极连接在一起;所述第三NMOS管的源极和所述第二NMOS管的漏极相连;
所述第一NMOS管、所述第二NMOS管和所述第四NMOS管的源极都接地;
所述4个NMOS管和所述3个PMOS管的沟道的宽度和长度尺寸满足:所述第一PMOS管、所述第二PMOS管、所述第三PMOS管和所述第一NMOS管都工作在饱和区,所述第二NMOS管工作在线性区,所述第三NMOS管和所述第四NMOS管都工作在亚阈值区;
所述第一NMOS管和所述第二NMOS管的阈值电压相同,所述参考电压的大小由所述第一NMOS管的阈值电压和所述第二NMOS管的源漏电压以及所述第二NMOS管和所述第一NMOS管的沟道的宽长比的比值确定;所述第二NMOS管的源漏电压为所述第四NMOS管的栅源电压和所述第三NMOS管的栅源电压的差,由所述第三NMOS管和所述第四NMOS管都工作在亚阈值区确定所述第二NMOS管的源漏电压和温度成正比,且所述第二NMOS管的源漏电压的温度系数由所述第三NMOS管和所述第四NMOS管的沟道的宽长比的比值确定;所述第一NMOS管的阈值电压在0K时的阈值电压基础上会随着温度增加而减小,通过设置所述第二NMOS管和所述第一NMOS管的沟道的宽长比的比值和所述第三NMOS管和所述第四NMOS管的沟道的宽长比的比值使所述第二NMOS管的源漏电压的温度系数为正值且和所述第二NMOS管的阈值电压的随温度变化的负温度系数相抵消,使所述参考电压和温度无关;
令所述第一电流路径的电流为I,所述第二电流路径的电流为a×I,所述第三电流路径的电流为b×I,则所述第二NMOS管和所述第一NMOS管的沟道的宽长比的比值和所述第三NMOS管和所述第四NMOS管的沟道的宽长比的比值使所述第二NMOS管的源漏电压的温度系数为正值且和所述第二NMOS管的阈值电压的随温度变化的负温度系数相抵消的情形满足如下公式:
<mrow> <msub> <mi>K</mi> <mrow> <mi>V</mi> <mi>T</mi> <mi>H</mi> </mrow> </msub> <mo>=</mo> <mfrac> <mrow> <mi>m</mi> <mi>k</mi> </mrow> <mi>q</mi> </mfrac> <mo>&amp;times;</mo> <mi>l</mi> <mi>n</mi> <mrow> <mo>(</mo> <mfrac> <mrow> <mi>b</mi> <mo>&amp;times;</mo> <msub> <mi>K</mi> <mn>3</mn> </msub> </mrow> <mrow> <mi>a</mi> <mo>&amp;times;</mo> <msub> <mi>K</mi> <mn>4</mn> </msub> </mrow> </mfrac> <mo>)</mo> </mrow> <mo>&amp;times;</mo> <mo>&amp;lsqb;</mo> <mfrac> <msub> <mi>K</mi> <mn>2</mn> </msub> <mrow> <mi>a</mi> <mo>&amp;times;</mo> <msub> <mi>K</mi> <mn>1</mn> </msub> </mrow> </mfrac> <mo>+</mo> <msqrt> <mrow> <msup> <mrow> <mo>(</mo> <mfrac> <msub> <mi>K</mi> <mn>2</mn> </msub> <mrow> <mi>a</mi> <mo>&amp;times;</mo> <msub> <mi>K</mi> <mn>1</mn> </msub> </mrow> </mfrac> <mo>)</mo> </mrow> <mn>2</mn> </msup> <mo>-</mo> <mfrac> <msub> <mi>K</mi> <mn>2</mn> </msub> <mrow> <mi>a</mi> <mo>&amp;times;</mo> <msub> <mi>K</mi> <mn>1</mn> </msub> </mrow> </mfrac> </mrow> </msqrt> </mrow>
其中,KVTH为所述第二NMOS管的阈值电压的随温度变化的负温度系数的绝对值,m为所述第三NMOS管和所述第四NMOS管的亚阈值导通电流的非理想因子,k为玻尔兹曼常数,q为电子电荷,a为所述第二电流路径和所述第一电流路径的电流比值,b为所述第三电流路径和所述第一电流路径的电流比值,K1为所述第一NMOS管的导电因子且K1和所述第一NMOS管的沟道的宽长比成正比,K2为所述第二NMOS管的导电因子且K2和所述第二NMOS管的沟道的宽长比成正比,K3为所述第三NMOS管的导电因子且K3和所述第三NMOS管的沟道的宽长比成正比,K4为所述第四NMOS管的导电因子且K4和所述第四NMOS管的沟道的宽长比成正比。
2.如权利要求1所述参考电压产生电路,其特征在于:所述第一PMOS管、所述第二PMOS管和所述第三PMOS管的沟道的宽长比相同,所述第一电流路径、所述第二电流路径和所述第三电流路径的电流相同。
3.如权利要求1所述参考电压产生电路,其特征在于:所述参考电压产生电路还包括一运算放大器;
所述第四NMOS管的漏极和栅极、所述第三NMOS管的栅极和所述第三PMOS管的漏极连接在一起且都连接到所述运算放大器的第一输入端;
所述第二PMOS管和所述第三NMOS管的漏极相连且都连接到所述运算放大器的第二输入端;所述第二PMOS管的栅极连接所述运算放大器的输出端。
CN201410151054.8A 2014-04-16 2014-04-16 参考电压产生电路 Active CN104516390B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410151054.8A CN104516390B (zh) 2014-04-16 2014-04-16 参考电压产生电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410151054.8A CN104516390B (zh) 2014-04-16 2014-04-16 参考电压产生电路

Publications (2)

Publication Number Publication Date
CN104516390A CN104516390A (zh) 2015-04-15
CN104516390B true CN104516390B (zh) 2018-04-17

Family

ID=52791859

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410151054.8A Active CN104516390B (zh) 2014-04-16 2014-04-16 参考电压产生电路

Country Status (1)

Country Link
CN (1) CN104516390B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106020322B (zh) * 2016-08-04 2017-07-21 电子科技大学 一种低功耗cmos基准源电路
KR102347178B1 (ko) * 2017-07-19 2022-01-04 삼성전자주식회사 기준 전압 회로를 포함하는 단말 장치
CN107479606B (zh) * 2017-08-28 2018-12-18 天津大学 超低功耗低压带隙基准电压源
CN109901656B (zh) * 2019-04-10 2020-11-10 电子科技大学 一种低功耗全mos管带隙基准电路以及基于其的转换器
CN111834982B (zh) * 2020-09-07 2021-03-30 西南大学 一种欠压保护电路
CN113778161B (zh) * 2021-09-14 2022-08-05 电子科技大学 一种低功耗高电源抑制比的自偏置电流基准源

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7321225B2 (en) * 2004-03-31 2008-01-22 Silicon Laboratories Inc. Voltage reference generator circuit using low-beta effect of a CMOS bipolar transistor
JP4340308B2 (ja) * 2007-08-21 2009-10-07 株式会社沖データ 基準電圧回路、駆動回路、プリントヘッドおよび画像形成装置
FR2965130B1 (fr) * 2010-09-17 2013-05-24 Thales Sa Generateur de courant, notamment de l'ordre des nano-amperes et regulateur de tension utilisant un tel generateur
CN103425177B (zh) * 2012-05-25 2016-02-10 电子科技大学 一种基准电流源
CN103092253B (zh) * 2013-01-25 2016-03-09 上海华虹宏力半导体制造有限公司 参考电压产生电路
CN103677051B (zh) * 2013-12-30 2015-11-18 上海贝岭股份有限公司 一种基准源电路

Also Published As

Publication number Publication date
CN104516390A (zh) 2015-04-15

Similar Documents

Publication Publication Date Title
CN104516390B (zh) 参考电压产生电路
CN104950971B (zh) 一种低功耗亚阈值型cmos带隙基准电压电路
TWI528130B (zh) 電壓參考電路
CN103488227B (zh) 一种带隙基准电压电路
CN105974996B (zh) 一种基准电压源
CN104111682A (zh) 低功耗、低温度系数基准源电路
CN103076830A (zh) 带隙基准电路
CN105468076B (zh) 全cmos基准电流源
CN102622031A (zh) 一种低压高精度带隙基准电压源
CN103309392A (zh) 一种二阶温度补偿的无运放全cmos基准电压源
JP2010176258A (ja) 電圧発生回路
CN105955391A (zh) 一种带隙基准电压产生方法及电路
JP2010009423A (ja) 基準電圧発生回路
CN103399612B (zh) 无电阻的带隙基准源
CN102662427A (zh) 一种电压源电路
CN109164867A (zh) 全mos基准电流产生电路
CN104156026A (zh) 一种无电阻全温补偿非带隙基准源
CN105867499B (zh) 一种实现基准电压源低压高精度的电路及方法
CN104977968B (zh) 一种高阶温度补偿的带隙基准电路
CN101320279B (zh) 电流产生器
CN101364122B (zh) 同时提供精准电压与精准电流的参考电路
CN203720695U (zh) 一种抗单粒子效应的带隙基准
CN105739586B (zh) 一种电流基准源电路
CN103677052A (zh) 一种抗单粒子效应的带隙基准
CN107422775A (zh) 适用于低电源电压工作的电压基准电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant