CN104506180A - 一种高速电平转换电路 - Google Patents
一种高速电平转换电路 Download PDFInfo
- Publication number
- CN104506180A CN104506180A CN201410757761.1A CN201410757761A CN104506180A CN 104506180 A CN104506180 A CN 104506180A CN 201410757761 A CN201410757761 A CN 201410757761A CN 104506180 A CN104506180 A CN 104506180A
- Authority
- CN
- China
- Prior art keywords
- grid
- level
- circuit
- drain electrode
- level transformation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Logic Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明公开了一种高速电平转换电路。电平转换电路是数模混合电路常用的模块,本发明利用数字正反馈,在实现电平转换的同时,加速电平翻转速度,即实现了一种高速电平转换电路。
Description
技术领域
本发明主要涉及电平转换电路的设计领域,特指一种高速电平转换电路。
背景技术
对于数模混合信号电路,考虑到功耗、面积等因素,通常会设计多种电压域电路,不同电压域之间通信需要电平转换电路。对于高速数模混合***,需要成百上千个电平转换电路,此电平转换电路除了完成基本的电压域转换之外,还有一个更重要的任务就是实现高速通信。
发明内容
本发明要解决的问题就在于:针对现有技术存在的技术问题,提出一种高速电平转换电路。
本发明提出的解决方案为:利用数字正反馈,在实现电平转换的同时,加速电平翻转速度,即实现了一种高速电平转换电路。
附图说明
图1是本发明的电路原理示意图。
具体实施方式
以下将结合附图和具体实施对本发明做进一步详细说明。
如图1所示,VDDH是高电平,VDDL是低电平, M1、M2、M3、M4组成高电压域电路, M5、M6、M8、M10、M11与M7、M9、M12组成低电压域电路。M1、M2、M3、M4组成两个反相器串联,作为输入信号IN的缓冲电路,M5二极管连接,调节信号的占空比;M6、M7和M11、M12组成低电压域的缓冲电路;M8、M9、M10组成数字正反馈电路,当输入为IN为低电平时,M6的栅极为低电平,输出OUT为低电平,由于增加了数字正反馈电路,M8栅极为高电平,M10的栅极为低电平,M10导通,使得M2栅极快速充电到高电平,及加速OUT的翻转,从而提高整个电平转换的速度。
综上所述,本电路利用数字正反馈,在实现电平转换的同时,加速电平翻转速度,即实现了一种高速电平转换电路。
Claims (1)
1.一种高速电平转换电路,其特征在于:
PMOS管M1、M3与NMOS管M2、M4组成两个串联的反向器,VDDH为高电平,IN为高电压域输入信号,连接到M1和M2栅极,M1、M2的漏极连接到M3和M4的栅极,M1、M3的源极接VDDH,M2、M4的源极接GND;PMOS管M5、M6、M8、M10、M11与NMOS管M7、M9、M12组成低电压域电路,VDDL为低电平,M5、M8、M10、M11的源极接VDDL,M7、M9、M12的源极接GND,M5栅极、漏极连接到M6的源极,M6、M7的漏极连接到M8、M9、M11、M12的栅极以及M10的漏极,M6、M7的栅极连接到M3、M4的漏极;M8、M9的漏极连接到M10的栅极,M11、M12漏极即输出信号OUT。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410757761.1A CN104506180A (zh) | 2014-12-12 | 2014-12-12 | 一种高速电平转换电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410757761.1A CN104506180A (zh) | 2014-12-12 | 2014-12-12 | 一种高速电平转换电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104506180A true CN104506180A (zh) | 2015-04-08 |
Family
ID=52947904
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410757761.1A Pending CN104506180A (zh) | 2014-12-12 | 2014-12-12 | 一种高速电平转换电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104506180A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115276638A (zh) * | 2022-09-28 | 2022-11-01 | 珠海巨晟科技股份有限公司 | 一种较强抗干扰电平转换器电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6160752A (en) * | 1994-01-31 | 2000-12-12 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
US6184704B1 (en) * | 1999-02-08 | 2001-02-06 | Tritech Microelectronics | Design method for compensation of process variation in CMOS digital input circuits |
CN101888227A (zh) * | 2010-07-14 | 2010-11-17 | 北京北大众志微***科技有限责任公司 | 一种温度不敏感时钟缓冲器及h型时钟树电路 |
CN102208910A (zh) * | 2010-03-31 | 2011-10-05 | 上海宏力半导体制造有限公司 | 电平转换电路 |
US20130257502A1 (en) * | 2012-03-27 | 2013-10-03 | Monolithic Power Systems, Inc. | Delay circuit and associated method |
-
2014
- 2014-12-12 CN CN201410757761.1A patent/CN104506180A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6160752A (en) * | 1994-01-31 | 2000-12-12 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
US6184704B1 (en) * | 1999-02-08 | 2001-02-06 | Tritech Microelectronics | Design method for compensation of process variation in CMOS digital input circuits |
CN102208910A (zh) * | 2010-03-31 | 2011-10-05 | 上海宏力半导体制造有限公司 | 电平转换电路 |
CN101888227A (zh) * | 2010-07-14 | 2010-11-17 | 北京北大众志微***科技有限责任公司 | 一种温度不敏感时钟缓冲器及h型时钟树电路 |
US20130257502A1 (en) * | 2012-03-27 | 2013-10-03 | Monolithic Power Systems, Inc. | Delay circuit and associated method |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115276638A (zh) * | 2022-09-28 | 2022-11-01 | 珠海巨晟科技股份有限公司 | 一种较强抗干扰电平转换器电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8710897B2 (en) | Level shifter and method of using the same | |
US8884652B2 (en) | Level translator circuit, driving circuit for driving high-voltage device and method thereof | |
US9373275B2 (en) | Level shifter of driving circuit and operating method thereof | |
CN105262478A (zh) | 一种基于e-tspc结构的低功耗2/3分频器电路 | |
CN203233393U (zh) | 一种电压电平变换器***和一种集成电路管芯 | |
CN103944554B (zh) | 一种电平转换电路及数模转换器 | |
US20130222036A1 (en) | Voltage level converting circuit | |
CN204013481U (zh) | 实现低电压晶振驱动的电路结构 | |
CN107370485B (zh) | 负压电平转换电路 | |
CN104901681A (zh) | 一种vdd耐压cmos的2vdd电平转换电路 | |
CN101964648B (zh) | 一种用高精度低压比较器组成的高阈值电压比较电路 | |
CN104506180A (zh) | 一种高速电平转换电路 | |
CN203193605U (zh) | 用于驱动高压器件的驱动电路 | |
JP2015141462A (ja) | 基準電圧回路 | |
CN108449081A (zh) | 一种电平转换电路及装置 | |
CN104993816A (zh) | 倍压电路 | |
CN106664090B (zh) | 一种缓冲器电路和采用该电路的电子设备 | |
CN204392224U (zh) | 实现低压到高压的转换电路 | |
CN110739961B (zh) | 电平转换器 | |
TWI693793B (zh) | 位準轉換電路及轉換電壓位準的方法 | |
GB201120505D0 (en) | Power efficient high swing long reach transmitter architecture | |
JP2018191150A (ja) | スイッチ回路 | |
CN107147387B (zh) | 一种电平转换与非电路 | |
CN204597930U (zh) | 一种用于半桥驱动中的电平位移电路 | |
CN204119204U (zh) | 一种总线逻辑电平双向转换电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20150408 |