CN104090440A - 一种像素结构、液晶显示阵列基板及液晶显示面板 - Google Patents

一种像素结构、液晶显示阵列基板及液晶显示面板 Download PDF

Info

Publication number
CN104090440A
CN104090440A CN201410308998.1A CN201410308998A CN104090440A CN 104090440 A CN104090440 A CN 104090440A CN 201410308998 A CN201410308998 A CN 201410308998A CN 104090440 A CN104090440 A CN 104090440A
Authority
CN
China
Prior art keywords
pixel
sub
data line
rows
color
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410308998.1A
Other languages
English (en)
Other versions
CN104090440B (zh
Inventor
李晓晔
曹兆铿
黄忠守
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Microelectronics Co Ltd
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Tianma Microelectronics Co Ltd
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianma Microelectronics Co Ltd, Shanghai Tianma Microelectronics Co Ltd filed Critical Tianma Microelectronics Co Ltd
Priority to CN201410308998.1A priority Critical patent/CN104090440B/zh
Publication of CN104090440A publication Critical patent/CN104090440A/zh
Priority to US14/616,553 priority patent/US9536906B2/en
Priority to DE102015103101.9A priority patent/DE102015103101B4/de
Application granted granted Critical
Publication of CN104090440B publication Critical patent/CN104090440B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供一种像素结构,其中,所述像素结构包括:多条数据线,所述多条数据线沿第一方向并排排列;多条栅极线,所述多条栅极线沿第二方向并排排列;所述多条数据线和所述多条栅极线交叉限定多个子像素,所述每个子像素包括薄膜晶体管和像素电极,所述多个子像素包括第一子像素行和第二子像素行,所述第一子像素行和所述第二子像素行间隔排列;所述第一子像素行的每个子像素由相邻的第二条数据线提供信号;所述第二子像素行的每个子像素由相邻的第一条数据线提供信号。本发明提供的像素结构可以在输入较为简单的信号的情况下,实现像素阵列的点反转,同时,在一些实施例中,还可以实现同一数据线连接同一颜色的子像素。

Description

一种像素结构、液晶显示阵列基板及液晶显示面板
技术领域
本发明涉及液晶显示技术领域,尤其是涉及一种用于液晶显示的像素结构。
背景技术
液晶显示器(Liquid Crystal Display,LCD)已经广泛应用于我们生活的各个方面,从小尺寸的手机、摄像机、数码相机,中尺寸的笔记本电脑、台式机,大尺寸的家用电视到大型投影设备等,薄膜晶体管LCD在轻、薄优势的基础上,加上完美的画面及快速的响应特性,确保其在显示器市场上独占鳌头。
像素结构是薄膜晶体管LCD的核心部分之一,像素结构直接影响到液晶显示器的开口率、响应速度、显示画面质量等方面,目前对于液晶显示器的像素结构的研究已经比较成熟,但还有许多可以改进的方面。
液晶显示的驱动必须要有极性反转,施加在液晶分子上的电场是有方向性的,若在不同的时间,以相反方向的电场施加在液晶上,即称为极性反转,极性反转是为了避免液晶的直流残留。常见的像素阵列极性反转的方式有帧反转、列反转、行反转和点反转四种。由于在同一行上的像素电压是在相同时间经由不同的数据线写入,而同一列上的像素电压是经由相同的数据线在不同的时间写入,因此行反转和点反转需要每一行输入时数据线上的信号都要进行正负电位差的变换,因此功耗很大,且数据信号还较为复杂。而列反转不需要在每一行输入时都变换数据信号的正负电位差,因此,功耗较小。但点反转的优点在于,点反转在解决液晶的直流残留的同时,带来的闪烁现象在各种反转方式中相对较弱,因此,点反转的图像显示效果最好,同时,相邻的像素使用不同的极性反转方式,还有助于消除交叉串扰,这里的交叉串扰是由于相邻像素具有相似电压极性而引起的误显示。改变液晶显示器的像素结构,可以实现在低功耗的条件下实现点反转,获得更好的显示效果。
子像素的排布也是影响显示效果的一个重要因素,目前的显示器中主要采用红、绿、蓝三种颜色的子像素排布,有些也采用红、绿、蓝、白四种颜色的子像素排布,且在排布顺序上还有很多的变化,对于那种同一列子像素的颜色不相同的情况,在对这种子像素排布的显示屏幕进行目视检查时,会出现无法显示单色画面的现象,造成检查困难。
发明内容
有鉴于此,本发明提供一种像素结构、显示阵列基板及显示面板。
一种像素结构,其中,所述像素结构包括:
多条数据线,所述多条数据线沿第一方向并排排列;
多条栅极线,所述多条栅极线沿第二方向并排排列;
所述多条数据线和所述多条栅极线交叉限定多个子像素,所述每个子像素包括薄膜晶体管和像素电极,所述多个子像素包括第一子像素行和第二子像素行,所述第一子像素行和所述第二子像素行间隔排列;
所述第一子像素行的每个子像素由相邻的第二条数据线提供信号;
所述第二子像素行的每个子像素由相邻的第一条数据线提供信号。
一种液晶显示阵列基板,包括如上所述的像素结构。
以及一种液晶显示面板,包括如上所述的液晶显示阵列基板。
本发明提供的像素结构、液晶显示阵列基板及液晶显示面板,可以利用较为简易的信号实现点反转的效果,或者可达到功耗低的优点。
附图说明
图1(a)为本发明实施例一提供的像素结构的示意图;
图1(b)为本发明实施例一的第一种实施方式极性反转示意图;
图2为本发明实施例一的第二种实施方式极性反转示意图;
图3为本发明实施例一的第三种实施方式极性反转示意图;
图4为本发明实施例一的第四种实施方式极性反转示意图;
图5(a)为本发明实施例二的第一种实施方式的像素结构的示意图;
图5(b)为本发明实施例二的第二种实施方式的像素结构的示意图;
图5(c)为本发明实施例二的第三种实施方式的像素结构的示意图;
图5(d)为本发明实施例二的第三种实施方式的像素结构的示意图;
图6(a)为本发明实施例三提供的像素结构示意图;
图6(b)为本发明实施例三的另一实施方式的像素结构的示意图;
图6(c)为本发明实施例三的再一实施方式的像素结构的示意图;
图7为本发明实施例四提供的像素结构的示意图;
图8为本发明实施例五提供的像素结构示意图;
图9(a)为本发明实施例六的第一种实施方式提供的像素结构的示意图;
图9(b)为本发明实施例六的第二种实施方式的像素结构的示意图;
图9(c)为本发明实施例六的第三种实施方式的像素结构的示意图;
图9(d)为本发明实施例六的第四种实施方式的像素结构的示意图;
图10(a)为本发明实施例七提供的像素结构的示意图;
图10(b)为本发明实施例七的另一种实施方式的像素结构的示意图。
具体实施方式
为了更容易了解本发明的技术内容,特举具体实施例并配合所附图示说明如下,但是以下附图和具体实施方式并不是对本发明的限制,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求书所界定者为准。
图1(a)为本发明实施例一提供的像素结构的示意图,请参考图1(a),本发明实施例一所提供的像素结构包括:多条数据线,比如数据线101、102、103、104、105、106、107,所述多条数据线沿第一方向并排排列;多条栅极线,比如多条栅极线150,所述多条栅极线150沿第二方向并排排列;所述多条数据线101、102、103、104、105、106、107和所述多条栅极线150交叉限定多个子像素,所述每个子像素包括薄膜晶体管140和像素电极130。
所述多个子像素包括第一子像素行110和第二子像素行120,所述第一子像素行110和所述第二子像素行120间隔排列。
所述第一子像素行110的每个子像素由相邻的第二条数据线提供信号;所述第二子像素行120的每个子像素由相邻的第一条数据线提供信号。
本发明实施例中的第一子像素行110和第二子像素行120并不限定第一子像素行110在上,第二子像素行120在下,第一子像素行110和第二子像素行120的顺序可以调换。
为了便于识别,以下将第一子像素行中的每个子像素称作第一子像素,具体地,图1(a)示出的第一子像素行110包括第一子像素111、112、113、114、115和116,每个第一子像素由右侧相邻的第二条数据线提供信号。例如,对于第一子像素111,数据线102为其右侧第一条数据线,而数据线103为其右侧相邻的第二条数据线,数据线103为第一子像素111提供信号。对于第一子像素113,数据线105是它右侧相邻的第二条数据线,数据线105为第一子像素113提供信号。。
对于第一子像素113,数据线102是第一子像素113左侧相邻的第二条数据线,在本发明实施例一的其它实施方式中,可以由数据线102为第一子像素113提供信号,也就是说,其他实施方式中,可以由第一子像素左侧相邻的第二条数据线为其提供信号。
为了便于识别,以下将第二子像素行中的每个子像素称作第二子像素。图1(a)示出的第二子像素行120包括第二子像素121、122、123、124、125和126,每个第二子像素由左侧相邻的第一条数据线提供信号。例如,对于第二子像素121,数据线101为其左侧相邻的第一条数据线,数据线101为第二子像素121提供信号。
对于第二子像素121,数据线102是第二子像素121右侧相邻的第一条数据线,在本发明实施例一的其它实施方式中,可以由数据线102为第二子像素121提供信号,也就是说,其他实施方式中,可以由第二子像素右侧相邻的第一条数据线为其提供信号。
当然,本发明实施例一提供的像素结构的数据线、子像素的行数以及子像素的数量并不限于图1(a)中所示的那种,可以多于图1(a)所示的情形,也可以少于图1(a)所示的情形。
液晶显示的驱动必须要有极性反转以避免液晶的直流残留,本发明实施例一中提供的像素结构,由于相同列的第一子像素和第二子像素并没有通过同一根数据线提供信号,因此可以在数据线输入较为简单的信号即可实现子像素阵列的点反转。点反转在解决液晶的直流残留的同时,带来的闪烁现象在各种反转方式中相对较弱,因此,点反转的图像显示效果最好。同时,相邻的子像素的极性不同还有助于消除交叉串扰,这里的交叉串扰是由于相邻子像素具有相似电压极性而引起的误显示。而同一列的子像素连接到同一根数据线的情况下要实现点反转时,数据线要在每一行交替输入高低电压信号,不仅信号复杂,且功耗会增加很多。因此,本发明实施例一提供的像素结构可以利用较为简单的信号实现点反转的效果,同时还具有功耗低的优点。
以下对本发明实施例一提供的像素结构的几种不同的驱动方法进行说明。
图1(b)为本发明实施例一的第一种实施方式极性反转示意图,图1(b)示出的像素结构即为图1(a)示出的像素结构,因此具体结构不再赘述,参考图1(b)具体说明这种像素结构的极性反转方式,图中采用正号表示输入正电位差信号,负号表示输入负电位差信号,所述电位差是指数据线提供的电压和公共电压之间的压差。因为一般地,公共电压是不变的,所以这里认为电位差的极性为数据线输入的信号造成的。
在本实施方式中,第一子像素由右侧相邻的第二条数据线提供信号,同时第二子像素由左侧相邻的第一条数据线提供信号,相邻的两条数据线组成一组,相邻两组数据线组的电位差极性相反。在本实施方式提供的像素结构下,使用所述驱动方法输入数据信号时,可以实现像素阵列的两点反转。所述像素阵列的两点反转是指在一行中,相邻两个子像素组成一组,相邻两组子像素组的极性相反。
具体地,在图1(b)中,所述数据线101、数据线102为一组输入正电位差信号;数据线103、数据线104为一组输入负电位差信号;数据线105、数据线106为一组输入正电位差信号。这时在整个像素阵列中呈现的是两个子像素成一组,一组获得正电位差信号,另一组获得负电位差信号,相邻两组子像素组的极性相反。
下一帧时,所有的正电位差信号均变为负电位差信号,而负电位差信号均变为正电位差信号,例如,数据线101、数据线102和数据线105、数据线106输入负电位差信号,数据线103和数据线104输入正电位差信号,所有子像素获得的信号正负极***换,同一组中,两个子像素的极性反转。
因为,在本实施方式的像素结构中,采用本实施方式中的信号输入方式即可实现像素阵列两点反转的效果,驱动方法简单,功耗小。
图2为本发明实施例一的第二种实施方式极性反转示意图,参考图2,本实施方式中和上述其他实施方式相同之处不再赘述,不同之处在于,在第二种实施方式中,第一子像素由左侧相邻的第二条数据线提供信号,同时第二子像素由右侧相邻的第一条数据线提供信号。在图2中,例如,对于第一子像素113,数据线102为其左侧相邻的第二条数据线,数据线102为第一子像素113提供信号;对于第二子像素122,数据线103为其右侧相邻的第一条数据线,数据线103为第二子像素122提供信号。
在第二种实施方式提供的像素结构下,使用与第一实施方式相同的驱动方法也可以实现像素阵列的两点反转。例如,数据线101、数据线102为一组输入正电位差信号;数据线103、数据线104为一组输入负电位差信号;数据线105、数据线106为一组输入正电位差信号。这时在整个像素阵列中呈现的是两个子像素成一组,一组获得正电位差信号,另一组获得负电位差信号,相邻两组子像素的极性相反。
下一帧时,所有的正电位差信号均变为负电位差信号,而负电位差信号均变为正电位差信号。例如,数据线101、数据线102和数据线105、数据线106输入负电位差信号,数据线103和数据线104、数据线107输入正电位差信号,所有子像素获得的信号正负极***换,同一组中,两个子像素的极性反转。因此,本实施方式的像素结构采用该种信号输入方式即可实现像素阵列两点反转的效果。
对本发明实施例一的第二种实施方式的像素结构输入较为简单的信号即可以实现像素阵列的两点反转的效果,并且驱动简单、功耗低。
图3为本发明实施例一的第三种实施方式极性反转示意图,参考图3,本实施方式中和上述其他实施方式相同之处不再赘述,不同之处在于,在第三种实施方式中,第一子像素由左侧相邻的第二条数据线提供信号,同时第二子像素由左侧相邻的第一条数据线提供信号,例如,对于第一子像素113,数据线102为其左侧相邻的第二条数据线,数据线102为第一子像素113提供信号;对于第二子像素122,数据线102为其左侧相邻的第一条数据线,数据线102为第二子像素122提供信号。
图3中采用正号表示输入正电位差信号,负号表示输入负电位差信号。在第三种实施方式中,相邻两根数据线输入的电位差信号相反。在本实施方式提供的像素结构下使用该驱动方法可以实现像素阵列的点反转,相比于现有技术的点反转技术,本实施方式的信号相对较为简单,且功耗更小。
具体地,在图3中,数据线101、数据线103、数据线105和数据线107输入正电位差信号,数据线102、数据线104和数据线106输入负电位差信号,这时在整个像素阵列中呈现的是每个子像素交替获得正负电位差信号,每个子像素与同一列或者同一行相邻的像素均为相反的电位差信号。下一帧时,所有的正电位差信号均变为负电位差信号,而负电位差信号均变为正电位差信号,数据线101、数据线103、数据线105和数据线107输入负电位差信号,数据线102、数据线104和数据线106输入正电位差信号,所有子像素获得的信号正负极性反转,但依然呈现每个子像素正负信号交替出现的情形。
图4为本发明实施例一的第四种实施方式极性反转示意图,参考图4,本实施方式中和上述其他实施方式相同之处不再赘述,不同之处在于,在第四种实施方式中,第一子像素由右侧相邻的第二条数据线提供信号,同时第二子像素由右侧相邻的第一条数据线提供信号。例如,对于第一子像素113,数据线105为其右侧相邻的第二条数据线,数据线105为第一子像素113提供信号;对于第二子像素122,数据线103为其右侧相邻的第一条数据线,数据线103为第二子像素122提供信号。
在第四种实施方式提供的像素结构下,使用第三种实施方式中的驱动方法也可以实现像素阵列的点反转。例如,数据线101、数据线103、数据线105和数据线107输入正电位差信号,数据线102、数据线104和数据线106输入负电位差信号,这时在整个像素阵列中呈现的是每个子像素交替获得正负电位差信号,每个子像素与同一列或者同一行相邻的像素均为相反的电位差信号。下一帧时,所有的正电位差信号均变为负电位差信号,而负电位差信号均变为正电位差信号,数据线101、数据线103、数据线105和数据线107输入负电位差信号,数据线102、数据线104和数据线106输入正电位差信号,所有子像素获得的信号正负极性反转,但依然呈现每个子像素正负信号交替出现的情形,因此,本实施方式的像素结构采用第三种实施方式中的信号输入方式即可实现像素阵列点反转的效果。
本发明实施例二提供一种像素结构,在实施例二中,在第一子像素行的每个子像素中,所述像素电极电连接到其左侧的子像素的薄膜晶体管240的漏极,所述薄膜晶体管的源极电连接到其左侧的第一条数据线;或者,在第一子像素行的每个子像素中,所述像素电极电连接到其右侧的子像素的薄膜晶体管的漏极,并且所述薄膜晶体管的源极电连接到其右侧的第一条数据线。
在第二子像素行的每个子像素中,像素电极和薄膜晶体管的漏极电连接,薄膜晶体管的源极连接到其左侧或者右侧的第一条数据线。
图5(a)为本发明实施例二的第一种实施方式的像素结构的示意图,参考图5(a),将具体给出像素电极、薄膜晶体管以及数据线之间的连接方式。
在图5(a)中,在第一子像素行210包括第一子像素211、212、213、214、215和216,所述第一子像素的像素电极230电连接到其右侧的子像素的薄膜晶体管240的漏极241,所述薄膜晶体管240的源极242电连接到其右侧的第一条数据线。例如,对于第一子像素211,其像素电极230电连接到其右侧的第一子像素212的薄膜晶体管240的漏极241,对于第一子像素212的薄膜晶体管240,其源极242电连接到其右侧第一条数据线,也就是数据线203。因此,这就实现了数据线203为第一子像素211提供信号,也就是实现了第一子像素由其右侧相邻的第二条数据线提供信号。
在第二子像素行220的每个子像素中包括第二子像素221、222、223、224、225和226,像素电极230和同一第二子像素中的薄膜晶体管240的漏极241电连接,薄膜晶体管240的源极242连接到其左侧的第一条数据线。例如,对于第二子像素222,其像素电极230连接到第二子像素222的薄膜晶体管240的漏极241,第二子像素222的薄膜晶体管240的源极242连接到其左侧相邻的第一条数据线,也就是数据线202,因此,这就实现了数据线202为第二子像素222提供信号,也就是第二子像素由其左侧相邻的第一条数据线提供信号。
同样,实施例二中还有其他三种实施方式,以下分别说明。
另一种实施方式为,参考图5(b),图5(b)为本发明实施例二的第二种实施方式的像素结构的示意图,实施例二的第二种实施方式与第一种实施方式的区别在于,在第二子像素行220的每个子像素中包括第二子像素221、222、223、224、225和226,像素电极230和同一第二子像素中的薄膜晶体管240的漏极241电连接,薄膜晶体管240的源极242连接到其右侧的第一条数据线。例如,对于第二子像素222,其像素电极230连接到第二子像素222的薄膜晶体管240的漏极241,第二子像素222的薄膜晶体管240的源极242连接到其右侧相邻的第一条数据线,也就是数据线203,因此,这就实现了数据线203为第二子像素222提供信号,也就是第二子像素由其右侧相邻的第一条数据线提供信号。
或者,参考图5(c),图5(c)为本发明实施例二的第三种实施方式的像素结构的示意图,第三种实施方式与第一种实施方式的区别在于,在第一子像素行210包括第一子像素211、212、213、214、215和216,所述第一子像素的像素电极230电连接到其左侧的子像素的薄膜晶体管240的漏极241,所述薄膜晶体管240的源极242电连接到其左侧的第一条数据线。例如,对于第一子像素213,其像素电极230电连接到其左侧的第一子像素212的薄膜晶体管240的漏极241,对于第一子像素212的薄膜晶体管240,其源极242电连接到其左侧第一条数据线,也就是数据线202。因此,这就实现了数据线202为第一子像素213提供信号,也就是实现了第一子像素由其左侧相邻的第二条数据线提供信号。
在第二子像素行220的每个子像素中包括第二子像素221、222、223、224、225和226,像素电极230和同一第二子像素中的薄膜晶体管240的漏极241电连接,薄膜晶体管240的源极242连接到其右侧的第一条数据线。例如,对于第二子像素222,其像素电极230连接到第二子像素222的薄膜晶体管240的漏极241,第二子像素222的薄膜晶体管240的源极242连接到其右侧相邻的第一条数据线,也就是数据线203,因此,这就实现了数据线203为第二子像素222提供信号,也就是第二子像素由其右侧相邻的第一条数据线提供信号。
或者,参考图5(d),图5(d)为本发明实施例二的第四种实施方式的像素结构的示意图,第四种实施方式与第三种实施方式的区别在于,在第二子像素行220的每个子像素中包括第二子像素221、222、223、224、225和226,像素电极230和同一第二子像素中的薄膜晶体管240的漏极241电连接,薄膜晶体管240的源极242连接到其左侧的第一条数据线。例如,对于第二子像素222,其像素电极230连接到第二子像素222的薄膜晶体管240的漏极241,第二子像素222的薄膜晶体管240的源极242连接到其左侧相邻的第一条数据线,也就是数据线202,因此,这就实现了数据线202为第二子像素222提供信号,也就是第二子像素由其左侧相邻的第一条数据线提供信号。
图6(a)为本发明实施例三提供的像素结构示意图,参考图6(a),本发明实施例三在实施例二的基础上,进一步说明像素电极与薄膜晶体管之间的连接方式。在第一子像素行310的每个子像素中,所述像素电极330的一部分延伸越过其侧的数据线与相邻子像素的薄膜晶体管340的漏极341电连接。
图6(a)中示出的像素结构中包括数据线301、302、303和304,第一子像素行310包括第一子像素311、312、313和314。例如,对于第一子像素311,其像素电极330的一部分延伸形成连接部分331,连接部分331延伸越过右侧的第一条数据线301,到达第一子像素312的薄膜晶体管340的漏极341的附近,连接部分331与漏极341接触,实现了第一子像素311的像素电极与其右侧的第一子像素312的薄膜晶体管340的漏极341相互电连接。
对于第一子像素的像素电极连接到左侧子像素的薄膜晶体管的漏极的情形,同样也是由像素电极的一部分延伸形成连接部分,连接部分越过其左侧的第一条数据线,到达其左侧第一子像素的薄膜晶体管的漏极附近,连接部分与漏极接触实现电连接。
在液晶显示的像素结构中,像素电极330通常采用透明导电材料制作,在形成像素电极330的同时,将像素电极330的一部分延伸出来,形成连接部分331,连接部分331延伸至相邻的子像素的薄膜晶体管340的漏极341附近,并与漏极341实现电连接,连接部分331延伸越过数据线时,可以在数据线的上方越过,也可以在数据线的下方越过。这种连接部分331与像素电极330同时制作,可以节约工艺成本。
但本发明并不限于这一种连接方式,图6(b)为本发明实施例三的另一实施方式的像素结构的示意图,参考图6(b),本实施方式中和上述其他实施方式相同之处不再赘述,不同之处在于,连接部分332是由薄膜晶体管漏极的部分进行延伸形成。例如,对于第一子像素312,其薄膜晶体管340的漏极341的一部分延伸形成连接部分332,连接部分332延伸越过左侧的第一条数据线301,到达第一子像素311的像素电极330的附近,连接部分332与像素电极330接触,实现了第一子像素311的像素电极与其右侧的第一子像素312的薄膜晶体管340的漏极341相互电连接。对于第一子像素的像素电极连接到左侧子像素的薄膜晶体管的漏极的情形,同样也是由薄膜晶体管的漏极的一部分延伸形成连接部分,连接部分越过其右侧的第一条数据线,到达其右侧第一子像素的像素电极附近,连接部分与像素电极接触实现电连接。
图6(c)为本发明实施例三的再一实施方式的像素结构的示意图,参考图6(c),本实施方式中和上述其他实施方式相同之处不再赘述,不同之处在于,连接部分333是单独形成的,单独形成一导电的连接部分333将像素电极330与薄膜晶体管340的漏极341电连接在一起,而不与像素电极330或者漏极341同时形成。例如,对于第一子像素311,连接部分333的一端与其像素电极310电连接,连接部分333的另一端延伸越过右侧的第一条数据线301,与第一子像素312的薄膜晶体管340的漏极341电连接,从而实现了第一子像素311的像素电极330与其右侧的第一子像素312的薄膜晶体管340的漏极341相互电连接。对于第一子像素的像素电极连接到左侧子像素的薄膜晶体管的漏极的情形,同样也可以由连接部分与像素电极电连接,连接部分越过其左侧的第一条数据线,到达其左侧的第一子像素的薄膜晶体管的漏极附近,连接部分与薄膜晶体管的漏极接触实现电连接。
图7为本发明实施例四提供的像素结构的示意图,参考图7,本发明实施例四提供的像素结构与本发明实施例一提供的像素结构相似,区别在于所述第一子像素行的栅极线和所述第二子像素行的栅极线位于所述第一子像素行和第二子像素行之间。
具体地,在图7给出的实施方式中,驱动第一子像素行410a的栅极线451和驱动第二子像素行420a的栅极线452位于第一子像素行410a和第二子像素行420a之间,同样地,驱动第一子像素行410b的栅极线453和驱动第二子像素行420b的栅极线454位于第一子像素行410b和第二子像素行420b之间。栅极线452和栅极线453与数据线401交叉共同限定了第二子像素行420a和第一子像素行410b的各个子像素。图7中示出了第一子像素行的像素电极430由其右侧相邻的第二条数据线401提供信号,在本发明实施例四的其他实施方式中,第一子像素行的像素电极430也可以由其左侧相邻的第二条数据线提供信号。图7中示出了第二子像素行的像素电极430由其左侧相邻的第一条数据线401提供信号,同样,在本发明实施例四的其他实施方式中,第二子像素行的像素电极也可以由其右侧相邻的第一条数据线提供信号。
图8为本发明实施例五提供的像素结构示意图,实施例五在实施例一的基础上,进一步说明处于边缘的子像素的像素结构。参考图8,所述第一子像素行510和所述第二子像素行520的两端至少具有一个虚拟子像素。图8所示的实施方式中,对于第一子像素行510a,包括第一子像素511、512、513、514、515和516,第一子像素均由其右侧相邻的第二条数据线为其提供信号,例如,对于第一子像素511,其右侧相邻的第二条数据线503为其提供信号,但对于最右侧的第一子像素516,由于与其右侧只存在一条数据线507,因此,不存在数据线为其提供信号,该第一子像素516也就不能用于显示,因此第一子像素516作为虚拟子像素存在。而对于虚拟子像素516同列存在的第二子像素521和522,虽然它有数据线506为其提供信号,但由于同列的第一子像素的显示缺失,因此,它也不便于用于显示。与第一子像素516同列的第一子像素由于都没有数据线为其提供信号,因此都作为虚拟子像素存在,例如虚拟子像素517。
对于实施例一中提供的其他实施方式,同样会出现边缘子像素没有数据线为其提供信号的情况,因此,也需要在第一子像素行或第二子像素行的两端相应设置虚拟子像素。
当然,本发明并不限于这一种方法来解决边缘子像素的显示问题,还可以采用在边缘额外增加数据线为子像素提供信号的方法来解决。
图9(a)为本发明实施例六的第一种实施方式提供的像素结构的示意图,参考图9(a),本发明实施例六提供的像素结构与本发明实施例一提供的像素结构相似,区别在于所述多个子像素包括至少三种不同颜色的子像素。具体地,图9(a)的像素结构中包括了三种不同颜色的子像素,三种不同的颜色分别为颜色一R、颜色二G、颜色三B。
在第一子像素行中,所述至少三种不同颜色的子像素顺次排列;在第二子像素行中,所述至少三种不同颜色的子像素也顺次排列。具体地,如图9(a)所示,在第一子像素行610中,三种不同颜色的子像素按照R、G、B顺次排列。在第二子像素行620中,三种不同颜色的子像素按照B、R、G顺次排列。
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的同一侧,并且位于相邻的两列子像素中。例如,对于数据线603,连接在其上的有第一子像素611和第二子像素622,第一子像素611和第二子像素622均为颜色R,第一子像素611和第二子像素622均位于数据线603的左侧,并且第一子像素611和第二子像素622所在的列相邻。
同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线。例如,数据线603上连接的第一子像素611和第二子像素622中,对于第一子像素611,数据线603为与其右侧相邻的第二条数据线,对于第二子像素622,数据线603为与其右侧相邻的第一条数据线。
采用本发明实施例六提供的像素结构同样具有实施例一中的效果,即输入较简单的信号的即可以实现点反转,此外,更进一步地,实施例六第一种实施方式中的像素结构中,包括三种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。在普通目视检查时,会逐行地打开栅极,而在特殊目视检查时,会分奇偶行进行逐行打开栅极,若要显示单色画面,则只需要选择打开同一颜色的数据线,这些数据线保持输入同一信号,而另外颜色的数据线不需要输入信号,因此,非常便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
图9(b)为本发明实施例六的第二种实施方式的像素结构的示意图,参考图9(b),图9(b)的像素结构中包括了三种不同颜色的子像素,三种不同的颜色分别为颜色一R、颜色二G、颜色三B。
在第一子像素行中,所述至少三种不同颜色的子像素顺次排列;在第二子像素行中,所述至少三种不同颜色的子像素也顺次排列。具体地,如图9(b)所示,第一子像素行610的三种不同颜色的子像素按照R、G、B顺次排列,所述第二子像素行620的三种不同颜色的子像素按照G、B、R、顺次排列。
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的同一侧,并且位于相邻的两列子像素中。例如,对于数据线602,连接在其上的有第一子像素613和第二子像素622,第一子像素613和第二子像素622均为颜色B,第一子像素613和第二子像素622均位于数据线602的右侧,并且第一子像素613和第二子像素622所在的列相邻。
同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线。例如,数据线602上连接的第一子像素613和第二子像素622中,对于第一子像素613,数据线602为与其左侧相邻的第二条数据线,对于第二子像素622,数据线602为与其左侧相邻的第一条数据线。
采用本发明实施例六提供的像素结构同样具有实施例一中的效果,即输入较简单的信号的即可以实现点反转,此外,更进一步地,实施例六第二种实施方式中的像素结构中,包括三种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。与第一种实施方式一样,在普通目视检查时,便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
对于实施例六的前两个实施例中,颜色一、颜色二和颜色三可以是红、绿、蓝中的任一一种,并且颜色一、颜色二和颜色三相互为不同的颜色。
图9(c)为本发明实施例六的第三种实施方式的像素结构的示意图,参考图9(c),像素结构中包括了四种不同颜色的子像素,四种不同的颜色分别为颜色一R、颜色二G、颜色三B、颜色四W。
在第一子像素行中,所述至少四种不同颜色的子像素顺次排列;在第二子像素行中,所述至少四种不同颜色的子像素也顺次排列。例如,第一子像素行610的四种不同颜色的子像素按照R、G、B、W顺次排列,所述第二子像素行620的四种不同颜色的子像素按照W、R、G、B顺次排列。
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的同一侧,并且位于相邻的两列子像素中。例如,对于数据线606,连接在其上的有第一子像素614和第二子像素625,第一子像素614和第二子像素625均为颜色W,第一子像素614和第二子像素625均位于数据线606的左侧,并且第一子像素614和第二子像素625所在的列相邻。
同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线。例如,数据线606上连接的第一子像素614和第二子像素625中,对于第一子像素614,数据线606为与其右侧相邻的第二条数据线,对于第二子像素625,数据线606为与其右侧相邻的第一条数据线。
采用本发明实施例六提供的像素结构同样具有实施例一中的效果,即输入较简单的信号的即可以实现点反转,此外,更进一步地,实施例六第三种实施方式中的像素结构中,包括四种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。与第一种实施方式一样,在普通目视检查时,便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
图9(d)为本发明实施例六的第四种实施方式的像素结构的示意图,参考图9(d),像素结构中包括了四种不同颜色的子像素,四种不同的颜色分别为颜色一R、颜色二G、颜色三B、颜色四W。
在第一子像素行中,所述至少四种不同颜色的子像素顺次排列;在第二子像素行中,所述至少四种不同颜色的子像素也顺次排列。例如,第一子像素行610的四种不同颜色的子像素按照R、G、B、W顺次排列,所述第二子像素行620的四种不同颜色的子像素按照G、B、W、R顺次排列。
同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线。例如,对于数据线603,连接在其上的有第一子像素614和第二子像素623,第一子像素614和第二子像素623均为颜色W,第一子像素614和第二子像素623均位于数据线603的右侧,并且第一子像素614和第二子像素623所在的列相邻。
同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线。例如,数据线603上连接的第一子像素614和第二子像素623中,对于第一子像素614,数据线603为与其左侧相邻的第二条数据线,对于第二子像素623,数据线603为与其左侧相邻的第一条数据线。
采用本发明实施例六提供的像素结构同样具有实施例一中的效果,即输入较简单的信号的即可以实现点反转,此外,更进一步地,实施例六第三种实施方式中的像素结构中,包括四种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。与第一种实施方式一样,在普通目视检查时,便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
对于实施例六的后两个实施例中,颜色一、颜色二、颜色三、颜色四可以是红、绿、蓝、白中的任一一种,并且所述颜色一、颜色二、颜色三、颜色四相互为不同的颜色。
采用本发明实施例六提供的像素结构同样具有实施例一中的效果,即输入列反转信号的条件下可以实现点反转,此外,更进一步地,实施例六中的像素结构中,包括至少三种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。在普通目视检查时,会逐行地打开栅极,而在特殊目视检查时,会分奇偶行进行逐行打开栅极,若要显示单色画面,则只需要选择打开同一颜色的数据线,这些数据线保持输入同一信号,而另外颜色的数据线不需要输入信号,因此,非常便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
图10(a)为本发明实施例七提供的像素结构的示意图,参考图10(a),本发明实施例七提供的像素结构与本发明实施例一提供的像素结构相似,区别在于所述多个子像素包括至少四种不同颜色的子像素。具体地,图10(a)的像素结构中包括了四种不同颜色的子像素,四种不同的颜色分别为颜色一R、颜色二G、颜色三B、颜色四W。在第一子像素行,所述至少四种不同颜色的子像素顺次排列;在第二子像素行中,所述至少四种不同颜色的子像素也顺次排列。例如,第一子像素行710的四种不同颜色的子像素按照R、G、B、W顺次排列,所述第二子像素行720的四种不同颜色的子像素按照B、W、R、G顺次排列。
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的两侧,并且其中第一子像素行的子像素位于的子像素列和第二子像素行的子像素位于的子像素列之间间隔有一列子像素。例如,对于数据线703,连接在其上的有第一子像素711和第二子像素723,第一子像素711和第二子像素723均为颜色R,第一子像素711位于数据线703的左侧,而第二子像素723位于数据线703的右侧,并且第一子像素711位于的子像素列和第二子像素723位于的子像素列之间间隔有一列第一子像素712和第二子像素722排列成的子像素列。
所述同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其左侧相邻的第一条数据线。例如,数据线703上连接的第一子像素711和第二子像素723中,对于第一子像素711,数据线703为与其右侧相邻的第二条数据线,对于第二子像素723,数据线703为与其左侧相邻的第一条数据线;或者,对于第一子像素行710的子像素,所述数据线为与其左侧相邻的第二条数据线,对于第二子像素行720的子像素,所述数据线为与其右侧相邻的第一条数据线。
采用本发明实施例七提供的像素结构同样具有实施例一中的效果,即输入较为简单的信号即可以实现点反转,此外,更进一步地,实施例七的一种实施方式中的像素结构中,包括四种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。在普通目视检查时,会逐行地打开栅极,而在特殊目视检查时,会分奇偶行进行逐行打开栅极,若要显示单色画面,则只需要选择打开同一颜色的数据线,这些数据线保持输入同一信号,而另外颜色的数据线不需要输入信号,因此,非常便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
图10(b)为本发明实施例七的另一种实施方式的像素结构的示意图,参考图10(b),像素结构中包括了四种不同颜色的子像素,四种不同的颜色分别为颜色一R、颜色二G、颜色三B、颜色四W。在第一子像素行,所述至少四种不同颜色的子像素顺次排列;在第二子像素行中,所述至少四种不同颜色的子像素也顺次排列。例如,第一子像素行710的四种不同颜色的子像素按照R、G、B、W顺次排列,所述第二子像素行720的四种不同颜色的子像素按照B、W、R、G顺次排列。
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的两侧,并且其中第一子像素行的子像素位于的子像素列和第二子像素行的子像素位于的子像素列之间间隔有一列子像素。例如,对于数据线703,连接在其上的有第一子像素714和第二子像素722,第一子像素714和第二子像素722均为颜色W,第一子像素714位于数据线703的右侧,而第二子像素722位于数据线703的左侧,并且第一子像素714位于的子像素列和第二子像素722位于的子像素列之间间隔有一列第一子像素713和第二子像素723排列成的子像素列。
所述同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其左侧相邻的第一条数据线。例如,数据线703上连接的第一子像素714和第二子像素722中,对于第一子像素714,数据线703为与其左侧相邻的第二条数据线,对于第二子像素722,数据线703为与其右侧相邻的第一条数据线。
采用本发明实施例七提供的像素结构同样具有实施例一中的效果,即输入较为简单的信号即可以实现点反转,此外,更进一步地,实施例七的另一种实施方式中的像素结构中,包括四种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。与前一种实施方式相同,在普通目视检查时,便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
对于实施例七的两个实施例,颜色一、颜色二、颜色三、颜色四可以是红、绿、蓝、白中任意一种颜色,并且颜色一、颜色二、颜色三、颜色四相互为不同的颜色。
采用本发明实施例七提供的像素结构同样具有实施例一中的效果,即输入较为简单的信号的条件下可以实现点反转,此外,更进一步地,实施例七中的像素结构中,包括至少四种颜色的子像素,且同一列的子像素的颜色并不相同,但同一条数据线上连接的子像素均为同一颜色,相邻两列子像素中同一颜色的子像素可以通过同一条数据线提供信号。在普通目视检查时,会逐行地打开栅极,而在特殊目视检查时,会分奇偶行进行逐行打开栅极,若要显示单色画面,则只需要选择打开同一颜色的数据线,这些数据线保持输入同一信号,而另外颜色的数据线不需要输入信号,因此,非常便于显示单色画面,而在单色画面下也更利于检查人员发现显示的缺陷。
本发明实施例八还提供一种液晶显示阵列基板,该液晶显示阵列基板中使用了本发明上述实施例中提供的像素结构。同时,本发明还提供一种液晶显示面板,该液晶显示面板使用了本实施例中所述的液晶显示阵列基板。

Claims (18)

1.一种像素结构,其特征在于,所述像素结构包括:
多条数据线,所述多条数据线沿第一方向并排排列;
多条栅极线,所述多条栅极线沿第二方向并排排列;
所述多条数据线和所述多条栅极线交叉限定多个子像素,所述每个子像素包括薄膜晶体管和像素电极,所述多个子像素包括第一子像素行和第二子像素行,所述第一子像素行和所述第二子像素行间隔排列;
所述第一子像素行的每个子像素由相邻的第二条数据线提供信号;
所述第二子像素行的每个子像素由相邻的第一条数据线提供信号。
2.如权利要求1所述的像素结构,其特征在于,在第一子像素行中,所述每个子像素由左侧相邻的第二条数据线提供信号;或者,在第一子像素行中,所述每个子像素由右侧相邻的第二条数据线提供信号。
3.如权利要求1所述的像素结构,其特征在于,在第二子像素行中,所述每个子像素由左侧相邻的第一条数据线提供信号;或者,在第二子像素行中,所述每个子像素由右侧相邻的第一条数据线提供信号。
4.如权利要求1所述的像素结构,其特征在于,所述像素结构中,相邻两根数据线输入电位差信号相反;或者,相邻的两条数据线组成一组,相邻两组数据线组输入的电位差信号相反。
5.如权利要求2所述的像素结构,其特征在于,在第一子像素行的每个子像素中,所述像素电极电连接到其左侧的子像素的薄膜晶体管的漏极,所述薄膜晶体管的源极电连接到其左侧的第一条数据线;或者,
在第一子像素行的每个子像素中,所述像素电极电连接到其右侧的子像素的薄膜晶体管的漏极,并且所述薄膜晶体管的源极电连接到其右侧的第一条数据线。
6.如权利要求3所述的像素结构,其特征在于,在第二子像素行的每个子像素中,像素电极和薄膜晶体管的漏极电连接,薄膜晶体管的源极连接到其左侧或者右侧的第一条数据线。
7.如权利要求5所述的像素结构,其特征在于,在第一子像素行的每个子像素中,所述像素电极的一部分延伸越过其侧的数据线与相邻子像素的薄膜晶体管的漏极电连接。
8.如权利要求1所述的像素结构,其特征在于,所述第一子像素行的栅极线和所述第二子像素行的栅极线位于所述第一子像素行和第二子像素行之间。
9.如权利要求1所述的像素结构,其特征在于,所述第一子像素行和所述第二子像素行的两端至少具有一个虚拟子像素。
10.如权利要求1所述的像素结构,其特征在于,所述多个子像素包括至少三种不同颜色的子像素;
在第一子像素行中,所述至少三种不同颜色的子像素顺次排列;在第二子像素行中,所述至少三种不同颜色的子像素也顺次排列;
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的同一侧,并且位于相邻的两列子像素中。
11.如权利要求10所述的像素结构,其特征在于,所述同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其左侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其左侧相邻的第一条数据线;或者,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线。
12.如权利要求11所述的像素结构,其特征在于,所述多个子像素包括红、绿、蓝三种颜色的子像素,所述颜色一、颜色二、颜色三分别为红、绿、蓝中任意一种,并且所述颜色一、颜色二、颜色三不同。
13.如权利要求11所述的像素结构,其特征在于,所述多个子像素包括红、绿、蓝、白四种颜色的子像素,所述颜色一、颜色二、颜色三、颜色四分别为红、绿、蓝、白中的任意一种,并且所述颜色一、颜色二、颜色三、颜色四不同。
14.如权利要求1所述的像素结构,其特征在于,所述多个子像素包括至少四种不同颜色的子像素;
在第一子像素行中,所述至少四种不同颜色的子像素顺次排列;在第二子像素行中,所述至少四种不同颜色的子像素也顺次排列;
同一数据线上连接的第一子像素行的子像素和第二子像素行的子像素为同一颜色的子像素,所述两个子像素分别位于所述数据线的两侧,并且其中第一子像素行的子像素位于的子像素列和第二子像素行的子像素位于的子像素列之间间隔有一列子像素。
15.如权利要求14所述的像素结构,其特征在于,所述同一数据线上连接的同一颜色的子像素中,对于第一子像素行的子像素,所述数据线为与其左侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其右侧相邻的第一条数据线;或者,对于第一子像素行的子像素,所述数据线为与其右侧相邻的第二条数据线,对于第二子像素行的子像素,所述数据线为与其左侧相邻的第一条数据线。
16.如权利要求15所述的像素结构,其特征在于,所述多个子像素包括红、绿、蓝、白四种颜色的子像素,所述颜色一、颜色二、颜色三、颜色四分别为红、绿、蓝、白中的任意一种,并且所述颜色一、颜色二、颜色三、颜色四不同。
17.一种液晶显示阵列基板,其特征在于,所述液晶显示阵列基板包括如权利要求1-16所述的任一像素结构。
18.一种液晶显示面板,其特征在于,所述液晶显示面板包括如权利要求17所述的液晶显示阵列基板。
CN201410308998.1A 2014-06-30 2014-06-30 一种像素结构、液晶显示阵列基板及液晶显示面板 Active CN104090440B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410308998.1A CN104090440B (zh) 2014-06-30 2014-06-30 一种像素结构、液晶显示阵列基板及液晶显示面板
US14/616,553 US9536906B2 (en) 2014-06-30 2015-02-06 Pixel structure, liquid crystal display array substrate and liquid crystal display panel
DE102015103101.9A DE102015103101B4 (de) 2014-06-30 2015-03-04 Pixelstruktur, arraysubstrat für eine flüssigkristallanzeige und flüssigkristallanzeigefeld

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410308998.1A CN104090440B (zh) 2014-06-30 2014-06-30 一种像素结构、液晶显示阵列基板及液晶显示面板

Publications (2)

Publication Number Publication Date
CN104090440A true CN104090440A (zh) 2014-10-08
CN104090440B CN104090440B (zh) 2017-01-18

Family

ID=51638166

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410308998.1A Active CN104090440B (zh) 2014-06-30 2014-06-30 一种像素结构、液晶显示阵列基板及液晶显示面板

Country Status (3)

Country Link
US (1) US9536906B2 (zh)
CN (1) CN104090440B (zh)
DE (1) DE102015103101B4 (zh)

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104317122A (zh) * 2014-10-10 2015-01-28 上海中航光电子有限公司 像素结构、阵列基板、显示面板和显示装置及其驱动方法
CN104317121A (zh) * 2014-10-10 2015-01-28 上海中航光电子有限公司 像素结构、阵列基板、显示面板和显示装置及其驱动方法
CN104483788A (zh) * 2014-10-10 2015-04-01 上海中航光电子有限公司 像素结构及其制造方法、阵列基板、显示面板和显示装置
CN104483794A (zh) * 2014-12-29 2015-04-01 上海天马微电子有限公司 阵列基板、显示面板及其驱动方法,显示装置
CN104505041A (zh) * 2014-12-25 2015-04-08 上海天马微电子有限公司 像素结构的驱动方法
CN104516142A (zh) * 2014-11-10 2015-04-15 上海天马微电子有限公司 显示面板及其制备方法、显示装置
CN104570531A (zh) * 2015-02-05 2015-04-29 京东方科技集团股份有限公司 阵列基板及显示装置
CN105185326A (zh) * 2015-08-12 2015-12-23 深圳市华星光电技术有限公司 一种液晶显示面板及其驱动电路
CN105319794A (zh) * 2015-11-26 2016-02-10 深圳市华星光电技术有限公司 液晶面板、液晶显示装置及像素阵列
CN105869597A (zh) * 2016-06-07 2016-08-17 深圳市华星光电技术有限公司 像素结构及相应的液晶显示面板
CN105892183A (zh) * 2016-06-07 2016-08-24 深圳市华星光电技术有限公司 像素结构及相应的液晶显示面板
CN106444194A (zh) * 2016-11-22 2017-02-22 昆山龙腾光电有限公司 像素阵列结构及其制作方法和显示面板
CN107272287A (zh) * 2016-04-04 2017-10-20 三星显示有限公司 显示装置
CN107450225A (zh) * 2017-09-22 2017-12-08 昆山龙腾光电有限公司 显示面板及显示装置
CN110473489A (zh) * 2019-07-19 2019-11-19 福建华佳彩有限公司 一种双栅面板的像素排列结构
CN110956921A (zh) * 2020-01-03 2020-04-03 京东方科技集团股份有限公司 阵列基板及其驱动方法、像素驱动装置、显示装置
TWI722070B (zh) * 2015-12-11 2021-03-21 日商半導體能源研究所股份有限公司 顯示裝置
CN113777839A (zh) * 2021-08-19 2021-12-10 深圳市华星光电半导体显示技术有限公司 显示面板及移动终端
CN114944110A (zh) * 2022-05-25 2022-08-26 Tcl华星光电技术有限公司 显示面板及显示终端
CN115705827A (zh) * 2021-08-03 2023-02-17 乐金显示有限公司 显示装置和驱动电路

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105388674B (zh) * 2015-12-02 2018-09-18 深圳市华星光电技术有限公司 阵列基板以及液晶显示装置
CN105629611A (zh) * 2016-03-11 2016-06-01 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
KR20180059664A (ko) 2016-11-25 2018-06-05 엘지디스플레이 주식회사 표시장치
KR102578713B1 (ko) 2016-11-29 2023-09-18 엘지디스플레이 주식회사 표시장치
CN108628045B (zh) * 2017-03-21 2022-01-25 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN107481690A (zh) * 2017-08-25 2017-12-15 惠科股份有限公司 画素结构及其应用于显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101604140B1 (ko) * 2009-12-03 2016-03-17 엘지디스플레이 주식회사 액정표시장치
KR101623593B1 (ko) * 2009-12-07 2016-05-24 엘지디스플레이 주식회사 액정표시장치
KR101800893B1 (ko) 2011-06-24 2017-11-24 엘지디스플레이 주식회사 액정표시장치
JP2013020188A (ja) * 2011-07-13 2013-01-31 Panasonic Liquid Crystal Display Co Ltd 液晶表示装置
JP5738748B2 (ja) 2011-12-05 2015-06-24 株式会社ジャパンディスプレイ 液晶表示素子
CN102707525B (zh) * 2012-05-24 2015-01-28 北京京东方光电科技有限公司 一种阵列基板、液晶显示面板和液晶显示装置

Cited By (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102015117196B4 (de) 2014-10-10 2022-04-21 Shanghai Avic Opto Electronics Co. Ltd Anzeigetafel, Anzeigevorrichtung und Verfahren zum Antreiben der Anzeigevorrichtung
CN104317121A (zh) * 2014-10-10 2015-01-28 上海中航光电子有限公司 像素结构、阵列基板、显示面板和显示装置及其驱动方法
CN104483788A (zh) * 2014-10-10 2015-04-01 上海中航光电子有限公司 像素结构及其制造方法、阵列基板、显示面板和显示装置
CN104483788B (zh) * 2014-10-10 2018-04-10 上海中航光电子有限公司 像素结构及其制造方法、阵列基板、显示面板和显示装置
US9916801B2 (en) 2014-10-10 2018-03-13 Shanghai Avic Opto Electronics Co., Ltd. Pixel structure and display device for dot inversion, and driving method of display device
CN104317122A (zh) * 2014-10-10 2015-01-28 上海中航光电子有限公司 像素结构、阵列基板、显示面板和显示装置及其驱动方法
US9659541B2 (en) 2014-10-10 2017-05-23 Shanghai Avic Opto Electronics Co., Ltd. Display panel, display device, and driving method of display device
US9659974B2 (en) 2014-10-10 2017-05-23 Shanghai Avic Opto Electronics Co., Ltd. Pixel structure, manufacturing method of pixel structure, array substrate, and display panel
CN104516142A (zh) * 2014-11-10 2015-04-15 上海天马微电子有限公司 显示面板及其制备方法、显示装置
CN104505041A (zh) * 2014-12-25 2015-04-08 上海天马微电子有限公司 像素结构的驱动方法
CN104483794B (zh) * 2014-12-29 2017-06-13 上海天马微电子有限公司 阵列基板、显示面板及其驱动方法,显示装置
CN104483794A (zh) * 2014-12-29 2015-04-01 上海天马微电子有限公司 阵列基板、显示面板及其驱动方法,显示装置
CN104570531A (zh) * 2015-02-05 2015-04-29 京东方科技集团股份有限公司 阵列基板及显示装置
CN105185326A (zh) * 2015-08-12 2015-12-23 深圳市华星光电技术有限公司 一种液晶显示面板及其驱动电路
CN105319794A (zh) * 2015-11-26 2016-02-10 深圳市华星光电技术有限公司 液晶面板、液晶显示装置及像素阵列
WO2017088224A1 (zh) * 2015-11-26 2017-06-01 深圳市华星光电技术有限公司 液晶面板、液晶显示装置及像素阵列
US11552107B2 (en) 2015-12-11 2023-01-10 Semiconductor Energy Laboratory Co., Ltd. Display device
US11881489B2 (en) 2015-12-11 2024-01-23 Semiconductor Energy Laboratory Co., Ltd. Display device
TWI722070B (zh) * 2015-12-11 2021-03-21 日商半導體能源研究所股份有限公司 顯示裝置
CN107272287A (zh) * 2016-04-04 2017-10-20 三星显示有限公司 显示装置
CN105869597A (zh) * 2016-06-07 2016-08-17 深圳市华星光电技术有限公司 像素结构及相应的液晶显示面板
WO2017210951A1 (zh) * 2016-06-07 2017-12-14 深圳市华星光电技术有限公司 像素结构及相应的液晶显示面板
CN105892183A (zh) * 2016-06-07 2016-08-24 深圳市华星光电技术有限公司 像素结构及相应的液晶显示面板
CN106444194A (zh) * 2016-11-22 2017-02-22 昆山龙腾光电有限公司 像素阵列结构及其制作方法和显示面板
CN106444194B (zh) * 2016-11-22 2019-07-12 昆山龙腾光电有限公司 像素阵列结构及其制作方法和显示面板
CN107450225B (zh) * 2017-09-22 2020-03-24 昆山龙腾光电股份有限公司 显示面板及显示装置
CN107450225A (zh) * 2017-09-22 2017-12-08 昆山龙腾光电有限公司 显示面板及显示装置
CN110473489B (zh) * 2019-07-19 2023-06-27 福建华佳彩有限公司 一种双栅面板的像素排列结构
CN110473489A (zh) * 2019-07-19 2019-11-19 福建华佳彩有限公司 一种双栅面板的像素排列结构
CN110956921A (zh) * 2020-01-03 2020-04-03 京东方科技集团股份有限公司 阵列基板及其驱动方法、像素驱动装置、显示装置
CN110956921B (zh) * 2020-01-03 2023-12-22 京东方科技集团股份有限公司 阵列基板及其驱动方法、像素驱动装置、显示装置
CN115705827A (zh) * 2021-08-03 2023-02-17 乐金显示有限公司 显示装置和驱动电路
CN113777839A (zh) * 2021-08-19 2021-12-10 深圳市华星光电半导体显示技术有限公司 显示面板及移动终端
WO2023019629A1 (zh) * 2021-08-19 2023-02-23 深圳市华星光电半导体显示技术有限公司 显示面板及移动终端
CN114944110A (zh) * 2022-05-25 2022-08-26 Tcl华星光电技术有限公司 显示面板及显示终端

Also Published As

Publication number Publication date
DE102015103101B4 (de) 2021-04-22
DE102015103101A1 (de) 2016-01-14
US9536906B2 (en) 2017-01-03
US20150380435A1 (en) 2015-12-31
CN104090440B (zh) 2017-01-18

Similar Documents

Publication Publication Date Title
CN104090440A (zh) 一种像素结构、液晶显示阵列基板及液晶显示面板
WO2016188257A1 (zh) 阵列基板、显示面板和显示装置
US9905146B2 (en) RGBW TFT LCD having reduced horizontal crosstalk
CN106249489B (zh) 液晶显示器及其阵列基板
CN105182644B (zh) 薄膜晶体管阵列基板、显示面板及显示面板的检测方法
US20150213772A1 (en) Display panel and driving method thereof
US9341905B1 (en) Array substrate, liquid crystal display panel and liquid crystal display
WO2016169293A1 (en) Array substrate, display panel and display apparatus containing the same, and method for driving the same
CN104678668A (zh) 薄膜晶体管阵列基板及液晶显示面板
CN103529614B (zh) 阵列基板、显示装置及其驱动方法
US20150015623A1 (en) Display panel and display device
WO2019119810A1 (zh) 显示面板的驱动方法、驱动装置及显示装置
CN102930809A (zh) 双栅极驱动的横向排列的像素结构及显示面板
CN105243980A (zh) 薄膜晶体管阵列基板、显示面板及检测纯色画面的方法
US20150002553A1 (en) Pixel array
CN105467704A (zh) 一种显示面板、显示装置和驱动方法
CN103995374A (zh) 一种显示面板及显示装置
CN106292106A (zh) 一种阵列基板的电路结构
JP2018531429A6 (ja) 広視野角パネル及び表示装置
JP2018531429A (ja) 広視野角パネル及び表示装置
US9472143B2 (en) Pixel structure and driving method thereof, display panel and display device
CN105511187A (zh) 一种显示面板及显示装置
CN103792723A (zh) 显示基板及其制造方法、驱动方法和显示装置
CN105869597A (zh) 像素结构及相应的液晶显示面板
CN104330936A (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant