CN104081646A - 电力变换装置和用于制造电力变换装置的方法 - Google Patents

电力变换装置和用于制造电力变换装置的方法 Download PDF

Info

Publication number
CN104081646A
CN104081646A CN201280068377.XA CN201280068377A CN104081646A CN 104081646 A CN104081646 A CN 104081646A CN 201280068377 A CN201280068377 A CN 201280068377A CN 104081646 A CN104081646 A CN 104081646A
Authority
CN
China
Prior art keywords
switch element
substrate
conductive pattern
electrode
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201280068377.XA
Other languages
English (en)
Inventor
本田友和
佐佐木亮
小熊清典
竹中国浩
氏田祐
野田勇次
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yaskawa Electric Corp
Original Assignee
Yaskawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yaskawa Electric Corp filed Critical Yaskawa Electric Corp
Publication of CN104081646A publication Critical patent/CN104081646A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73207Bump and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/11Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/115Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15321Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits
    • H02M1/346Passive non-dissipative snubbers
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits
    • H02M1/348Passive dissipative snubbers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Inverter Devices (AREA)

Abstract

本电力变换装置(100、100a、100b、100c)设置有开关元件(11a、11b、11c、12a、12b、12c)、缓冲电容器(10a、10b、10c)和用于将开关元件和缓冲电容器彼此连接的连接导体(31、32),该连接导体至少部分地被布置成夹在开关元件的电极与缓冲电容器之间。

Description

电力变换装置和用于制造电力变换装置的方法
技术领域
本发明涉及电力变换装置和用于制造电力变换装置的方法,更具体地说,涉及包括开关元件和缓冲电容器的电力变换装置和用于制造电力变换装置的方法。
背景技术
通常,已知包括开关元件和缓冲电容器的电力变换装置。例如,在日本特开第2011-067045号专利中公开了这种电力变换装置。
在上述日本特开第2011-067045号专利中,公开了一种包括具有电极的MOSFET(开关元件)和缓冲电容器的逆变器装置(电力变换装置)。该逆变器装置设置有金属基板(该金属基板的上表面布置了MOSFET)和介电基板(该介电基板的下表面布置缓冲电容器),并且金属基板的上表面和介电基板的下表面彼此相对。在金属基板的上表面和介电基板的下表面,设置布线图案。设置在金属基板的上表面和介电基板的下表面的布线图案电连接到MOSFET的电极和缓冲电容器。该逆变器装置设置有板状布线部(连接导体),该板状布线部被构造成将设置在金属基板的上表面的布线图案与设置在介电基板的下表面的布线图案彼此电连接。由此,缓冲电容器和MOSFET通过设置在金属基板的上表面的布线图案、板状布线图案和设置在介电基板的下表面的布线图案这三个布线部(导体)彼此电连接。
相关技术
专利文献
专利文献1:日本特开第2011-067045号专利
发明内容
本发明要解决的问题
通常,在包括开关元件和缓冲电容器的电力变换装置中,为了抑制浪涌电压的增大,优选的是,减小缓冲电容器与开关元件的电极之间的布线电感。
然而,在上述日本特开第2011-067045号专利中公开的逆变器装置(电力变换装置)中,缓冲电容器和MOSFET(开关元件)通过三个导体彼此电连接,使得缓冲电容器与MOSFET(开关元件)之间的导通路径的长度增大。因此,存在缓冲电容器与MOSFET(开关元件)之间的布线电感增大的问题。
为了解决上述问题,已经提出本发明,并且本发明的目的是提供一种能够减小缓冲电容器与开关元件之间的布线电感的电力变换装置和用于制造电力变换装置的方法。
用于解决问题的手段
为了实现上述目的,根据本发明的第一方面的电力变换装置包括开关元件,该开关元件具有电极;缓冲电容器,该缓冲电容器连接到所述开关元件的所述电极;以及连接导体,该连接导体被构造成将所述开关元件的所述电极与所述缓冲电容器彼此连接,并且所述连接导体的至少一部分被设置成夹在所述缓冲电容器与所述开关元件的所述电极之间。
在根据本发明的第一方面的电力变换装置中,如上所述,所述连接导体的至少一部分被设置成夹在所述缓冲电容器与所述开关元件的所述电极之间。由此,所述缓冲电容器和所述开关元件通过单个导体(连接导体)彼此电连接,因此可以减小缓冲电容器与开关元件之间的导通路径的长度。因此,可以减小缓冲电容器与开关元件之间的布线电感。
一种根据本发明的第二方面的用于制造电力变换装置的方法是一种用于制造包括具有电极的开关元件和缓冲电容器的电力变换装置的方法,该方法包括以下步骤:将所述开关元件的所述电极连接到连接导体的所述背面侧;以及将所述缓冲电容器连接到所述连接导体的正面侧,使得所述连接导体的至少一部分夹在所述缓冲电容器与所述开关元件的所述电极之间。
在根据本发明的第二方面的电力变换装置的制造方法中,如上所述,所述连接导体的至少一部分被设置成夹在所述缓冲电容器与所述开关元件的所述电极之间。由此,所述缓冲电容器和所述开关元件通过单个导体(连接导体)彼此电连接,因此可以减小缓冲电容器与开关元件之间的导通路径的长度。因此,可以提供用于制造能够减小缓冲电容器与开关元件之间的布线电感的电力变换装置的方法。
发明效果
根据本发明,如上所述,可以减小缓冲电容器与开关元件之间的布线电感。
附图说明
图1是根据本发明的第一实施方式的包括功率模块的三相逆变器装置的电路图。
图2是从侧面看到的根据本发明的第一实施方式的功率模块的图。
图3是从上方看到的图2所示的功率模块的图。
图4是从下方看到的图2所示的功率模块的基板的图。
图5是从上方看到的图4所示的基板的图。
图6是从上方看到的安装有第一开关元件和第二开关元件的、图5所示的基板的上表面的图。
图7是示出从上方看到的连接导体布置在图6所示的第一开关元件的正面侧和第二开关元件的背面侧的状态的图。
图8是从侧面看到的根据本发明的第二实施方式的功率模块的图。
图9是从上方看到的图8所示的功率模块的图。
图10是从下方看到的图9所示的功率模块的第一基板的图。
图11是从上方看到的图10所示的第一基板的图。
图12是从侧面看到的安装有第一开关元件的图10和图11所示的第一基板的上表面的图。
图13是从上方看到的图9所示的功率模块的第二基板的图。
图14是从下方看到的图13所示的第二基板的图。
图15是从侧面看到的安装有第二开关元件的图13和图14所示的的第二基板的下表面的图。
图16是例示用于将图12所示的第一基板与图13所示的第二基板彼此接合的过程的图。
图17是从侧面看到的根据本发明的第三实施方式的功率模块的图。
图18是从上方看到的图17所示的功率模块的图。
图19是从上方看到的根据本发明的第四实施方式的功率模块的图。
图20是从侧面看到的图19所示的功率模块的图。
图21是从上方看到的根据本发明的第一实施方式的修改例的功率模块的图。
图22是从上方看到的根据本发明的第二实施方式的修改例的功率模块的图。
图23是从侧面看到的根据本发明的第三实施方式的修改例的功率模块的图。
具体实施方式
下文中基于附图描述本发明的实施方式。
[第一实施方式]
现在参照图1描述根据第一实施方式的包括功率模块100a、100b和100c的三相逆变器装置100的结构。功率模块100a至100c是本发明中“电力变换装置”的示例。三相逆变器装置100是本发明中“电力变换装置”的示例或本发明中“三相逆变器电路”的示例。
如图1所示,分别执行U相、V相和W相电力变换的三个功率模块100a、100b和100c彼此并联电连接,借此构成三相逆变器装置100。这三个功率模块100a至100c被设置成单独装置,并且经由金属线所形成的未示出的导线等彼此连接。
功率模块100a、100b和100c包括分别执行U相、V相和W相电力变换的半桥电路101a、101b和101c;以及分别与半桥电路101a、101b和101c并联电连接的缓冲电容器10a、10b和10c。各个半桥电路101a、101b和101c被构造成包括彼此串联电连接的两个开关元件(第一开关元件11a和第二开关元件12a、第一开关元件11b和第二开关元件12b或第一开关元件11c和第二开关元件12c)。第一开关元件11a、11b和11c以及第二开关元件12a、12b和12c是本发明中“电力变换半导体元件”的示例。
第一开关元件11a、11b和11c的每个由具有三个电极(栅极G1a、G1b或G1c、源极S1a、S1b或S1c和漏极D1a、D1b或D1c)的MOSFET(场效应晶体管)构成。第二开关元件12a、12b和12c中的每个也由具有三个电极(栅极G2a、G2b或G2c、源极S2a、S2b或S2c和漏极D2a、D2b或D2c)的MOSFET构成。
第一开关元件11a、11b和11c以及第二开关元件12a、12b和12c被构造成分别基于由控制端子51a、51b和51c以及控制端子52a、52b和52c外部输入的控制信号执行切换,将由输入端子53和54输入的直流电力变换成三相(U相、V相和W相)交流电力。而且,第一开关元件11a、11b和11c以及第二开关元件12a、12b和12c被构造成通过输出端子55a、55b和55c向外部输出经由上述变换获得的交流电力。输入端子53和54分别连接到未示出的直流电源的P电极(+V)和N电极(-V)。输出端子55a、55b和55c连接到各个未示出的马达等。
现在参照图2和图3描述根据第一实施方式的功率模块100a、100b和100c的详细结构。功率模块100a、100b和100c具有大致相同的结构,因此下面仅描述包括两个开关元件(第一开关元件11a和第二开关元件12a)和缓冲电容器10a的功率模块100a。
如图2和图3所示,功率模块100a包括基板1、两个开关元件(第一开关元件11a和第二开关元件12a)、两个连接导体31和32以及缓冲电容器10a。基板1是本发明中“第一基板”的示例。连接导体31和32分别是本发明中“第一连接导体”和“第二连接导体”的示例。
基板1被构造成包括绝缘板2和设置在绝缘板2的正面(上表面:沿着箭头Z2的表面)和背面(下表面:沿着箭头Z1的表面)的十个导电图案3a、3b、3c、3d、3e、3f、3g、3h、3i和3j。绝缘板由诸如陶瓷等的绝缘体以平板形式制成。导电图案3a至3j各由铜、金、银、铝或含有上述金属的合金的导体以平板形式制成。
导电图案3a、3c、3e、3g和3i以及导电图案3b、3d、3f、3h和3j通过被设置成从上表面(沿着箭头Z2的表面)穿过绝缘板2到下表面(沿着箭头Z1的表面)的柱状导体3k、3l、3m、3n和3o分别彼此电连接。导电图案3e是本发明中“第一导电图案”的示例。导电图案3c是本发明中“第二导电图案”的示例,并且导电图案3d是本发明中“第三导电图案”的示例。导电图案3a和3i是本发明中“第四导电图案”的示例,并且导电图案3b和3j是本发明中“第五导电图案”的示例。导电图案3a、3c、3e、3g和3i以及导电图案3b、3d、3f、3h和3j分别可以通过中空导体(如通孔)而不是柱状导体3k、3l、3m、3n和3o彼此电连接。
第一开关元件11a和第二开关元件12a在基板1的正面(上表面:沿箭头Z2的表面)上沿方向X排列。在以下描述中,将设置有第一开关元件11a(第二开关元件12a)的漏极D1a(D2a)的表面设置成第一开关元件11a(第二开关元件12a)的正面,并且将设置有第一开关元件11a(第二开关元件12a)的栅极G1a(G2a)和源极S1a(S2a)的表面设置成第一开关元件11a(第二开关元件12a)的背面。
根据第一实施方式,如图2所示,第一开关元件11a和第二开关元件12a被布置成使得它们的正面与背面彼此相对定向。具体地,将设置在第一开关元件11a的正面侧的漏极D1a布置在连接导体31的背面(下表面:沿着箭头Z1的表面)侧,而将设置在第二开关元件12a的正面侧的漏极D2a布置在基板1的正面(上表面:沿着箭头Z2的表面)侧。将设置在第一开关元件11a的背面侧的栅极G1a和源极S1a布置在基板1的上表面侧,而将设置在第二开关元件12a的背面侧的栅极G2a和源极S2a布置在连接导体32的下表面侧。
第一开关元件11a的漏极D1a通过由焊料等制成的接合层41接合到连接导体31的下表面(沿着箭头Z1的表面)。第一开关元件11a的源极S1a和栅极G1a通过多个凸块42接合到基板1的导电图案3c和3e的上表面(沿着箭头Z2的表面)。第二开关元件12a的漏极D1a通过接合层43被接合到基板1的导电图案3c的上表面。第二开关元件12a的源极S2a通过多个凸块44接合到连接导体32的下表面。第二开关元件12a的栅极G2a通过由金属线等形成的导线20电连接到基板10的导体图案3g的上表面。第一开关元件11a的源极S1a(栅极G1a)和导电图案3c(3e)可以通过由焊料或除了焊料之外的接合材料制成的接合层、板状导体等(而不是凸块42)彼此接合。而且,第一开关元件11a的源极S1a(栅极G1a)和导电图案3c(3e)可以仅在第一开关元件11a的源极S1a(栅极G1a)和导电图案3c(3e)彼此相对的区域的一部分中彼此接合,或者可以在第一开关元件11a的源极S1a(栅极G1a)和导电图案3c(3e)彼此相对的所有区域中彼此接合。第二开关元件12a的源极S2a与连接导体32之间的接合同样如此。
如上所述,连接导体31和32分别布置在第一开关元件11a和第二开关元件12a的上方(沿着箭头Z2的侧)。导电图案31至32各由铜、金、银、铝或含有上述金属的合金的导体以平板形式制成。缓冲电容器10a横跨两个连接导体31和32的上表面(沿着箭头Z2的表面)布置。具体地,缓冲电容器10a的一个电极C1a和另一个电极C2a分别通过由诸如焊料或导电膏(例如,银膏)等的导电粘合剂制成的接合材料60,接合到连接导体31和32的上表面。由此,连接导体31和32分别被设置成夹在第一开关元件11a与缓冲电容器10a之间以及第二开关元件12a与缓冲电容器10a之间。
连接导体31的上表面(沿着箭头Z2的表面)和基板1的导电图案3a的上表面通过导线20彼此电连接。连接导体32的上表面和基板1的导电图案3i的上表面通过导线20彼此电连接。基板1的上表面与连接导体31和32的下表面(沿着箭头Z1的表面)之间的区域和基板1的上表面与缓冲电容器10a的下表面之间的区域填充有由环氧树脂、硅树脂等制成的密封树脂70。
由于上述结构,根据第一实施方式,设置在基板1的下表面(沿着箭头Z1的表面)侧的导电图案3b通过柱状导体3k、导电图案3a、导线20、连接导体31和接合层41电连接到第一开关元件11a的漏极D1a。因此,导电图案3b构成连接到未示出的直流电源的P电极(+V)的输入端子53(参见图1)。导电图案3d通过柱状导体31、导电图案3c和凸块42电连接到第一开关元件11a的栅极G1a。因此,导电图案3d构成控制端子51a(参见图1),用于切换第一开关元件11a的控制信号输入该控制端子51a中。该控制端子51a是本发明中“第一控制端子”的示例。
而且,设置在基板1的下表面(沿着箭头Z1的表面)侧的导电图案3f通过柱状导体3m、导电图案3e和凸块42电连接到第一开关元件11a的源极S1a,并且通过柱状导体3m、导电图案3e和接合层43电连接到第二开关元件12a的漏极D2a。因此,导电图案3f构成连接到未示出的马达等的输出端子55a(参见图1)。
另外,基板1的下表面(沿着箭头Z1的表面)侧设置的导电图案3h通过柱状导体3n、导电图案3g和导线20电连接到第二开关元件12a的栅极G2a。因此,导电图案3h构成控制端子52a(参见图1),用于切换第二开关元件12a的控制信号输入到该控制端子52a。导电图案3j通过柱状导体3o、导电图案3i、导电20、连接导体32和凸块44电连接到第二开关元件12a的源极S2a。因此,导电图案3j构成连接到未示出的直流电源的N电极(-V)的输入端子54(参见图1)。
现在参照图2至图7描述根据第一实施方式的功率模块100a的制造过程。
首先,如图4和图5所示,制备基板1,该基板1在绝缘板2的上表面侧(沿着箭头Z2)和下表面侧(沿着箭头Z1)设置有十个导电图案3a至3j。然后,如图2和图6所示,基板1的导电图案3c和3e的上表面(沿着箭头Z2的表面)以及第一开关元件11a的背面侧的栅极G1a和源极S1a通过由焊料等制成的凸块42分别彼此接合,并且导电图案3e的上表面以及第二开关元件12a的正面侧的漏极D2a通过由焊料等制成的接合层43彼此接合。
然后,如图2和图7所示,将平板形式的连接导体31和32分别布置在第一开关元件11a的正面侧和第二开关元件12a的背面侧。具体地,将第一开关元件11a的正面侧的漏极D1a和连接导体31的下表面(沿着箭头Z1的表面)通过接合层41彼此接合,并且将第二开关元件12a的背面侧的源极S2a和栅极G2a以及连接导体31的下表面通过凸块44彼此接合。然后,如图2和图3所示,通过横跨连接导体31和32的上表面(沿着箭头Z2的表面)的接合材料60来接合缓冲电容器10a。
此时,用密封树脂70填充基板1的上表面(沿着箭头Z2的表面)与连接导体31和32的下表面(沿着箭头Z1的表面)之间的区域和基板1的上表面与缓冲电容器10a的下表面之间的区域。连接导体31和32的上表面以及基板1的导电图案3a和3i的上表面通过导线20彼此电连接。
在采用由焊料等制成的接合层41和43、凸块42和44以及接合材料60的上述接合过程中,阻焊剂优选地涂敷于规定区域(参见例如由图5至图7中的斜线所示的部分),以抑制焊料蔓延到不需要的部分。
根据第一实施方式,如上所述,连接导体31(32)被设置成夹在缓冲电容器10a与第一开关元件11a(第二开关元件12a)之间。由此,缓冲电容器10a和第一开关元件11a(第二开关元件12a)通过单个导体(连接导体31(32))彼此电连接,因此可以减小缓冲电容器10a与第一开关元件11a(第二开关元件12a)之间的导通路径的长度。因此,可以减小缓冲电容器10a与第一开关元件11a(第二开关元件12a)之间的布线电感。
根据第一实施方式,如上所述,第一开关元件11a的正面侧的漏极D1a布置在连接导体31侧,并且第二开关元件12a的背面侧的源极S2a布置在连接导体32侧。由此,缓冲电容器10a和第一开关元件11a的正面侧的漏极D1a可以通过连接导体31容易地彼此电连接,并且缓冲电容器10a和第二开关元件12a的背面侧的源极S2a可以通过连接导体32容易地彼此电连接。
根据第一实施方式,如上所述,被构造成将第一开关元件11a的背面侧的源极S1a与第二开关元件12a的正面侧的漏极D2a彼此连接的导电图案3e设置Z基板1的上表面(沿着箭头Z2的表面),在该基板1的上表面上布置第一开关元件11a和第二开关元件12a。由此,第一开关元件11a的背面侧的源极S1a和第二开关元件12a的正面侧的漏极D2a通过基板1的导电图案3e容易彼此电连接。
根据第一实施方式,如上所述,连接导体31和32通过接合材料60接合到缓冲电容器10a。由此,连接导体31和32可以经由接合材料60强有力地接合到缓冲电容器10a。
根据第一实施方式,如上所述,基板1的上表面(沿着箭头Z2的表面)与连接导体31和32的下表面(沿着箭头Z1的表面)之间的区域填充有密封树脂70。由此,可以经由密封树脂70抑制基板1的上表面与连接导体31和32的下表面之间的异物的进入,并且可以提高绝缘可靠性。
根据第一实施方式,如上所述,连接导体31和32由平板形式的导体制成。而且,缓冲电容器10a的一个电极C1a和另一个电极C2a分别连接到连接导体31和32的上表面(沿着箭头Z2的表面),并且第一开关元件11a的漏极D1a和第二开关元件12a的源极S2a分别连接到连接导体31和32的下表面(沿着箭头Z1的表面)。由此,缓冲电容器10a以及第一开关元件11a和第二开关元件12a接合到平板形式的连接导体31和32,借此在可以增大第一开关元件11a与连接导体31之间以及第二开关元件12a与连接导体32之间的接合面积(平面面积)的同时,可以增大缓冲电容器10a与连接导体31和32之间的接合面积(平面面积)。因此,可以增大缓冲电容器10a与连接导体31和32之间的接合强度,并且可以增大第一开关元件11a与连接导体31之间以及第二开关元件12a与连接导体32之间的接合强度。
根据第一实施方式,如上所述,分别构成控制端子51a和52a、输入端子53和54以及输出端子55a的导电图案3d和3h、导电图案3b和3j以及导电图案3f设置在基板1的下表面(沿着箭头Z1的表面)。由此,利用基板1的下表面侧的区域,控制端子51a和52a、输入端子53和54以及输出端子55a可以容易地连接到外部装置(未示出的直流电源、未示出的马达等)。
根据第一实施方式,如上所述,导电图案3c设置在基板1的上表面(沿着箭头Z2的表面),并且电连接到导电图案3c的导电图案3d设置在基板1的下表面(沿着箭头Z2的表面)。而且,基板1的上表面的导电图案3c和设置在第一开关元件11a的背面侧的栅极G1a彼此连接,并且基板1的下表面的导电图案3d构成控制端子51a。由此,与第一开关元件11a的栅极G1a和控制端子51a(控制信号外部输入到该控制端子51a)经由导线等彼此连接的情况不同,第一开关元件11a的栅极G1a和控制端子51a可以容易地彼此连接。
[第二实施方式]
现在参照图8至图16描述根据第二实施方式的功率模块200a。在该第二实施方式中,与两个开关元件(第一开关元件11a和第二开关元件12a)布置在单个基板1的上表面(沿着箭头Z2的表面)的上述第一实施方式(参见图2)不同,描述了在彼此相对布置的两个基板(第一基板201和第二基板205)之间的区域(空间)中布置两个开关元件(第一开关元件11a和第二开关元件12a)的示例。功率模块200a是本发明中“电力变换装置”的示例。
首先,参照图8至图15描述根据第二实施方式的功率模块200a。该功率模块200a在三相逆变器装置中执行U相电力变换。换言之,还根据第二实施方式,类似于上述第一实施方式,结构与功率模块200a的结构大致相同的两个功率模块(执行V相和W相电力变换的功率模块)与功率模块200a分开设置。为了简化,下面仅描述了执行U相电力变换的功率模块200a。
如图8所示,功率模块200a包括第一基板201、两个开关元件(第一开关元件11a和第二开关元件12a)、第二基板205和缓冲电容器10a。
如图8和图10至图12所示,第一基板201被构造成包括平板形式的绝缘板202;设置在绝缘板202的上表面(沿着箭头Z2的表面)和下表面(沿着箭头Z1的表面)的导电图案203a、203b和203c;被设置成从导电图案203a和203b的上表面突出的两个绝缘板204;以及设置在两个绝缘板204的上表面的导电图案203d和203e。绝缘板202和204各由诸如陶瓷等的绝缘体制成。导电图案203a至203e各由铜、金、银、铝或含有上述金属的合金的导体以平板形式制成。
导电图案203a和导电图案203d通过被设置成穿过绝缘板204的柱状导体203f彼此电连接。而且,导电图案203b和导电图案203e通过被设置成穿过绝缘板204的柱状导体203g彼此电连接。导电图案203b是本发明中“第一导电图案”的示例。
根据第二实施方式,如图8和图12所示,沿方向X布置在第一基板201的两端附近的两个绝缘板204构成从第一基板201的上表面(沿着箭头Z2的表面)向上(沿着箭头Z2)突出的两个凸部204a。由这两个凸部204a的内表面和绝缘板202的上表面形成的空间构成凹部204b。
如图8所示,第二基板205布置在第一基板201的上方(沿着箭头Z2的一侧)。具体地,第二基板205的下表面(沿着箭头Z1的表面)通过由焊料等制成的接合层45接合到设置在两个绝缘板204(凸部204a)的上表面(沿着箭头Z2的表面)的导电图案203d和203e的上表面。
如图8和图13至图15所示,第二基板205被构造成包括平板形式的绝缘板206和设置在该绝缘板206的上表面(沿着箭头Z2的表面)和下表面(沿着箭头Z1的表面)的导电图案207a、207b、207c、207d、207e、207f、207g、207h、207i和207j。绝缘板206由诸如陶瓷等的绝缘体制成。导电图案207a至207i各由铜、金、银、铝或含有上述金属的合金的导体以平板形式制成。
导电图案207a、207c、207e、207g和207i以及导电图案207b、207d、207f、207h和207j通过被设置成从上表面(沿着箭头Z2的表面)穿过绝缘板2至下表面(沿着箭头Z1的表面)的柱状导体207k、207l、207m、207n和207o分别彼此电连接。导电图案207c和207e是本发明中“第六导电图案”的示例,并且导电图案207d和207f是本发明中“第七导电图案”的示例。导电图案207g是本发明中“第八导电图案”的示例,并且导电图案207h是本发明中“第九导电图案”的示例。
如图8所示,具有与根据上述第一实施方式相同结构的第一开关元件11a和第二开关元件12a沿方向X排列在第一基板201的上表面(沿着箭头Z2的表面)与第二基板205的下表面(沿着箭头Z1的表面)之间的区域(由绝缘板204和导电图案203d和203e的内表面以及第一基板201的上表面形成的上述凹部204b中的空间)中。而且,根据该第二实施方式,类似于上述第一实施方式,第一开关元件11a和第二开关元件12a被布置成使得它们的正面和背面彼此相对定向。
换言之,第一开关元件11a的正面侧设置的漏极D1a通过由焊料等制成的接合层41接合到第二基板205的导电图案207d的下表面(沿着箭头Z1的表面)。第一开关元件11a的背面侧设置的源极S1a和栅极G1a分别通过由焊料等制成的凸块42接合到第一基板201的导电图案203a和203b的上表面(沿着箭头Z1的表面)。
在第二开关元件12a的正面侧设置的漏极D2a通过接合层43接合到第一基板201的导电图案203b的上表面(沿着箭头Z2的表面)。第二开关元件12a的背面侧设置的源极S2a和栅极G2a分别通过凸块44接合到第二基板205的导电图案207f和207h的下表面(沿着箭头Z1的表面)。
如上所述,第二基板205的导电图案207d和207f分别布置在第一开关元件11a和第二开关元件12a的上方(沿着箭头Z2的侧)。如图8和图9所示,缓冲电容器10a横跨第二基板205的导电图案207c和207e的上表面(沿着箭头Z2的表面)布置。具体地,缓冲电容器10a的一个电极C1a和另一个电极C2a分别通过诸如焊料或导电膏(例如,银膏)等的导电粘合剂制成的接合材料60接合到第二基板205的导电图案207c和207e的上表面。由此,导电图案207c和207d以及导电图案207c和207d之间的柱状导体207l被设置成夹在第一开关元件11a与缓冲电容器10a的一个电极C1a之间。类似地,导电图案207e和207f以及导电图案207e与207f之间的柱状导体207m被设置成夹在第二开关元件12a与缓冲电容器10a的另一个电极C2a之间。导电图案207c和207d以及柱状导体207l是本发明中“第一连接导体”的示例。导电图案207e和207f以及柱状导体207m是本发明中“第二连接导体”的示例。
而且,根据第二实施方式,与上述第一实施方式类似,第一基板201的上表面(沿着箭头Z2的表面)与第二基板205的下表面(沿着箭头Z1的表面)之间的空间填充有密封树脂70。
由于上述结构,根据第二实施方式,设置在第二基板205的上表面(沿着箭头Z2的表面)侧的导电图案207a通过柱状导体207k、导电图案207b、接合层45、第一基板201的导电图案203d、柱状导体203f、导电图案203a和凸块42电连接到第一开关元件11a的栅极G1a。因此,导电图案207a构成控制端子51a(参见图1),用于切换第一开关元件11a的控制信号输入到该控制端子51a。
在第二基板205的上表面(沿着箭头Z2的表面)侧设置的导电图案207c通过柱状导体207l、导电图案207d和接合层41电连接到第一开关元件11a的漏极D1a。因此,导电图案207c构成连接到未示出的直流电源的P电极(+V)的输入端子53(参见图1)。而且,第二基板205的导电图案207e通过柱状导体207m、导电图案207f和凸块44电连接到第二开关元件12a的源极S2a。因此,导电图案207e构成连接到未示出的直流电源的N电极(-V)的输入端子54(参见图1)。
设置在第二基板205的上表面(沿着箭头Z2的表面)侧的导电图案207g通过柱状导体207n、导电图案207h和凸块44连接到第二开关元件12a的栅极G2a。因此,导电图案207g构成控制端子52a(参见图1),用于切换第二开关元件12a的控制信号输入到该控制端子52a。而且,第二基板205的导电图案207i通过柱状导体207o、导电图案207j、接合层45、第一基板201的导电图案203e、柱状导体203g、导电图案203b和接合层43电连接到第一开关元件11a的源极S1a和第二开关元件12a的漏极D2a。因此,导电图案207i构成连接到未示出的马达等的U相输出端子55a(参见图1)。
接下来,参照图8至图16描述根据第二实施方式的功率模块200a的制造过程。
首先,如图10和图11所示,制备基板201,在该基板201在绝缘板202的上表面侧(沿着箭头Z2)和下表面侧(沿着箭头Z1)设置导电图案203a至203c、两个绝缘板204和两个导电图案203d和203e。然后,如图12所示,将第一基板201的导电图案203a和203b的上表面(沿着箭头Z2的表面)和第一开关元件11a的背面侧的栅极G1a和源极S1a通过由焊料等制成的凸块42分别彼此接合。
然后,如图13和图14所示,制备第二基板205,在该第二基板205在绝缘板206的上表面侧(沿着箭头Z2)和下表面侧(沿着箭头Z1)设置十个导电图案207a至207j。然后,如图15所示,将第二基板205的导电图案207f和207h的下表面(沿着箭头Z1的表面)和第二开关元件12a的背面侧的源极S2a和栅极G2a通过凸块44分别彼此接合。
然后,如图16所示,将第一基板201的与第一开关元件11a接合的上表面(沿着箭头Z2的表面)和第二基板205的与第二开关元件12a接合的下表面(沿着箭头Z1的表面)在彼此相对的状态下彼此接合。具体地,在从第一基板201的上表面沿方向X的两端附近向上(沿着箭头Z2)突出的绝缘板204(凸部204a)的上表面上所设置的导电图案203d和203e的上表面以及在第二基板205的下表面沿方向X的两端附近设置的导电图案207b和207j的下表面通过由焊料等制成的接合层45分别彼此接合。
此时,接合到第一基板201的上表面(沿着箭头Z2的表面)的第一开关元件11a的漏极D1a和第二基板205的导电图案207d的下表面(沿着箭头Z1的表面)通过由焊料等制成的接合层41彼此接合。而且,安装在第二基板205的下表面的第二开关元件12a的漏极D2a和第一基板201的导电图案203b的上表面通过接合层43彼此接合。
此时,如图8所示,用密封树脂70填充第一基板201的上表面(沿着箭头Z2的表面)与第二基板205的下表面(沿着箭头Z1的表面)之间的空间。而且,缓冲电容器10a通过接合材料60接合到第二基板205的导电图案207c和207e的上表面。
在采用由焊料等制成的接合层41、43和45、凸块42和44以及接合材料60的上述接合过程中,优选地,阻焊剂涂敷于规定区域(参见例如由图11、图13和图14中的斜线所示的部分),以抑制焊料蔓延到不需要的部分。而且,在用于通过接合材料45将第一基板201和第二基板205彼此接合的上述过程中,对于凸块42(44)可以采用高温焊料而对于接合层45可以采用低温焊料,以抑制用于将第一基板201(第二基板205)和第一开关元件11a(第二开关元件12a)彼此接合的凸块42(44)熔化。
根据第二实施方式,如上所述,导电图案207c和207e设置在第二基板205的上表面(沿着箭头Z2的表面),并且电连接到导电图案207c和207e的导电图案207d和207f分别设置在第二基板205的下表面(沿着箭头Z1的表面)。而且,导电图案207c和207e的上表面分别连接到缓冲电容器10a的一个电极C1a和另一个电极C2a,并且导电图案207d和207f的下表面分别连接到第一开关元件11a的漏极D1a和第二开关元件12a的源极D2a。由此,凭借包括导电图案207c至207f的第二基板205,第一开关元件11a的漏极D1a与缓冲电容器10a的一个电极C1a之间以及第二开关元件12a的源极S2a与缓冲电容器10a的另一个电极C2a之间的导通路径可以容易地减小长度。
根据第二实施方式,如上所述,导电图案207g设置在第二基板205的上表面(沿着箭头Z2的表面),并且电连接到导电图案207g的导电图案207h设置在第二基板205的下表面(沿着箭头Z2的表面)。而且,导电图案207h和第二开关元件12a的背面侧的栅极G1a彼此连接,并且导电图案207g构成控制端子52a。由此,与第二开关元件12a的栅极G2a和控制端子52a(控制信号外部输入到该控制端子52a)经由导线等彼此连接的情况不同,第二开关元件12a的栅极G2a和控制端子52a可以容易地彼此连接。
根据第二实施方式,设置在连接到缓冲电容器10a的第二基板205的上表面(沿着箭头Z2的表面)侧的导电图案207c和207e构成输入端子53和54。由此,利用第二基板205的上表面侧的区域,输入端子53和54可以容易地连接到未示出的直流电源。
根据第二实施方式,如上所述,被构成为布置第一开关元件11a和第二开关元件12a的凹部204b以及与凹部204b相邻接的凸部204a(绝缘板204)设置在被布置成与第二基板205的下表面(沿着箭头Z1的表面)相对的第一基板201的上表面(沿着箭头Z2的表面)。而且,设置在第一基板201的凸部204a(绝缘板204)的导电图案203d和203e以及第二基板205的导电图案207b和207j的下表面分别彼此接合。由此,利用由第一基板201的凹部204b构成的空间,第一开关元件11a和第二开关元件12a可以容易地布置在第一基板201的上表面和第二基板205的下表面之间。另外,设置在第一基板210中的凸部204a可以稳定地从下面支撑第二基板205。
[第三实施方式]
现在参照图17和图18描述根据第三实施方式的功率模块300a的结构。在该第三实施方式中,与缓冲电容器10a的上表面侧(沿着箭头Z2的侧)未设置任何物体的上述第一实施方式不同,描述在缓冲电容器10a的上表面侧设置具有散热功能的散热板81和82的示例。功率模块300a是本发明中“电力变换装置”的示例。散热板81和82是本发明中“散热构件”的示例。
根据第三实施方式的功率模块200a在三相逆变器装置中执行U相电力变换。换言之,还根据该第三实施方式,类似于上述第一实施方式,结构与功率模块300a的结构大致相同的两个功率模块(执行V相和W相电力变换的功率模块)与功率模块200a分开设置。为了简化,下面仅描述执行U相电力变换的功率模块300a。
如图17和图18所示,功率模块300a包括基板1、两个开关元件(第一开关元件11a和第二开关元件12a)、两个连接导体31和32、缓冲电容器10a和两个散热板81和82。散热板81和82各由热导性优秀的诸如铜等的金属的导体制成平板形式。
根据第三实施方式,散热板81和82与被设置成夹在缓冲电容器10a与第一开关元件11a之间以及缓冲电容器10a与第二开关元件12a之间的连接导体31和32对应,分别布置在缓冲电容器10a的上表面侧(沿着箭头Z2的侧)。具体地,散热构件81的下表面(沿着箭头Z1的表面)和缓冲电容器10a的一个电极C1a的上表面(沿着箭头Z2的表面)通过由诸如焊料或导电膏(例如,银膏)等的导电粘合剂制成的接合材料61彼此接合。而且,散热板82的下表面和缓冲电容器10a的另一个电极C2a的上表面通过接合材料61彼此接合。
第三实施方式的剩余结构与上述第一实施方式的剩余结构类似。
根据第三实施方式,如上所述,散热构件81和82设置在缓冲电容器10a的与连接导体31和32相对的一侧(沿着箭头Z2的一侧)。由此,散热构件81和82可以容易地辐射从缓冲电容器10a产生的热。
[第四实施方式]
现在参照图19和图20描述根据第四实施方式的功率模块400的结构。在该第四实施方式中,与U相、V相和W相电力变换由彼此分开设置的三个装置(功率模块100a至100c)执行的上述第一实施方式不同,描述由单个装置(功率模块(三相逆变器装置)400)执行所有的U相电力变换、V相电力变换和W相电力变换的示例。功率模块400是本发明中“电力变换装置”的示例。
如图19和图20所示,功率模块400包括基板401、六个开关元件(第一开关元件11a至11c和第二开关元件12a至12c)、两个连接导体431和432以及缓冲电容器10a至10c。基板401是本发明中“第一基板”的示例。
基板401被构造成包括平板形式的绝缘板402、设置在绝缘板402的上表面(沿着箭头Z2的表面)的九个导电图案(三个导电图案403a、三个导电图案403b和三个导电图案403c)以及设置在绝缘板402的下表面(沿着箭头Z1的表面)的九个导电图案(三个导电图案403d、三个导电图案403e和三个导电图案403f)。导电图案403a、403b和403c以及导电图案403d、403e和403f通过被设置成从上表面穿过绝缘板402到下表面的柱状导体403g、403h和403i分别彼此电连接。三个导电图案403c是本发明中“第一导电图案”的示例。三个导电图案403a是本发明中“第二导电图案”的示例,并且三个导电图案403b是本发明中“第三导电图案”的示例。
如图19和图20所示,被构造成执行U相电力变换的两个开关元件(第一开关元件11a和第二开关元件12a)沿方向X排列在设置在沿着基板401的上表面(沿着箭头Z2的表面)的箭头Y1的一端的附近(参见图19)的导电图案403a和403c的上表面。类似于上述第一实施方式,这两个开关元件(第一开关元件11a和第二开关元件12a)被布置成使得其正面和背面彼此相对定向。换言之,第一开关元件11a的背面侧的栅极G1a通过凸块42接合到基板401的导电图案403a的上表面。第一开关元件11a的背面侧的源极S1a和第二开关元件12a的正面侧的漏极D2a通过凸块42和接合层44分别接合到基板401的导电图案403c的上表面。
类似地,被构造成执行V相(W相)电力变换的第一开关元件11b(11c)和第二开关元件12b(12c)沿方向X排列在沿基板401的上表面(沿箭头Z2的方向)的方向Y设置在中央部附近(在沿着箭头Y2的一端的附近)的导电图案403a和403c的上表面。第一开关元件11b(11c)和第二开关元件12b(12c)被布置成使得其正面和背面彼此相对定向。换言之,第一开关元件11b(11c)的背面侧的栅极G1b(G1c)通过凸块42接合到基板401的导电图案403a的上表面。第一开关元件11b(11c)的背面侧的源极S1b(S1c)和第二开关元件12b(12c)的正面侧的漏极D2b(D2c)通过凸块42和接合层44分别接合到基板401的导电图案403c的上表面。
根据第四实施方式,如图19所示,连接导体431和432各由沿方向Y延伸的平板形式的导体制成。由此,连接导体431和432被布置成公共地横跨三个第一开关元件11a至11c和三个第二开关元件12a至12c。换言之,如图20所示,三个第一开关元件11a至11c的各个漏极D1a至D1c通过接合层41接合到连接导体431的下表面(沿着箭头Z1的表面)。三个第二开关元件12a至12c的背面侧的各个源极S2a至S2c通过凸块44接合到连接导体432的下表面。
根据第四实施方式,除了上述六个开关元件(三个第一开关元件11a至11c和三个第二开关元件12a至12c)之外,连接导体431和432也被布置成公共地横跨三个缓冲电容器10a至10c。缓冲电容器10a、10b和10c分别与第一开关元件11a和第二开关元件12a、第一开关元件11b和第二开关元件12b以及第一开关元件11c和第二开关元件12c对应地,横跨两个连接导体431和432的上表面(沿着箭头Z2的表面)布置。缓冲电容器10a至10c通过接合材料60接合到连接导体431和432的上表面。
如上所述,根据第四实施方式,连接导体431和432被设置成夹在三个第一开关元件11a至11c与三个缓冲电容器10a至10c之间以及三个第二开关元件12a至12c与三个缓冲电容器10a至10c之间。连接导体431和432分别是本发明中“第一连接导体”和“第二连接导体”的示例。
而且,根据第四实施方式,类似于上述第一实施方式,基板401的上表面(沿着箭头Z2的表面)与连接导体431和432的下表面(沿着箭头Z1的表面)之间的区域和基板401的上表面与缓冲电容器10a至10c的下表面之间的区域填充有密封树脂70。第二开关元件12a至12c的栅极G2a至G2c通过导线20电连接到基板401的三个导电图案403e的各个上表面。
由于上述结构,根据第四实施方式,如图20所示,设置在基板401的下表面(沿着箭头Z1的表面)侧的三个导电图案403b各通过柱状导体403g、导电图案403a和凸块42电连接到第一开关元件11a至11c的栅极G1a。因此,三个导电图案403b构成三个控制端子51a(参见图1),用于切换第一开关元件11a至11c的控制信号输入到这三个控制端子51a。
设置在基板401的下表面(沿着箭头Z1的表面)侧的三个导电图案403d各通过柱状导体403h、导电图案403c和凸块43电连接到第一开关元件11a的源极S1a至S1c,并且通过柱状导体403h、导电图案403c和接合层43电连接到第二开关元件12a至12c的漏极D2a至D2c。因此,三个导电图案403d各构成连接到未示出的马达等的U相、V相和W相输出端子55a至55c(参见图1)。
基板401的下表面(沿着箭头Z1的表面)设置的三个导电图案403f各通过柱状导体403i、导电图案403e和导线20电连接到第二开关元件12a至12c的栅极G2a至G2c。因此,三个导电图案403f各构成三个控制端子52a至52c(参见图1),用于切换第二开关元件12a至12c的控制信号输入到这三个控制端子52a至52c。
连接导体431通过接合层41电连接到第一开关元件11a至11c的漏极D1a至D1c,并且连接导体432通过凸块44电连接到第二开关元件12a至12c的源极S2a至S2c。因此,连接导体431和432分别构成连接到未示出的直流电源的P电极(+V)的输入端子53(参见图1)和连接到N电极(-V)的输入端子54(参见图1)。
根据第四实施方式,如上所述,通过将三个第一开关元件11a至11c和三个第二开关元件12a至12c彼此并联连接到三个缓冲电容器10a至10c,来构造单个功率模块(三相逆变器装置)400。由此,与总共三个功率模块(由第一开关元件11a、第二开关元件12a和缓冲电容器10a构成的功率模块;由第一开关元件11b、第二开关元件12b和缓冲电容器10b构成的功率模块;以及由第一开关元件11c、第二开关元件12c和缓冲电容器10c构成的功率模块)彼此分开设置的情况(例如,如在上述第一实施方式中,三相逆变器装置100(参见图1)由彼此分开设置的三个功率模块100a至100c构成的情况)不同,可以减少组件的数量,因此可以简化装置的结构。
根据第四实施方式,连接导体431和432被布置成公共地横跨三个第一开关元件11a至11c、三个第二开关元件12a至12c和三个缓冲电容器10a至10c。由此,与针对第一开关元件11a、第二开关元件12a和缓冲电容器10a、针对第一开关元件11b、第二开关元件12b和缓冲电容器10b、并针对第一开关元件11c、第二开关元件12c和缓冲电容器10c单独设置三个各自的连接导体的情况不同,可以减少组件的数量,因此可以简化装置的结构。
此时公开的实施方式必须在所有方面都被认为是例示性的,而不是限制性的。本发明的范围不由上述实施方式的描述示出,而由专利的权利要求的范围示出,并且进一步包括与专利的权利要求的范围等同的含义和范围之内的所有修改例。
例如,虽然上述第一实施方式至第四实施方式中的各个实施方式中示出了将本发明应用于包括开关元件和缓冲电容器的三相逆变器装置(电力变换装置)的示例,但是本发明还可应用于除了三相逆变器装置之外的电力变换装置,只要这些电力变换装置包括开关元件和缓冲电容器。
虽然上述第一实施方式和第二实施方式的每个中,单个缓冲电容器设置在单个功率模块(功率逆变器)中,但是本发明不限于此。根据本发明,两个或更多个缓冲电容器可以设置在单个功率模块中。在如图21所示的第一实施方式的修改例(图22所示的第二实施方式的修改例)中,例如,两个缓冲电容器10d和10e(10f和10g)可以设置在单个功率模块110a(210a)中。功率模块110a(210a)是本发明中“电力变换装置”的示例。
根据图21所示的第一实施方式的修改例,两个缓冲电容器10d和10e设置在单个功率模块110a中。这两个电容缓冲器10d和10e横跨两个连接导体31和32的上表面(沿着箭头Z2的表面)沿方向Y排列。而且,根据图21所示的该修改例,与图2所示的上述第一实施方式类似的是,连接导体31和32被布置成分别夹在第一开关元件11a与缓冲电容器10d和10e之间以及第二开关元件12a与缓冲电容器10d和10e之间。
类似地,根据图22所示的第二实施方式的修改例,两个缓冲电容器10f和10g设置在单个功率模块210a中。这两个缓冲电容器10f和10g横跨设置在第二基板205的上表面(沿着箭头Z2的表面)侧的两个导电图案207c和207e的上表面(沿着箭头Z2的表面)沿方向Y排列。而且,根据图22所示的该修改例,类似于图8所示的上述第二实施方式,第二基板205的导电图案207c和207d以及柱状导体207l被设置成夹在第一开关元件11a与缓冲电容器10f和10g之间。而且,第二基板205的导电图案207e和207f和柱状导体207m被设置成夹在第二开关元件12a与缓冲电容器10f和10g之间。
根据如21所示的第一实施方式的修改例(图22所示的第二实施方式的修改例),如上所述,单个功率模块110a(210a)设置有两个缓冲电容器10d和10e(10f和10g),借此与单个功率模块设置有单个缓冲电容器的情况(上述第一或第二实施方式的情况)相比,可以吸收更多的浪涌电压。
虽然如图17所示,上述第三实施方式中已经示出了采用设置在基板1的下表面(沿着箭头Z1的表面)侧的导电图案3b和3j作为连接到未示出的直流电源的P电极(+V)的输入端子53(参见图1)和连接到其N电极(-V)的输入端子54(参见图1)的示例,但是本发明不限于此。根据本发明,如图23所示的第三实施方式的修改例中,散热板581和582可以分别用作输入端子53和54(参见图1)。散热板581和582是本发明中“散热构件”的示例。
根据图23所示的第三实施方式的修改例,与上述第三实施方式类似,散热板581和582各由热导性优秀的诸如铜等的金属的导体制成平板形式。散热板581通过接合材料61、缓冲电容器10a的一个端子C1a、接合材料60、连接导体31和接合层41,电连接到第一开关元件11a的漏极D1a。由此,散热板581构成连接到未示出的直流电源的P电极(+V)的输入端子53(参见图1)。散热板582通过接合材料61、缓冲电容器10a的另一个端子C2a、接合材料60、连接导体32和接合层44,电连接到第二开关元件12a的源极S2a。由此,散热板582构成连接到未示出的直流电源的N电极(-V)的输入端子54(参见图1)。
根据图23所示的第三实施方式的修改例,如上所述,散热板581和582用作输入端子53和54(参见图1),借此专用于构成输入端子53和54的导电图案(根据图17所示的第三实施方式的上述导电图案3b和3j)可以不设置在基板1a中,因此,可以简化装置的结构。
虽然上述第三实施方式中示出了使导体的各个散热板由热导性优秀的诸如铜等的金属制成平板形式的示例,但是本发明不限于此。根据本发明,散热构件可以由除了金属之外的构件制成,只要该构件的热导率是优秀的。
虽然上述第一实施方式至第四实施方式中的各个实施方式中MOSFET(场效应晶体管)用作各个开关元件(电力变换半导体元件),但是本发明不限于此。根据本发明,诸如IGBT(绝缘栅双极晶体管)等的另其它晶体管可以作为各个开关元件。

Claims (20)

1.一种电力变换装置(100、100a、100b、100c、110a、200a、210a、300a、400),该电力变换装置(100、100a、100b、100c、110a、200a、210a、300a、400)包括:
开关元件(11a、11b、11c、12a、12b、12c),该开关元件(11a、11b、11c、12a、12b、12c)具有电极(D1a、D1b、D1c、S1a、S1b、S1c、G1a、G1b、G1c、D2a、D2b、D2c、S2a、S2b、S2c、G2a、G2b、G2c);
缓冲电容器(10a、10b、10c、10d、10e、10f、10g),该缓冲电容器(10a、10b、10c、10d、10e、10f、10g)连接到所述开关元件的所述电极;以及
连接导体(31、32、207c、207d、207e、207f、207l、207m、431、432),所述连接导体(31、32、207c、207d、207e、207f、207l、207m、431、432)被构造成将所述开关元件的所述电极和所述缓冲电容器彼此连接,其中,
所述连接导体的至少一部分被布置为成夹在所述缓冲电容器与所述开关元件的所述电极之间。
2.根据权利要求1所述的电力变换装置,其中,
所述开关元件包括第一开关元件(11a、11b、11c),该第一开关元件(11a、11b、11c)具有设置在所述连接导体侧的正面侧电极(D1a、D1b、D1c);和第二开关元件(12a、12b、12c),该第二开关元件(12a、12b、12c)具有设置在所述连接导体侧的背面侧电极(S2a、S2b、S2c、G2a、G2b、G2c),并且
所述连接导体的至少一部分被布置为夹在所述缓冲电容器与所述第一开关元件的所述正面侧电极之间或夹在所述缓冲电容器与所述第二开关元件的所述背面侧电极之间。
3.根据权利要求2所述的电力变换装置,其中,
所述连接导体包括第一连接导体(31、207c、207d、207l、431),该第一连接导体(31、207c、207d、207l、431)被构造成将所述缓冲电容器和所述第一开关元件的所述正面侧电极彼此连接;和第二连接导体(32、207e、207f、207m、432),该第二连接导体(32、207e、207f、207m、432)被构造成将所述缓冲电容器和所述第二开关元件的所述背面侧电极彼此连接。
4.根据权利要求2或3所述的电力变换装置,所述电力变换装置还包括第一基板(1、1a、201、401),该第一基板(1、1a、201、401)安装有所述第一开关元件和所述第二开关元件,其中,
在所述第一基板的正面设置有第一导电图案(3e、203b、403c),所述第一导电图案(3e、203b、403c)被构造成将所述第一开关元件的背面侧电极与所述第二开关元件的正面侧电极彼此连接。
5.根据权利要求1至4中任一项所述的电力变换装置,其中,
所述连接导体通过接合材料(60)接合到所述缓冲电容器。
6.根据权利要求1至5中任一项所述的电力变换装置,其中,
所述连接导体共用于多个所述缓冲电容器。
7.根据权利要求6所述的电力变换装置,其中,
通过将各包括所述开关元件的三个半桥电路(101a、101b、101c)与所述多个缓冲电容器彼此并联,构成三相逆变器电路(100),并且
所述连接导体被布置成公共地横跨所述三个半桥电路中每个的所述开关元件和所述多个缓冲电容器。
8.根据权利要求1至7中任一项所述的电力变换装置,所述电力变换装置还包括散热构件(81、82、581、582),该散热构件(81、82、581、582)布置在所述缓冲电容器的与连接有所述连接导体的一侧相对的一侧。
9.根据权利要求1至8中任一项所述的电力变换装置,所述电力变换装置还包括正面安装有所述开关元件的第一基板(1、1a、201、401),其中,
所述第一基板的正面与所述连接导体之间的区域填充有密封树脂(70)。
10.根据权利要求1至9中任一项所述的电力变换装置,其中,
所述连接导体由板状导体制成,
所述缓冲电容器连接到由所述板状导体制成的所述连接导体的正面,并且
所述开关元件的所述电极连接到由所述板状导体制成的所述连接导体的背面。
11.根据权利要求1至10中任一项所述的电力变换装置,所述电力变换装置还包括在正面安装有所述开关元件的第一基板(1、1a、401),其中,
在所述第一基板的背面设置有至少一个导电图案(3b、3d、3f、3h、3j、403b、403d、403f),该至少一个导电图案(3b、3d、3f、3h、3j、403b、403d、403f)电连接到所述开关元件,构成端子(51a、51b、51c、52a、52b、52c、53、54、55a、55b、55c)。
12.根据权利要求11所述的电力变换装置,其中,
所述开关元件的所述电极包括:
第一电极(D1a、D1b、D1c),该第一电极(D1a、D1b、D1c)设置在正面侧,电连接到所述缓冲电容器;以及
用于控制的第二电极(G1a、G1b、G1c),该用于控制的第二电极(G1a、G1b、G1c)设置在背面侧,电连接到外部,
所述第一基板包括设置在正面的第二导电图案(3c、403a)和设置在背面的电连接到所述第二导电图案的第三导电图案(3d、403b),
所述第一基板的所述第二导电图案连接到设置在所述开关元件的所述背面侧的所述用于控制的第二电极,并且
所述第一基板的所述第三导电图案构成连接到外部的第一控制端子(51a、51b、51c)。
13.根据权利要求12所述的电力变换装置,其中,
除了所述第二导电图案和所述第三导电图案之外,所述第一基板还包括设置在正面的第四导电图案(3a、3i)和设置在背面的电连接到所述第四导电图案的第五导电图案(3b、3j),
所述第一基板的所述第四导电图案连接到被布置为夹在所述缓冲电容器与所述开关元件的所述电极之间的所述连接导体,
所述第一基板的所述第五导电图案构成端子(53、54)。
14.根据权利要求1至11中任一项所述的电力变换装置,所述电力变换装置还包括第二基板(205),该第二基板(205)被构造成包括所述连接导体,其中,
所述第二基板包括设置在正面的第六导电图案(207c、207e)和设置在背面的电连接到所述第六导电图案的第七导电图案(207d、207f),
所述第二基板的所述第七导电图案连接到所述开关元件的所述电极,并且
所述第二基板的所述第六导电图案连接到所述缓冲电容器。
15.根据权利要求14所述的电力变换装置,其中,
所述开关元件的所述电极包括电连接到所述缓冲电容器的第一电极(D2a、D2b、D2c)和电连接到外部的用于控制的第二电极(G2a、G2b、G2c),
除了所述第六导电图案和所述第七导电图案之外,所述第二基板还包括设置在所述正面的第八导电图案(207g)和设置在所述背面的电连接到所述第八导电图案的第九导电图案(207h),
所述第二基板的所述第七导电图案连接所述开关元件的所述第一电极,
所述第二基板的所述第九导电图案连接到所述开关元件的所述用于控制的第二电极,并且
所述第二基板的所述第八导电图案构成连接到外部的第二控制端子(52a)。
16.根据权利要求14或权利要求15所述的电力变换装置,其中,
所述第二基板的所述第六导电图案构成端子(53、54)。
17.根据权利要求14至16中任一项所述的电力变换装置,所述电力变换装置还包括安装有所述开关元件的第一基板(201),其中,
所述第一基板被布置成使得所述第一基板的正面与所述第二基板的所述背面相对,并且包括被构造成安装所述开关元件的凹部(204b)和与所述凹部相邻接的凸部(204a),并且
所述第一基板的所述凸部接合到所述第二基板的所述背面。
18.根据权利要求1至17中任一项所述的电力变换装置,其中,
所述开关元件包括电力变换半导体元件(11a、11b、11c、12a、12b、12c),并且
所述连接导体的至少一部分被设置成夹在所述缓冲电容器与所述电力变换半导体元件的电极之间。
19.一种用于制造电力变换装置(100、100a、100b、100c、110a、200a、210a、300a、400)的方法,该电力变换装置包括具有电极(D1a、D1b、D1c、S1a、S1b、S1c、G1a、G1b、G1c、D2a、D2b、D2c、S2a、S2b、S2c、G2a、G2b、G2c)的开关元件(11a、11b、11c、12a、12b、12c)和缓冲电容器(10a、10b、10c、10d、10e、10f、10g),该方法包括以下步骤:
将所述开关元件的所述电极连接到连接导体(31、32、207c、207d、207e、207f、207l、207m、431、432)的背面侧;以及
将所述缓冲电容器连接到所述连接导体的正面侧,使得所述连接导体的至少一部分夹在所述缓冲电容器与所述开关元件的所述电极之间。
20.根据权利要求19所述的用于制造电力变换装置的方法,其中,
所述开关元件包括第一开关元件(11a、11b、11c),该第一开关元件(11a、11b、11c)具有设置在所述连接导体侧的正面侧电极(D1a、D1b、D1c);和第二开关元件(12a、12b、12c),该第二开关元件(12a、12b、12c)具有设置在所述连接导体侧的背面侧电极(S2a、S2b、S2c、G2a、G2b、G2c),
所述用于制造电力变换装置的方法还包括将所述第一开关元件的背面侧接合到第一基板(201)的正面的步骤,其中,
连接所述开关元件的所述电极的步骤包括以下步骤:
将所述第二开关元件的背面侧接合到包括所述连接导体的第二基板(205)的背面,以将所述第二开关元件的所述背面侧电极连接到所述第二基板的所述连接导体的所述背面侧,以及
在所述第一基板的所述正面与所述第二基板的所述背面彼此相对的状态下,将所述第一基板的与所述第一开关元件的所述背面侧接合的所述正面和所述第二基板的与所述第二开关的所述背面侧接合的所述背面彼此接合,以将所述第一开关元件的所述正面侧电极连接到所述第二基板的所述连接导体的所述背面侧。
CN201280068377.XA 2012-01-31 2012-01-31 电力变换装置和用于制造电力变换装置的方法 Pending CN104081646A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2012/052119 WO2013114565A1 (ja) 2012-01-31 2012-01-31 電力変換装置および電力変換装置の製造方法

Publications (1)

Publication Number Publication Date
CN104081646A true CN104081646A (zh) 2014-10-01

Family

ID=48904644

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280068377.XA Pending CN104081646A (zh) 2012-01-31 2012-01-31 电力变换装置和用于制造电力变换装置的方法

Country Status (4)

Country Link
US (1) US20140334203A1 (zh)
EP (1) EP2811642A4 (zh)
CN (1) CN104081646A (zh)
WO (1) WO2013114565A1 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104604114A (zh) * 2012-08-29 2015-05-06 株式会社安川电机 电力转换装置
JP5867472B2 (ja) * 2013-09-17 2016-02-24 株式会社安川電機 電力変換装置
US9077335B2 (en) * 2013-10-29 2015-07-07 Hrl Laboratories, Llc Reduction of the inductance of power loop and gate loop in a half-bridge converter with vertical current loops
JP6413396B2 (ja) * 2014-06-30 2018-10-31 富士電機株式会社 電力変換装置及び電動モータ
WO2016103324A1 (ja) 2014-12-22 2016-06-30 三菱電機株式会社 電力変換装置および電力用半導体モジュール
JP6358129B2 (ja) * 2015-02-26 2018-07-18 株式会社デンソー 電力変換装置
JP6497286B2 (ja) * 2015-09-18 2019-04-10 株式会社デンソー 半導体モジュール
CN107615491B (zh) 2015-10-09 2021-05-14 美国休斯研究所 蓝宝石上氮化镓单片集成功率变换器
JP6619507B2 (ja) * 2016-04-27 2019-12-11 三菱電機株式会社 インバータ装置
CN112600390A (zh) * 2016-08-22 2021-04-02 高周波热錬株式会社 功率半导体模块、缓冲电路以及感应加热电源装置
JP6360865B2 (ja) * 2016-09-28 2018-07-18 高周波熱錬株式会社 スナバ回路及びパワー半導体モジュール並びに誘導加熱用電源装置
JP6759874B2 (ja) * 2016-09-01 2020-09-23 富士電機株式会社 電力変換装置
WO2018096734A1 (ja) * 2016-11-24 2018-05-31 住友電気工業株式会社 半導体モジュール
JP7038632B2 (ja) * 2018-09-12 2022-03-18 三菱電機株式会社 半導体装置、及び、半導体装置の製造方法
EP3720259B1 (en) * 2019-04-03 2023-05-31 ABB Schweiz AG Switch module assembly, and method for manufacturing the same
JP7396041B2 (ja) * 2019-12-27 2023-12-12 ニデックパワートレインシステムズ株式会社 モータ駆動用制御基板、及び電動オイルポンプ
JP2021182575A (ja) * 2020-05-18 2021-11-25 現代自動車株式会社Hyundai Motor Company 半導体装置内部スナバ回路接続構造及びこれを用いたパワーモジュール構造
DE102020207701A1 (de) * 2020-06-22 2021-12-23 Zf Friedrichshafen Ag Leistungsmodul zum Betreiben eines Elektrofahrzeugantriebs mit einem Zwischenkreiskondensator
DE102021211519B4 (de) 2021-10-13 2023-11-02 Vitesco Technologies Germany Gmbh Elektronische Baugruppe
DE102022208031A1 (de) 2022-08-03 2024-02-08 Siemens Aktiengesellschaft Halbleiterbauelement

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003061365A (ja) * 2001-08-09 2003-02-28 Toshiba Corp 電力変換装置
JP2005150454A (ja) * 2003-11-17 2005-06-09 Yaskawa Electric Corp 電力変換装置の冷却構造
US20060128067A1 (en) * 2002-10-04 2006-06-15 International Rectifier Corporation Semiconductor device package
US20060209494A1 (en) * 2003-06-11 2006-09-21 Andreas Grundl Electronic assembly for switching electric power
JP2010147201A (ja) * 2008-12-18 2010-07-01 Hitachi Kokusai Electric Inc 基板処理装置
JP2011067045A (ja) * 2009-09-18 2011-03-31 Mitsubishi Electric Corp インバータ装置
CN102197475A (zh) * 2009-03-12 2011-09-21 爱信艾达株式会社 半导体模块
US20120020025A1 (en) * 2010-07-23 2012-01-26 Mitsubishi Electric Corporation Cooling structure of capacitor and inverter device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3501685B2 (ja) * 1999-06-04 2004-03-02 三菱電機株式会社 電力変換装置
JP2006197735A (ja) * 2005-01-14 2006-07-27 Meidensha Corp インバータ装置
JP5169353B2 (ja) * 2008-03-18 2013-03-27 三菱電機株式会社 パワーモジュール
KR101749386B1 (ko) * 2011-12-08 2017-06-20 엔지케이 인슐레이터 엘티디 대용량 모듈용 기판 및 그 기판의 제조방법
EP2824815B1 (en) * 2012-03-05 2020-09-16 Fuji Electric Co., Ltd. Power conversion device
CN104604114A (zh) * 2012-08-29 2015-05-06 株式会社安川电机 电力转换装置
CN103855913A (zh) * 2012-11-30 2014-06-11 通用电气公司 能量变换***及其控制方法
WO2014147720A1 (ja) * 2013-03-18 2014-09-25 株式会社安川電機 電力変換装置
JP5867472B2 (ja) * 2013-09-17 2016-02-24 株式会社安川電機 電力変換装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003061365A (ja) * 2001-08-09 2003-02-28 Toshiba Corp 電力変換装置
US20060128067A1 (en) * 2002-10-04 2006-06-15 International Rectifier Corporation Semiconductor device package
US20060209494A1 (en) * 2003-06-11 2006-09-21 Andreas Grundl Electronic assembly for switching electric power
JP2005150454A (ja) * 2003-11-17 2005-06-09 Yaskawa Electric Corp 電力変換装置の冷却構造
JP2010147201A (ja) * 2008-12-18 2010-07-01 Hitachi Kokusai Electric Inc 基板処理装置
CN102197475A (zh) * 2009-03-12 2011-09-21 爱信艾达株式会社 半导体模块
JP2011067045A (ja) * 2009-09-18 2011-03-31 Mitsubishi Electric Corp インバータ装置
US20120020025A1 (en) * 2010-07-23 2012-01-26 Mitsubishi Electric Corporation Cooling structure of capacitor and inverter device

Also Published As

Publication number Publication date
EP2811642A4 (en) 2015-10-07
US20140334203A1 (en) 2014-11-13
WO2013114565A1 (ja) 2013-08-08
EP2811642A1 (en) 2014-12-10

Similar Documents

Publication Publication Date Title
CN104081646A (zh) 电力变换装置和用于制造电力变换装置的方法
US9899283B2 (en) Power module with low stray inductance
CN102290664B (zh) 层叠汇流条
CN100539137C (zh) 用作h-桥电路的功率半导体模块及其制造方法
CN103238269B (zh) 电力变换装置
CN102195501B (zh) 电力变换装置
JP6020572B2 (ja) 電力変換装置
US8963477B2 (en) SR motor control apparatus
CN103546015B (zh) 逆变器装置
CN110234201B (zh) 集成电子开关元件的印刷电路板元件、功率变换器以及制造印刷电路板元件的方法
US20210119551A1 (en) Semiconductor switching arrangement
CN103368436A (zh) 功率电子模块、用于制造的方法
CN104124877A (zh) 三级变流器半桥
EP2809135A1 (en) Electronic device comprising a printed circuit board
US11910523B2 (en) Bus bar
CN107710580A (zh) 用于转换器的快速开关的电路布置
CN112992845A (zh) 功率模块及其制造方法
JPWO2018109884A1 (ja) 電力変換装置
JP2022526411A (ja) 電子スイッチングユニット
CN104813554A (zh) 电流轨组件和用于制造电流轨组件的方法
DK3208925T3 (en) Inverter
JP2008306867A (ja) 電力変換装置および電気部品の接続方法
EP3258589B1 (en) Circuit module and inverter device using same
JP2003532295A (ja) 回路構造
JPWO2013114565A1 (ja) 電力変換装置および電力変換装置の製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned

Effective date of abandoning: 20170524

AD01 Patent right deemed abandoned