CN103631023A - 一种2d/3d液晶显示面板及其控制方法 - Google Patents
一种2d/3d液晶显示面板及其控制方法 Download PDFInfo
- Publication number
- CN103631023A CN103631023A CN201310620626.8A CN201310620626A CN103631023A CN 103631023 A CN103631023 A CN 103631023A CN 201310620626 A CN201310620626 A CN 201310620626A CN 103631023 A CN103631023 A CN 103631023A
- Authority
- CN
- China
- Prior art keywords
- thin film
- film transistor
- control signal
- switch
- electrical connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种2D/3D液晶显示面板,包括主扫描线(1)、数据线(2)和像素区(3),其中每一所述的像素区(3)包括一主像素区(4)和一次像素区(5),主像素区(4)和次像素区(5)内的像素电极分别通过对应的薄膜晶体管分别与扫描线和数据线(2)电性相连,其中与次像素区(5)保持电性相连的次扫描线(11)分别通过开关(6)与主扫描线(1)和控制开关(6)开合的控制信号线(7)电性相连。2D显示时,控制信号线(7)导通开关(6)显示2D画面;3D显示时,则先导通开关(6)让数据线(2)***一个黑画面,然后断开开关(6)使得次像素区(5)保持常黑,接着输入3D画面信号即可得到符合要求的3D画面。
Description
技术领域
本发明涉及一种2D/3D可切换液晶显示器,具体地说是一种可在2D显示时高开口、3D显示时减小crosstalk(串扰)的2D/3D液晶显示面板及其控制方法。
背景技术
Pattern Retarder(偏光式)3D 显示时,一般做法为一排像素提供左眼观看{经过1/4 wave retarder(相位延迟)},一排像素提供右眼观看{经过3/4 wave retarder(相位延迟)}。而当3D偏光膜片与面板贴附精度偏差或斜视时,给左眼的讯号被右眼看到,或给右眼的讯号被左眼看到,则形成crosstalk(串扰)问题,使人眼不适且显示品质不佳。
改善crosstalk(串扰)的方式一般有两种,一种为在偏光膜片上(1/4 wave retarder 和 3/4 wave retarder)中间加上黑纹(black),但这种做法,为降低crosstalk现象,黑纹宽度须较大,会严重影响2D显示时的透过率;还有一种为在像素区域内形成较宽的黑纹。这种做法同样会遇到前种方法同样的问题——透过率降低。
发明内容
本发明的目的是针对现有技术存在的问题,提供一种可在2D显示时高开口、3D显示时减小crosstalk(串扰)的2D/3D液晶显示面板及其控制方法。
本发明的目的是通过以下技术方案解决的:
一种2D/3D液晶显示面板,包括多条垂直交叉设置的主扫描线和数据线以及主扫描线和数据线定义出的多个像素区,其特征在于:其中每一所述的像素区包括一主像素区和一次像素区,主像素区内的主像素电极和驱动该主像素电极的主薄膜晶体管的主漏极电性相连,主薄膜晶体管的主栅极和主源极分别与主扫描线和数据线电性相连;次像素区内的次像素电极和驱动该主像素电极的次薄膜晶体管的次漏极电性相连,次薄膜晶体管的次栅极和次源极分别与次扫描线和数据线电性相连;所述的次扫描线分别通过开关与主扫描线和控制开关开合的控制信号线电性相连。
所述的开关和控制信号线位于像素区的外侧。
所述的开关采用薄膜晶体管开关,所述薄膜晶体管开关的栅极与控制信号线电性相连,薄膜晶体管开关的源极或漏极与主扫描线电性相连且同时该薄膜晶体管开关的漏极或源极与次扫描线电性相连。
所述的开关和控制信号线成对使用。
所述的开关包括SR触发器、成对与SR触发器相配合的薄膜晶体管开关,所述SR触发器的输入端分别与R型控制信号线和S型控制信号线电性相连,SR触发器的输出端分别与两个薄膜晶体管开关的栅极电性相连,其中一个薄膜晶体管开关的源极或漏极与主扫描线电性相连且同时该薄膜晶体管开关的漏极或源极与次扫描线电性相连,另外一个薄膜晶体管开关的源极或漏极与次扫描线电性相连且同时该薄膜晶体管开关的漏极或源极与低电压/接地控制扫描线电性相连。
所述的像素区采用双边驱动时,像素区的两侧皆设有控制信号线。
所述的液晶显示面板选用常黑模式面板。
一种2D/3D液晶显示面板的控制方法,其特征在于:
2D显示时,控制信号线输入高电平信号使得开关导通主扫描线和次扫描线让液晶显示面板显示2D画面;
3D显示时,控制信号线输入高电平信号使得开关导通主扫描线和次扫描线,然后数据线***一个扫描周期的黑画面,待一个扫描周期完成后,控制信号线输入低电平信号使得开关断开,然后输入3D画面信号即可让液晶显示面板显示3D画面。
当开关和控制信号线成对设置时,在2D显示时两条控制信号线交替开合以防止开关的阈值电压漂移。
当开关包括SR触发器、成对与SR触发器相配合的薄膜晶体管开关时,当S型控制信号线输入高电平信号、R型控制信号线输入低电平信号时,则SR触发器的输出端Q输出低电平信号且SR触发器的输出端 输出高电平信号,此时与SR触发器的输出端电性相连的薄膜晶体管开关导通;当S型控制信号线输入低电平信号、R型控制信号线输入高电平信号时,则SR触发器的输出端Q输出高电平信号且SR触发器的输出端输出低电平信号,此时与SR触发器的输出端Q电性相连的薄膜晶体管开关导通。
本发明相比现有技术有如下优点:
本发明通过将液晶显示面板上的每个像素区都划分为主像素区和次像素区,在2D模式时通过像素区外的控制信号线的控制信号导通次像素区,使得次像素区与主像素区亮暗保持一致,主像素区和次像素区便可以显示同样的画面,提高其透过率,使得2D模式时的面板开口率较高;在3D模式时通过像素区外的控制信号线的控制信号先导通次像素区,让次像素区与主像素区均显示黑画面后断开次像素区,使得次像素区保持常黑以形成黑纹,以减小3D显示时的crosstalk现象而不会影响面板的透过率。
附图说明
附图1为本发明液晶显示面板的像素和控制电路结构示意图;
附图2为本发明液晶显示面板的实施例二的像素和控制电路结构示意图;
附图3为本发明液晶显示面板的实施例三的像素和控制电路结构示意图;
附图4为本发明液晶显示面板的实施例四的像素和控制电路结构示意图。
其中:1—主扫描线;11—次扫描线;2—数据线;3—像素区;4—主像素区;41—主像素电极;42—主薄膜晶体管;5—次像素区;51—次像素电极;52—次薄膜晶体管; 6—开关;61—薄膜晶体管开关;62—SR触发器;7—控制信号线;71—R型控制信号线;72—S型控制信号线;73—低电压/接地控制扫描线。
具体实施方式
下面结合附图与实施例对本发明作进一步的说明。
如图1-4所示:一种2D/3D液晶显示面板,包括多条垂直交叉设置的主扫描线1和数据线2以及主扫描线1和数据线2定义出的多个像素区3,其中每一所述的像素区3包括一主像素区4和一次像素区5,主像素区4内的主像素电极41和驱动该主像素电极41的主薄膜晶体管42的主漏极电性相连,主薄膜晶体管42的主栅极和主源极分别与主扫描线1和数据线2电性相连;次像素区5内的次像素电极51和驱动该主像素电极51的次薄膜晶体管52的次漏极电性相连,次薄膜晶体管52的次栅极和次源极分别与次扫描线11和数据线2电性相连;次扫描线11分别通过开关6与主扫描线1和控制开关6开合的控制信号线7电性相连,开关6和控制信号线7位于像素区3的外侧。另外为了防止在3D情形下黑色像素中的液晶劣化,液晶面板优选常黑模式面板。
实施例一
在上述结构的基础上,当开关6采用薄膜晶体管开关61时,薄膜晶体管开关61的栅极与控制信号线7电性相连,薄膜晶体管开关61的源极或漏极与主扫描线1电性相连且同时该薄膜晶体管开关61的漏极或源极与次扫描线11电性相连,该液晶显示面板的像素和控制电路结构示意图如图1所示。此时该2D/3D液晶显示面板使用时,2D显示时,控制信号线7输入高电平信号使得薄膜晶体管开关61导通主扫描线1和次扫描线11,同时主像素区4和次像素区5内相应的主薄膜晶体管42和次薄膜晶体管52同样会导通,使得数据线2充入的电压进入主像素电极41和次像素电极51,让液晶显示面板显示2D画面,使得2D模式时的面板开口率较高;3D显示时,控制信号线7输入高电平信号使得薄膜晶体管开关61导通主扫描线1和次扫描线11,然后数据线2***一个扫描周期的黑画面,待一个扫描周期完成后,控制信号线7输入低电平信号使得薄膜晶体管开关61断开,然后输入3D画面信号,则主像素区4内相应的主薄膜晶体管42会导通,使得数据线2充入的电压进入主像素电极41而无法进入次像素电极51,即可让液晶显示面板显示3D画面,以减小3D显示时的crosstalk现象而不会影响面板的透过率。
实施例二
在实施例一的基础上,当在像素区3的同侧设置成对使用的开关6和控制信号线7时,该液晶显示面板的像素和控制电路结构示意图如图2所示。在提高2D模式时面板的开口率和减小3D显示时crosstalk现象的基础上,此时在2D显示时通过两条控制信号线7交替开合可以防止成对使用的薄膜晶体管开关61的阈值电压漂移。
实施例三
在实施例一的基础上,当开关6包括SR触发器62、成对与SR触发器62相配合的薄膜晶体管开关61,该SR触发器62的输入端分别与R型控制信号线71和S型控制信号线72电性相连,SR触发器62的输出端分别与两个薄膜晶体管开关61的栅极电性相连,其中一个薄膜晶体管开关61的源极或漏极与主扫描线1电性相连且同时该薄膜晶体管开关61的漏极或源极与次扫描线11电性相连,另外一个薄膜晶体管开关61的源极或漏极与次扫描线11电性相连且同时该薄膜晶体管开关61的漏极或源极与低电压/接地控制扫描线73电性相连,该液晶显示面板的像素和控制电路结构示意图可如图3所示。当如图3所示的液晶显示面板使用时, S型控制信号线72输入高电平信号、R型控制信号线71输入低电平信号时,则SR触发器62的输出端Q输出低电平信号且SR触发器62的输出端输出高电平信号,此时与SR触发器62的输出端电性相连的薄膜晶体管开关61导通,此时导通的薄膜晶体管开关61受低电压/接地控制扫描线73控制,此时相应的次扫描线11输入低电平信号,液晶显示面板进行3D显示;当S型控制信号线72输入低电平信号、R型控制信号线71输入高电平信号时,则SR触发器62的输出端Q输出高电平信号且SR触发器62的输出端输出低电平信号,此时与SR触发器62的输出端Q电性相连的薄膜晶体管开关61导通,即次扫描线11连通至主扫描线1并与主扫描线1充入的电压同步,液晶显示面板进行2D显示。上述结构和控制方法同样可以在提高2D模式时面板的开口率和减小3D显示时crosstalk现象的基础上,可防止成对使用的薄膜晶体管开关61的阈值电压漂移。
实施例四
在实施例一~实施例三的基础上,该液晶显示面板皆可采用双边驱动,即像素区3采用双边驱动时,像素区3的两侧皆设有控制信号线7,该液晶显示面板的像素和控制电路结构示意图如图4所示。此时该液晶显示面板使用时,同样可以在提高2D模式时面板的开口率和减小3D显示时crosstalk现象的基础上,防止成对使用的薄膜晶体管开关61的阈值电压漂移。
本发明通过将液晶显示面板上的每个像素区3都划分为主像素区4和次像素区5,在2D模式时通过像素区3外的控制信号线7的控制信号导通次像素区5,使得次像素区5与主像素区4亮暗保持一致,主像素区4和次像素区5便可以显示同样的画面,提高其透过率,使得2D模式时的面板开口率较高;在3D模式时通过像素区3外的控制信号线7的控制信号先导通次像素区5,让次像素区5与主像素区4均显示黑画面后断开次像素区5,使得次像素区5保持常黑以形成黑纹,以减小3D显示时的crosstalk现象而不会影响面板的透过率。
以上实施例仅为说明本发明的技术思想,不能以此限定本发明的保护范围,凡是按照本发明提出的技术思想,在技术方案基础上所做的任何改动,均落入本发明保护范围之内;本发明未涉及的技术均可通过现有技术加以实现。
Claims (10)
1.一种2D/3D液晶显示面板,包括多条垂直交叉设置的主扫描线(1)和数据线(2)以及主扫描线(1)和数据线(2)定义出的多个像素区(3),其特征在于:其中每一所述的像素区(3)包括一主像素区(4)和一次像素区(5),主像素区(4)内的主像素电极(41)和驱动该主像素电极(41)的主薄膜晶体管(42)的主漏极电性相连,主薄膜晶体管(42)的主栅极和主源极分别与主扫描线(1)和数据线(2)电性相连;次像素区(5)内的次像素电极(51)和驱动该主像素电极(51)的次薄膜晶体管(52)的次漏极电性相连,次薄膜晶体管(52)的次栅极和次源极分别与次扫描线(11)和数据线(2)电性相连;所述的次扫描线(11)分别通过开关(6)与主扫描线(1)和控制开关(6)开合的控制信号线(7)电性相连。
2.根据权利要求1所述的2D/3D液晶显示面板,其特征在于所述的开关(6)和控制信号线(7)位于像素区(3)的外侧。
3.根据权利要求1所述的2D/3D液晶显示面板,其特征在于所述的开关(6)采用薄膜晶体管开关(61),所述薄膜晶体管开关(61)的栅极与控制信号线(7)电性相连,薄膜晶体管开关(61)的源极或漏极与主扫描线(1)电性相连且同时该薄膜晶体管开关(61)的漏极或源极与次扫描线(11)电性相连。
4.根据权利要求1或3所述的2D/3D液晶显示面板,其特征在于所述的开关(6)和控制信号线(7)成对使用。
5.根据权利要求1所述的2D/3D液晶显示面板,其特征在于所述的开关(6)包括SR触发器(62)、成对与SR触发器(62)相配合的薄膜晶体管开关(61),所述SR触发器(62)的输入端分别与R型控制信号线(71)和S型控制信号线(72)电性相连,SR触发器(62)的输出端分别与两个薄膜晶体管开关(61)的栅极电性相连,其中一个薄膜晶体管开关(61)的源极或漏极与主扫描线(1)电性相连且同时该薄膜晶体管开关(61)的漏极或源极与次扫描线(11)电性相连,另外一个薄膜晶体管开关(61)的源极或漏极与次扫描线(11)电性相连且同时该薄膜晶体管开关(61)的漏极或源极与低电压/接地控制扫描线(73)电性相连。
6.根据权利要求1所述的2D/3D液晶显示面板,其特征在于所述的像素区(3)采用双边驱动时,像素区(3)的两侧皆设有控制信号线(7)。
7.根据权利要求1所述的2D/3D液晶显示面板,其特征在于所述的液晶显示面板选用常黑模式面板。
8.根据权利要求1-7任一所述的2D/3D液晶显示面板的控制方法,其特征在于:
2D显示时,控制信号线(7)输入高电平信号使得开关(6)导通主扫描线(1)和次扫描线(11)让液晶显示面板显示2D画面;
3D显示时,控制信号线(7)输入高电平信号使得开关(6)导通主扫描线(1)和次扫描线(11),然后数据线(2)***一个扫描周期的黑画面,待一个扫描周期完成后,控制信号线(7)输入低电平信号使得开关(6)断开,然后输入3D画面信号即可让液晶显示面板显示3D画面。
9.根据权利要求8所述的2D/3D液晶显示面板的控制方法,其特征在于:当开关(6)和控制信号线(7)成对设置时,在2D显示时两条控制信号线(7)交替开合以防止开关(6)的阈值电压漂移。
10.根据权利要求8所述的2D/3D液晶显示面板的控制方法,其特征在于:当开关(6)包括SR触发器(62)、成对与SR触发器(62)相配合的薄膜晶体管开关(61)时,当S型控制信号线(72)输入高电平信号、R型控制信号线(71)输入低电平信号时,则SR触发器(62)的输出端Q输出低电平信号且SR触发器(62)的输出端 输出高电平信号,此时与SR触发器(62)的输出端电性相连的薄膜晶体管开关(61)导通;当S型控制信号线(72)输入低电平信号、R型控制信号线(71)输入高电平信号时,则SR触发器(62)的输出端Q输出高电平信号且SR触发器(62)的输出端输出低电平信号,此时与SR触发器(62)的输出端Q电性相连的薄膜晶体管开关(61)导通。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310620626.8A CN103631023A (zh) | 2013-11-29 | 2013-11-29 | 一种2d/3d液晶显示面板及其控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310620626.8A CN103631023A (zh) | 2013-11-29 | 2013-11-29 | 一种2d/3d液晶显示面板及其控制方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103631023A true CN103631023A (zh) | 2014-03-12 |
Family
ID=50212253
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310620626.8A Pending CN103631023A (zh) | 2013-11-29 | 2013-11-29 | 一种2d/3d液晶显示面板及其控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103631023A (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104036745A (zh) * | 2014-06-07 | 2014-09-10 | 深圳市华星光电技术有限公司 | 驱动电路及液晶显示装置 |
CN104155820A (zh) * | 2014-08-13 | 2014-11-19 | 深圳市华星光电技术有限公司 | 一种阵列基板及驱动方法 |
CN104464670A (zh) * | 2014-12-10 | 2015-03-25 | 深圳市华星光电技术有限公司 | 液晶显示面板的驱动结构、液晶显示面板及其驱动方法 |
CN106652948A (zh) * | 2016-12-27 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种驱动电路及显示面板 |
US9865187B2 (en) | 2014-06-30 | 2018-01-09 | Shanghai Tianma Micro-electronics Co., Ltd. | TFT array substrate, display panel and display device |
WO2023206403A1 (zh) * | 2022-04-29 | 2023-11-02 | 京东方科技集团股份有限公司 | 显示面板以及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102081911A (zh) * | 2009-11-30 | 2011-06-01 | 乐金显示有限公司 | 立体图像显示设备及其驱动方法 |
CN102651203A (zh) * | 2012-02-28 | 2012-08-29 | 京东方科技集团股份有限公司 | 显示设备及其驱动方法 |
CN102654701A (zh) * | 2011-11-21 | 2012-09-05 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示设备 |
CN103048836A (zh) * | 2012-12-10 | 2013-04-17 | 京东方科技集团股份有限公司 | Tft阵列基板、液晶屏、其驱动方法及3d显示*** |
CN103123430A (zh) * | 2012-11-30 | 2013-05-29 | 友达光电股份有限公司 | 显示面板的阵列基板及其驱动方法 |
-
2013
- 2013-11-29 CN CN201310620626.8A patent/CN103631023A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102081911A (zh) * | 2009-11-30 | 2011-06-01 | 乐金显示有限公司 | 立体图像显示设备及其驱动方法 |
CN102654701A (zh) * | 2011-11-21 | 2012-09-05 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示设备 |
CN102651203A (zh) * | 2012-02-28 | 2012-08-29 | 京东方科技集团股份有限公司 | 显示设备及其驱动方法 |
CN103123430A (zh) * | 2012-11-30 | 2013-05-29 | 友达光电股份有限公司 | 显示面板的阵列基板及其驱动方法 |
CN103048836A (zh) * | 2012-12-10 | 2013-04-17 | 京东方科技集团股份有限公司 | Tft阵列基板、液晶屏、其驱动方法及3d显示*** |
Non-Patent Citations (1)
Title |
---|
白静: "《数字电路与逻辑设计》", 31 August 2009 * |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104036745A (zh) * | 2014-06-07 | 2014-09-10 | 深圳市华星光电技术有限公司 | 驱动电路及液晶显示装置 |
US9613581B2 (en) | 2014-06-07 | 2017-04-04 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Driving circuit and liquid crystal display apparatus having the same |
US9865187B2 (en) | 2014-06-30 | 2018-01-09 | Shanghai Tianma Micro-electronics Co., Ltd. | TFT array substrate, display panel and display device |
US9928765B1 (en) | 2014-06-30 | 2018-03-27 | Shanghai Tianma Micro-electronics Co., Ltd. | TFT array substrate, display panel and display device |
CN104155820A (zh) * | 2014-08-13 | 2014-11-19 | 深圳市华星光电技术有限公司 | 一种阵列基板及驱动方法 |
US10049633B2 (en) | 2014-08-13 | 2018-08-14 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Array substrate and method for driving the same |
CN104464670A (zh) * | 2014-12-10 | 2015-03-25 | 深圳市华星光电技术有限公司 | 液晶显示面板的驱动结构、液晶显示面板及其驱动方法 |
CN106652948A (zh) * | 2016-12-27 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种驱动电路及显示面板 |
US10223992B2 (en) | 2016-12-27 | 2019-03-05 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Cascaded gate-driver on array driving circuit and display panel |
CN106652948B (zh) * | 2016-12-27 | 2019-04-12 | 深圳市华星光电技术有限公司 | 一种驱动电路及显示面板 |
WO2023206403A1 (zh) * | 2022-04-29 | 2023-11-02 | 京东方科技集团股份有限公司 | 显示面板以及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103631023A (zh) | 一种2d/3d液晶显示面板及其控制方法 | |
CN104252058B (zh) | 光栅控制方法和装置、光栅、显示面板及3d显示装置 | |
CN102387375B (zh) | 2d/3d可切换式显示装置及其驱动方法 | |
CN102879966B (zh) | 一种阵列基板及液晶显示装置 | |
CN103268043B (zh) | 一种阵列基板及液晶显示装置 | |
CN102707527B (zh) | 一种液晶显示面板及其阵列基板 | |
CN103399435B (zh) | 一种阵列基板及液晶显示面板 | |
US9489705B2 (en) | Display device and method of displaying image capable of avoiding color shift in a large viewing angle | |
CN103472643B (zh) | 一种液晶显示装置、像素结构及其驱动方法 | |
CN103353698B (zh) | 一种阵列基板及液晶显示面板 | |
JP6208886B2 (ja) | 配列基板及び液晶表示パネル | |
CN103257495B (zh) | 一种阵列基板及液晶显示面板 | |
CN102654701B (zh) | 阵列基板、显示面板及显示设备 | |
CN103399439A (zh) | 一种阵列基板及液晶显示面板 | |
CN102879960A (zh) | 一种阵列基板及液晶显示面板 | |
US9082331B2 (en) | Liquid crystal display panel and array substrate thereof | |
CN102650781B (zh) | 用于立体显示的像素结构及其控制方法 | |
CN102866549A (zh) | 一种阵列基板及液晶显示面板 | |
CN103048836B (zh) | Tft阵列基板、液晶屏、其驱动方法及3d显示*** | |
TWI430255B (zh) | 像素電路及其驅動方法 | |
CN203350570U (zh) | 一种阵列基板及液晶显示面板 | |
CN104464670B (zh) | 液晶显示面板的驱动结构、液晶显示面板及其驱动方法 | |
CN103605223B (zh) | 显示面板及其中像素结构以及驱动方法 | |
US8928704B2 (en) | Array substrate and liquid crystal device with the same | |
CN104332147B (zh) | 栅极驱动单元电路、阵列基板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140312 |