CN103426456A - 追踪电路及存储电路 - Google Patents

追踪电路及存储电路 Download PDF

Info

Publication number
CN103426456A
CN103426456A CN2013103242898A CN201310324289A CN103426456A CN 103426456 A CN103426456 A CN 103426456A CN 2013103242898 A CN2013103242898 A CN 2013103242898A CN 201310324289 A CN201310324289 A CN 201310324289A CN 103426456 A CN103426456 A CN 103426456A
Authority
CN
China
Prior art keywords
signal
coupled
dummy
word line
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2013103242898A
Other languages
English (en)
Inventor
王嘉维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN103426456A publication Critical patent/CN103426456A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/227Timing of memory operations based on dummy memory elements or replica circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/08Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Static Random-Access Memory (AREA)
  • Read Only Memory (AREA)

Abstract

本发明提供一种追踪电路及存储电路。所述追踪电路耦接于控制电路与感测放大器之间,根据一延迟周期来延迟控制电路产生的字线脉冲信号以产生感测放大器使能信号,以使能感测放大器来侦测由存储单元阵列输出的数据位,其特征在于,追踪电路包含:多个虚拟单元,多个虚拟单元中的至少一个包含级联于虚拟位线及接地电压之间的多个级联晶体管,当字线脉冲信号被使能时,多个级联晶体管用以下拉虚拟位线上的虚拟位线信号;以及虚拟位线,耦接于多个虚拟单元,承载虚拟位线信号。利用本发明能够避免因延迟失配导致的存储电路性能降级,降低电力消耗。

Description

追踪电路及存储电路
技术领域
本发明是有关于一种追踪电路,更具体地,是关于使用感测放大器(sense amplifiers)的追踪电路。
背景技术
存储电路包含储存多个数据位的存储单元,当读取存储单元时,存储电路的控制电路使能耦接于存储单元阵列的字线(Word Line,WL),并由该字线触发的存储单元阵列读取数据位至位线(bit line)。然而,存储单元阵列(memory cell array)驱动存储电路的输出电压的能力较差,因此,使用感测放大器(sense amplifier)来侦测于位线上读取的数据位,并根据读取的数据位产生输出信号。
请参阅图1,图示为存储电路的字线WL,位线BL以及第一使能信号SAE的电压变化示意图。首先控制电路于t0时刻提升字线WL的电压至高电平,以启动存储单元阵列的读取。然后,存储单元阵列输出数据位至位线BL。当读取的数据位为“1”时,位线BL的电压维持在高电平102。当读取的数据位为“0”时,存储单元阵列降低位线BL的电压至低电平,如标示104所示。高电平102与降电平的差值M作为读取裕量(read margin),亦称感测裕量(sensing margin)。
如果t0时刻与t1时刻之间的延迟时间TD不够长,则读取裕量M有可能小于感测放大器的分辨率(resolution),然后感测放大器会将输出数据位“0”错误地识别为数据位“1”,从而导致存储电路读取错误。当延长延迟时间TD来增加读取裕量M,以保证感测放大器数据侦测的准确度时,便增加了存储电路的存取时间。因此,必须适当决定延迟时间和读取裕量。
请参阅图2,图示为感测放大器220于存储电路200中的电路示意图。感测放大器220包含两个PMOS晶体管228和230,以及三个NMOS晶体管222,224和226。在字线被使能前,预充电荷信号PRE导通晶体管202和204,以使节点206和208的电压充电至高电压VDD。然后,字线被使能以触发存储单元阵列来输出数据至位线BL和位线列(bit line bar)BLB。之后,信号pgB导通晶体管212和214以将位线BL和位线列BLB上的数据输入至节点206和208。然后,第一使能信号SAE被使能以导通NMOS晶体管226,从而使能感测放大器220以侦测节点206与208的数据位。
请参阅图3A,图示为感测放大器的偏置电压(offset voltage)的概率分布,以及在较高供应电压1.2V之下的存储单元电流影响的位线的电压的概率分布。图中实线P_sa所示为感测放大器的偏置电压的概率分布,虚线P_cell所示为受存储单元电流影响的位线的电压的概率分布。两概率分布的重叠部分将导致感测放大器的读取错误。若两概率分布具有重叠部分,则重叠部分表示存储单元阵列的单元电流已产生位线电压,而感测放大器无法侦测得到位线电压,从而导致感测放大器读取错误。换言之,读取错误的出现概率等于图3A所示两概率分布函数的卷积。
当供应至存储电路的电压源VDD的电压降低时,存储电路的存储单元产生的单元电流减小,从而减小位线的读取裕量,并对感测放大器产生的输出数据的准确度产生负面影响。请参阅图3B,图中实线P_sa和虚线P_cell分别为感测放大器的偏置电压的概率分布以及在较低供应电压0.72V之下的存储单元电流影响的位线的电压的概率分布。图3B所示两概率分布的重叠部分较图3A所示扩大了。由于读取错误的出现概率等于两概率分布函数的卷积,所以,图3B中读取错误的出现概率因供应电压电平的降低而增加。因此,当供应至存储电路的电压源的电压电平降低时,感测放大器可侦测错误数据位,从而产生错误输出信号。
请参阅图4,图示为产生第一使能信号SAE的传统追踪电路400的框图。追踪电路400包含多个反向器(inverter)402,404,406和与门(AND gate)408。反向器402,404和406顺序反向(invert)字线WL的电压。反向器402,404和406中的每一个将字线WL上的信号延迟一个短周期(period)。之后,与门408对字线的电压与反向器406输出的反向电压执行与操作,以得到第一使能信号SAE。
为响应不同主机***应用,可改变存储电路的操作电压。当主机***的应用数据处理负担较重时,可提高供应至存储电路的电压源的电压电平以期较好的性能。当主机***的应用数据处理负担较轻时,可降低供应至存储电路的电压源的电压电平以减少电力消耗。当电压源的电压电平降低时,由于存储单元阵列包含多个由晶体管组成的单元(cell),单元电流(cell current)因电压源的电压电平的降低而减小,且存储单元阵列驱动位线上的电压的能力较弱,因此,当供应电压电平降低时,追踪电路应以一更长周期延迟字线的电压,以产生第一使能信号SAE,从而允许存储单元阵列有更长的时间周期来使位线放电。然而,追踪电路400由逻辑门组成,且追踪电路400不能依据不同的供应电压电平调整延迟周期TD。因此,当供应至存储电路的电压源的电压电平降低时,传统追踪电路400产生第一使能信号SAE来触发感测放大器,以产生输出信号,该输出信号的准确性较低。
请参阅图5A,图示为产生第一使能信号SAE的另一传统追踪电路500的框图。追踪电路500包含多个虚拟单元502~510以及反向器520。多个虚拟单元502~510中的每一个都具有相似结构,如图5B所示的虚拟单元550。虚拟单元550包含两个反向器556和558,以及两个高阈值电压的NMOS晶体管552和554,且虚拟单元550储存数据位“0”。因此,节点562具有逻辑低电压以及节点564具有逻辑高电压。当字线WL被使能时,NMOS晶体管552和554导通,耦接节点562至虚拟位线DMY_BL,并耦接节点564至虚拟位线列DMY_BLB。因此,当字线WL被使能时,如图5A所示的虚拟位线DMY_BL藉由虚拟单元502~510逐渐降低至逻辑低电平。之后,反向器520反向虚拟位线DMY_BL的电压,以得到第一使能信号SAE。由于虚拟单元502~510的电压驱动能力较差,与字线的电压相比,第一使能信号SAE有延迟。
多个虚拟单元502~510由高阈值电压的晶体管组成,然而,后续延迟路径中的逻辑单元,如反向器520,由具有标准阈值电压的晶体管组成。由于流经晶体管的电流I与(VDD-VT)2成比例,其中,VDD为供应电压,VT为该晶体管的阈值电压。当供应电压VDD降低时,流经高阈值电压的晶体管的电流I比标准阈值电压的晶体管减小得多,从而导致较大的信号延迟。换言之,即使虚拟单元502~510由高阈值电压的晶体管组成,当供应至追踪电路500及存储单元阵列的电压源的电压电平降低时,由于标准阈值电压组件的存在,将引起追踪电路500及存储单元阵列之间的延迟失配(delay mismatch),以及整个存储电路的性能降级(degraded)。因此,需要一种解决上述缺陷的存储电路的追踪电路。
发明内容
有鉴于此,为在较低的电力消耗条件下解决延迟失配导致的存储电路性能降级的问题,本发明提供一种追踪电路及存储电路。
本发明提供一种追踪电路,用于存储电路中,所述追踪电路耦接于控制电路与感测放大器之间,根据一延迟周期来延迟所述控制电路产生的字线脉冲信号以产生感测放大器使能信号,以使能所述感测放大器来侦测由存储单元阵列输出的数据位,其特征在于,所述追踪电路包含:多个虚拟单元,所述多个虚拟单元中的至少一个包含级联于所述虚拟位线及接地电压之间的多个级联晶体管,当所述字线脉冲信号被使能时,所述多个级联晶体管用以下拉所述虚拟位线上的虚拟位线信号;以及所述虚拟位线,耦接于所述多个虚拟单元,承载所述虚拟位线信号。
本发明另提供一种存储电路,其特征在于,包含:控制电路,使能字线脉冲信号以启动存储单元阵列的读取;字线驱动器,根据所述字线脉冲信号使能字线以触发所述存储单元阵列;所述存储单元阵列,于存储单元中读取数据位,并输出所述数据位至位线,其中,所述存储单元由已使能的所述字线定位;追踪电路,根据一延迟周期来延迟所述字线脉冲信号以产生感测放大器使能信号;以及感测放大器,用于当所述感测放大器使能信号被使能时,侦测所述位线上的所述数据位以产生输出信号,其中,所述追踪电路包含多个虚拟单元,以及耦接所述多个虚拟单元的虚拟位线,所述虚拟位线承载虚拟位线信号,所述多个虚拟单元中的至少一个包含级联于所述虚拟位线及接地电压之间的多个级联晶体管,当所述字线脉冲信号被使能时,所述多个级联晶体管用以下拉所述虚拟位线上的所述虚拟位线信号。
利用本发明,能够以适当的追踪延迟来获取较小的读取裕量,避免因延迟失配导致的存储电路性能降级,同时又降低了电力消耗。再者,由于本发明的虚拟单元的晶体管可采用标准阈值电压晶体管取代高阈值电压晶体管实现,从而降低了实现成本。
附图说明
图1为存储电路的字线,位线及第一使能信号的电压变化示意图。
图2为存储电路的感测放大器的电路示意图。
图3A为感测放大器的偏置电压的概率分布与较高供应电压1.2V下的存储单元电流的概率分布。
图3B为感测放大器的偏置电压的概率分布与较低供应电压0.72V下的存储单元电流的概率分布。
图4为产生第一使能信号的传统追踪电路的框图。
图5A为产生感测使能信号的另一传统追踪存储电路的框图。
图5B为图5A所示追踪电路的虚拟单元的电路示意图。
图6为根据本发明的存储电路的框图。
图7为根据本发明的追踪电路的框图。
图8A,图8B和图8C为根据本发明的虚拟单元的实施例的电路示意图。
图9为具有与图4,图5A和图7所示结构相似结构的追踪电路的读取裕量的比较示意图。
图10为根据本发明又一实施例的追踪电路的框图。
具体实施方式
在说明书及后续的权利要求书当中使用了某些词汇来指称特定的组件。所属领域中具有通常知识者应可理解,硬件制造商可能会用不同的名词来称呼同一个组件。本说明书及后续的权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。在通篇说明书及后续的权利要求项当中所提及的“包含”为一开放式的用语,故应解释成“包含但不限定于”。以外,“耦接”一词在此包含任何直接及间接的电连接手段。因此,若文中描述一第一装置耦接于一第二装置,则代表该第一装置可直接电连接于该第二装置,或透过其它装置或连接手段间接地电连接至该第二装置。说明书后续描述为实施本发明的较佳实施方式,然该描述乃以说明本发明的一般原则为目的,并非用以限定本发明的范围。本发明的保护范围当视后附的权利要求书所界定者为准。
在本发明中,虚拟单元可用于补偿逻辑单元引起的失配,其中,逻辑单元包含标准阈值电压的晶体管。虚拟单元可主要由高阈值电压或标准阈值电压的组件组成。请参阅图6,图示为根据本发明的一存储电路600的框图。存储电路600包含控制电路606,追踪电路604,字线驱动器612,存储单元阵列614,以及感测放大器616。控制电路606产生字线脉冲信号WLP以启动数据读取操作。之后,控制电路606将字线脉冲信号WLP传递至字线驱动器612及追踪电路604。然后,依据字线脉冲信号WLP,字线驱动器612使能字线WL。存储单元阵列614从已使能的字线WL预期的存储单元中读取数据位,并输出读取的数据位至位线BL。
当追踪电路604接收控制电路606产生的字线脉冲信号WLP时,追踪电路604藉由一延迟周期延迟字线脉冲信号WLP,以产生第一使能信号SAE。然后,第一使能信号SAE触发感测放大器616来侦测位线BL的电压以决定读取数据位值。之后,感测放大器616产生一输出信号作为存储电路600的输出,其中,输出信号指示读取数据位值。另外,存储单元阵列614的存储单元的晶体管产生一单元电流,当供应至存储电路600的电压源的电压降低时,单元电流亦减小,从而需要更长的时间周期来使位线BL放电。追踪电路604自动延长延迟字线脉冲信号WLP的延迟周期,从而产生具有一较长延迟的第一使能信号SAE,以允许存储单元阵列614一较长的时间周期来放电。因此,提高了感测放大器616决定的数据位值的准确度。
请参阅图7,图示为根据本发明的追踪电路700的框图。追踪电路700包含多个虚拟单元702~708,虚拟位线DMY_BL,以及反向器710。虚拟单元702~708由字线脉冲WLP控制。当字线脉冲信号WLP被使能时,虚拟单元702~708拉低虚拟位线DMY_BL的电压至接地电压。然后,反向器710反向虚拟位线DMY_BL的电压以得到一第一使能信号SAE,该第一使能信号SAE用于使能感测放大器。由于虚拟单元702~708逐渐降低虚拟位线DMY_BL的电压,虚拟位线DMY_BL的电压的降低具有一延迟,则与字线脉冲信号WLP相比,第一使能信号SAE被使能具有一延迟。
请参阅图8A,图示为根据本发明的虚拟单元800的第一实施例的电路示意图。虚拟单元800包含三个NMOS晶体管802,804和806。NMOS晶体管802耦接于节点810与虚拟位线DMY_BL之间。NMOS晶体管802的栅极(gate)耦接于字线脉冲信号WLP。NMOS晶体管804和806级联于节点810与接地点之间。NMOS晶体管804和806的栅极耦接于电压源VDD或拉至高电压。当字线脉冲信号WLP被使能时,NMOS晶体管802导通以耦接节点810至虚拟位线DMY_BL。因此,虚拟位线DMY_BL的电压逐渐拉低至接地电压。于一实施例中,NMOS晶体管804耦接于节点810与节点812之间,NMOS晶体管806耦接于节点810与接地点之间。
另外,由于NMOS晶体管804和806级联于接地电压之上,因基体效应(body effects)而使NMOS晶体管804具有一高阈值电压。当电压源VDD的电压降低时,供应电压VDD的电压因高阈值电压而降低,流经NMOS晶体管804的电流也随之减小较大。因此,虚拟位线DMY_BL需要较长的时间藉由读取裕量来放电,且第一使能信号SAE具有一较长延迟以触发感测放大器616。因此,存储单元阵列614因供应电压VDD的降低而具有减小的电流,以允许存储单元阵列614以一较长时间周期使位线BL放电,从而提高感测放大器616决定读取位值的准确度。
请参阅图8B,图示为根据本发明的虚拟单元830的第二实施例的电路示意图。虚拟单元830包含四个NMOS晶体管832,834,836和838。NMOS晶体管832耦接于节点840与虚拟位线DMY_BL之间。NMOS晶体管832的栅极耦接于字线脉冲信号WLP。NMOS晶体管834,836和838级联于节点840与接地点之间。NMOS晶体管834,836和838的栅极耦接于电压源VDD或拉至高电压。当字线脉冲信号WLP被使能时,NMOS晶体管832导通以耦接节点840至虚拟位线DMY_BL。因此,虚拟位线DMY_BL的电压逐渐拉低至接地电压。另外,由于基体效应,NMOS晶体管834的阈值电压较NMOS晶体管804的阈值电压高,当供应电压VDD降低时,包含具有与虚拟单元830相似结构的虚拟单元的追踪电路具有一较长延迟。于一实施例中,NMOS晶体管834耦接于节点840与节点842之间,NMOS晶体管836耦接于节点842与节点844之间,以及NMOS晶体管838耦接于节点840与接地点之间。
请参阅图8C,图示为根据本发明的虚拟单元850的第三实施例的电路示意图。虚拟单元850包含三个NMOS晶体管852,854和856。NMOS晶体管852耦接于节点860与虚拟位线DMY_BL之间。NMOS晶体管852的栅极耦接于字线脉冲信号WLP。NMOS晶体管854和856级联于节点860与接地点之间。NMOS晶体管854和856的栅极耦接于其漏极,从而得到二极管连接(diode connection)的两个晶体管。当字线脉冲信号WLP被使能时,NMOS晶体管852导通以耦接节点860至虚拟位线DMY_BL。因此,虚拟位线DMY_BL的电压逐渐拉低至接地电压。
请参阅图9,图示为具有与图4,图5A和图7所示相似结构的追踪电路读取裕量的比较示意图。具有最大斜率的线代表由逻辑门组成的追踪电路400的实验示意结果。因为存储装置的电力消耗与操作频率f、位线负载电容C、供应电压V和读取裕量dV的乘积成比例,所以过高的读取裕量dV会导致存储装置的电力消耗。因此,当电源电压较高时,追踪电路400具有一过长追踪延迟,导致不必要的较大读取裕量并引起额外的电力消耗。当电源电压的电平较低时,追踪电路400具有一过低追踪延迟,导致读取裕量太小而不足并引起一较高读取错误发生率。
与追踪电路400相比,追踪电路500的实验结果具有较小斜率,其中,追踪电路500包含由高阈值电压晶体管组成的虚拟单元502~510。然而,虚拟单元502~510的高阈值电压晶体管需要额外的制造成本。因为本发明提供的追踪电路700包含因级联连接而具有高阈值电压的虚拟单元702~708,所以,虚拟单元702~708引起的信号延迟较好地补偿了由追踪电路700的反向器710和/或后续延迟路径引起的信号延迟。因此,如图9所示,追踪电路700的实验结果具有较平坦的斜率,且追踪电路700具有较宽的操作电压范围。另外,追踪电路700的虚拟单元702~708的晶体管可为高阈值电压晶体管或标准阈值电压晶体管。换言之,追踪电路700的虚拟单元702~708的晶体管可制造为具有标准阈值电压的晶体管,从而不同于储存单元阵列614的存储单元的晶体管,以降低追踪电路700的制造成本。此外,当电源电压的电平较高时,追踪电路700不同于追踪电路400,不具有过长的追踪延迟。因此,追踪电路700具有一适当的读取裕量,且与追踪电路400相比,追踪电路700电力消耗较少。
请参阅图10,图示为根据本发明的又一实施例的追踪电路1000的框图。追踪电路1000包含多个虚拟单元1002~1008,虚拟位线DMY_BL,以及信号产生单元1010。虚拟单元1002~1008由字线脉冲WLP控制。当字线脉冲信号WLP被使能时,虚拟单元1002~1008可拉低虚拟位线DMY_BL上的虚拟位线信号。虚拟位线DMY_BL承载虚拟位线信号。在一实施例中,虚拟位线信号是虚拟位线DMY_BL上的电压。信号产生单元1010接着根据虚拟位线信号产生感测放大器使能信号SAE。在一实施例中,信号产生单元1010是一个反向器,其将虚拟位线DMY_BL的电压反向,来得到用于使能感测放大器的感测放大器使能信号SAE。在另一实施例中,信号产生单元1010是缓冲器,用于缓冲虚拟位线信号来得到感测放大器使能信号SAE。在又一实施例中,信号产生单元1010是施密特触发器(Schmitt trigger)。施密特触发器当所述虚拟位线信号高于一个高阈值时,输出高电平信号作为所述感测放大器使能信号SAE;当所述虚拟位线信号低于一个低阈值时,输出低电平信号作为感测放大器使能信号SAE;并且当所述虚拟位线信号低于所述高阈值并高于所述低阈值时,保持所述感测放大器使能信号的原始电平。因为虚拟单元1002~1008可逐渐降低虚拟位线DMY_BL的电压,虚拟位线DMY_BL的电压的降低具有一延迟,则与字线脉冲信号WLP相比,感测放大器使能信号SAE的使能具有一延迟。
本发明虽以较佳实施例揭露如上,然其并非用以限定本发明的范围,任何熟习此项技艺者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围当视后附的权利要求书所界定者为准。

Claims (21)

1.一种追踪电路,用于存储电路中,所述追踪电路耦接于控制电路与感测放大器之间,根据一延迟周期来延迟所述控制电路产生的字线脉冲信号以产生感测放大器使能信号,以使能所述感测放大器来侦测由存储单元阵列输出的数据位,其特征在于,所述追踪电路包含:
多个虚拟单元,所述多个虚拟单元中的至少一个包含级联于虚拟位线及接地电压之间的多个级联晶体管,当所述字线脉冲信号被使能时,所述多个级联晶体管用以下拉所述虚拟位线上的虚拟位线信号;以及
所述虚拟位线,耦接于所述多个虚拟单元,承载所述虚拟位线信号。
2.根据权利要求1所述的追踪电路,其特征在于,所述虚拟位线耦接于所述多个虚拟单元与信号产生单元之间,且所述追踪电路更包含:
所述信号产生单元,根据所述虚拟位线信号产生所述感测放大器使能信号。
3.根据权利要求2所述的追踪电路,其特征在于,其中所述信号产生单元是反向器,用于反向所述虚拟位线信号来得到所述感测放大器使能信号。
4.根据权利要求2所述的追踪电路,其特征在于,所述信号产生单元是缓冲器,用于缓冲所述虚拟位线信号来得到所述感测放大器使能信号。
5.根据权利要求2所述的追踪电路,其特征在于,所述信号产生单元是施密特触发器,用于当所述虚拟位线信号高于高阈值时,输出高电平信号作为所述感测放大器使能信号;当所述虚拟位线信号低于低阈值时,输出低电平信号作为所述感测放大器使能信号;并且当所述虚拟位线信号低于所述高阈值并高于所述低阈值时,保持所述感测放大器使能信号的原始电平。
6.根据权利要求1所述的追踪电路,其特征在于,所述虚拟位线信号是所述虚拟位线上的电压。
7.根据权利要求1所述的追踪电路,其特征在于,所述存储电路包含:
所述控制电路,使能所述字线脉冲信号以启动所述存储单元阵列的读取;
字线驱动器,根据所述字线脉冲信号使能字线以触发所述存储单元阵列;
所述存储单元阵列,自存储单元读取所述数据位,并输出所述数据位至位线,其中,所述存储单元由已使能的所述字线定位;
所述追踪电路;以及
所述感测放大器,用于当所述感测放大器使能信号被使能时,在所述位线上侦测所述数据位,以产生输出信号。
8.根据权利要求1所述的追踪电路,其特征在于,当提供给所述存储电路的电压源的电压电平降低时,所述追踪电路延长用于延迟所述字线脉冲信号的所述延迟周期,以产生所述感测放大器使能信号。
9.根据权利要求1所述的追踪电路,其特征在于,所述多个虚拟单元中的至少一个包含:
第一NMOS晶体管,耦接于第一节点与所述虚拟位线之间,且所述第一NMOS晶体管具有被所述字线脉冲信号控制的栅极,当所述字线脉冲信号被使能时,通过所述第一NMOS晶体管耦接所述第一节点至所述虚拟位线;以及
所述多个级联晶体管,级联于所述第一节点与所述接地电压之间,所述多个级联晶体管均具有耦接于电压源的栅极,且所述多个级联晶体管下拉所述第一节点的电压至所述接地电压。
10.根据权利要求9所述的追踪电路,其特征在于,所述多个级联晶体管包含:
第二NMOS晶体管,耦接于所述第一节点与第二节点之间,且所述第二NMOS晶体管具有耦接于所述电压源的栅极;以及
第三NMOS晶体管,耦接于所述第二节点与所述接地电压之间,且所述第三NMOS晶体管具有耦接于所述电压源的栅极。
11.根据权利要求9所述的追踪电路,其特征在于,所述多个级联晶体管包含:
第二NMOS晶体管,耦接于所述第一节点与第二节点之间,且所述第二NMOS晶体管具有耦接于所述电压源的栅极;
第三NMOS晶体管,耦接于所述第二节点与第三节点之间,且所述第三NMOS晶体管具有耦接于所述电压源的栅极;以及
第四NMOS晶体管,耦接于所述第三节点与所述接地电压之间,且所述第四NMOS晶体管具有耦接于所述电压源的栅极。
12.根据权利要求1所述的追踪电路,其特征在于,所述多个虚拟单元中的至少一个包含:
第一NMOS晶体管,耦接于第一节点与所述虚拟位线之间,且所述第一NMOS晶体管具有由所述字线脉冲信号控制的栅极,当所述字线脉冲信号被使能时,通过所述第一NMOS晶体管耦接所述第一节点至所述虚拟位线;以及
所述多个级联晶体管,级联于所述第一节点与所述接地电压之间,所述多个级联晶体管具有耦接于其自身漏极的栅极,且所述多个级联晶体管下拉所述第一节点的电压至所述接地电压。
13.根据权利要求12所述的追踪电路,其特征在于,所述多个级联晶体管包含:
第二NMOS晶体管,耦接于所述第一节点与第二节点之间,且所述第二NMOS晶体管具有耦接于所述第一节点的栅极;以及
第三NMOS晶体管,耦接于所述第二节点与所述接地电压之间,且所述第三NMOS晶体管具有耦接于所述第二节点的栅极。
14.根据权利要求12所述的追踪电路,其特征在于,所述多个级联晶体管的阈值电压低于或等于形成所述存储单元阵列的所述多个存储单元的晶体管的阈值电压。
15.一种存储电路,其特征在于,包含:
控制电路,使能字线脉冲信号以启动存储单元阵列的读取;
字线驱动器,根据所述字线脉冲信号使能字线以触发所述存储单元阵列;
所述存储单元阵列,自存储单元读取数据位,并输出所述数据位至位线,其中,所述存储单元由已使能的所述字线定位;
追踪电路,根据一延迟周期来延迟所述字线脉冲信号以产生感测放大器使能信号;以及
感测放大器,用于当所述感测放大器使能信号被使能时,侦测所述位线上的所述数据位以产生输出信号,
其中,所述追踪电路包含多个虚拟单元,以及耦接所述多个虚拟单元的虚拟位线,所述虚拟位线承载虚拟位线信号,所述多个虚拟单元中的至少一个包含级联于所述虚拟位线及接地电压之间的多个级联晶体管,当所述字线脉冲信号被使能时,所述多个级联晶体管用以下拉所述虚拟位线上的所述虚拟位线信号。
16.根据权利要求15所述的存储电路,其特征在于,所述虚拟位线耦接于所述多个虚拟单元与信号产生单元之间,所述追踪电路更包含所述信号产生单元,所述信号产生单元用于根据所述虚拟位线信号产生所述感测放大器使能信号。
17.根据权利要求16所述的存储电路,其特征在于,所述信号产生单元是反向器,用于反向所述虚拟位线信号,以获得所述感测放大器使能信号。
18.根据权利要求16所述的存储电路,其特征在于,所述信号产生单元是缓冲器,用于缓冲所述虚拟位线信号,以得到所述感测放大器使能信号。
19.根据权利要求16所述的存储电路,其特征在于,所述信号产生单元是施密特触发器,用于当所述虚拟位线信号高于高阈值时,输出高电平信号作为所述感测放大器使能信号;当所述虚拟位线信号低于低阈值时,输出低电平信号作为所述感测放大器使能信号;并且当所述虚拟位线信号低于所述高阈值并高于所述低阈值时,保持所述感测放大器使能信号的原始电平。
20.根据权利要求15所述的存储电路,其特征在于,当提供给所述存储电路的电压源的电压电平降低时,所述追踪电路延长用于延迟所述字线脉冲信号的所述延迟周期,以产生所述感测放大器使能信号。
21.根据权利要求15所述的存储电路,其特征在于,所述多个级联晶体管的阈值电压低于或等于形成所述存储单元阵列的所述多个存储单元的晶体管的阈值电压。
CN2013103242898A 2008-11-07 2009-01-21 追踪电路及存储电路 Pending CN103426456A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/266,593 2008-11-07
US12/266,593 US7787317B2 (en) 2008-11-07 2008-11-07 Memory circuit and tracking circuit thereof

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN2009100009062A Division CN101740095B (zh) 2008-11-07 2009-01-21 存储电路及用于存储电路的追踪电路

Publications (1)

Publication Number Publication Date
CN103426456A true CN103426456A (zh) 2013-12-04

Family

ID=42165090

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2013103242898A Pending CN103426456A (zh) 2008-11-07 2009-01-21 追踪电路及存储电路
CN2009100009062A Active CN101740095B (zh) 2008-11-07 2009-01-21 存储电路及用于存储电路的追踪电路

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2009100009062A Active CN101740095B (zh) 2008-11-07 2009-01-21 存储电路及用于存储电路的追踪电路

Country Status (3)

Country Link
US (1) US7787317B2 (zh)
CN (2) CN103426456A (zh)
TW (1) TWI407447B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7889583B2 (en) * 2008-11-07 2011-02-15 Mediatek Inc. Memory circuit and tracking circuit thereof
US8284626B2 (en) * 2010-03-08 2012-10-09 Texas Instruments Incorporated Voltage compensated tracking circuit in SRAM
CN103632713B (zh) * 2012-08-29 2017-03-29 中芯国际集成电路制造(上海)有限公司 静态随机存取存储器及其存储性能的改善方法
US8929160B2 (en) * 2013-02-28 2015-01-06 Taiwan Semiconductor Manufacturing Company, Ltd. Tracking circuit
CN103745744A (zh) * 2013-12-25 2014-04-23 苏州宽温电子科技有限公司 一种提高sram良率的补偿电路
TWI602196B (zh) * 2014-04-02 2017-10-11 補丁科技股份有限公司 記憶體元件的控制方法、記憶體元件以及記憶體系統
US9589604B1 (en) 2015-09-17 2017-03-07 International Business Machines Corporation Single ended bitline current sense amplifier for SRAM applications
US9685209B1 (en) * 2016-04-19 2017-06-20 Stmicroelectronics International N.V. Circuit for generating a sense amplifier enable signal with variable timing
US11232833B2 (en) * 2017-08-17 2022-01-25 Arm Limited Dummy bitline circuitry
US10522205B1 (en) * 2018-06-20 2019-12-31 Micron Technology, Inc. Apparatuses and method for reducing row address to column address delay

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6717842B2 (en) * 2002-08-09 2004-04-06 Renesas Technology Corp. Static type semiconductor memory device with dummy memory cell
CN1492445A (zh) * 2002-08-30 2004-04-28 ��ʽ���������Ƽ� 在内部产生内部数据读出时序的半导体存储器件
US7142466B1 (en) * 2005-10-14 2006-11-28 Texas Instruments Incorporated Determining optimal time instances to sense the output of a memory array which can generate data outputs with variable delay

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100416623B1 (ko) * 2002-05-03 2004-02-05 삼성전자주식회사 프로세스 트랙킹 회로를 구비하는 감지증폭기 인에이블신호 발생회로 및 이를 구비하는 반도체 메모리장치
US6754131B2 (en) * 2002-08-29 2004-06-22 Micron Technology, Inc. Word line driver for negative voltage
JP2004199759A (ja) * 2002-12-17 2004-07-15 Fujitsu Ltd 半導体記憶装置
JP2004220721A (ja) * 2003-01-16 2004-08-05 Matsushita Electric Ind Co Ltd 半導体記憶装置
KR100555535B1 (ko) * 2003-12-04 2006-03-03 삼성전자주식회사 활성화 시점을 제어할 수 있는 감지 증폭기 드라이버를 구비하는 반도체 장치 및 감지 증폭기 인에이블 신호 발생방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6717842B2 (en) * 2002-08-09 2004-04-06 Renesas Technology Corp. Static type semiconductor memory device with dummy memory cell
CN1492445A (zh) * 2002-08-30 2004-04-28 ��ʽ���������Ƽ� 在内部产生内部数据读出时序的半导体存储器件
US7142466B1 (en) * 2005-10-14 2006-11-28 Texas Instruments Incorporated Determining optimal time instances to sense the output of a memory array which can generate data outputs with variable delay

Also Published As

Publication number Publication date
CN101740095B (zh) 2013-09-04
TWI407447B (zh) 2013-09-01
US20100118628A1 (en) 2010-05-13
CN101740095A (zh) 2010-06-16
US7787317B2 (en) 2010-08-31
TW201019340A (en) 2010-05-16

Similar Documents

Publication Publication Date Title
CN101740095B (zh) 存储电路及用于存储电路的追踪电路
US10468095B2 (en) Method and circuit to enable wide supply voltage difference in multi-supply memory
US7102946B2 (en) Local bit select circuit with slow read recovery scheme
US7643357B2 (en) System and method for integrating dynamic leakage reduction with write-assisted SRAM architecture
US7613052B2 (en) Memory device and method of operating such a memory device
US8358551B2 (en) Reducing peak currents required for precharging data lines in memory devices
US6744653B1 (en) CAM cells and differential sense circuits for content addressable memory (CAM)
KR20140113357A (ko) 메모리 디바이스 및 이 메모리 디바이스내의 누설전류 제어방법
US20060176753A1 (en) Global bit select circuit with dual read and write bit line pairs
US7653846B2 (en) Memory cell bit valve loss detection and restoration
JP3360892B2 (ja) スタティック・ランダムアクセスメモリ
TWI503821B (zh) 靜態隨機存取記憶裝置及其位元線電壓控制電路
KR100323324B1 (ko) 반도체 메모리 장치
US7889583B2 (en) Memory circuit and tracking circuit thereof
US8363454B2 (en) SRAM bit cell
CN101388240B (zh) 半导体存储设备
US9508451B2 (en) Detecting write disturb in multi-port memories
US20130208547A1 (en) Apparatuses and methods for line charge sharing
EP2948955B1 (en) Low power static random access memory
KR102652188B1 (ko) 전류 래치 센스 앰프 및 메모리 장치
JPS61227288A (ja) 半導体記憶装置
TWI489481B (zh) 具有二階段位元線預充電的記憶體陣列
JPH0991963A (ja) 半導体集積回路装置
JPH0828118B2 (ja) 半導体記憶装置のデータバスクランプ回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20131204