CN103037222A - 一种并行数字视频信号的压缩传输装置和方法 - Google Patents
一种并行数字视频信号的压缩传输装置和方法 Download PDFInfo
- Publication number
- CN103037222A CN103037222A CN2012105289644A CN201210528964A CN103037222A CN 103037222 A CN103037222 A CN 103037222A CN 2012105289644 A CN2012105289644 A CN 2012105289644A CN 201210528964 A CN201210528964 A CN 201210528964A CN 103037222 A CN103037222 A CN 103037222A
- Authority
- CN
- China
- Prior art keywords
- data
- programmable logic
- parallel
- logic device
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
本发明提供一种并行数字视频信号的压缩传输装置以及传输方法,在数据串化器、数据解串器低频输入时钟受限下,传输低频数字视频并行数据。在本发明提供的并行数字视频信号的压缩传输装置与传输方法中,将并行视频数据的时钟通过所述第一可编程逻辑器件中的第一锁相环进行倍频,以满足数据串化器最低输入频率;通过数据串化器将并行数据压缩成高速串行数据进行传输,接收端通过数据解串器将串行数据解压缩成并行数据输入给第二可编程逻辑器件,通过第二可编程逻辑器件中的第二锁相环将解调时钟进行降频还原处理成原始时钟,同数据一起输出给显示装置。
Description
技术领域
本发明涉及视频图像信号处理技术领域,具体涉及并行数字视频信号的压缩传输装置和方法。
背景技术
传统的并行数字视频信号多采用并行RS422传输数据,但这种传输方式远不能满足集成化***要求信号紧凑结构的要求,且电缆较复杂,可靠性差。
发明内容
本发明要解决上述背景技术中提到的技术问题,提供一种在数据串化器、数据解串器低频输入时钟受限下,传输低频数字视频并行数据。
根据本发明提供的一种并行数字视频信号的压缩传输装置,其特征在于,包括:第一可编程逻辑器件,接收视频输入并行数字信号;第一可编程逻辑器件内设置第一锁相环,所述第一锁相环将时钟进行倍频;与第一可编程逻辑器件相连接的数据串化器,所述数据串化器用于将并行数据压缩成串行数据;与上述数据串化器相连接的数据解串器,将串行数据解压缩成并行数据;与数据解串器相连的第二可编程逻辑器件,所述第二可编程逻辑器件内设置有第二锁相环,所述第二锁相环将时钟进行降频。
本发明还提供一种并行数字视频信号的压缩传输方法,其特征在于,包括:将并行视频数据的时钟通过所述第一可编程逻辑器件中的第一锁相环进行倍频,以满足数据串化器最低输入频率;通过数据串化器将并行数据压缩成高速串行数据进行传输,接收端通过数据解串器将串行数据解压缩成并行数据输入给第二可编程逻辑器件,通过第二可编程逻辑器件中的第二锁相环将解调时钟进行降频还原处理成原始时钟,同数据一起输出给显示装置。
通过以上并行数字视频信号的压缩传输装置和方法,有效提高了信号传输的可靠性,降低了信号传输路径的复杂度。
附图说明
图1为本发明并行数字视频信号的压缩传输装置的逻辑框架图。
具体实施方式
为使本发明的目的、内容、和优点更加清楚,下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。
本发明的并行数字视频信号的压缩传输装置包括:第一可编程逻辑器件1,用于接收视频输入并行数字信号,第一可编程逻辑器件1内设置第一锁相环11,所述第一锁相环用于在所述第一可编程逻辑器件的控制下将时钟进行倍频;与第一可编程逻辑器件1相连接的数据串化器2,所述数据串化器2用于将并行数据压缩成串行数据;与上述数据串化器相连接的数据解串器3,所述数据解串器3用于将串行数据解压缩成并行数据;与数据解串器3相连的第二可编程逻辑器件4,用于向显示装置输出数据,所述第二可编程逻辑器件4内设置有第二锁相环41,所述第二锁相环41用于在所述第二可编程逻辑器件的控制下将时钟进行降频。
应用上述数字视频信号的压缩传输装置时,将并行视频数据的时钟通过所述第一可编程逻辑器件1中的第一锁相环11进行倍频,以满足数据串化器最低输入频率,之后通过数据串化器2将并行数据压缩成高速串行LVDS(Low-Voltage Differential Signaling)数据进行传输,接收端通过数据解串器3将串行数据解压缩成并行数据输入给第二可编程逻辑器件4,通过第二可编程逻辑器件4中的第二锁相环41将解调时钟进行降频还原处理成原始时钟,同数据一起输出给显示装置。
通过以上并行数字视频信号的压缩传输装置和方法,有效提高了信号传输的可靠性,降低了信号传输路径的复杂度。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。
Claims (2)
1.一种并行数字视频信号的压缩传输装置,其特征在于,包括:
第一可编程逻辑器件(1),接收视频输入并行数字信号;
第一可编程逻辑器件(1)内设置第一锁相环(11),所述第一锁相环将时钟进行倍频;
与第一可编程逻辑器件(1)相连接的数据串化器(2),所述数据串化器(2)用于将并行数据压缩成串行数据;
与上述数据串化器(2)相连接的数据解串器(3),将串行数据解压缩成并行数据;
与数据解串器(3)相连的第二可编程逻辑器件(4),所述第二可编程逻辑器件(4)内设置有第二锁相环(41),所述第二锁相环(41)将时钟进行降频。
2.一种应用权利要求1所述并行数字视频信号的压缩传输装置的压缩传输方法,其特征在于,包括:
将并行视频数据的时钟通过所述第一可编程逻辑器件(1)中的第一锁相环(11)进行倍频,以满足数据串化器最低输入频率;
通过数据串化器(2)将并行数据压缩成高速串行数据进行传输,接收端通过数据解串器(3)将串行数据解压缩成并行数据输入给第二可编程逻辑器件(4),通过第二可编程逻辑器件(4)中的第二锁相环(41)将解调时钟进行降频还原处理成原始时钟,同数据一起输出给显示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012105289644A CN103037222A (zh) | 2012-12-04 | 2012-12-04 | 一种并行数字视频信号的压缩传输装置和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012105289644A CN103037222A (zh) | 2012-12-04 | 2012-12-04 | 一种并行数字视频信号的压缩传输装置和方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103037222A true CN103037222A (zh) | 2013-04-10 |
Family
ID=48023643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012105289644A Pending CN103037222A (zh) | 2012-12-04 | 2012-12-04 | 一种并行数字视频信号的压缩传输装置和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103037222A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106339341A (zh) * | 2016-08-22 | 2017-01-18 | 长沙中部芯空微电子研究所有限公司 | 一种片上并行SerDes***及实现方法 |
CN109905204A (zh) * | 2019-03-29 | 2019-06-18 | 京东方科技集团股份有限公司 | 一种数据发送、接收方法、相应装置和存储介质 |
CN111028848A (zh) * | 2019-11-25 | 2020-04-17 | 北京声智科技有限公司 | 压缩语音处理方法、装置及电子设备 |
CN114143513A (zh) * | 2021-12-29 | 2022-03-04 | 重庆紫光华山智安科技有限公司 | 一种多维特征采集装置及图像采集方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101944989A (zh) * | 2010-09-17 | 2011-01-12 | 华为技术有限公司 | 同步以太网传送方法及装置 |
CN102740128A (zh) * | 2012-06-12 | 2012-10-17 | 康佳集团股份有限公司 | 一种具有上网功能的视频传送装置及其实现方法 |
-
2012
- 2012-12-04 CN CN2012105289644A patent/CN103037222A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101944989A (zh) * | 2010-09-17 | 2011-01-12 | 华为技术有限公司 | 同步以太网传送方法及装置 |
CN102740128A (zh) * | 2012-06-12 | 2012-10-17 | 康佳集团股份有限公司 | 一种具有上网功能的视频传送装置及其实现方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106339341A (zh) * | 2016-08-22 | 2017-01-18 | 长沙中部芯空微电子研究所有限公司 | 一种片上并行SerDes***及实现方法 |
CN109905204A (zh) * | 2019-03-29 | 2019-06-18 | 京东方科技集团股份有限公司 | 一种数据发送、接收方法、相应装置和存储介质 |
CN111028848A (zh) * | 2019-11-25 | 2020-04-17 | 北京声智科技有限公司 | 压缩语音处理方法、装置及电子设备 |
CN111028848B (zh) * | 2019-11-25 | 2022-10-11 | 北京声智科技有限公司 | 压缩语音处理方法、装置及电子设备 |
CN114143513A (zh) * | 2021-12-29 | 2022-03-04 | 重庆紫光华山智安科技有限公司 | 一种多维特征采集装置及图像采集方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10331611B2 (en) | Devices and methods for providing reduced bandwidth DisplayPort communication | |
US20060095613A1 (en) | Next generation 8B10B architecture | |
CN102223512B (zh) | 一种支持多格式音视频信号与串口数据转换的***及方法 | |
CN103747220A (zh) | 计算机通用接口的数据光纤传输*** | |
US8432954B2 (en) | Video serializer/deserializer having selectable multi-lane serial interface | |
CN103037222A (zh) | 一种并行数字视频信号的压缩传输装置和方法 | |
CN103118257A (zh) | 高清视频格式的数据传输集成接口 | |
CN102186073A (zh) | 高速球型摄像机中hd-sdi视频信号传输***及方法 | |
CN101729790A (zh) | 矩阵式多计算机切换器***及信号延伸器*** | |
CN104954721A (zh) | 一种基于fpga的dvi视频接收解码方法 | |
CN209000510U (zh) | 可级联的led显示屏控制卡 | |
CN101098436A (zh) | 基于通用hdmi设备的高清视频图像采集显示方法 | |
CN203984579U (zh) | 高清***及使用该高清***的视频传输*** | |
US10049067B2 (en) | Controller-PHY connection using intra-chip SerDes | |
US20190028724A1 (en) | Signal extension method and system | |
CN104717440A (zh) | Led发送卡级联接口 | |
CN210491049U (zh) | 一种hdmi分配延长器 | |
CN102572361B (zh) | 高清远距离视频传输编码设备 | |
CN202818499U (zh) | Sdi信号调理器 | |
US9661192B2 (en) | Video signal transmission apparatus | |
CN202488592U (zh) | 一种实时高清视频发送器 | |
CN202364224U (zh) | 四芯光纤hdmi*** | |
CN102075510B (zh) | Ts流转asi流的装置及相应的可控asi流输出*** | |
CN105610509B (zh) | 一种160m光传输设备 | |
CN103686170A (zh) | 短距离多路视频的传输方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20130410 |