CN102867845A - 一种n型纵向高耐压的横向双扩散金属氧化物半导体晶体管 - Google Patents

一种n型纵向高耐压的横向双扩散金属氧化物半导体晶体管 Download PDF

Info

Publication number
CN102867845A
CN102867845A CN2012103661933A CN201210366193A CN102867845A CN 102867845 A CN102867845 A CN 102867845A CN 2012103661933 A CN2012103661933 A CN 2012103661933A CN 201210366193 A CN201210366193 A CN 201210366193A CN 102867845 A CN102867845 A CN 102867845A
Authority
CN
China
Prior art keywords
type
region
oxide
semiconductor transistor
diffused metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012103661933A
Other languages
English (en)
Inventor
祝靖
林吉勇
杨卓
钱钦松
孙伟锋
陆生礼
时龙兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN2012103661933A priority Critical patent/CN102867845A/zh
Publication of CN102867845A publication Critical patent/CN102867845A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

一种N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,包括:P型硅衬底,在P型硅衬底上设有N-漂移区及P型体区,且P型硅衬底的上表面为N-漂移区及P型体区覆盖,在P型体区上方设有N型源区、P型体接触区及栅氧化层,在N-漂移区上方设有N型缓冲层,在N型缓冲层上方设有N型漏区,在栅氧化层上方设有多晶硅栅,在N型源区、P型体接触区、多晶硅栅、N-漂移区、N型漏区上方设有场氧化层,在N型源区及P型体接触区上接有穿通场氧化层的第一金属引线,多晶硅栅接有穿通场氧化层的第二金属引线,N型漏区接有穿通场氧化层的第三金属引线,其特征在于,在P型硅衬底上设有超结结构,超结结构由连接漏区及衬底方向相间分布的N型区和P型区构成。

Description

一种N型纵向高耐压的横向双扩散金属氧化物半导体晶体管
技术领域
本发明涉及功率半导体器件技术领域,更具体的说,是关于提高纵向耐压的一种漏端带有纵向超结结构的横向双扩散金属氧化物半导体晶体管。
背景技术
功率半导体器件是电力电子***中进行能量控制和转换的基本元件,电力电子技术的不断发展为功率半导体器件开拓了广泛的应用领域。以具有较快的开关速度、较宽的安全工作区特点的横向双扩散金属氧化物半导体晶体管为代表的现代电力电子器件和相关产品在计算机、通讯、消费电子、汽车电子为代表的4C产业中发挥着重要作用。如今,功率器件正向着提高工作电压、增加工作电流、减小导通电阻和集成化的方向发展。超结的发明是功率金属氧化物半导体晶体管技术上的一个里程碑。
功率器件广泛应用于电力电子领域,许多的应用场合要求其必须能够承受较高的电压。而器件的耐压由横向上的耐压和纵向上的耐压两者共同决定。提高横向耐压通常采用RESURF(减小表面电场),浮空场限环,VLD(漂移区变掺杂)等技术,目前已能将横向耐压提高到很高的水平(1000V以上),此时,器件的击穿很多时候发生在纵向结构上,因此,功率器件的纵向耐压成为决定器件耐压的关键因素。
传统的提高纵向耐压的方法是增大器件的外延层厚度,但厚的外延层在工艺上势必增加隔离难度.同时也使外延时间加长,增加成本,所以为了满足高、低压兼容的需要,在硅基中采用超薄外延横向技术已成为发展的趋势。因此在横向耐压足够高时,就有必要对器件纵向结构进行优化,从而提高器件的纵向耐压,进而提高整个功率器件的击穿电压。
发明内容
本发明提供一种N型纵向高耐压横向双扩散金属氧化物半导体晶体管,本发明能提高器件的纵向耐压,从而提高整个器件的击穿电压。
本发明采用如下技术方案:
一种N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,包括:P型硅衬底,在P型硅衬底上设有N-漂移区、P型体区及超结结构,超结结构由连接漏区及衬底方向相间分布的N型区和P型区构成,且P型硅衬底的上表面为N-漂移区、P型体区及超结结构覆盖,在P型体区上方设有N型源区、P型体接触区及栅氧化层,在N-漂移区上方设有N型缓冲层,在N型缓冲层上方设有N型漏区,在栅氧化层上方设有多晶硅栅,在N型源区、P型体接触区、多晶硅栅、N-漂移区、N型漏区上方设有场氧化层,在N型源区及P型体接触区上接有穿通场氧化层的第一金属引线,多晶硅栅接有穿通场氧化层的第二金属引线,N型漏区接有穿通场氧化层的第三金属引线。
与现有技术相比,本发明具有如下优点:
1、本发明的带有超结结构的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管采用了新结构,即在N型缓冲层13和P型衬底1之间加入N型区和P型区相间分布的超结结构。相对于传统的没有纵向超结的横向双扩散金属氧化物半导体晶体管(图2),本发明实现了三个面的耗尽,即超结结构中的N型区14和P型区15之间的侧面的耗尽,超结结构中的P型区15顶部与漏端N型缓冲层13底部之间的耗尽,超结结构中的N型区14底部与P型衬底1之间的耗尽。这样的耗尽机制使超结结构中的N型区14和P型区15之间完全耗尽,这相当于在N型缓冲层13和P型衬底1之间加入了一层介质层,使N型缓冲层13和P型衬底1形成PIN的二极管结构,其电场结构如图3所示,而图4为传统的没有超结结构的横向双扩散金属氧化物半导体晶体管的电场分布,因为器件的纵向耐压正是对图3和图4所示电场进行积分,从图3和图4的比较可以看出,带有超结结构的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管的新型结构耐压比没有超结的传统的横向双扩散金属氧化物半导体晶体管的耐压高,因此采用带有纵向超结的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管的新型结构提高了器件的耐压。
2、本发明的带有超结结构的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,由于漏端下的超结结构完全耗尽,与传统的没有纵向超结结构的横向双扩散金属氧化物半导体晶体管相比,具有在相同耐压下外延厚度较小,或相同厚度的外延层时,具有更高的耐压。
3、本发明的带有超结结构的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,完全基于现有的制备横向双扩散晶体管的工艺,具有较好的兼容性。
4、本发明的带有超结结构的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管散热性好,成本低。
附图说明
图1是本发明所述的漏端带有纵向超结的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管。
图2是本发明所述的传统的漏端没有纵向超结的N型横向双扩散金属氧化物半导体晶体管。
图3是本发明所述的漏端带有纵向超结的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管的超结耗尽原理及超结附近的电场分布。
图4是本发明所述的漏端带没有有纵向超结的N型横向双扩散金属氧化物半导体晶体管的P衬底N-漂移区结附近的电场分布。
图5是本发明所述的漏端带有纵向超结的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管(new structure)与漏端没有纵向超结的N型横向双扩散金属氧化物半导体晶体管(original structure)的关态击穿电压比较图。
具体实施方式
参照图1,一种N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,包括:P型硅衬底1,在P型硅衬底1上设有N-漂移区2、P型体区3及超结结构,超结结构由连接漏区及衬底方向相间分布的N型区14和P型区15构成,且P型硅衬底1的上表面为N-漂移区2、P型体区3及超结结构覆盖,在P型体区3上方设有N型源区4、P型体接触区5及栅氧化层8,在N-漂移区2上方设有N型缓冲层13,在N型缓冲层13上方设有N型漏区12,在栅氧化层8上方设有多晶硅栅9,在N型源区4、P型体接触区5、多晶硅栅9、N-漂移区2、N型漏区12上方设有场氧化层6,在N型源区4及P型体接触区5上接有穿通场氧化层6的第一金属引线7,多晶硅栅9接有穿通场氧化层6的第二金属引线10,N型漏区接有穿通场氧化层6的第三金属引线11。
本实例中还采用如下的技术措施来进一步提高本发明的性能:
所述的超结结构的宽度比N型漏区的宽度大。
所述的超结结构可以采用多次外延和离子注入工艺形成。
本发明采用如下方法来制备:
1、选择一块P型硅衬底,对其进行清洗,然后按区域进行硼离子注入或磷离子注入,之后进行外延,再进行离子注入,如此进行多次离子注入和外延,经高温扩散即可形成超结结构。
2、然后离子注入形成N-漂移区和N型缓冲层,之后通过离子注入和高温扩散形成P型体区,接着进行场氧的生长,并进行场注,调整沟道阈值电压,然后进行栅氧化层生长,淀积刻蚀多晶硅形成多晶硅栅和多晶硅场板,源漏注入形成N型源区、P型体接触区和N型漏区,然后淀积场氧化层。
3、刻蚀场氧化层,形成N型源区、P型体接触区、多晶硅栅及N型漏区的金属电极引出孔,淀积金属层,刻蚀金属层形成N型超结横向双扩散金属氧化物半导体晶体管的N型源区、P型体接触区的引出电极,多晶硅栅的引出电极和N型漏区的引出电极。最后,进行钝化处理。

Claims (2)

1.一种N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,包括:P型硅衬底(1),在P型硅衬底(1)上设有N-漂移区(2)及P型体区(3),且P型硅衬底(1)的上表面为N-漂移区(2)及P型体区(3)覆盖,在P型体区(3)上方设有N型源区(4)、P型体接触区(5)及栅氧化层(8),在N-漂移区(2)上方设有N型缓冲层(13),在N型缓冲层(13)上方设有N型漏区(12),在栅氧化层(8)上方设有多晶硅栅(9),在N型源区(4)、P型体接触区(5)、多晶硅栅(9)、N-漂移区(2)、N型漏区(12)上方设有场氧化层(6),在N型源区(4)及P型体接触区(5)上接有穿通场氧化层(6)的第一金属引线(7),多晶硅栅(9)接有穿通场氧化层(6)的第二金属引线(10),N型漏区接有穿通场氧化层(6)的第三金属引线(11),其特征在于,在P型硅衬底(1)上设有超结结构,超结结构由连接漏区及衬底方向相间分布的N型区(14)和P型区(15)构成。
2.根据权利要求1所述的N型纵向高耐压的横向双扩散金属氧化物半导体晶体管,其特征在于,超结结构宽度要比N型漏区(12)大。
CN2012103661933A 2012-09-27 2012-09-27 一种n型纵向高耐压的横向双扩散金属氧化物半导体晶体管 Pending CN102867845A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012103661933A CN102867845A (zh) 2012-09-27 2012-09-27 一种n型纵向高耐压的横向双扩散金属氧化物半导体晶体管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012103661933A CN102867845A (zh) 2012-09-27 2012-09-27 一种n型纵向高耐压的横向双扩散金属氧化物半导体晶体管

Publications (1)

Publication Number Publication Date
CN102867845A true CN102867845A (zh) 2013-01-09

Family

ID=47446580

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012103661933A Pending CN102867845A (zh) 2012-09-27 2012-09-27 一种n型纵向高耐压的横向双扩散金属氧化物半导体晶体管

Country Status (1)

Country Link
CN (1) CN102867845A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070013008A1 (en) * 2005-07-13 2007-01-18 Shuming Xu Power LDMOS transistor
CN101777581A (zh) * 2009-12-18 2010-07-14 东南大学 P型超结横向双扩散半导体金属氧化物晶体管
CN101916779A (zh) * 2010-07-20 2010-12-15 中国科学院上海微***与信息技术研究所 可完全消除衬底辅助耗尽效应的soi超结ldmos结构
CN101969074A (zh) * 2010-10-28 2011-02-09 电子科技大学 一种高压ldmos器件
CN102097480A (zh) * 2010-12-22 2011-06-15 东南大学 N型超结横向双扩散金属氧化物半导体管

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070013008A1 (en) * 2005-07-13 2007-01-18 Shuming Xu Power LDMOS transistor
CN101777581A (zh) * 2009-12-18 2010-07-14 东南大学 P型超结横向双扩散半导体金属氧化物晶体管
CN101916779A (zh) * 2010-07-20 2010-12-15 中国科学院上海微***与信息技术研究所 可完全消除衬底辅助耗尽效应的soi超结ldmos结构
CN101969074A (zh) * 2010-10-28 2011-02-09 电子科技大学 一种高压ldmos器件
CN102097480A (zh) * 2010-12-22 2011-06-15 东南大学 N型超结横向双扩散金属氧化物半导体管

Similar Documents

Publication Publication Date Title
CN107204372B (zh) 一种优化终端结构的沟槽型半导体器件及制造方法
US8659076B2 (en) Semiconductor device structures and related processes
CN109920854B (zh) Mosfet器件
EP3465766B1 (en) Electric field shielding in silicon carbide metal-oxide-semiconductor (mos) device cells using channel region extensions
CN102376762B (zh) 超级结ldmos器件及制造方法
CN101916779B (zh) 可完全消除衬底辅助耗尽效应的soi超结ldmos结构
CN102201445B (zh) 一种psoi横向超结功率半导体器件
CN102097480B (zh) N型超结横向双扩散金属氧化物半导体管
CN103050540A (zh) 使用高介电常数槽结构的低比导通电阻的横向功率器件
CN102751332B (zh) 耗尽型功率半导体器件及其制造方法
CN102610641B (zh) 高压ldmos器件及其制造方法
CN108122975A (zh) 超结器件
CN106129117A (zh) 一种高可靠性的横向双扩散金属氧化物半导体管
CN110350032A (zh) 一种半导体器件
CN112186027A (zh) 一种带有栅极沟槽结构的碳化硅mosfet
CN107170801B (zh) 一种提高雪崩耐量的屏蔽栅vdmos器件
CN204130542U (zh) 功率半导体器件
CN203617299U (zh) 一种双扩散金属氧化物半导体
CN110047930A (zh) Vdmos器件
CN102867844A (zh) 一种p型纵向高耐压的横向双扩散金属氧化物半导体晶体管
CN108682691A (zh) 横向扩散金属氧化物半导体器件的制造方法及半导体器件
CN102637744B (zh) Soi横向超结功率mosfet器件
CN102097481B (zh) P型超结横向双扩散金属氧化物半导体管
CN101771081B (zh) N型超结横向双扩散半导体金属氧化物晶体管
CN103839978B (zh) 一种中高压沟槽型功率器件的终端结构及其制作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20130109