CN102570989A - 运算放大器 - Google Patents

运算放大器 Download PDF

Info

Publication number
CN102570989A
CN102570989A CN2010106053729A CN201010605372A CN102570989A CN 102570989 A CN102570989 A CN 102570989A CN 2010106053729 A CN2010106053729 A CN 2010106053729A CN 201010605372 A CN201010605372 A CN 201010605372A CN 102570989 A CN102570989 A CN 102570989A
Authority
CN
China
Prior art keywords
input
operational amplifier
pmos
nmos
feedback loop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010106053729A
Other languages
English (en)
Other versions
CN102570989B (zh
Inventor
李超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSMC Technologies Corp
Original Assignee
CSMC Technologies Corp
Wuxi CSMC Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSMC Technologies Corp, Wuxi CSMC Semiconductor Co Ltd filed Critical CSMC Technologies Corp
Priority to CN201010605372.9A priority Critical patent/CN102570989B/zh
Publication of CN102570989A publication Critical patent/CN102570989A/zh
Application granted granted Critical
Publication of CN102570989B publication Critical patent/CN102570989B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

一种运算放大器,其特征在于,其包括:输入结构,其包括NMOS输入运放电路以及PMOS输入运放电路;反馈网络,其包括与NMOS输入运放电路连接的NMOS反馈回路以及与PMOS输入运放电路连接的PMOS反馈回路,所述NMOS反馈回路与PMOS反馈回路用于在输入电压Vi大于参考电压Vref以及输入电压Vi小于参考电压Vref的情况下,使晶体管的电流均取决于输入电压以及输入端电阻的大小;输出结构,将输入结构传输过来的信号进行放大;以及偏置网络,同时对输入结构、输出结构以及反馈网络供电。本发明设置参考电压以及采用高增益的运算放大器反馈回路,且晶体管中的电流具有单向性,可以得到良好的线性跨导,同时实现大(从地到电源电压)的电压输入动态范围。

Description

运算放大器
【技术领域】
本发明涉及集成电路设计领域,尤其涉及运算放大电路。 
【背景技术】
在半导体器件中,运算放大器被广泛地用于放大要处理的信号。在日本未经审查的专利申请,其公开号为No.H6-326529(美国专利No.5,311,145)中公布了运算放大器的示例。运算放大器包括输入级放大器和输出级放大器。输入级放大器根据输出级放大器的输入结构转换输入信号并且放大输入信号。此外,输入级放大器设置流过组成输出级放大器的晶体管的空载电流。输出级放大器放大在输入级放大器中生成的信号并且输出该信号。 
随着MOS尺寸的降低,要求降低电源电压以保证晶体管不被损坏。但考虑到晶体管的阈值电压几乎维持不变(这主要是出于数字逻辑电路中阈值的考虑,维持适当大的MOS管阈值,有利于保证较高的噪声容限),所以当电源电压降低到1.5V,甚至1V左右的时候,故为保证一定的增益,常采用cascade结构,但是传统的cascode结构运算放大器已难以正常工作。同时电源电压的降低导致了输入共模电压范围的降低,为解决这一问题,常是采用Rail-to-Rail(轨对轨)输入结构以解决输入信号范围较小的问题,但该种轨对轨运算放大器的技术问题在于电路结构的输入跨导会随着输入信号的变化而发生变化,从而导致输入跨导出现较大的非线性波动。虽然电流调节技术可以降低输入跨导随输入电压变化的非线性,但效果并不特别优良;同时电路结构也较为复杂,且功耗也较高。 
鉴于以上弊端,却有必要提供一种改良的运算放大电路来解决上述缺陷。 
【发明内容】
本发明的目的在于提供一种运算放大器,以解决因电路结构的输入跨导会 随着输入信号的变化而发生变化,从而导致的较大的非线性的问题。 
实现所述目的的技术方案是:一种运算放大电路,其包括: 
输入结构,其包括NMOS输入运放电路以及PMOS输入运放电路; 
反馈网络,其包括与NMOS输入运放电路连接的NMOS反馈回路以及与PMOS输入运放电路连接的PMOS反馈回路,所述NMOS反馈回路与PMOS反馈回路用于在输入电压Vi大于参考电压Vref以及输入电压Vi小于参考电压Vref的情况下,使晶体管的电流均取决于输入电压以及输入端电阻的大小; 
输出结构,将输入结构传输过来的信号进行放大; 
以及偏置网络,同时对输入结构、输出结构以及反馈网络供电。 
可选地,所述反馈网络采用参考电压Vref并设置反馈回路,由晶体管电流的单向性可知,当输入电压Vi大于参考电压Vref时,所述PMOS反馈回路使PMOS输入运放电路导通,所述NMOS反馈回路使NMOS输入运放电路截止;当输入电压Vi小于参考电压Vref时,所述PMOS反馈回路使PMOS输入运放电路截止,所述NMOS反馈回路使NMOS输入运放电路导通。 
可选地,所述NMOS输入运放电路以及PMOS输入运放电路均设置用于米勒补偿的RC串联电路。 
可选地,所述RC串联电路的米勒补偿电阻Rc取值大于或者等于Cascade串联晶体管的跨导值倒数。 
可选地,所述运算放大器的输出电流大小均为|(Vi-Vref)/R|,得到的跨导值为1/R。 
可选地,所述运算放大电路通过所述反馈网络对输出结构的输出信号进行监控。 
可选地,所述NMOS输入运放电路以及PMOS输入运放电路均采用cascade串联结构。 
可选地,所述运算放大器的电压增益为输出阻抗和所述输入端电阻的比值。 
与现有技术相比,上述运算放大器的有益效果是:本发明设置参考电压以及采用高增益的运算放大器反馈回路,且晶体管中的电流具有单向性,可以得到良好的线性跨导,同时实现大(从地到电源电压)的电压输入动态范围。 
【附图说明】
图1是本发明运算放大器的一种实施方式示意图; 
图2是本发明运算放大器的一种实施例电路图; 
图3是图3所示运算放大器中的比较器201的一种电路图; 
图4是本发明运算放大器的另一种实施例电路图; 
图5是图4所示运算放大器中的运算放大器103的一种电路图。 
【具体实施方式】
参照图1所示,本发明运算放大电路的一种实施方式包括: 
输入结构,获取信号并将信号传输给输出结构; 
输出结构,将输入结构传输过来的信号进行放大; 
反馈网络,提取输出结构放大的信号并反馈给输入结构; 
偏置网络,同时对输入结构、输出结构以及反馈网络供电。 
上述实施方式的运算放大电路,通过反馈网络对输出结构的输出信号,即整个运算放大器的输出端信号进行监控。 
运算放大电路中采用低压高增益运算放大器来对输入端进行电位钳制,并保证输入端输入电压值为参考电压Vref。以下通过一些电路实例对上述低压高增益运算放大器作进一步说明。 
参照图2所示,其为本发明运算放大电路的一种实施例,其输入端为PMOS晶体管P1,当输入信号电压小于参考电压Vref时,输入端P1没有电流流入,则该输入端P1不参与信号的放大;而当输入信号电压大于参考电压Vref时,则流入电流大小为(Vi-Vref)/R,则在Vi>Vref的范围内保证了输入端P1等效 跨导的稳定性,即输入跨导将不会随着输入信号的幅度而发生变化。 
参照图3所示,其为本发明运算放大电路一种实施例中的低压高增益运算放大器的电路结构,该电路结构为两级运算放大器结构,目的在于提供较高的增益。该电路结构中采用NMOS作为输入级,随后的第二级采用PMOS输入,因考虑到电路的稳定性,故在电路结构中采用RC串联米勒补偿技术以消除右零点对***稳定性的影响。其中米勒补偿电阻Rc要求取值大于或者是和MP3(或MP4)的跨导值倒数相等,从而在消除右零点的同时可以引入左零点以增大运算放大器结构的相位裕度。 
为适应不断降低的供电电源电压,同时为满足较高的直流电压增益,故通常在电路结构中采用cascade串联结构来满足较高的增益要求,与此同时,在电路结构中采用频率补偿技术以保证电路结构的稳定。所述低压高增益运算放大器包括:PMOS管MP1~MP4及NMOS管MN1~MN5,其中,NMOS管MN1、MN2作为差动管分别接收输入信号Vi及参考信号Vref;NMOS管MN3接收偏置电压Vb1。 
参照图4所示,其为本发明运算放大电路的另一种实施例,其输入端为NMOS晶体管N1,当输入信号电压小于参考电压Vref时,流过输入端N1的电流大小为(Vref-Vi)/R,此时同样保证了输入端N1跨导的稳定性,即输入跨导将不会随着输入信号的幅度而发生变化;而当输入信号的电压幅度高于参考电压Vref时,输入端N1中流过的电流为零,即输入端N1不参与信号的放大。 
参照图5所示,其为本发明运算放大电路一种实施例中的低压高增益运算放大器的电路结构,该电路结构为两级运算放大器结构,目的在于提供较高的增益。该电路结构中采用PMOS作为输入级,随后的第二级采用NMOS输入,因考虑到电路的稳定性,故在电路结构中采用RC串联米勒补偿技术以消除右零点对***稳定性的影响。其中米勒补偿电阻Rc要求取值大于或者是和MN3’(或MN4’)的跨导值倒数相等,从而在消除右零点的同时可以引入左 零点以增大运算放大器结构的相位裕度。 
所述低压高增益运算放大器包括:PMOS管MP1’~MP5’及NMOS管MN1~MN4,其中,PMOS管MP1’、MP2’作为差动管分别接收输入信号Vi及参考信号Vref;PMOS管MP3’接收偏置电压Vb1。 
由此可见,电路在整个的信号变化范围内可以形成互补的输入输出,而同时又维持了整个范围内跨导的稳定性。即在整个的输入信号幅度范围内,运算放大器结构的输出电流大小均为|(Vi-Vref)/R|,得到的输入跨导为1/R,可以保证输入跨导的稳定性。 
综上所述,本发明运算放大电路的总体结构采用参考电压以及高增益的运算放大器反馈回路,并且晶体管电流的单向性决定了当输入电压和参考电压不同情况下管子的导通状态。并且在整个的输入电压范围内,电流的大小仅仅决定于输入电压以及输入端串接电阻的大小,故该结构可以得到良好的线性跨导,同时实现大(从地到电源电压)的输入动态范围。 
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。 

Claims (8)

1.一种运算放大器,其特征在于,其包括:
输入结构,其包括NMOS输入运放电路以及PMOS输入运放电路;
反馈网络,其包括与NMOS输入运放电路连接的NMOS反馈回路以及与PMOS输入运放电路连接的PMOS反馈回路,所述NMOS反馈回路与PMOS反馈回路用于在输入电压Vi大于参考电压Vref以及输入电压Vi小于参考电压Vref的情况下,使晶体管的电流均取决于输入电压以及输入端电阻的大小;
输出结构,将输入结构传输过来的信号进行放大;
以及偏置网络,同时对输入结构、输出结构以及反馈网络供电。
2.如权利要求1所述的运算放大器,其特征在于,所述反馈网络采用参考电压Vref并设置反馈回路,由晶体管电流的单向性可知,当输入电压Vi大于参考电压Vref时,所述PMOS反馈回路使PMOS输入运放电路导通,所述NMOS反馈回路使NMOS输入运放电路截止;当输入电压Vi小于参考电压Vref时,所述PMOS反馈回路使PMOS输入运放电路截止,所述NMOS反馈回路使NMOS输入运放电路导通。
3.如权利要求2所述的运算放大器,其特征在于,所述NMOS输入运放电路以及PMOS输入运放电路均设置用于米勒补偿的RC串联电路。
4.如权利要求3所述的运算放大器,其特征在于,所述RC串联电路的米勒补偿电阻Rc取值大于或者等于Cascade串联晶体管的跨导值倒数。
5.如权利要求1-4任意一项所述的运算放大器,其特征在于,所述运算放大器的输出电流大小均为|(Vi-Vref)/R|,得到的跨导值为1/R。
6.如权利要求5所述的运算放大器,其特征在于,所述运算放大电路通过所述反馈网络对输出结构的输出信号进行监控。
7.如权利要求6所述的运算放大器,其特征在于,所述NMOS输入运放电路以及PMOS输入运放电路均采用cascade串联结构。
8.如权利要求7所述的运算放大器,其特征在于,所述运算放大器的电压增益为输出阻抗和所述输入端电阻的比值。
CN201010605372.9A 2010-12-27 2010-12-27 运算放大电路 Active CN102570989B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201010605372.9A CN102570989B (zh) 2010-12-27 2010-12-27 运算放大电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010605372.9A CN102570989B (zh) 2010-12-27 2010-12-27 运算放大电路

Publications (2)

Publication Number Publication Date
CN102570989A true CN102570989A (zh) 2012-07-11
CN102570989B CN102570989B (zh) 2016-08-10

Family

ID=46415588

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010605372.9A Active CN102570989B (zh) 2010-12-27 2010-12-27 运算放大电路

Country Status (1)

Country Link
CN (1) CN102570989B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103023440A (zh) * 2012-12-20 2013-04-03 中国科学院微电子研究所 一种提高功率放大器线性度的电路
CN105305971A (zh) * 2015-11-03 2016-02-03 深圳先进技术研究院 一种减小输入电容的低噪前置放大器电路
WO2021026860A1 (zh) * 2019-08-15 2021-02-18 深圳市汇顶科技股份有限公司 放大电路、芯片和电子设备
CN113346855A (zh) * 2021-05-12 2021-09-03 上海磐启微电子有限公司 一种大信号线性放大电路实现方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030080810A1 (en) * 2001-10-25 2003-05-01 Martin Reber Operational amplifier with chopped input transistor pair
CN1751433A (zh) * 2003-02-13 2006-03-22 皇家飞利浦电子股份有限公司 低电压甲乙类跨导电路
CN101635560A (zh) * 2009-08-26 2010-01-27 余浩 高速两级运算放大器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030080810A1 (en) * 2001-10-25 2003-05-01 Martin Reber Operational amplifier with chopped input transistor pair
CN1751433A (zh) * 2003-02-13 2006-03-22 皇家飞利浦电子股份有限公司 低电压甲乙类跨导电路
CN101635560A (zh) * 2009-08-26 2010-01-27 余浩 高速两级运算放大器

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103023440A (zh) * 2012-12-20 2013-04-03 中国科学院微电子研究所 一种提高功率放大器线性度的电路
CN103023440B (zh) * 2012-12-20 2015-10-07 中国科学院微电子研究所 一种提高功率放大器线性度的电路
CN105305971A (zh) * 2015-11-03 2016-02-03 深圳先进技术研究院 一种减小输入电容的低噪前置放大器电路
CN105305971B (zh) * 2015-11-03 2019-04-26 深圳先进技术研究院 一种减小输入电容的低噪前置放大器电路
WO2021026860A1 (zh) * 2019-08-15 2021-02-18 深圳市汇顶科技股份有限公司 放大电路、芯片和电子设备
US11575357B2 (en) 2019-08-15 2023-02-07 Shenzhen GOODIX Technology Co., Ltd. Amplifier circuit, chip and electronic device
CN113346855A (zh) * 2021-05-12 2021-09-03 上海磐启微电子有限公司 一种大信号线性放大电路实现方法
CN113346855B (zh) * 2021-05-12 2023-10-10 上海磐启微电子有限公司 一种大信号线性放大电路实现方法

Also Published As

Publication number Publication date
CN102570989B (zh) 2016-08-10

Similar Documents

Publication Publication Date Title
US7586373B2 (en) Fully differential class AB amplifier and amplifying method using single-ended, two-stage amplifier
CN106160683B (zh) 运算放大器
CN101123418A (zh) 轨至轨ab类放大器
CN101917168B (zh) 用于有源功率因数校正器中的高转换速率跨导放大器
CN109379064A (zh) 一种电流比较器
CN110289820B (zh) 一种运算放大器电路
CN103023437A (zh) 一种新型校正失调电压的动态比较器
CN110011627A (zh) 一种宽输入范围高共模抑制比运算跨导放大器
CN111176358B (zh) 一种低功耗低压差线性稳压器
TWI477067B (zh) 差動放大器及其控制方法
CN103036516B (zh) 低电源电压高共模抑制比运算放大器
CN111030610B (zh) 一种消除直流失调电压全差分运算放大器电路
CN108073218A (zh) 运算放大器电路及带隙基准源
CN101969297B (zh) 应用于全差分运放电路的连续时间共模反馈电路
CN209692711U (zh) 一种宽输入范围高共模抑制比运算跨导放大器
CN102570989A (zh) 运算放大器
US7872531B1 (en) Amplifier bias techniques
US8717083B2 (en) Limiting amplifier and method thereof
WO2015199918A1 (en) Slew rate control boost circuits and methods
JP2019036839A (ja) トランスインピーダンスアンプ
CN209462349U (zh) 一种高线性精度的全差分运算放大器电路结构
CN201781460U (zh) 高增益高速轨对轨输入和输出运算放大器及偏置电路
WO2022116729A1 (zh) 运算放大器的带宽调整电路及带宽调整方法
CN103595352B (zh) 应用于音频放大器输入级的低失真电平位移缓冲电路结构
US9564857B2 (en) Low noise amplifier and chip

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Free format text: FORMER OWNER: WUXI HUARUN SHANGHUA TECHNOLOGY CO., LTD.

Effective date: 20131216

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20131216

Address after: 214028 Wuxi provincial high tech Industrial Development Zone, Hanjiang Road, No. 5, Jiangsu, China

Applicant after: Wuxi CSMC Semiconductor Co., Ltd.

Address before: 214028 Wuxi provincial high tech Industrial Development Zone, Hanjiang Road, No. 5, Jiangsu, China

Applicant before: Wuxi CSMC Semiconductor Co., Ltd.

Applicant before: Wuxi Huarun Shanghua Technology Co., Ltd.

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20171208

Address after: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Patentee after: Wuxi Huarun Shanghua Technology Co., Ltd.

Address before: 214028 Wuxi provincial high tech Industrial Development Zone, Hanjiang Road, No. 5, Jiangsu, China

Patentee before: Wuxi CSMC Semiconductor Co., Ltd.