CN102243505B - 一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路 - Google Patents

一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路 Download PDF

Info

Publication number
CN102243505B
CN102243505B CN201110190045.6A CN201110190045A CN102243505B CN 102243505 B CN102243505 B CN 102243505B CN 201110190045 A CN201110190045 A CN 201110190045A CN 102243505 B CN102243505 B CN 102243505B
Authority
CN
China
Prior art keywords
voltage
operational amplifier
circuit
switch
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110190045.6A
Other languages
English (en)
Other versions
CN102243505A (zh
Inventor
陈君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Silergy Semiconductor Technology Ltd
Original Assignee
Hangzhou Silergy Semiconductor Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Silergy Semiconductor Technology Ltd filed Critical Hangzhou Silergy Semiconductor Technology Ltd
Priority to CN201110190045.6A priority Critical patent/CN102243505B/zh
Publication of CN102243505A publication Critical patent/CN102243505A/zh
Priority to US13/529,079 priority patent/US8710819B2/en
Application granted granted Critical
Publication of CN102243505B publication Critical patent/CN102243505B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters

Abstract

依据本发明的一种低失调、快速响应的电压控制电流源,通过自动校零方法在采用运算放大器实现的电压控制电流源中,将相对于输入参考电压较大的输入失调电压降低至可以接受的范围,减小了其输出误差。并加入采样保持电路提高运算放大器的压摆率,实现了电路的快速响应,本发明尤其适合要求快速响应的应用中,如LED驱动电路。另外,利用自动校零的方法减小输入失调,采用标准CMOS工艺中即可实现电压控制电流源的低输入失调,无需考虑输入失调随温度、时间、光照和辐射的变化而变化,且对版图匹配的要求更低,降低了生产成本和时间。

Description

一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路
技术领域
本发明涉及一种电压控制电流源,尤其涉及一种低失调、快速响应的电压控制电流源及其控制方法,以及应用其的电源电路。
背景技术
电压控制电流源因设计简单,调试方便而得到广泛应用。电压控制电流源有多种实现方法,其中采用运算放大器的实现方法在实际应用中,特别是小输入参考电压的应用中,运算放大器输入端的很小的输入失调即可能导致很大的输出误差,影响了所需电流源的精度。
为解决这一问题,常规的方法是采用大功率场效应晶体管MOSFET或双极型晶体管BJT组成运算放大器中的输入差分对,再通过版图匹配来尽量减少输入的随机失调。但是如果采用大功率场效应晶体管MOSFET,经过了仔细的版图匹配之后,仍存在数毫伏的输入失调。对于如LED驱动电路一类的应用,其输入参考电压仅为数十毫伏,因此数毫伏的输入失调所导致的输出误差仍然是不能接受的结果,此外,输入失调还与温度,光照和辐射等诸多因素有关,这给电压控制电流源的应用带来不便;而双极性晶体管BJT时一方面受现有的CMOS工艺的限制,另一方面,双极性晶体管BJT还有体积较大,受温度等外界影响较大等不足。
另外,在一些电压控制电流源应用于驱动装置的场合,如上述LED驱动电路中,由于其中运算放大器的压摆率有限,限制了其响应速度,继而也限制了LED的开关速度。
图1A示出了现有的一种利用运算放大器实现电压控制电流源的原理图。其中,运算放大器A采用大功率的场效应晶体管MOSFET组成的输入差分对构成,其反馈电路中加入一个N型晶体管Q1和一个P型晶体管Q2,使其输入端的共模电压几乎为零。电阻R1,R2分别决定了通过N型晶体管Q1的电流Io1和P型晶体管Q2的电流Io2,并将正比于电流差(Io1-Io2)的电压反馈到运算放大器A的反相输入端,根据输入电压的大小,相应地输出一定的电流。为降低输出端的失调电流,采用匹配的晶体管(具有相同的β值)并且将运算放大器的残余电压调至零。但这种方案并没有降低对版图匹配的要求,同时,其输出端的失调电流由于场效应晶体管MOSFET本身的特性而随着温度,光照和辐射的变化而变化。
发明内容
有鉴于此,本发明的目的在于提供一种低失调、快速响应的电压控制电流源,其利用自动校零方法解决了运算放大器存在的输入失调问题,并加入采样保持电路提高运算放大器的压摆率,实现了电路的快速响应。
依据本发明一实施例的一种低失调、快速响应的电压控制电流源,用以接收一输入电压,并驱动一输出负载,包括:
时钟信号发生电路,用以接收一为方波信号的控制信号;
在所述控制信号的有效期间内,所述时钟信号发生电路产生一时钟信号,所述时钟信号为一方波信号;
在所述控制信号的无效期间内,所述时钟信号维持为无效状态;
第一运算放大器,其第一端接收所述输入电压,第二端接收所述输出负载的反馈电压;
输入失调消除电路,接收所述时钟信号,当所述时钟信号为有效状态时,在第一时间区间内,其接收所述输入电压和所述输出负载的反馈电压,以消除所述第一运算放大器的输入失调,并存储所述输入失调信息;
所述第一运算放大器根据所述输入电压和所述输出负载的反馈电压之间的误差产生一输出电压;
当所述时钟信号为无效状态时,在第二时间区间内,所述第一运算放大器根据所述输入电压和所述输出负载的反馈电压之间的误差以及存储的所述输入失调信息产生所述输出电压;
采样保持电路,与所述第一运算放大器连接,以接收所述第一运算放大器的输出电压和所述控制信号;
在所述控制信号的有效期间内,所述采样保持电路接收所述第一运算放大器的输出电压;同时,利用所述第一运算放大器的输出电压进行储能;
在所述控制信号的无效期间内,所述采样保持电路对在所述控制信号的有效期间内的储能信息进行保持;
输出电路,与所述采样保持电路连接,用以在所述控制信号的有效期间内,驱动所述输出负载。
优选的,所述控制信号的占空比是变化的;所述时钟信号的占空比是固定的。
进一步地,所述输入失调消除电路包括自动校零电路和第一失调信息存储电路。
进一步地,所述自动校零电路进一步包括,第一开关,第二开关,第三开关,第四开关,第二运算放大器和第二失调信息存储电路;其中,
所述第二运算放大器的第一端和第二端分别与所述第一运算放大器的第一端和第二端连接;
所述第二开关的两端分别连接至所述第二运算放大器的第一端和第二端;
所述第二失调信息存储电路与所述第二运算放大器连接;
所述第三开关的一端连接至所述第二失调信息存储电路与所述第二运算放大器的公共连接点上,另一端连接至所述第二运算放大器的输出端;
所述第四开关,其一端连接至所述第二运算放大器的输出端,另一端连接至所述第一失调信息存储电路。
在所述时钟信号为有效状态时,所述第一开关与第四开关处于闭合状态,所述第二开关和第三开关处于断开状态,所述自动校零电路用以消除第一运算放大器的失调;
在所述时钟信号为无效状态时,所述第一开关与第四开关处于断开状态,所述第二开关和第三开关处于闭合状态,所述自动校零电路用于消除第二运算放大器的失调。
优选地,所述第一失调信息存储电路包括第一电容,所述第二失调信息存储电路包括第二电容;所述第一电容一端与所述第一运算放大器的第三端连接,另一端接地;所述第二电容一端与所述第二运算放大器的第三端连接,另一端接地。
进一步地,所述采样保持电路进一步包括第一开关组和第二开关组,第三电容和一驱动增强电路;其中,
所述第一开关组由开关动作保持一致的第五开关和第六开关组成;所述第五开关和第六开关依次串联后连接至所述第一运算放大器与所述驱动增强电路之间;
所述驱动增强电路的输出端连接至所述输出电路,用以加快电路的响应速度;
所述第三电容一端连接至所述第五开关和第六开关的公共连接点上,一端接地;
所述第二开关组由开关动作保持一致的第七开关和第八开关组成;所述第七开关的一端连接至所述第一开关组与所述驱动增强电路的公共连接点上,另一端接地;所述第八开关的一端连接至所述驱动增强电路与所述输出电路的公共连接点上,另一端接地。
优选地,所述第一开关组和第二开关组的开关动作之间存在一定的死区时间。
进一步地,所述驱动增强电路进一步包括,由第一功率开关管和第二功率开关管连接组成的源随器,由第三功率开关管和第四功率开关管连接组成的推挽电路和第九开关。
优选地,所述输出电路包括一功率开关管,其第一输入端连接所述输出负载,第二输入端通过一输出电阻连接至地,所述第二输入端与所述输出电阻的公共连接点的电压作为所述输出负载的反馈电压连接至所述第一运算放大器的第二端。
优选地,所述电压控制电流源,进一步包括一输入电压产生电路,所述输入电压产生电路由一输入电流源和一输入电阻组成,所述输入电流源与所述输入电阻串联并连接至地,其公共连接点的电压作为所述输入电压连接至所述第一运算放大器的第一端。
依据本发明的一种低失调、快速响应的电压控制电流源的控制方法,包括以下步骤:
接收一为方波信号的控制信号;
在所述控制信号的有效期间内,产生一时钟信号,所述时钟信号为一方波信号;在所述控制信号的无效期间内,所述时钟信号维持为无效状态;
接收所述时钟信号;
当所述时钟信号为有效状态时,在第一时间区间内,接收所述输入电压和所述输出负载的反馈电压,以消除第一运算放大器的输入失调;并存储所述输入失调信息;同时,根据所述输入电压和所述输出负载的反馈电压之间的误差,以产生一输出电压;
在所述时钟信号为无效状态时,在第二时间区间内,根据所述输入电压和所述输出负载的反馈电压之间的误差以及存储的所述输入失调信息,以产生所述输出电压;
在所述控制信号的有效期间内,接收所述输出电压;同时,利用所述输出电压进行储能;
在所述控制信号的无效期间内,对在所述控制信号的有效期间内的储能信息进行保持;
在所述控制信号有效的起始时刻,根据所述输出电压的储能驱动所述输出负载;
在所述控制信号的有效期间内,根据所述输出电压驱动所述输出负载。
优选地,所述控制信号的占空比是变化的,所述时钟信号的占空比是固定的。
进一步的,所述控制方法还包括,在第一时间区间内,第二运算放大器接收所述输入电压和所述输出负载的反馈电压,以消除第一运算放大器的输入失调;
在第二时间区间内,第二运算放大器消除自身失调,并存储自身失调信息。
进一步的,所述控制方法进一步包括,对所述第一运算放大器的输出电压进行增强。
依据本发明的一种低失调、快速响应的电源电路,包括前述的任一项合适的电压控制电流源,还包括:
功率级电路,接收一输入电信号,并产生一输出电信号,以给所述电压控制电流源提供一输入电压;
控制电路,接收表征所述输出负载的反馈信号,并产生一PWM控制信号,以传递至所述电压控制电流源;
所述电压控制电流源,接收所述PWM控制信号,以消除电压控制电流源的输入失调,并根据所述输入电压和所述输出负载的反馈信号,产生一定的电信号来驱动所述输出负载。
依据本发明的电压控制电流源,至少可以实现以下有益效果:
(1)在采用运算放大器实现的电压控制电流源中,将相对于输入参考电压较大的输入失调电压降低至可以接受的范围,减小了其输出误差。
(2)尤其适合应用于要求快速响应的电路中,如LED驱动电路,解决了运算放大器压摆率有限而不能满足快速响应的问题,采用本发明的设计应用于LED装置,其开关速度小于1微秒。
(3)利用自动校零的方法减少输入失调的影响,采用标准CMOS工艺中即可实现电压控制电流源的低输入失调,无需考虑输入失调随温度、时间、光照和辐射的变化而变化,且对版图匹配的要求更低,降低了生产成本和时间。
附图说明
图1所示为采用现有技术的一种电压控制电流源的原理框图;
图2所示为依据本发明的电压控制电流源的第一实施例的原理框图;
图3A所示为依据本发明的电压控制电流源的第二实施例的原理框图;
图3B所示为图3A所示的电压控制电流源的工作波形图;
图4A所示为依据本发明的电压控制电流源的第三实施例的原理框图;
图4B所示为图4A所示的电压控制电流源中自动校零电路的工作波形图;
图5所示为依据本发明的电压控制电流源的第四实施例的原理框图;
图6所示为依据本发明的电压控制电流源的第五实施例的原理框图;
图7所示为依据本发明的电压控制电流源的控制方法的一实施例的流程图;
图8所示为依据本发明一实施例的电源电路的原理框图。
具体实施方式
以下结合附图对本发明的几个优选实施例进行详细描述,但本发明并不仅仅限于这些实施例。本发明涵盖任何在本发明的精髓和范围上做的替代、修改、等效方法以及方案。为了使公众对本发明有彻底的了解,在以下本发明优选实施例中详细说明了具体的细节,而对本领域技术人员来说没有这些细节的描述也可以完全理解本发明。
参考图2,为依据本发明的电压控制电流源的第一实施例的原理框图,其由时钟信号发生电路201,第一运算放大器202,输入失调消除电路203,采样保持电路204和输出电路205组成。
时钟信号发生电路201,用以接收一控制信号;所述控制信号为一占空比可变的方波信号,并据此产生一与所述控制信号具有一定时序关系的时钟信号CLK;
第一运算放大器202,其同相输入端接收一输入电压Vin,反相输入端接收所述电压控制电流源的输出负载的反馈电压Vfb
输入失调消除电路203,接收所述时钟信号CLK,用以消除所述第一运算放大器202的输入失调;
采样保持电路204,与所述第一运算放大器202连接,以接收所述第一运算放大器202的输出电压和所述控制信号;
输出电路205,与所述采样保持电路204连接,用以在所述控制信号的有效期间内,驱动输出负载。
在所述控制信号的有效期间内,所述时钟信号CLK为一占空比固定的方波信号,其起始时刻为有效状态且与所述控制信号变为有效状态的起始时刻保持同步;在所述控制信号的无效期间内,所述时钟信号CLK维持为无效状态。
在所述时钟信号为有效状态时,在第一时间区间内,所述输入失调消除电路203接收所述输入电压Vin和所述输出负载的反馈电压Vfb,以消除所述第一运算放大器202的输入失调,并存储所述输入失调信息。所述第一运算放大器202根据所述输入电压Vin和所述输出负载的反馈电压Vfb之间的误差产生一输出电压。
在所述时钟信号为无效状态时,在第二时间区间内,所述输入失调消除电路203不参与消除所述第一运算放大器202的输入失调,第一运算放大器202利用其存储的所述输入失调信息消除其输入失调,并根据所述输入电压Vin和所述输出负载的反馈电压Vfb之间的误差产生所述输出电压。
在所述控制信号的有效期间,所述采样保持电路204接收所述第一运算放大器202的输出电压,并通过输出电路为所述输出负载供电,同时利用所述第一运算放大器的输出电压进行储能。
在所述控制信号的无效期间,所述输入失调消除电路203不参与消除所述第一运算放大器202的输入失调,所述采样保持电路204对在所述控制信号的有效期间内的储能信息进行保持,以保证在所述控制信号变为有效状态后,其储能通过输出电路快速驱动负载,以实现电路的快速响应。
参考图3A,所示为依据本发明的电压控制电流源的第二实施例的原理框图。具体描述了输入失调消除电路203和输出电路205的一种实现方法。并在图2所示的实施例的基础上增加了一输入电压产生电路。
在该实施例中加入的输入电压产生电路由输入电流源Iin和输入电阻Rin组成。所述输入电流源Iin与所述输入电阻Rin串联并连接至地,其公共连接点的电压做为所述输入电压Vin连接至所述第一运算放大器202的同相输入端。所述输入电压Vin的大小为所述输入电流源Iin的电流值与所述输入电阻Rin的阻值的乘积。
所述输入失调消除电路203包括自动校零电路301和第一失调信息存储电路302。
所述输出电路205包括一功率开关管303,其为一MOSFET晶体管,其漏极连接所述输出负载,源极通过输出电阻Ro连接至地,其源极与所述输出电阻Ro的公共连接点的电压作为所述输出负载的反馈电压Vfb连接至所述第一运算放大器202的反相输入端。
为方便说明,以下以高电平使能逻辑为例,结合图3B所示的图3A所示电压控制电流源的工作波形图来详细说明所述电压控制电流源的工作原理。其中Vctrl代表所述控制信号。
(1)t1-t4
当所述控制信号Vctrl在t1时刻由低电平变为高电平时,所述采样保持电路204利用其内部储能快速驱动所述功率开关管303,开始为所述输出负载供电,实现电路的快速响应,且所述第一运算放大器202与所述采样保持电路204之间为通路状态。
在此期间内,***处于动态过程时,即当所述输出负载的反馈电压Vfb小于所述输入电压Vin,所述第一运算放大器202将其差值放大,通过其输出电压调节所述电压控制电流源的输出电流Io。所述采样保持电路204接收所述输出电压为输出负载供电的同时,利用所述输出电压进行储能。***处于稳态时,自动校零电路301与第一失调信息存储电压302用以消除所述第一放大器202的输入失调。
(1.1)t1-t2
从t1时刻至t2时刻,所述控制信号Vctrl和所述时钟信号CLK均为高电平有效状态,所述自动校零电路301接收所述输入电压Vin和所述输出负载的反馈电压Vfb,以消除所述第一运算放大器202的输入失调,并将所述输入失调信息存储在所述第一失调信息存储电路302中。
(1.2)t2-t3
从t2时刻至t3时刻,所述控制信号Vctrl为高电平有效状态,而所述时钟信号CLK为低电平无效状态,在此期间内,所述自动校零电路301不参与消除所述第一运算放大器202的输入失调,所述第一运算放大器202利用所述第一失调信息存储电路302中的存储的信息来消除其输入失调。
所述自动校零电路交替工作在上述两种状态内直至所述控制信号Vctrl再次变为低电平。
(2)t4-t5
当所述控制信号Vctrl在t4时刻由高电平变为低电平时,所述采样保持电路204控制所述功率开关管303迅速关断,使负载断电,且所述第一运算放大器202与采样保持电路204之间为断路状态。
从t4时刻至t5时刻,所述控制信号Vctrl和时钟信号CLK均为低电平无效状态,此期间内,所述采样保持电路204对在所述控制信号Vctrl为高电平有效期间内的储能进行保持,以保证在所述控制信号Vctr重新变为高电平后,其储能通过输出电路快速驱动负载,以实现电路的快速响应。所述自动校零电路301的工作状态与其在t2时刻至t3时刻相同,即不参与消除所述第一运算放大器202的输入失调。
另外,从图中的结构关系可以很容易的推论出输出电流Io与输入电阻Rin、输出电阻Ro满足下列关系式:
IinRin=IoRo               (1)
可见,采用图3A所示的依据本发明的电压控制电流源,通过配置所述输入电阻Rin和输出电阻Ro的阻值,即可实现输入电压对输出电流的控制。通过自动校零电路消除所述电路的输入失调,提高了其输出的精度。另外采用该实施例中所述控制信号和时钟信号CLK的特殊时序关系有效地解决了因控制信号脉冲过窄以至于在其有效期间内,自动校零电路来不及消除所述电路的输入失调的问题。其中输出电路可以由任何合适类型的开关器件实现。
参考图4A,所示为依据本发明的电压控制电流源的第三实施例的原理框图;具体描述了自动校零电路301和第一失调信息存储电路302的一种实现方法。
所述第一失调信息存储电路302由第一电容C1实现,其一端与所述第一运算放大器202的另一反相输入端连接,另一端接地;
所述自动校零电路301包括第一开关S1,第二开关S2,第三开关S3,第四开关S4,第二运算放大器401和由第二电容C2实现的第二失调信息存储电路;其中,
所述第二运算放大器401的同相输入端与所述第一运算放大器202的同相输入端连接,其反相输入端通过所述第一开关S1与所述第一运算放大器202的反相输入端连接;
所述第二开关S2的两端分别连接至所述第二运算放大器401的同相输入端和反相输入端;
所述第二电容C2一端与所述第二运算放大器401的另一反相输入端连接,另一端接地;
所述第三开关S3的一端连接至所述第二电容C2与所述第二运算放大器401的公共连接点上,另一端连接至所述第二运算放大器401的输出端;
所述第四开关S4,其一端连接至所述第二运算放大器401的输出端,另一端连接至所述第一电容C1与所述第一运算放大器202的公共连接点。
通过控制所述第一开关S1,第二开关S2,第三开关S3和第四开关S4的开关状态进而控制所述自动校零电路301的工作状态。
以下结合图4B所示的图4A所示电压控制电流源中自动校零电路的工作波形图,并以高电平使能逻辑为例来详细说明所述自动校零电路301的工作过程。其中V1,V2,V3,V4分别代表对应于所述第一开关S1,第二开关S2,第三开关S3和第四开关S4的控制信号。
(1)t1-t4
在t1时刻,所述控制信号Vctrl由低电平变为高电平,同时,所述时钟信号CLK开始为具有一定占空比的方波。所述控制信号V3,V2,V1和V4相应在t1,t2,t3,t4时刻分别发生状态改变,与之对应的开关分别进行相应开关动作。在t4时刻,所述第一开关S1与第四开关S4处于闭合状态,所述第二开关S2和第三开关S3处于断开状态,所述自动校零电路301开始消除所述第一运算放大器的失调。
(2)t4-t5
在t4时刻至t5时刻期间内,所述第二运算放大器401接收所述输入电压Vin和所述输出负载的反馈电压Vfb,通过所述第二运算放大器401对所述第一运算放大器202的输入失调进行放大,在输出端将放大后的输入失调输入至所述第一运算放大器202通过内部调节消除输入失调。同时,所述第二运算放大器401的输出对所述第一电容C1充电,将所述输入失调信息存储在所述第一电容C1上。
(3)t5-t8
在t5时刻,所述时钟信号CLK变为低电平。所述控制信号V4,V3,V1和V2相应在t5,t6,t7,t8时刻分别发生状态改变,与之对应的开关分别进行相应开关动作。在t8时刻,所述第一开关S1与第四开关S4处于断开状态,所述第二开关S2和第三开关S3处于闭合状态,所述自动校零电路301开始消除所述第二运算放大器401的自身失调。
(4)t8-t9
在t8时刻至t9时刻期间内,所述自动校零电路301不参与消除所述第一运算放大器202的输入失调。所述第一运算放大器利用所述第一电容C1上存储的输入失调信息来消除其输入失调。
所述第二运算放大器401的同相输入端和反相输入端短接,其对自身输入失调电压进行放大后,反馈输入至内部以消除其自身失调。同时所述第二运算放大器401的输出对所述第二电容C2充电,将自身失调信息存储在所述第二电容C2上,以保证在所述自动校零电路301重新开始消除所述第一运算放大器202的失调时,将所述第二电容C2上的存储的自身失调信息输入至所述第二运算放大器401使其自身失调仍保持为零。
从t9时刻开始,所述时钟信号CLK变为高电平,以上过程周而复始,直至所述控制信号Vctrl变为低电平时,所述时钟信号CLK变为低电平,在此期间,所述自动校零电路301一直用以消除所述第二运算放大器401的失调,其工作过程如(4)所述,以保证所述控制信号Vctrl变为高电平,所述自动校零电路301再次消除所述第一运算放大器202的失调,其利用所述第二电容C2保持自身失调为零。
可见,采用图4A所示的依据本发明的电压控制电流源电路,通过自动校零电路消除自身失调和消除所述第一运算放大器失调的过程,可以有效的消除所述电路的输入失调,提高了其输出的精度。
参考图5,所示为依据本发明的电压控制电流源的第四实施例的原理框图;具体描述了采样保持电路204的一种实现方法和工作原理。
在该实施例中,所述采样保持电路204由开关动作保持一致的第五开关S5和第六开关S6组成的第一开关组,开关动作保持一致的第七开关S7和第八开关S8组成的第二开关组,第三电容C3和一驱动增强电路501组成。其中,
所述第五开关S5和第六开关S6依次串联后连接至所述第一运算放大器202与所述驱动增强电路501之间;
所述驱动增强电路501的输出端连接至所述功率开关管303的栅极,用以加快其开关响应速度;
所述第三电容C3一端连接至所述第五开关S5和第六开关S6的公共连接点上,一端接地;
所述第七开关S7的一端连接至所述第一开关组与所述驱动增强电路501的公共连接点上,另一端接地;所述第八开关S8的一端连接至所述驱动增强电路501与所述功率开关管303的公共连接点上,另一端接地。
以下以高电平使能逻辑为例来详细说明所述采样保持电路204的工作过程。其中V5,6,V7,8分别代表对应于所述第一开关组和第二开关组的控制信号。为防止第一开关组和第二开关组的开关同时闭合,控制信号V5,6,V7,8,之间存在一定的死区时间。
所述控制信号由低电平变为高电平时,所述控制信号V7,8同时由高电平变为低电平,所述第二开关组断开,经过一定的死区时间后,所述控制信号V5,6由低电平变为高电平,所述第一开关组闭合,此时利用所述第三电容C3上的储能通过所述驱动增强电路501快速驱动所述功率开关管303导通,电压控制电流源开始为负载供电。在所述第一开关组处于闭合状态,所述第二开关组处于断开状态的期间内,所述采样保持电路204工作在采样状态,其接收所述第一运算放大器202的输出电压,同时利用其输出电压向所述第三电容C3充电储能。
当所述控制信号由高电平变为低电平,所述控制信号V5,6同时由高电平变为低电平,所述第一开关组断开,经过一定的死区时间后,所述控制信号V7,8由低电平变为高电平,所述第二开关组闭合,所述功率开关管303关断。
在所述第一开关组处于断开状态,所述第二开关组处于闭合状态的期间内,所述采样保持电路202工作在保持状态,对其在所述控制信号有效期间内所述第三电容C3上的储能信息进行保持,以保证在所述控制信号再次有效时,其储能能够快速驱动所述功率开关管303。
可见,采用图5所示的依据本发明的电压控制电流源,在消除驱动电路的输入失调,提高其输出的精度的同时,利用采样保持电路在功率开关管关断后保持其开通时所需电能,使其再次开通的速度得到了很大的提高,实现了所述电路的快速响应。
在以上实施例中,所述功率开关管303为MOSFET晶体管,其源极和栅极之间的寄生电容Cgs作为驱动电容,通过对其充放电控制所述功率开关管303的导通和关断,但一般大功率MOSFET晶体管的寄生电容Cgs比较大,不可避免地影响了开关速度。在本发明中,采用驱动增强电路解决这一问题。
参考图6,所示为依据本发明的电压控制电流源的第五实施例的原理框图;具体描述驱动增强电路501的一种实现方法和工作原理。所述驱动增强电路502包括由第一功率开关管T1和第二功率开关管T2连接组成的源随器,由第三功率开关管T3和第四功率开关管T4连接组成的推挽电路和第九开关S9
其中电流源Is1与所述第一功率开关管T1依次串联连接在输入电压源Vcc和地之间,其公共连接点连接至所述第三功率开关管T3的栅极;
所述第二功率开关管T2与电流源Is2依次串联连接在所述输入电压源Vcc和地之间,其公共连接点连接至所述第四功率开关管T4的栅极;所述第一功率开关管T1和第二功率开关管T2的栅极相连接,其公共连接点连接至所述第一开关组;
所述第三功率开关管T3和第四功率开关管T4依次串联连接在所述输入电压源Vcc和地之间,其公共连接点连接至所述功率开关管303的栅极;
所述第九开关S9的一端连接至所述第一功率开关管T1和所述电流源Is1的公共连接点与所述第三功率开关管T3的栅极的连线上,另一端接地。所述第九开关的开关动作S9与所述第二开关组保持一致。
当所述控制信号变为高电平,需要驱动所述功率开关管303导通时,所述第一开关组闭合后,经过一段死区时间,所述第九开关S9与所述第二开关组均断开,继而所述第三功率开关T3管导通,通过所述源随器抬高其栅极的电压,增大其流入所述功率开关管303栅极的电流,以加快所述寄生电容Cgs的充电过程,继而加快所述功率开关管303的导通。
当所述控制信号变为低电平,需要所述功率开关管303关断时,所述第九开关S9与所述第二开关组同时闭合,经过一段死区时间,所述第一开关组断开,此时所述第三功率开关管T3关断,以保证没有额外电流流入所述功率开关管303,所述寄生电容Cgs通过所述第四功率开关管T4和所述第八开关S8闭合时的导通电阻加速其放电过程,继而加快所述功率开关管303的关断。
以下结合附图对依据本发明的电压控制电流源的控制方法的优选实施例进行详细描述。
参考图7,所示为依据本发明的电压控制电流源的控制方法的一实施例的流程图。其包括以下步骤:
S701:接收一为方波信号的控制信号;
在所述控制信号的有效期间内,产生一时钟信号,所述时钟信号为一方波信号;在所述控制信号的无效期间内,所述时钟信号维持为无效状态;
S702:接收所述时钟信号;
S703:当所述时钟信号为有效状态时,在第一时间区间内,接收所述输入电压和所述输出负载的反馈电压,以消除第一运算放大器的输入失调;并存储所述输入失调信息;同时,根据所述输入电压和所述输出负载的反馈电压之间的误差,以产生一输出电压;
S704:在所述时钟信号为无效状态时,在第二时间区间内,根据所述输入电压和所述输出负载的反馈电压之间的误差以及存储的所述输入失调信息,以产生所述输出电压;
S705:在所述控制信号的有效期间内,接收所述输出电压;同时,利用所述输出电压进行储能;
S706:在所述控制信号的无效期间内,对在所述控制信号的有效期间内的储能信息进行保持;
在所述控制信号有效的起始时刻,根据所述输出电压的储能驱动所述输出负载;
其中,所述控制信号的占空比是变化的,所述时钟信号的占空比是固定的。
所述步骤S703中还可以进一步包括:在第一时间区间内,第二运算放大器接收所述输入电压和所述输出负载的反馈电压,以消除第一运算放大器的输入失调;
所述步骤S704中还可以进一步包括:在第二时间区间内,第二运算放大器消除自身失调,并存储自身失调信息。
图7所示的电压控制电流源的控制方法还可以进一步包括,对所述第一运算放大器的输出电压进行增强。
参考图8,所示为依据本发明一实施例的电源电路的原理框图,其由功率级电路801、电压控制电流源802和控制电路803组成。
所述功率级电路801,接收一输入电信号IN,并产生一输出电信号OUT,以给所述电压控制电流源提供一输入电压;
所述控制电路803,表征所述输出负载的反馈信号Feedback,并产生一PWM控制信号,以传递至所述电压控制电流源802;
所述电压控制电流源802,接收所述PWM控制信号,以消除电压控制电流源的输入失调,并根据所述输入电压和所述输出负载的反馈信号,产生一定的电信号来驱动所述输出负载。其实现可为依据本发明的任一项合适的电压控制电流源。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (15)

1.一种低失调、快速响应的电压控制电流源,用以接收一输入电压,并驱动一输出负载,其特征在于,包括,
时钟信号发生电路,用以接收一为方波信号的控制信号;
在所述控制信号的有效期间内,所述时钟信号发生电路产生一时钟信号,所述时钟信号为一方波信号;
在所述控制信号的无效期间内,所述时钟信号维持为无效状态;
第一运算放大器,其第一端接收所述输入电压,第二端接收所述输出负载的反馈电压;
输入失调消除电路,接收所述时钟信号,当所述时钟信号为有效状态时,在第一时间区间内,其接收所述输入电压和所述输出负载的反馈电压,以消除所述第一运算放大器的输入失调,并存储所述输入失调信息;
所述第一运算放大器根据所述输入电压和所述输出负载的反馈电压之间的误差产生一输出电压;
当所述时钟信号为无效状态时,在第二时间区间内,所述第一运算放大器根据所述输入电压和所述输出负载的反馈电压之间的误差以及存储的所述输入失调信息产生所述输出电压;
采样保持电路,与所述第一运算放大器连接,以接收所述第一运算放大器的输出电压和所述控制信号;
在所述控制信号的有效期间内,所述采样保持电路接收所述第一运算放大器的输出电压;同时,利用所述第一运算放大器的输出电压进行储能;
在所述控制信号的无效期间内,所述采样保持电路对在所述控制信号的有效期间内的储能信息进行保持;
输出电路,与所述采样保持电路连接,用以在所述控制信号的有效期间内,驱动所述输出负载。
2.根据权利要求1所述的电压控制电流源,其特征在于,所述控制信号的占空比是变化的;所述时钟信号的占空比是固定的。
3.根据权利要求1所述的电压控制电流源,其特征在于,所述输入失调消除电路包括自动校零电路和第一失调信息存储电路。
4.根据权利要求3所述的电压控制电流源,其特征在于,所述自动校零电路进一步包括,第一开关,第二开关,第三开关,第四开关,第二运算放大器和第二失调信息存储电路;其中,
所述第二运算放大器的第一端和第二端分别与所述第一运算放大器的第一端和第二端连接;
所述第二开关的两端分别连接至所述第二运算放大器的第一端和第二端;
所述第二失调信息存储电路与所述第二运算放大器连接;
所述第三开关的一端连接至所述第二失调信息存储电路与所述第二运算放大器的公共连接点上,另一端连接至所述第二运算放大器的输出端;
所述第四开关,其一端连接至所述第二运算放大器的输出端,另一端连接至所述第一失调信息存储电路;
在所述时钟信号为有效状态时,所述第一开关与第四开关处于闭合状态,所述第二开关和第三开关处于断开状态,所述自动校零电路用以消除第一运算放大器的失调;
在所述时钟信号为无效状态时,所述第一开关与第四开关处于断开状态,所述第二开关和第三开关处于闭合状态,所述自动校零电路用于消除第二运算放大器的失调。
5.根据权利要求4所述的电压控制电流源,其特征在于,所述第一失调信息存储电路包括第一电容,所述第二失调信息存储电路包括第二电容;所述第一电容一端与所述第一运算放大器的第三端连接,另一端接地;所述第二电容一端与所述第二运算放大器的第三端连接,另一端接地。
6.根据权利要求1所述的电压控制电流源,其特征在于,所述采样保持电路进一步包括第一开关组和第二开关组,第三电容和一驱动增强电路;其中,
所述第一开关组由开关动作保持一致的第五开关和第六开关组成;所述第五开关和第六开关依次串联后连接至所述第一运算放大器与所述驱动增强电路之间;
所述驱动增强电路的输出端连接至所述输出电路,用以加快电路的响应速度;
所述第三电容一端连接至所述第五开关和第六开关的公共连接点上,一端接地;
所述第二开关组由开关动作保持一致的第七开关和第八开关组成;所述第七开关的一端连接至所述第一开关组与所述驱动增强电路的公共连接点上,另一端接地;所述第八开关的一端连接至所述驱动增强电路与所述输出电路的公共连接点上,另一端接地。
7.根据权利要求6所述的电压控制电流源,其特征在于,所述第一开关组和第二开关组的开关动作之间存在一定的死区时间。
8.根据权利要求7所述的电压控制电流源,其特征在于,所述驱动增强电路进一步包括,由第一功率开关管和第二功率开关管连接组成的源随器,由第三功率开关管和第四功率开关管连接组成的推挽电路和第九开关。
9.根据权利要求1所述的电压控制电流源,其特征在于,所述输出电路包括一功率开关管,其第一输入端连接所述输出负载,第二输入端通过一输出电阻连接至地,所述第二输入端与所述输出电阻的公共连接点的电压作为所述输出负载的反馈电压连接至所述第一运算放大器的第二端。
10.根据权利要求3所述的电压控制电流源,其特征在于,进一步包括一输入电压产生电路,所述输入电压产生电路由一输入电流源和一输入电阻组成,所述输入电流源与所述输入电阻串联并连接至地,其公共连接点的电压作为所述输入电压连接至所述第一运算放大器的第一端。
11.一种低失调、快速响应的电压控制电流源的控制方法,用以接收一输入电压,并驱动一输出负载,其特征在于,包括:
接收一为方波信号的控制信号;
在所述控制信号的有效期间内,产生一时钟信号,所述时钟信号为一方波信号;在所述控制信号的无效期间内,所述时钟信号维持为无效状态;
接收所述时钟信号;
当所述时钟信号为有效状态时,在第一时间区间内,接收所述输入电压和所述输出负载的反馈电压,以消除第一运算放大器的输入失调;并存储所述输入失调信息;同时,根据所述输入电压和所述输出负载的反馈电压之间的误差,以产生一输出电压;
在所述时钟信号为无效状态时,在第二时间区间内,根据所述输入电压和所述输出负载的反馈电压之间的误差以及存储的所述输入失调信息,以产生所述输出电压;
在所述控制信号的有效期间内,接收所述输出电压;同时,利用所述输出电压进行储能;
在所述控制信号的无效期间内,对在所述控制信号的有效期间内的储能信息进行保持;
在所述控制信号有效的起始时刻,根据所述输出电压的储能驱动所述输出负载;
在所述控制信号的有效期间内,根据所述输出电压驱动所述输出负载。
12.根据权利要求11所述的电压控制电流源的控制方法,其特征在于,所述控制信号的占空比是变化的,所述时钟信号的占空比是固定的。
13.根据权利要求11所述的电压控制电流源的控制方法,其特征在于,
在第一时间区间内,第二运算放大器接收所述输入电压和所述输出负载的反馈电压,以消除第一运算放大器的输入失调;
在第二时间区间内,第二运算放大器消除自身失调,并存储自身失调信息。
14.根据权利要求11所述的电压控制电流源的控制方法,其特征在于,进一步包括,对所述第一运算放大器的输出电压进行增强。
15.一种低失调、快速响应的电源电路,以驱动一输出负载,其特征在于,包括权利要求1-9所述的任一项电压控制电流源,还包括:
功率级电路,接收一输入电信号,并产生一输出电信号,以给所述电压控制电流源提供一输入电压;
控制电路,接收表征所述输出负载的反馈信号,并产生一PWM控制信号,以传递至所述电压控制电流源;
所述电压控制电流源,接收所述PWM控制信号,以消除电压控制电流源的输入失调,并根据所述输入电压和所述输出负载的反馈信号,产生一定的电信号来驱动所述输出负载。
CN201110190045.6A 2011-07-07 2011-07-07 一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路 Active CN102243505B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201110190045.6A CN102243505B (zh) 2011-07-07 2011-07-07 一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路
US13/529,079 US8710819B2 (en) 2011-07-07 2012-06-21 Low offset, fast response voltage controlled current source and controlling method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110190045.6A CN102243505B (zh) 2011-07-07 2011-07-07 一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路

Publications (2)

Publication Number Publication Date
CN102243505A CN102243505A (zh) 2011-11-16
CN102243505B true CN102243505B (zh) 2013-08-14

Family

ID=44961600

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110190045.6A Active CN102243505B (zh) 2011-07-07 2011-07-07 一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路

Country Status (2)

Country Link
US (1) US8710819B2 (zh)
CN (1) CN102243505B (zh)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410773B (zh) * 2010-07-29 2013-10-01 Richtek Technology Corp 固定工作時間切換式直流對直流電源供應器及其控制電路及方法
ITMI20130057A1 (it) 2013-01-17 2014-07-18 St Microelectronics Srl Driver di corrente per diodi led
WO2014111916A1 (en) * 2013-01-17 2014-07-24 Microsemi Corp. - Analog Mixed Signal Group, Ltd. On-chip port current control arrangement
KR102011138B1 (ko) * 2013-04-25 2019-10-21 삼성전자주식회사 전류 생성기를 포함하는 불휘발성 메모리 장치 및 그것의 동작 전류 보정 방법
CN104020808B (zh) * 2014-06-13 2015-11-18 深圳芯邦科技股份有限公司 一种接口驱动电路驱动能力调整方法及电路
US9642200B2 (en) * 2015-05-29 2017-05-02 Linear Technology Corporation Maintaining LED driver operating point during PWM off times
US10126769B2 (en) 2016-09-12 2018-11-13 Marvell World Trade Ltd. Class-D driven low-drop-output (LDO) regulator
CN108459647B (zh) * 2017-02-22 2021-07-30 普源精电科技股份有限公司 电子负载恒定电流控制环路的校准失调电路及方法
US10491169B1 (en) * 2017-04-30 2019-11-26 Adtran, Inc. Systems and methods for error correction in a communication device
CN107277660B (zh) * 2017-06-07 2019-10-15 上海乐野网络科技有限公司 一种提高动态范围和压摆率的耳放电路
US10123384B1 (en) 2017-09-22 2018-11-06 Linear Technology Holding, LLC LED dimming
US10201052B1 (en) 2017-09-22 2019-02-05 Linear Technology Holding, LLC LED dimming
US10136488B1 (en) * 2017-10-05 2018-11-20 Linear Technology Holding, LLC LED dimming
CN107707210B (zh) * 2017-11-27 2023-11-17 广东路得斯环境科技有限公司 一种自调零高增益差分放大电路
TWI659671B (zh) * 2018-02-06 2019-05-11 立錡科技股份有限公司 發光元件驅動電路
JP7026531B2 (ja) * 2018-02-23 2022-02-28 ルネサスエレクトロニクス株式会社 半導体装置、半導体システム、及び、制御システム
CN108777903B (zh) * 2018-06-20 2020-12-29 矽力杰半导体技术(杭州)有限公司 电流源电路和led驱动电路
CN108768311B (zh) * 2018-07-09 2023-08-25 佛山科学技术学院 一种非线性调节器及其死区电路
CN109634340B (zh) * 2018-12-19 2023-10-13 卡斯柯信号有限公司 一种压控恒流源输出电路
US11522450B2 (en) * 2019-03-27 2022-12-06 Semiconductor Components Industries, Llc Methods and systems of operating DC to DC power converters
US10996694B2 (en) * 2019-06-21 2021-05-04 Micron Technology, Inc. Regulators with offset voltage cancellation
CN110471481B (zh) * 2019-09-16 2021-01-01 南京中感微电子有限公司 一种高精度调压器
US20230115945A1 (en) 2019-12-30 2023-04-13 Tyra Biosciences, Inc. Aminopyrimidine compounds
WO2021138391A1 (en) 2019-12-30 2021-07-08 Tyra Biosciences, Inc. Indazole compounds
US11272598B2 (en) * 2020-02-07 2022-03-08 Analog Devices International Unlimited Company Transconductance circuits and methods
IL304014A (en) 2020-12-30 2023-08-01 Tyra Biosciences Inc Indazole compounds as kinase inhibitors
GB202101918D0 (en) * 2021-02-11 2021-03-31 Micromass Ltd Power supply systems and methods
JP2024509795A (ja) 2021-02-26 2024-03-05 タイラ・バイオサイエンシーズ・インコーポレイテッド アミノピリミジン化合物及びその使用方法
CN113726339B (zh) * 2021-08-19 2022-06-03 江苏润石科技有限公司 一种基于误差反馈的失调电压降低方法与数据转换器
GB202114559D0 (en) * 2021-10-12 2021-11-24 Solid State Logic Ltd Bipolar dependent current source
CN114184878A (zh) * 2021-10-27 2022-03-15 天津工业大学 一种断路器短路性能测试电路
CN114499176B (zh) * 2022-02-23 2022-09-09 北京华芯微半导体有限公司 一种电源反馈控制***及方法
WO2024006883A1 (en) 2022-06-29 2024-01-04 Tyra Biosciences, Inc. Polymorphic compounds and uses thereof
WO2024006897A1 (en) 2022-06-29 2024-01-04 Tyra Biosciences, Inc. Indazole compounds
CN116009635B (zh) * 2023-01-04 2023-08-15 北京东方锐镭科技有限公司 一种压控电流输出的驱动电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0213634B1 (de) * 1985-09-02 1990-02-07 Siemens Aktiengesellschaft Gesteuerte Stromquellenanordnung
CN1543046A (zh) * 2003-04-16 2004-11-03 罗姆股份有限公司 电源设备
CN1870407A (zh) * 2005-05-23 2006-11-29 半导体元件工业有限责任公司 输出信号的调节方法及电路
CN101147424A (zh) * 2005-03-29 2008-03-19 凌特公司 用于电压控制的电流源的偏移校正电路
DE102009060422A1 (de) * 2009-12-22 2011-06-30 Institut für Bioprozeß- und Analysenmeßtechnik e.V., 37308 Bidirektionale, offsetfreie Stromquelle mit symmetrischem Ausgang für Impedanzmessung

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW512578B (en) * 2000-03-21 2002-12-01 Int Rectifier Corp Inductor current synthesizer for switching power supplies
US7019504B2 (en) * 2003-07-08 2006-03-28 Arques Technology Constant ON-time controller for a buck converter
JP4833812B2 (ja) * 2006-11-30 2011-12-07 パナソニック株式会社 Pwm駆動装置及びその出力オフセット補正方法
US7710084B1 (en) * 2008-03-19 2010-05-04 Fairchild Semiconductor Corporation Sample and hold technique for generating an average of sensed inductor current in voltage regulators
US7863876B2 (en) * 2008-03-26 2011-01-04 Freescale Semiconductor, Inc. Built-in self-calibration (BISC) technique for regulation circuits used in non-volatile memory
US8085005B2 (en) * 2009-06-18 2011-12-27 Micrel, Inc. Buck-boost converter with sample and hold circuit in current loop
TWI397244B (zh) * 2010-03-25 2013-05-21 Anpec Electronics Corp 具內部漣波補償之降壓型電源轉換器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0213634B1 (de) * 1985-09-02 1990-02-07 Siemens Aktiengesellschaft Gesteuerte Stromquellenanordnung
CN1543046A (zh) * 2003-04-16 2004-11-03 罗姆股份有限公司 电源设备
CN101147424A (zh) * 2005-03-29 2008-03-19 凌特公司 用于电压控制的电流源的偏移校正电路
CN1870407A (zh) * 2005-05-23 2006-11-29 半导体元件工业有限责任公司 输出信号的调节方法及电路
DE102009060422A1 (de) * 2009-12-22 2011-06-30 Institut für Bioprozeß- und Analysenmeßtechnik e.V., 37308 Bidirektionale, offsetfreie Stromquelle mit symmetrischem Ausgang für Impedanzmessung

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
一种电压控制电流源的设计与应用;韩静霖;《电子技术应用》;20081031(第10期);64-65 *
韩静霖.一种电压控制电流源的设计与应用.《电子技术应用》.2008,(第10期),64-65.

Also Published As

Publication number Publication date
US20130009621A1 (en) 2013-01-10
US8710819B2 (en) 2014-04-29
CN102243505A (zh) 2011-11-16

Similar Documents

Publication Publication Date Title
CN102243505B (zh) 一种低失调、快速响应的电压控制电流源、控制方法以及应用其的电源电路
US9806616B2 (en) Control circuit for multiple high side switches
CN107465339A (zh) 软启动大功率电荷泵的方法和电路
US20170288440A1 (en) Secondary control device and charging system having the same
CN106787626B (zh) 斜坡补偿电路及功率变换装置
CN108429445B (zh) 一种应用于电荷泵的软启动电路
CN105226919A (zh) 一种功率mosfet的软驱动方法及电路
US20120161730A1 (en) Power and management device and method
CN103648222A (zh) 非隔离实地带pfc的led驱动电路及其控制器
CN109495098B (zh) 紧凑型电子开关驱动电路
US5111084A (en) Low loss drain pulser circuit for solid state microwave power amplifiers
CN102545560B (zh) 一种功率开关驱动器、ic芯片及直流-直流转换器
CN115065247B (zh) 升压变换电路及升压变换器
CN116388558A (zh) 电荷泵升压电路、h桥电路及设备
CN216959655U (zh) 用于脉冲发生器的栅极驱动电路
CN116009636A (zh) 一种压控恒流源驱动电路
CN102223060A (zh) 电压提升电路
KR100915834B1 (ko) 반도체 메모리 장치의 펌핑 전압 생성 회로
CN103001529A (zh) 一种浪涌电压发生器
CN108566126B (zh) 一种基于或门的电机控制***
CN110098832B (zh) 超低电压启动双路输出的dcdc转换电路及其实现方法
CN202696455U (zh) 场效应管驱动电路
CN109150139B (zh) 一种窄脉宽脉冲输出电路
CN202424492U (zh) 一种功率开关驱动器、ic芯片及直流一直流转换器
TWI446696B (zh) Gate drive

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent of invention or patent application
CB02 Change of applicant information

Address after: 310012 Wensanlu Road, Hangzhou Province, No. 90 East Software Park, science and technology building A1501

Applicant after: Silergy Semiconductor Technology (Hangzhou ) Co., Ltd.

Address before: 310012 Wensanlu Road, Hangzhou Province, No. 90 East Software Park, science and technology building A1501

Applicant before: Hangzhou Silergy Semi-conductor Technology Co., Ltd.

COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: HANGZHOU SILERGY SEMI-CONDUCTOR TECHNOLOGY CO., LTD. TO: SILERGY SEMICONDUCTOR TECHNOLOGY (HANGZHOU) CO., LTD.

C14 Grant of patent or utility model
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20111116

Assignee: Nanjing Xilijie Semiconductor Technology Co., Ltd.

Assignor: Silergy Semiconductor Technology (Hangzhou ) Co., Ltd.

Contract record no.: 2014330000431

Denomination of invention: Low-offset and fast-response voltage-controlled current source, control method and power circuit applying voltage-controlled current source

Granted publication date: 20130814

License type: Exclusive License

Record date: 20141210

LICC Enforcement, change and cancellation of record of contracts on the licence for exploitation of a patent or utility model
CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: 310051 No. 6 Lianhui Street, Xixing Street, Binjiang District, Hangzhou City, Zhejiang Province

Patentee after: Silergy Semiconductor Technology (Hangzhou ) Co., Ltd.

Address before: 310012 Wensanlu Road, Hangzhou Province, No. 90 East Software Park, science and technology building A1501

Patentee before: Silergy Semiconductor Technology (Hangzhou ) Co., Ltd.