CN102147474B - 一种基于gps/北斗***的时间频率驯服模块 - Google Patents

一种基于gps/北斗***的时间频率驯服模块 Download PDF

Info

Publication number
CN102147474B
CN102147474B CN2010106008795A CN201010600879A CN102147474B CN 102147474 B CN102147474 B CN 102147474B CN 2010106008795 A CN2010106008795 A CN 2010106008795A CN 201010600879 A CN201010600879 A CN 201010600879A CN 102147474 B CN102147474 B CN 102147474B
Authority
CN
China
Prior art keywords
pps
gps
taming
source
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2010106008795A
Other languages
English (en)
Other versions
CN102147474A (zh
Inventor
赵忠
张金瑜
孔祥兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN CITY SHUANGHE ELECTRIC CO Ltd
XIAN SHUANGHE SOFTWARE TECHNOLOGY Co Ltd
Original Assignee
SHENZHEN CITY SHUANGHE ELECTRIC CO Ltd
XIAN SHUANGHE SOFTWARE TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN CITY SHUANGHE ELECTRIC CO Ltd, XIAN SHUANGHE SOFTWARE TECHNOLOGY Co Ltd filed Critical SHENZHEN CITY SHUANGHE ELECTRIC CO Ltd
Priority to CN2010106008795A priority Critical patent/CN102147474B/zh
Publication of CN102147474A publication Critical patent/CN102147474A/zh
Application granted granted Critical
Publication of CN102147474B publication Critical patent/CN102147474B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)

Abstract

一种基于GPS/北斗***的时间频率驯服模块,包括GPS/北斗OEM模块提供的参考PPS源,其特征是设有用于PPS粗调即预同步模式的数字PLL,以及用于PPS相位精调以及CO频率调节即驯服工作模式的模拟FLL。数字PLL是数字PI控制环路,由相位检测器、多路开关、数字PLL逻辑电路、数字加/减计数器组成;模拟FLL是包括开尔曼滤波器的数字PI控制环路,由相位检测器、驯服逻辑处理器、DAC、CO组成混合锁相环。本发明使PPS信号跟踪外部的参考PPS源之间信号误差进一步减小至小于100ns,其频率准确度优于5e-12以及PPS时间脉冲绝对连续的模块。在各种工作模式转换过程中,PPS信号不会发生突变。

Description

一种基于GPS/北斗***的时间频率驯服模块
技术领域
本发明涉及时间频率驯服模块,特别是涉及一种基于GPS/北斗***的时间频率驯服模块。
背景技术
现有高精度的频率源能够提供频率准确度优于5e-12的设备除了传统的铯原子钟、驯服铷原子钟之外,常见的还有驯服恒温晶振。由于全球定位***(Global Position System,缩略词为GPS)/北斗***具有全天候性、长期频率准确度优于1e-12,通常作为外部参考源用来驯服恒温晶振、铷原子钟等。而铷原子钟造价相对较为昂贵,一般除通讯网、骨干网如省际网外,大多使用GPS/北斗***驯服恒温晶振。在电力***中,侧重点是秒脉冲(Pulse Per Second,缩略词为PPS)的定时准确度,并且尽可能保证PPS脉冲的绝对连续性,尤其是智能电网对GPS/北斗时钟***提出全网优于1μS的频率准确度要求。
发明内容
本发明所要解决的技术问题是弥补上述现有技术的缺陷,提供一种基于GPS/北斗***的时间频率驯服模块。
本发明的技术问题通过以下技术方案予以解决。
这种基于GPS/北斗***的时间频率驯服模块,包括GPS/北斗原始设备制造商(Original Equipment Manufacture,缩略词为OEM)模块提供的参考PPS源、现场可编程门阵列(Field Programmable Gate Array,缩略词为FPGA)、驯服逻辑处理器、数字模拟转换器(Digital-Analog Converter,缩略词为DAC)、晶体振荡器(Crystal Oscillator,缩略词为CO)和基准电压源。所述FPGA一输入端与所述参考PPS源连接,一输出端输出驯服的PPS,另一输出端与所述驯服逻辑处理器输入端连接,所述驯服逻辑处理器输出端与所述DAC一输入端连接,所述DAC另一输入端与所述基准电压源连接,所述DAC输出端与所述CO连接。
这种基于GPS/北斗***的时间频率驯服模块的特点是:
设有用于PPS粗调即预同步模式的数字锁相环(Phase-Locked Loop,缩略词为PLL),以及用于PPS相位精调以及CO频率调节即驯服工作模式的模拟锁频环(Frequency-Locked Loop,缩略词为FLL)。
所述数字PLL是数字比例积分(Proportion-Integral,缩略词为PI)控制环路,由相位检测器、多路开关、数字锁相环(Phase-Locked Loop,缩略词为PLL)逻辑电路、数字加/减计数器组成,CO只作为频率源使用,提供倍频频率,所述数字加/减计数器的两输入端分别与所述数字PLL逻辑电路输出端和所述多路开关输出端连接,所述多路开关用于数字锁相环模拟锁相环之间切换,所述数字加/减计数器输出端与所述相位检测器一输入端连接,所述相位检测器另一输入端即是所述FPGA内部逻辑电路的输入端。所述数字PLL在预同步模式下粗调由所述数字加/减计数器输出的***PPS,使其与外部的参考PPS源之间相位差减小至设定范围(5~10μS),以利于所述模拟FLL进一步微调***PPS与外部参考源之间相位差。
所述模拟FLL是包括开尔曼滤波器的数字PI控制环路,由相位检测器、驯服逻辑处理器、DAC、CO组成混合锁相环,采用CO时钟的倍频频率。所述模拟FLL在驯服工作模式下配合FPGA内部逻辑电路中的分频电路微调由所述数字加/减计数器输出的***PPS,使其跟踪外部的参考PPS源,使其相位误差进一步减小至小于100ns,并驯服本地CO输出频率的准确度长期稳定度接近GPS/北斗***提供的外部参考PPS源的长期稳定度特性。
本发明的技术问题通过以下进一步的技术方案予以解决。
设有时钟保持逻辑,在外部的参考PPS源丢失或无效时,***自动切换至保持工作模式,CO频率准确度和***PPS主动保持和GPS/北斗***提供的外部参考PPS源接近的定时准确度,并能根据保持时间的推移不断修正CO频率,即使外部参考PPS源丢失或无效,在设定时长内,仍然保证***PPS的误差在允许的范围。
设有时钟恢复逻辑,在外部参考PPS源恢复时,***自动切换至恢复工作模式,由***相位差数据决定切换至数字PI控制环路或包括开尔曼滤波器的数字PI控制环路,重新捕获并恢复到锁定状态。
设有***参数设定逻辑,由***相位差数据获得新的***初始化参数,以及包括开尔曼滤波器的数字PI控制环路的参数。
在所述驯服工作模式、保持工作模式和恢复工作模式转换过程中,由FPGA内部逻辑电路中的分频电路获得的PPS信号具有连续性,不会发生突变,不会影响被授时设备正常使用。
本发明的技术问题通过以下再进一步的技术方案予以解决。
所述GPS/北斗OEM模块接收GPS/北斗卫星的射频信号,并通过下变频、解码、运算处理后获得地理信息和时间信息,然后通过PPS以及串行接口(Serial Peripheral Interface,缩略词为SPI)报文的形式将地理信息和时间信息输出。
所述FPGA内部逻辑电路还包括输入端连接数字加/减计数器、输出端为本时间频率驯服模块输出端的相位控制电路。
所述驯服逻辑处理器的驯服逻辑是处理器程序或者嵌入FPGA的可编程片上***(System-on-a-Programmable-Chip,缩略词为SOPC)程序。
所述驯服逻辑处理器是ARM公司设计的嵌入式RISC芯片内核的主CPU(LM3S1601单片机),用于解读GPS/北斗OEM模块串行报文信息和判断当前外部参考PPS源状态,还用于处理包括开尔曼滤波器的数字PI控制环路的算法部分和执行部分。
所述DAC是包括开尔曼滤波器的数字PI控制环路的执行部分:所述驯服逻辑处理器运算后获得的电压控制信息通过SPI控制DAC的电压输出,用于控制CO频率。
所述CO是恒温晶体振荡器(Oven Controlled Crystal Oscillator,缩略词为OCXO)和温度补偿晶体振荡器(Temperature Compensating CrystalOscillator,缩略词为TCXO)中的一种。TCXO比OCXO精度低,用于提供低成本解决方案。
所述参考PPS源是提供可信任PPS的高一级参考源,除GPS/北斗OEM模块提供的参考PPS源外,还包括被动氢钟和铯原子钟。
本发明与现有技术对比的有益效果是:
本发明使PPS信号在驯服工作模式下跟踪外部的参考PPS源,使其相位误差进一步减小至小于100ns,其频率准确度优于5e-12以及PPS时间脉冲绝对连续的模块。在外部的参考PPS源丢失或无效时,在保持工作模式下CO频率准确度和***PPS主动保持和GPS/北斗***提供的外部参考PPS源接近的定时准确度,并能根据保持时间的推移不断修正CO频率,即使外部参考PPS源丢失或无效,在设定时长内,仍然保证***PPS的误差在允许的范围。在外部参考PPS源恢复时,在恢复工作模式下能重新捕获并恢复到锁定状态。而且,在驯服工作模式、保持工作模式和恢复工作模式转换过程中,PPS信号具有连续性,不会发生突变,不会影响被授时设备正常使用。
附图说明
附图是本发明具体实施方式的***级模块的组成方框图。
具体实施方式
下面结合具体实施方式并对照附图对本发明进行说明。
一种***级模块如附图所示的基于GPS/北斗***的时间驯服模块,包括GPS/BD(北斗)OEM模块提供的参考PPS源、FPGA、驯服逻辑处理器、DAC、CO和基准电压源。
FPGA内部逻辑电路包括PI控制环路,数字PI控制环路包括依次连接的相位检测器、多路开关、数字PLL逻辑电路、数字加减计数器,用于在预同步模式下粗调由所述数字加减计数器输出的***PPS,使其与外部的参考PPS源之间相位差减小至5~10μS,以利于包括开尔曼滤波器的数字PI控制环路进一步微调***PPS与外部参考源之间相位差。
所述数字PI控制环路还包括开尔曼滤波器,用于驯服本地OCXO或TCXO,使处于驯服工作模式下的CO频率的长期稳定度接近GPS/北斗***的长期稳定度,并配合FPGA内部逻辑电路中的分频电路微调由所述数字加减计数器输出的***PPS,使其跟踪外部的参考PPS源,使其相位误差进一步减小至小于100ns。
本具体实施方式是一个典型的闭环控制***,设有用于PPS粗调即预同步的数字锁相环(DLL)-数字PI控制环路,以及用于OCXO/TCXO频率调节以及PPS相位精调的模拟锁频环(Frequency-Locked Loop,缩略词为FLL)-包括开尔曼滤波器的数字PI控制环路。在两个环路中都采用OCXO/TCXO时钟的倍频频率。
首先将OCXO/TCXO的10M频率通过FPGA内部的倍频电路倍频到200MHz,作为***时钟;这个***时钟通过计数分频获得本地sys_pps,sys_pps与外部的参考PPS源的参考PPS通过相位检测器比较获得当前***的相位差;该相位差经过比较电路判断后决定相位差数据用于预同步模式或驯服模式。
如果用于预同步模式,***由相位检测器、数字PLL逻辑电路、数字加/减计数器组成,OCXO/TCXO只作为频率源使用;
如果是用于驯服模式,***由相位检测器、驯服逻辑处理器、DAC、OCXO/TCXO组成混合锁相环,数字加/减计数器是一固定数值,为当前***主频200MHz的周期计数值200000000,相位检测器是数字电路,OCXO/TCXO是模拟电路。
设有时钟保持逻辑,在外部的参考PPS源丢失或无效时,***自动切换至保持工作模式,CO频率准确度和***PPS主动保持和GPS/北斗***提供的外部参考PPS源接近的定时准确度,并能根据保持时间的推移不断修正CO频率,即使外部参考PPS源丢失或无效,在设定时长内,仍然保证***PPS的误差在允许的范围。
设有时钟恢复逻辑,在外部的参考PPS源恢复时,***自动切换至恢复工作模式,由***相位差数据决定切换至数字PI控制环路或包括开尔曼滤波器的数字PI控制环路,重新捕获并恢复到锁定状态。
设有***参数设定逻辑,由***相位差数据获得新的***初始化参数,以及包括开尔曼滤波器的数字PI控制环路的参数。
在驯服工作模式、保持工作模式和恢复工作模式转换过程中,由FPGA内部逻辑电路中的分频电路获得的PPS信号具有连续性,不会发生突变,不会影响被授时设备正常使用。
GPS/北斗OEM模块接收GPS/北斗卫星的射频信号,并通过下变频、解码、运算处理后获得地理信息和时间信息,然后通过PPS以及SPI报文的形式将地理信息和时间信息输出。
FPGA内部逻辑电路还包括输入端连接数字加/减计数器、输出端为本时间频率驯服模块输出端的相位控制电路。
驯服逻辑处理器的驯服逻辑是处理器程序或者嵌入FPGA的SOPC程序。
驯服逻辑处理器是ARM公司设计的嵌入式RISC芯片内核的LM3S1601单片机,用于解读GPS/北斗OEM模块串行报文信息和判断当前外部参考PPS源状态,还用于处理包括开尔曼滤波器的数字PI控制环路的算法部分和执行部分。
DAC是包括开尔曼滤波器的数字PI控制环路的执行部分:驯服逻辑处理器运算后获得的电压控制信息通过SPI控制DAC的电压输出,用于控制CO频率。
CO是OCXO和TCXO中的一种。TCXO比OCXO精度低,用于提供低成本解决方案。
本具体实施方式利用GPS/北斗定位***优秀的长期稳定度特性,通过包括开尔曼滤波器的数字PI控制环路驯服本地OCXO或TCXO,使其频率的长期稳定度接近GPS/北斗***的长期稳定度;同时通过FPGA内部逻辑电路中的分频电路获得PPS信号,并使PPS信号在驯服工作模式下跟踪外部的参考PPS源,使其相位误差进一步减小至小于100ns。在外部的参考PPS源丢失或无效时,***自动切换至保持工作模式,CO频率准确度和***PPS主动保持和GPS/北斗***提供的外部参考PPS源接近的定时准确度,并能根据保持时间的推移不断修正CO频率,即使外部参考PPS源丢失或无效,在设定时长内,仍然保证***PPS的误差在允许的范围。在外部参考PPS源恢复时,***自动切换至恢复工作模式,由***相位差数据决定切换至数字PI控制环路或包括开尔曼滤波器的数字PI控制环路,重新捕获并恢复到锁定状态。而且,在驯服工作模式、保持工作模式和恢复工作模式转换过程中,由FPGA内部逻辑电路中的分频电路获得的PPS信号具有连续性,不会发生突变,不会影响被授时设备正常使用。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下做出若干等同替代或明显变型,而且性能或用途相同,都应当视为属于本发明由所提交的权利要求书确定的专利保护范围。

Claims (10)

1.一种基于GPS/北斗***的时间频率驯服模块,包括GPS/北斗原始设备制造商模块提供的参考PPS源、现场可编程门阵列、驯服逻辑处理器、数字模拟转换器、晶体振荡器和基准电压源;所述现场可编程门阵列一输入端与所述参考PPS源连接,一输出端输出驯服的PPS,另一输出端与所述驯服逻辑处理器输入端连接,所述驯服逻辑处理器输出端与所述数字模拟转换器一输入端连接,所述数字模拟转换器另一输入端与所述基准电压源连接,所述数字模拟转换器输出端与所述晶体振荡器连接,其特征在于:
设有用于PPS粗调即预同步模式的数字锁相环,以及用于PPS相位精调以及晶体振荡器频率调节即驯服工作模式的模拟锁频环;
所述数字锁相环是数字比例积分控制环路,由相位检测器、多路开关、数字锁相环逻辑电路、数字加/减计数器组成,晶体振荡器只作为频率源使用,提供倍频频率,所述数字加/减计数器的两输入端分别与所述数字锁相环逻辑电路输出端和所述多路开关输出端连接,所述多路开关用于数字锁相环模拟锁频环之间切换,所述数字加/减计数器输出端与所述相位检测器一输入端连接,所述相位检测器另一输入端即是所述现场可编程门阵列内部逻辑电路的输入端;所述数字锁相环在预同步模式下粗调由所述数字加/减计数器输出的***PPS,使其与外部的参考PPS源之间相位差减小至设定范围;
所述模拟锁频环是包括开尔曼滤波器的数字比例积分控制环路,由相位检测器、驯服逻辑处理器、数字模拟转换器、晶体振荡器组成混合锁相环,采用晶体振荡器时钟的倍频频率;所述模拟锁频环在驯服工作模式下配合现场可编程门阵列内部逻辑电路中的分频电路微调由所述数字加/减计数器输出的***PPS,使其跟踪外部的参考PPS源,使其相位误差进一步减小至小于100ns,并驯服本地晶体振荡器输出频率的准确度长期稳定度接近GPS/北斗***提供的外部参考PPS源的长期稳定度特性。
2.如权利要求1所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
设有时钟保持逻辑,在外部的参考PPS源丢失或无效时,***自动切换至保持工作模式,晶体振荡器频率准确度和***PPS主动保持和GPS/北斗***提供的外部参考PPS源接近的定时准确度,并能根据保持时间的推移不断修正晶体振荡器频率,即使外部参考PPS源丢失或无效,在设定时长内,仍然保证***PPS的误差在允许的范围。
3.如权利要求1或2所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
设有时钟恢复逻辑,在外部的参考PPS源恢复时,***自动切换至恢复工作模式,由***相位差数据决定切换至数字比例积分控制环路或包括开尔曼滤波器的数字比例积分控制环路,重新捕获并恢复到锁定状态。
4.如权利要求3所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
设有***参数设定逻辑,由***相位差数据获得新的***初始化参数,以及包括开尔曼滤波器的数字比例积分控制环路的参数。
5.如权利要求4所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
在所述驯服工作模式、保持工作模式和恢复工作模式转换过程中,由现场可编程门阵列内部逻辑电路中的分频电路获得的PPS信号具有连续性,不会发生突变,不会影响被授时设备正常使用。
6.如权利要求5所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
所述GPS/北斗原始设备制造商模块接收GPS/北斗卫星的射频信号,并通过下变频、解码、运算处理后获得地理信息和时间信息,然后通过PPS以及串行接口报文的形式将地理信息和时间信息输出。
7.如权利要求6所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
所述驯服逻辑处理器的驯服逻辑是处理器程序或者嵌入现场可编程门阵列的可编程片上***程序;
所述驯服逻辑处理器是ARM公司设计的嵌入式RISC芯片内核的LM3S1601单片机,用于解读GPS/北斗原始设备制造商模块串行报文信息和判断当前外部参考PPS源状态,还用于处理包括开尔曼滤波器的数字比例积分控制环路的算法部分和执行部分。
8.如权利要求7所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
所述数字模拟转换器是包括开尔曼滤波器的数字比例积分控制环路的执行部分:所述驯服逻辑处理器运算后获得的电压控制信息通过串行接口控制数字模拟转换器的电压输出,用于控制晶体振荡器频率。
9.如权利要求8所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
所述晶体振荡器是恒温晶体振荡器和温度补偿晶体振荡器中的一种。
10.如权利要求9所述的基于GPS/北斗***的时间频率驯服模块,其特征在于:
所述参考PPS源是提供可信任PPS的高一级参考源,除GPS/北斗原始设备制造商模块提供的参考PPS源外,还包括被动氢钟和铯原子钟。
CN2010106008795A 2010-12-21 2010-12-21 一种基于gps/北斗***的时间频率驯服模块 Active CN102147474B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010106008795A CN102147474B (zh) 2010-12-21 2010-12-21 一种基于gps/北斗***的时间频率驯服模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010106008795A CN102147474B (zh) 2010-12-21 2010-12-21 一种基于gps/北斗***的时间频率驯服模块

Publications (2)

Publication Number Publication Date
CN102147474A CN102147474A (zh) 2011-08-10
CN102147474B true CN102147474B (zh) 2012-11-14

Family

ID=44421840

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010106008795A Active CN102147474B (zh) 2010-12-21 2010-12-21 一种基于gps/北斗***的时间频率驯服模块

Country Status (1)

Country Link
CN (1) CN102147474B (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103117742B (zh) * 2011-11-17 2016-02-10 沈阳工业大学 Gps/北斗双模卫星时钟晶体振荡器驯服***
CN102411147B (zh) * 2011-12-22 2013-06-19 成都金本华科技有限公司 北斗一号卫星***单向授时驯服***及方法
CN104570717A (zh) * 2013-10-25 2015-04-29 沈阳工业大学 基于gps/北斗和有限状态机的守时***
CN104980150A (zh) * 2014-04-09 2015-10-14 许文 一种基于fpga的时钟频率调整锁相方法
CN103984226A (zh) * 2014-06-04 2014-08-13 东莞市泰斗微电子科技有限公司 一种基于卫星信号的授时方法及***
CN104022778B (zh) * 2014-06-24 2017-06-27 瑞斯康达科技发展股份有限公司 一种模拟锁相环电路及其信号处理方法
CN104199061B (zh) * 2014-08-22 2018-02-02 北京无线电计量测试研究所 一种建立gps***和bds***载波相位频率标准的方法
CN104199278B (zh) * 2014-09-04 2017-03-08 中国科学院测量与地球物理研究所 基于多导航***的抗遮挡的高精度同步时钟***及其同步方法
CN104485956B (zh) * 2014-12-24 2017-12-15 天津七六四通信导航技术有限公司 高稳定度晶体振荡器的调试方法
CN104597747B (zh) * 2015-01-15 2017-03-15 大连海事大学 基于驯服铷钟的同步测试***及其提高同步精度的方法
CN105182394A (zh) * 2015-08-20 2015-12-23 北京工业大学 一种北斗定位***和惯性导航***的组合导航无源定位方法及装置
CN106856403A (zh) * 2015-12-08 2017-06-16 上海贝岭股份有限公司 实时时钟产生装置及方法
US10056911B2 (en) * 2015-12-21 2018-08-21 Texas Instruments Incorporated Continuous coarse-tuned phase locked loop
CN105790714A (zh) * 2016-04-06 2016-07-20 广州邦正电力科技有限公司 一种基于sopc技术的晶振驯服方法和***
CN105892446B (zh) * 2016-04-14 2018-10-26 云南电网有限责任公司电力科学研究院 一种智能变电站自动化装置测试设备及方法
CN106301749A (zh) * 2016-07-21 2017-01-04 芜湖航飞科技股份有限公司 一种基于北斗***的电力***时间同步装置
CN106301363B (zh) * 2016-07-26 2019-05-28 中国电子科技集团公司第十研究所 多种不同源频率输出设备
CN106253894B (zh) * 2016-07-26 2019-01-11 中国电子科技集团公司第十研究所 高稳定性组合区域授时频率生成设备
CN106383438B (zh) * 2016-11-14 2018-08-24 南京音视软件有限公司 一种基于滑动窗口时间扩展高精度驯钟方法
CN107894599A (zh) * 2017-11-29 2018-04-10 航天恒星空间技术应用有限公司 一种定时定位短信定位***
CN108667546B (zh) * 2018-04-20 2019-09-10 武汉虹信通信技术有限责任公司 一种移动小基站设备中模糊自适应的软锁相方法
CN110912635B (zh) * 2019-11-15 2022-03-08 浙江赛思电子科技有限公司 基于高精度时间同步的方法和装置
CN111443756B (zh) * 2020-03-31 2021-09-10 上海北斗导航创新研究院 一种计算机与带硬件触发功能设备的时钟驯服方法及***
CN114019563B (zh) * 2022-01-05 2022-04-01 南京邮电大学 基于gps和5g双通道高精度授时的地震勘探同步采集方法
CN116184802B (zh) * 2023-04-26 2023-07-28 成都量子时频科技有限公司 一种基于fpga实现的原子钟电参数自动调试测试装置及方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101562451A (zh) * 2009-05-27 2009-10-21 西安华伟电力电子技术有限责任公司 二级频标的精密驯服保持方法
CN101692106A (zh) * 2009-08-11 2010-04-07 广东电网公司电力科学研究院 一种时间频率测试仪

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009023015A1 (en) * 2007-08-10 2009-02-19 Crossrate Technology, Llc System and method for optimal time and position solution through the integration of independent positioning systems

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101562451A (zh) * 2009-05-27 2009-10-21 西安华伟电力电子技术有限责任公司 二级频标的精密驯服保持方法
CN101692106A (zh) * 2009-08-11 2010-04-07 广东电网公司电力科学研究院 一种时间频率测试仪

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
单庆晓等.卫星驯服时钟***的新进展.《测试技术学报》.2009,第23卷(第05期),全文. *
李启丙.高精度多功能时间校验仪的研究与设计.《四川理工学院学报(自然科学版)》.2009,第22卷(第05期),全文. *
赵云峰等.新型高授时精度时码终端***设计.《电光与控制》.2009,第16卷(第03期),全文. *

Also Published As

Publication number Publication date
CN102147474A (zh) 2011-08-10

Similar Documents

Publication Publication Date Title
CN102147474B (zh) 一种基于gps/北斗***的时间频率驯服模块
CN104330966B (zh) 多模高精度时间、频率标准设备
US5727038A (en) Phase locked loop using digital loop filter and digitally controlled oscillator
Staszewski et al. 1.3 V 20 ps time-to-digital converter for frequency synthesis in 90-nm CMOS
CN104199278B (zh) 基于多导航***的抗遮挡的高精度同步时钟***及其同步方法
CN207720116U (zh) 一种快速锁定的全数字延迟锁相环
CN103840830B (zh) 时间数字转换器及数字锁相环
CN100586057C (zh) 自动锁相跟踪时钟同步的***及方法
CN104300969B (zh) 一种基于全数字锁相环的高精度同步时钟实现方法
CN202008583U (zh) 一种同步相量测量装置时钟源
CN201607626U (zh) 高稳定度实时时钟电路
CN108063618B (zh) 一种vco自动校准电路和方法
CN104460312A (zh) Gps北斗双模授时方法及***
CN102253638A (zh) 一种复杂环境下自主守时的频率稳定控制与补偿方法
US10965442B2 (en) Low-power, low-latency time-to-digital-converter-based serial link
CN204465552U (zh) 双模授时主时钟装置
CN103605138A (zh) 一种卫星导航接收机时钟修正方法与装置
CN204392263U (zh) 一种fpga的同步时钟装置
CN103699001A (zh) 利用恒温晶体振荡器实现低成本高精度的记时方法及***
CN105892280A (zh) 一种卫星授时装置
Staszewski et al. Time-to-digital converter for RF frequency synthesis in 90 nm CMOS
EP3975431A1 (en) Apparatus, system and method for generating an output oscillator signal, transceiver, mobile device and base station
CN105162458B (zh) 一种整星单粒子软错误时频故障地面模拟***
CN1780488B (zh) 一种程控交换机***时钟校准装置
CN112422126B (zh) 一种时钟校准电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant