CN101800550B - 一种用于高速流水线模数转换器的输入缓冲器电路 - Google Patents
一种用于高速流水线模数转换器的输入缓冲器电路 Download PDFInfo
- Publication number
- CN101800550B CN101800550B CN201010121077A CN201010121077A CN101800550B CN 101800550 B CN101800550 B CN 101800550B CN 201010121077 A CN201010121077 A CN 201010121077A CN 201010121077 A CN201010121077 A CN 201010121077A CN 101800550 B CN101800550 B CN 101800550B
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- oxide
- metal
- input
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 172
- 239000003990 capacitor Substances 0.000 claims abstract description 14
- 229910044991 metal oxide Inorganic materials 0.000 abstract 1
- 150000004706 metal oxides Chemical class 0.000 abstract 1
- 238000004891 communication Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 244000188472 Ilex paraguariensis Species 0.000 description 1
- 230000003412 degenerative effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000001737 promoting effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Landscapes
- Amplifiers (AREA)
Abstract
本发明提供了一种用于高速流水线模数转换器的输入缓冲器电路,包括输入对管、电流镜负载、增益提升放大器和补偿电容。输入对管由带源级负反馈电阻的第一MOS管和带源级负反馈电阻的第二MOS管组成;电流镜负载由栅极相互连接的第三MOS管和第四MOS管组成;增益提升放大器正输入端与第一MOS管的漏极相连,增益提升放大器负输入端与第二MOS管的漏极相连,增益提升放大器输出端与第三MOS管的栅极相连;补偿电容一端与第三MOS管的栅极相连,另一端与第三MOS管的漏极相连。本发明输入缓冲器电路可以满足高速信号的输入要求,并有效地减小输入的负载电容,增大输出阻抗。
Description
技术领域
本发明涉及用于通讯技术领域的集成电路,尤其涉及一种高速模数转换器的输入缓冲器电路。
背景技术
随着通讯行业地迅猛发展,各种电子设备正在得到广泛的使用,如手机,电脑,MP4等。在这些电子设备中,模数转换器作为模拟信号和数字信号的接口电路已经不可或缺,而且它的应用场合也越来越多。为了针对视频信号进行处理,一些电子设备中使用的模数转换器是要求高速度的,这样就对模数转换器的输入带宽和线性度提出了比较高的要求。通常的做法是把一个ADC的驱动电路做在ADC芯片的外部,这样的驱动电路一般都是一个闭环的放大器,但是这样做不仅需要一个额外的放大器,而且占用PCB板的面积,另外还会引入比较大的寄生电容,不利于高速和高带宽的应用。同时,即使外部驱动达到了很高的速度,但往往会消耗很大的功耗。因此,现在比较倾向于把ADC的输入驱动电路也同样集成在ADC芯片的内部,以提高ADC芯片的性能和可靠性。虽然这样做会增大ADC芯片的功耗和面积,但是可以节省PCB电路设计时的空间,方便外部电路进行驱动。通常集成在芯片内部的缓冲器电路有开环和闭环两种解决方案,本发明讨论的是闭环结构的输入缓冲器电路。
理想的缓冲器电路需要在任何的信号输入幅度和输入频率条件下,输出都能完全跟随输入的变化。但是,通常由于输入缓冲器增益、速度和线性度的限制,输出和输入之间会存在一定的误差,导致输出信号的失真。所以,一个好的闭环缓冲器电路需要良好的线性度,较高的增益和速度来减小非线性失真。
通常用来提高输入级线性度的办法就是采用源级负反馈技术,如图1a和图1b所示,图1a中的电路100和图1b中的电路101是两种传统的源级负反馈放大器,它们都可以用来提高该电路输入级的线性度。
图1a的电路100中,由MOS管M100和MOS管M101构成了输入对管,输入信号Vin接入MOS管M100的栅极,MOS管M101的栅极和漏极相连作为输出信号Vout;输入电流源I100和输入电流源I101分别接入MOS管M100和MOS管M101的源极;MOS管M100和MOS管M101的源极通过电阻R100相连;MOS管M102和MOS管M103构成了电流镜的负载。
图1b的电路101中,由MOS管M104和MOS管M105构成了输入对管,输入信号Vin接入MOS管M104的栅极,MOS管M105的栅极和漏极相连作为输出信号Vout;输入电流源I102分别通过电阻R101和电阻R102接入MOS管M104和MOS管M105的源极;MOS管M106和MOS管M107构成了电流镜的负载。
以电路100为例,在输入对MOS管M100、MOS管M101和负反馈电阻R100的一同作用下,可以提高电路100的线性度,关于这个的详细解释可以参考论文“CMOS transconductance amplifiers,architectures and active filters:a tutorial”,E.Sanchez-Sinencio,IEEProc.,Circuits Devices Syst.,Vol 147,Issue 1。
但是电路100和电路101的最大缺点就是增益比较低,因为通常普通单级运放的增益都在40dB之下,而且为了达到高速的要求而增大静态电流的话则增益会更低,这样在闭环的***应用中会导致输入输出有比较大的误差,会降低输入信号的无杂散动态范围(SFDR)。另外,由于实际的电路100中的输入电流源I100,输入电流源I101以及电路101中的电阻R101,电阻R102会存在不匹配产生更多的谐波,所以需要在大电流情况下尽量提高这个电路的增益以确保输入信号通过缓冲器电路后有足够的信噪比和SFDR。
发明内容
本发明提供了一种用于高速流水线模数转换器的输入缓冲器电路拓扑结构,可以满足高速信号的输入要求。本发明的输入缓冲器电路有效地减小了输入的负载电容,增大了输出阻抗,有利于驱动大的输出负载电容,也就是后级开关电容电路中的电容。
一种用于高速流水线模数转换器(Pipelined ADC)的输入缓冲器(input buffer)电路,包括输入对管、电流镜负载、增益提升放大器和补偿电容,其中:
输入对管,由带源级负反馈电阻的第一MOS管和带源级负反馈电阻的第二MOS管组成,第一MOS管的栅极接输入信号,第二MOS管的栅极与漏极相连且作为信号输出;
所述的第一MOS管的源极接第一电流源输入,所述的第二MOS管的源极接第二电流源输入,第一MOS管的源极和第二MOS管的源极通过所述的源级负反馈电阻相连接。
电流镜负载,由栅极相互连接的第三MOS管和第四MOS管组成,其中第三MOS管的漏极与第一MOS管的漏极相连,第四MOS管的漏极与第二MOS管的漏极相连,第三MOS管和第四MOS管的源极接地。
增益提升放大器,其中增益提升放大器正输入端与第一MOS管的漏极相连,增益提升放大器负输入端与第二MOS管的漏极相连,增益提升放大器输出端与第三MOS管的栅极相连。
补偿电容,用来补偿增益提升放大器相位,补偿电容一端与第三MOS管的栅极相连,另一端与第三MOS管的漏极相连。
本发明的输入缓冲器电路为闭环结构,构成一个单位增益放大器,输出跟随输入的变化。
所述的输入对管用来接收输入的差分信号。
所述的电流镜负载把输入差分信号转换为单端的输出。
所述的放大器可以是简单的单级放大器,也可以是折叠共源共栅的放大器或者套筒式共源共栅放大器,作用是提高输入缓冲器电路的增益,减小输入输出的误差。
所述的补偿电容用于进行Miller补偿。
附图说明
图1a是现有技术中源级负反馈放大器的电路图;
图1b是现有技术中另一种源级负反馈放大器的电路图;
图2是本发明的输入缓冲器电路的示意图;
图3是本发明中的增益提升放大器示意图;
图4是本发明的输入缓冲器电路的一个具体实现电路图;
具体实施方式
在任何的电子通讯***中,如果需要对模拟信号进行快速地数字化处理,那么就需要高速的模数转换器作为接口,而本发明的输入缓冲器电路可以集成在任何需要处理高速信号的模数转换器内部,比如高速的流水线ADC前端的输入缓冲器。
如前面所述,传统的源级负反馈放大器,如图1中的100,101所示,虽然具有比较好的线性度,但是由于增益较低,闭环的输出和输入之间会有比较大的误差。而且,随着输入信号频率的升高,输出信号的SFDR会下降比较严重,这样的输入缓冲器不符合高速模数转换器的前端电路要求,因为高速ADC通常会需要对输入信号进行欠采样的处理,也就是输入信号频率会超过一半的采样频率。
参见图2,为本发明的输入缓冲器的电路结构图200。电路200包括:
输入对管,由带源级负反馈电阻的第一MOS管M5和带源级负反馈电阻的第二MOS管M6组成,第一MOS管M5的栅极接输入信号Vin,第二MOS管M6的栅极与漏极相连且作为信号输出Vout,第一MOS管M5的源极接第一电流源输入I3,第二MOS管M6的源极接第二电流源输入I4,第一MOS管M5的源极和第二MOS管M6的源极通过所述的源级负反馈电阻R2相连接。
电流镜负载,由栅极相互连接的第三MOS管M7和第四MOS管M8组成,其中第三MOS管M7的漏极与第一MOS管M5的漏极相连,第四MOS管M8的漏极与第二MOS管M6的漏极相连,第三MOS管M7和第四MOS管M8的源极接地;
增益提升放大器202,其正输入端与第一MOS管M5的漏极相连,负输入端与第二MOS管M6的漏极相连,输出端与第三MOS管M7的栅极相连;
补偿电容C2,一端与第三MOS管M7的栅极相连,另一端与第三MOS管M7的漏极相连。
由图2可以看出输入对管与电流镜负载相当于构成了一个运算放大器201,与增益提升放大器202和一个补偿电容C2一同构成整个输入缓冲器电路200,输入缓冲器200接成了单位增益负反馈的结构。输入缓冲器200中有两个环路,运算放大器201是一个单位增益负反馈环路,增益提升放大器202的作用是提升整个缓冲器电路的增益,同时形成了第二个增益提升环路。另外,本发明中使用了补偿电容C2来补偿第二个增益提升环路,保证环路稳定性。
运算放大器201作为信号的主通路放大,运算放大器201至少由一个输入差分对,尾电流源和电流镜负载组成,当然电流镜负载也可以用其他结构,比如共源共栅结构,来实现运算放大器201。增益提升放大器202作为提升主运算放大器增益,同时也能对其输入两端电压进行箝位,整个输入缓冲器电路200的低频增益就是运算放大器201的低频增益与增益提升放大器202的低频增益之和。
因为增益提升放大器202主要是为了提高输入缓冲器的增益,所以它不需要消耗很大的电流,通常可以用简单的单级跨导放大器来实现,如图3所示电路300。当然,电路300的实现形式并不局限于图3的结构,只要能够提供一定的低频增益和带宽的运算放大器结构都可以用来作增益提升电路使用。
图3中,由MOS管M1a和MOS管M1b构成了输入对管,输入信号Vin的正端接入MOS管M1a的栅极,输入信号Vin的负端接入MOS管M1b的栅极,MOS管M1b的漏极作为输出信号Vout;输入电流源Idc接入MOS管M1a和MOS管M1b的源极;MOS管M2a和MOS管M2b构成了电流镜的负载。
MOS管M1a的漏端接到二极管连接的MOS管M2a的漏端,MOS管M1b的漏端接到MOS管M2b的漏端。MOS管M2a和MOS管M2b组成了电流镜负载,MOS管M2a的栅与MOS管M2b的栅连到一起,MOS管M2a和MOS管M2b的源端接地。MOS管M1a的栅端是增益提升放大器202的正输入端,MOS管M1b的栅端是增益提升放大器202的负输入端,MOS管M1b的漏端同时也是MOS管M2b的漏端接在一起,作为增益提升放大器202的输出端。
参见图4,是本发明的输入缓冲器电路的一个具体实现电路400。电路400包含三个共源共栅的电流源401,电流源402和电流源403,一个主运算放大器404,一个增益提升运算放大器405,电路400还包括给共源共栅电流源做偏置的电压Vb1和电压Vb2。
电流源401和电流源402给输入缓冲器电路的主运算放大器404提供了可靠的来自电源端的电流,偏置电压Vb1接到MOS管M10和MOS管M12的栅端,同时偏置电压Vb2接到了共栅MOS管M11和共栅MOS管M13的栅端。MOS管M10和MOS管M12的源极接到了电源端,共栅管MOS管M11和共栅管MOS管M13的源极分别接到MOS管M10和MOS管M12的漏端,这样的共源共栅电流源具有较高的输出阻抗,提供给主运算放大器的电流会比较稳定。
整个输入缓冲器电路由主运算放大器404和增益提升运算放大器405组成,增益提升运算放大器405是为了提升主运算放大器404的增益。在图4中,主运算放大器404是由MOS管M16、MOS管M17、MOS管M20和MOS管M21组成,增益提升运算放大器405是由MOS管M18、MOS管M19、MOS管M22和MOS管M23组成。
电流源401和电流源402都接到输入缓冲器电路的主运算放大器404,也就是共栅MOS管M11的漏端接到主运算放大器404的输入MOS管M16的源端,共栅MOS管M13的漏端接到主运算放大器404的另一输入MOS管M17的源端。为了提高输入缓冲器电路的线性度,通常需要采用源级负反馈技术。在图4中,主运算放大器404的输入MOS管M16和MOS管M17的源端连接了一个电阻R10,它是一个源级负反馈电阻,使得由输入差分对MOS管M16、MOS管M17和电阻R10形成的跨导gm更加线性。输入MOS管M16和输入MOS管M17的漏端分别接到电流镜负载M20和电流镜负载M21的漏端,MOS管M20和MOS管M21的栅端来自增益提升运算放大器405的输出,而MOS管M20和MOS管M21的源端接地。为了使主运算放大器的输入差分对管更加匹配,输入MOS管M16和输入MOS管M17的衬底都分别接到了各自的源端,消除了输入管的衬底偏置效应,使输入管匹配性更好。
增益提升运算放大器405的存在使得输入缓冲器电路在闭环的时候具有更小的输入输出误差,因为它把整个输入缓冲器电路的增益提高到了主运算放大器404的增益与增益提升运算放大器405的增益之和。但是增益提升运算放大器会带来一定的相位变化,所以需要一个补偿电容接在增益提升运算放大器的输出和输入之间。在图4中,电容C10接在增益提升运算放大器405的输出和正输入端之间,也就是跨接在MOS管M20的栅端和漏端。电容C 10保证了整个输入缓冲器电路的稳定性和高频输入时信号的良好建立。
在图4中,增益提升运算放大器405由电流源403提供了来自电源的电流,电流源403也是一个共源共栅电流源,偏置电压Vb1接到MOS管M14的栅端,偏置电压Vb2接到共栅MOS管M15的栅端,MOS管M14的源接到电源端,共栅MOS管M15的源极和MOS管M14的漏极相接,共栅MOS管M15的漏端提供了给增益提升运算放大器405差分输入管的电流。增益提升运算放大器405的输入差分对MOS管M18和MOS管M19的源端都接到共栅MOS管M15的漏端,MOS管M18的栅端来自主运算放大器404中MOS管M17的漏端,MOS管M19的栅端来自主运算放大器404中MOS管M16的漏端。.输入差分对MOS管M18和MOS管M19的下面接到了电流镜负载MOS管M22和MOS管M23,MOS管M18的漏端接MOS管M22的漏端,MOS管M19的漏端接到MOS管M23的漏端,MOS管M23是一个二极管连接的MOS管,MOS管M22和MOS管M23的栅接在一起,MOS管M22和MOS管M23的源端接电源地。MOS管M22的漏端就是增益提升运算放大器405的输出,它接到主运算放大器404中MOS管M20和MOS管M21的栅极。
Claims (1)
1.一种用于高速流水线模数转换器的输入缓冲器电路,其特征在于,包括:
输入对管,由带源级负反馈电阻的第一MOS管(M5)和带源级负反馈电阻的第二MOS管(M6)组成,第一MOS管(M5)的栅极接输入信号(Vin),第二MOS管(M6)的栅极与漏极相连且作为信号输出(Vout),第一MOS管(M5)的源极接第一电流源输入(I3),第二MOS管(M6)的源极接第二电流源输入(I4),第一MOS管(M5)的源极和第二MOS管(M6)的源极通过所述的源级负反馈电阻相连接;
电流镜负载,由栅极相互连接的第三MOS管(M7)和第四MOS管(M8)组成,其中第三MOS管(M7)的漏极与第一MOS管(M5)的漏极相连,第四MOS管(M8)的漏极与第二MOS管(M6)的漏极相连,第三MOS管(M7)和第四MOS管(M8)的源极接地;
增益提升放大器(202),其正输入端与第一MOS管(M5)的漏极相连,负输入端与第二MOS管(M6)的漏极相连,输出端与第三MOS管(M7)的栅极相连;
补偿电容(C2),一端与第三MOS管(M7)的栅极相连,另一端与第三MOS管(M7)的漏极相连。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010121077A CN101800550B (zh) | 2010-03-10 | 2010-03-10 | 一种用于高速流水线模数转换器的输入缓冲器电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010121077A CN101800550B (zh) | 2010-03-10 | 2010-03-10 | 一种用于高速流水线模数转换器的输入缓冲器电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101800550A CN101800550A (zh) | 2010-08-11 |
CN101800550B true CN101800550B (zh) | 2012-10-03 |
Family
ID=42596074
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010121077A Expired - Fee Related CN101800550B (zh) | 2010-03-10 | 2010-03-10 | 一种用于高速流水线模数转换器的输入缓冲器电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101800550B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11863165B2 (en) | 2016-09-12 | 2024-01-02 | Analog Devices, Inc. | Input buffer |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104242937B (zh) * | 2013-06-17 | 2017-03-29 | 上海华虹宏力半导体制造有限公司 | 用于流水线型模数转换器的模拟参考电平缓冲器 |
CN103973247A (zh) * | 2014-05-20 | 2014-08-06 | 上海华力微电子有限公司 | 轨到轨差分输入电路 |
CN106712731B (zh) * | 2015-07-22 | 2024-03-01 | 上海贝岭股份有限公司 | 一种运算放大器 |
CN105071806B (zh) * | 2015-08-28 | 2019-01-15 | 西安启微迭仪半导体科技有限公司 | 应用于高速模数转换器的高线性度输入信号缓冲器 |
US10250250B2 (en) | 2016-09-12 | 2019-04-02 | Analog Devices, Inc. | Bootstrapped switching circuit |
CN106656078B (zh) * | 2016-09-23 | 2021-04-06 | 西安电子科技大学 | 带电感双电源供电的运算放大器及模数转换器 |
CN106325351A (zh) * | 2016-10-14 | 2017-01-11 | 广州昌钰行信息科技有限公司 | 一种双路电压缓冲电路 |
CN108334155A (zh) * | 2018-05-07 | 2018-07-27 | 南京美辰微电子有限公司 | 低电压余度线性区电流镜 |
CN111817719B (zh) * | 2020-09-08 | 2020-12-11 | 杭州城芯科技有限公司 | 适用流水线型adc的参考电平缓冲器及流水线型adc |
CN115589225A (zh) * | 2021-07-05 | 2023-01-10 | 长鑫存储技术有限公司 | 输入缓冲电路以及半导体存储器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1964184A (zh) * | 2005-11-09 | 2007-05-16 | 上海乐金广电电子有限公司 | 用于模数转换器的放大器 |
CN101040441A (zh) * | 2004-10-12 | 2007-09-19 | 索尼株式会社 | 采样保持电路以及使用该电路的流水线模数转换器 |
-
2010
- 2010-03-10 CN CN201010121077A patent/CN101800550B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101040441A (zh) * | 2004-10-12 | 2007-09-19 | 索尼株式会社 | 采样保持电路以及使用该电路的流水线模数转换器 |
CN1964184A (zh) * | 2005-11-09 | 2007-05-16 | 上海乐金广电电子有限公司 | 用于模数转换器的放大器 |
Non-Patent Citations (2)
Title |
---|
陈曦,何乐年,张鲁,尹坤."基于0.6μm工艺的流水线模数转换器设计".《浙江大学学报(工学版)》.2006,第40卷(第6期),1080-1084. |
陈曦,何乐年,张鲁,尹坤."基于0.6μm工艺的流水线模数转换器设计".《浙江大学学报(工学版)》.2006,第40卷(第6期),1080-1084. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11863165B2 (en) | 2016-09-12 | 2024-01-02 | Analog Devices, Inc. | Input buffer |
Also Published As
Publication number | Publication date |
---|---|
CN101800550A (zh) | 2010-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101800550B (zh) | 一种用于高速流水线模数转换器的输入缓冲器电路 | |
CN103490731B (zh) | 一种低噪声无源混频器 | |
CN103219951B (zh) | 一种采用噪声抵消技术的低功耗低噪声放大器 | |
CN101741329B (zh) | 互补输入的循环折叠增益自举跨导运算放大器 | |
CN104639068B (zh) | 一种开关电容实现的线性可编程增益放大器 | |
CN101741328A (zh) | 互补输入的循环折叠跨导运算放大器 | |
CN102651633B (zh) | 一种噪声电流前馈型噪声抵消电路 | |
WO2023040474A1 (zh) | 一种射频功率放大器 | |
CN110896300A (zh) | 一种宽带低噪声放大器 | |
CN107666288B (zh) | 一种适用于流水线模数转换器的高增益大带宽三级运算放大器 | |
CN108599731A (zh) | 一种低功耗宽带跨导误差放大器 | |
CN111130469B (zh) | 宽带cmos二阶有源巴伦放大器 | |
CN110798203A (zh) | 纳米级cmos工艺下高线性度单位增益电压缓冲器 | |
CN117439595A (zh) | 一种高线性度宽带输入缓冲器 | |
CN210745089U (zh) | 射频超宽带驱动放大器芯片 | |
CN201781460U (zh) | 高增益高速轨对轨输入和输出运算放大器及偏置电路 | |
CN208522716U (zh) | 一种低功耗宽带跨导误差放大器 | |
CN110768645A (zh) | 一种反双曲正切预失真电路、跨导器及gm-c低通滤波器 | |
CN106656078B (zh) | 带电感双电源供电的运算放大器及模数转换器 | |
CN210724750U (zh) | 纳米级cmos工艺下高线性度单位增益电压缓冲器 | |
JP2024518859A (ja) | シングルエンド差動変換マイクロフォン回路及び電子デバイス | |
Taol et al. | A 50MHz Bandwidth TIA Based on Two Stage Pseudo-Differential OTA with Cascode Negative Resistance and RC Compensation Technique | |
CN201904761U (zh) | 一种高线性度的低噪声放大器电路 | |
CN202014234U (zh) | 高速比较器 | |
CN111865243A (zh) | 一种适用于生物医学信号采集模拟前端的可变增益放大器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121003 Termination date: 20180310 |