CN101789428A - 一种内嵌pmos辅助触发可控硅结构 - Google Patents

一种内嵌pmos辅助触发可控硅结构 Download PDF

Info

Publication number
CN101789428A
CN101789428A CN 201010121084 CN201010121084A CN101789428A CN 101789428 A CN101789428 A CN 101789428A CN 201010121084 CN201010121084 CN 201010121084 CN 201010121084 A CN201010121084 A CN 201010121084A CN 101789428 A CN101789428 A CN 101789428A
Authority
CN
China
Prior art keywords
trap
injection region
pmos
injection area
well
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 201010121084
Other languages
English (en)
Other versions
CN101789428B (zh
Inventor
马飞
韩雁
董树荣
黄大海
宋波
李明亮
苗萌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang University ZJU
Original Assignee
Zhejiang University ZJU
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang University ZJU filed Critical Zhejiang University ZJU
Priority to CN 201010121084 priority Critical patent/CN101789428B/zh
Publication of CN101789428A publication Critical patent/CN101789428A/zh
Application granted granted Critical
Publication of CN101789428B publication Critical patent/CN101789428B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/87Thyristor diodes, e.g. Shockley diodes, break-over diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Thyristors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种内嵌PMOS辅助触发可控硅器件,包括P型衬底及其上方的置P阱和N阱,P阱和N阱交界处上方横跨有PMOS的栅氧以及位于栅氧上方的多晶硅栅,N阱上依次设有第一浅壕沟隔离,第一N+注入区、第二浅壕沟隔离和第一P+注入区,N阱和P阱的交界通过多晶硅栅的镂空形成第二N+注入区;P阱上依次设有第二P+注入区、第三N+注入区、第三浅壕沟隔离和第三P+注入区;所述的第一P+注入区和第一N+注入区均接入电学阳极,第三N+注入区和第三P+注入区均接入电学阴极;所述的多晶硅栅通过触发电路接入电学阳极和电学阴极。本发明内嵌PMOS辅助触发可控硅器件触发电压低,能够在相应范围内调整且结构简单。

Description

一种内嵌PMOS辅助触发可控硅结构
技术领域
本发明属于集成电路领域,特别涉及利用PMOS辅助触发可控硅构建静电放电防护器件,用于改善集成电路ESD防护的可靠性。
背景技术
自然界的静电放电(ESD)现象对集成电路的可靠性构成严重的威胁。在工业界,集成电路产品的失效30%都是由于遭受静电放电现象所引起的,而且越来越小的工艺尺寸,更薄的栅氧厚度都使得集成电路受到静电放电破坏的几率大大增加。因此,改善集成电路静电放电防护的可靠性对提高产品的成品率具有不可忽视的作用。
静电放电现象的模式通常分为四种:HBM(人体放电模式),MM(机器放电模式),CDM(组件充电放电模式)以及电场感应模式(FIM)。而最常见也是工业界产品必须通过的两种静电放电模式是HBM和MM。当发生静电放电时,电荷通常从芯片的一只引脚流入而从另一只引脚流出,此时静电电荷产生的电流通常高达几个安培,在电荷输入引脚产生的电压高达几伏甚至几十伏。如果较大的ESD电流流入内部芯片则会造成内部芯片的损坏,同时,在输入引脚产生的高压也会造成内部器件发生栅氧击穿现象,从而导致电路失效。因此,为了防止内部芯片遭受ESD损伤,对芯片的每个引脚都要进行有效的ESD防护,对ESD电流进行泄放。
在ESD防护的发展过程中,二极管、GGNMOS(栅接地的NMOS)、SCR(可控硅)等器件通常被作为ESD防护单元。其中公认效果比较好的是可控硅(silicion controlled rectifier,SCR)。
常用的可控硅如图1所示,P型衬底上是P、N双阱,P阱和N阱上均有两个注入区,分别是N+注入区和P+注入区。其中N阱的N+注入区设置在远离P阱的一端,N阱的P+注入区设置在靠近P阱的一端;P阱的P+注入区设置在远离N阱的一端,P阱的N+注入区设置在靠近N阱的一端。一个N+注入区设置在N阱和P阱连接处上方并跨接在N阱和P阱之间用来降低SCR的开启电压,所有的注入区之间使用浅壕沟隔离(STI)。N阱的N+注入区和P+注入区接电学阳极(Anode),P阱的N+注入区和P+注入区接电学阴极(Cathode)。图2是和该SCR结构相对应的电原理图。
在集成电路的正常工作状态下,静电放电保护器件是处于关闭的状态,不会影响输入输出引脚上的电位。而在外部静电灌入集成电路而产生瞬间的高电压的时候,这个器件会开启导通,迅速的排放掉静电电流。但是该SCR触发电压一般较高,对于5V及以下的工作电压不能有效保护。
发明内容
本发明提供了一种触发电压低,能够在相应范围内调整且结构简单的静电放电防护器件。
一种内嵌PMOS辅助触发可控硅器件,包括P型衬底,P型衬底上设置P阱和N阱,所述的P阱和N阱交界处上方横跨有PMOS的栅氧以及位于栅氧上方的多晶硅栅,多晶硅栅下方的N型表面区域为PMOS的沟道,多晶硅下方的N型表面区域为漂移区;
所述的N阱上依次设有第一浅壕沟隔离(浅沟槽隔离),第一N+注入区、第二浅壕沟隔离和第一P+注入区,其中第一P+注入区临近N阱和P阱的交界处,N阱和P阱的交界处通过多晶硅栅的镂空形成第二N+注入区;
所述的多晶硅栅的镂空是在PMOS多晶硅栅通过在版图上的挖孔,实现在N阱和P阱交界处即在PMOS的栅下形成N+注入来降低可控硅开启电压,实现利用N+/P阱PN结雪崩击穿的可控硅结构与PMOS的并联。至于镂空的形状及大小并没有严格限制。
所述的P阱上依次设有第二P+注入区、第三N+注入区、第三浅壕沟隔离和第三P+注入区,其中第二P+注入区临近N阱和P阱的交界处;
所述的第一P+注入区和第一N+注入区均接入电学阳极,第三N+注入区和第三P+注入区均接入电学阴极;所述的多晶硅栅通过触发电路接入电学阳极和电学阴极。
所述的触发电路由电阻和电容构成,其中电容的一端与电阻的一端相连接且接入多晶硅栅,电阻的另一端接入电学阳极,电容的另一端接入电学阴极。
在本发明内嵌PMOS辅助触发可控硅器件中PMOS结构位于N阱和P阱的交界处上方,其中:
第一P+注入区相当于PMOS结构的源极;
第二P+注入区相当于PMOS结构的漏极;
栅氧上方的多晶硅栅相当于PMOS结构的栅极;
多晶硅栅下方的N型区域为PMOS的沟道;
多晶硅下方的P型区域为漂移区。
本发明内嵌PMOS辅助触发可控硅器件利用PMOS辅助触发的可控硅能减小可控硅开启电压,结构简单,占用版图面积小,电流均匀,鲁棒性好,稳定可靠等优点。
附图说明
图1为现有技术的可控硅SCR静电放电防护器件的剖面图;
图2为图1的等效电路原理图;
图3为本发明内嵌PMOS辅助触发可控硅器件的剖面图;
图4为图3的俯视图;
图5为图3的等效电路原理图。
具体实施方式
如图3和图4所示,本发明静电放电防护器件包括P型衬底31,P型衬底上设置P阱32和N阱33,P阱32和N阱33交界处上方为P型金属氧化物半导体场效应管(PMOS)结构。
N型阱上从一侧向另一侧依次设置第一浅壕沟隔离STI41,第一N+注入区34,第二浅壕沟隔离STI42,第一P+注入区35a即PMOS源区,PMOS的多晶硅栅39和栅氧40横跨在N阱和P阱的交界处,在多晶硅栅的镂空使得在P阱32和N阱33的交界处设有第二N+注入区。
P阱上设有PMOS漏区第二P+注入区35b,紧邻着第二P+注入区有第三N+注入区37,N阱最右端设有第三P+注入区38。N型阱上方的N+注入区34和第一P+注入区35a中间用浅壕沟隔离STI 42隔开。两阱交界面上跨接的PMOS的两个P+注入区35a,35b分别在N阱33和P阱32上,整条多晶硅栅39中间有方形镂空,允许N+注入形成第二N+注入区36。第三N+注入区37紧挨第二P+注入区35b,第三P+注入区38与第三N+注入区37中间有第三浅壕沟隔离STI 43隔开。
分别由第一P+注入区35a——N阱33和第二N+注入区34——P阱32和第二P+注入区35b——第三N+注入区37构成可控硅的P-N-P-N结构。由第一N+注入区34与第一P+注入区35a用金属线相连接作为电学阳极。第三N+注入区37和第三P+注入区38做为电学阴极,PMOS栅极外接RC触发电路,RC时间常数约为1us,以保证PMOS足够开启时间来辅助触发SCR泄放ESD电流,同时正常上电时不会开启。
本发明中的P型衬底、P阱、N+、P+注入区和PMOS结构,采用现有的标准CMOS集成电路制造工艺即可实现。
参见图5本发明在标准CMOS工艺基础上,利用可控硅中寄生并联PMOS辅助触发,来实现可控硅在较低电压下开启。由第一N+注入区与第一P+注入区用金属线相连接作为电学阳极。第三N+注入区,第三P+注入区做为电学阴极,PMOS栅极外接RC触发电路,RC时间常数约为1us,以保证PMOS足够开启时间来辅助触发SCR泄放ESD电流,同时正常上电时不会开启。当阳极出现ESD信号时,较大的电压能导致N阱,第二N+注入区与P阱的PN结雪崩击穿,产生的雪崩电流流过P阱的阱电阻R_pwell产生压降,当这个压降大于寄生NPN三极管的开启电压,NPN寄生三极管开启,同时由于正反馈使PNP寄生三极管也开启,整个SCR器件被导通,开始泄放ESD电流,同时将SCR两端电压钳制在较低电位。第二N+注入区的设置能够实现P阱/N+结较低的击穿电压,并联的PMOS结构由于阳极(即PMOS源极)出现的ESD高电位和栅极RC延迟造成的低电位形成电压差而开启,辅助电流由N阱流入P阱,PMOS引起的电流通过P阱电阻产生压降,从而辅助SCR开启。我们可以改变PMOS的长度和宽度来调整SCR的开启电压和钳位电压,以保证在钳位状态下不会发生栓(闩)锁效应,同时合理设置RC常数保证整个器件在正常电平信号下不会开启,而在静电电流信号到来时,可以顺利辅助触发泄放ESD电流。

Claims (2)

1.一种内嵌PMOS辅助触发可控硅器件,包括P型衬底(31),P型衬底(31)上设置P阱(32)和N阱(33),其特征在于:所述的P阱(32)和N阱(33)交界处上方横跨有PMOS的栅氧(40)以及位于栅氧(40)上方的多晶硅栅(39);
所述的N阱(33)上依次设有第一浅壕沟隔离(41),第一N+注入区(34)、第二浅壕沟隔离(42)和第一P+注入区(35a),其中第一P+注入区(35a)临近N阱(33)和P阱(32)的交界处,N阱(33)和P阱(32)的交界处设有第二N+注入区(36);
所述的P阱(32)上依次设有第二P+注入区(35b)、第三N+注入区(37)、第三浅壕沟隔离(43)和第三P+注入区(38),其中第二P+注入区(35b)临近N阱(33)和P阱(32)的交界处;
所述的第一P+注入区(35a)和第一N+注入区(34)均接入电学阳极,第三N+注入区(37)和第三P+注入区(38)均接入电学阴极;所述的多晶硅栅(39)通过触发电路接入电学阳极和电学阴极。
2.根据权利要求1所述的内嵌PMOS辅助触发可控硅器件,其特征在于,所述的触发电路由电阻和电容构成,其中电容的一端与电阻的一端相连接且接入多晶硅栅(39),电阻的另一端接入电学阳极,电容的另一端接入电学阴极。
CN 201010121084 2010-03-10 2010-03-10 一种内嵌pmos辅助触发可控硅结构 Expired - Fee Related CN101789428B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201010121084 CN101789428B (zh) 2010-03-10 2010-03-10 一种内嵌pmos辅助触发可控硅结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201010121084 CN101789428B (zh) 2010-03-10 2010-03-10 一种内嵌pmos辅助触发可控硅结构

Publications (2)

Publication Number Publication Date
CN101789428A true CN101789428A (zh) 2010-07-28
CN101789428B CN101789428B (zh) 2012-01-04

Family

ID=42532570

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201010121084 Expired - Fee Related CN101789428B (zh) 2010-03-10 2010-03-10 一种内嵌pmos辅助触发可控硅结构

Country Status (1)

Country Link
CN (1) CN101789428B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102034857A (zh) * 2010-10-28 2011-04-27 浙江大学 一种pmos场效应晶体管辅助触发的双向可控硅
WO2013159746A1 (zh) * 2012-04-28 2013-10-31 无锡华润上华半导体有限公司 静电释放保护结构及其制造方法
US10134722B2 (en) 2017-04-12 2018-11-20 Hong Kong Applied Science and Technology Research Institute Company Limited Embedded PMOS-trigger silicon controlled rectifier (SCR) with suppression rings for electro-static-discharge (ESD) protection
CN113013157A (zh) * 2021-02-24 2021-06-22 上海华力微电子有限公司 一种内嵌硅控整流器的pmos型esd器件及其实现方法
CN114121944A (zh) * 2022-01-27 2022-03-01 江苏应能微电子有限公司 具有高维持电压的瞬态电压抑制保护器件及静电放电电路
CN116314277A (zh) * 2023-05-15 2023-06-23 微龛(广州)半导体有限公司 Scr型esd防护器件、电子装置及制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020109190A1 (en) * 2001-02-09 2002-08-15 United Microelectronics Corp. Method for forming a lateral SCR device for on-chip ESD protection in shallow-trench-isolation CMOS process
US20030146474A1 (en) * 2002-02-05 2003-08-07 Industrial Technology Research Institute SCR devices in silicon-on-insulator CMOS process for on-chip ESD protection
US20070018193A1 (en) * 2005-07-21 2007-01-25 Industrial Technology Research Institute Initial-on SCR device for on-chip ESD protection
CN101452913A (zh) * 2007-12-03 2009-06-10 上海华虹Nec电子有限公司 利用硅控整流器作为静电保护的器件结构
CN101617452A (zh) * 2007-02-28 2009-12-30 万国半导体股份有限公司 可提供较低电压电路保护的mos晶体管触发暂态电压抑制器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020109190A1 (en) * 2001-02-09 2002-08-15 United Microelectronics Corp. Method for forming a lateral SCR device for on-chip ESD protection in shallow-trench-isolation CMOS process
US20030146474A1 (en) * 2002-02-05 2003-08-07 Industrial Technology Research Institute SCR devices in silicon-on-insulator CMOS process for on-chip ESD protection
US20070018193A1 (en) * 2005-07-21 2007-01-25 Industrial Technology Research Institute Initial-on SCR device for on-chip ESD protection
CN101617452A (zh) * 2007-02-28 2009-12-30 万国半导体股份有限公司 可提供较低电压电路保护的mos晶体管触发暂态电压抑制器
CN101452913A (zh) * 2007-12-03 2009-06-10 上海华虹Nec电子有限公司 利用硅控整流器作为静电保护的器件结构

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102034857A (zh) * 2010-10-28 2011-04-27 浙江大学 一种pmos场效应晶体管辅助触发的双向可控硅
CN102034857B (zh) * 2010-10-28 2011-12-14 浙江大学 一种pmos场效应晶体管辅助触发的双向可控硅
WO2013159746A1 (zh) * 2012-04-28 2013-10-31 无锡华润上华半导体有限公司 静电释放保护结构及其制造方法
US10134722B2 (en) 2017-04-12 2018-11-20 Hong Kong Applied Science and Technology Research Institute Company Limited Embedded PMOS-trigger silicon controlled rectifier (SCR) with suppression rings for electro-static-discharge (ESD) protection
CN113013157A (zh) * 2021-02-24 2021-06-22 上海华力微电子有限公司 一种内嵌硅控整流器的pmos型esd器件及其实现方法
CN114121944A (zh) * 2022-01-27 2022-03-01 江苏应能微电子有限公司 具有高维持电压的瞬态电压抑制保护器件及静电放电电路
CN114121944B (zh) * 2022-01-27 2022-05-17 江苏应能微电子有限公司 具有高维持电压的瞬态电压抑制保护器件及静电放电电路
CN116314277A (zh) * 2023-05-15 2023-06-23 微龛(广州)半导体有限公司 Scr型esd防护器件、电子装置及制备方法
CN116314277B (zh) * 2023-05-15 2023-08-22 微龛(广州)半导体有限公司 Scr型esd防护器件、电子装置及制备方法

Also Published As

Publication number Publication date
CN101789428B (zh) 2012-01-04

Similar Documents

Publication Publication Date Title
CN102034858A (zh) 一种用于射频集成电路静电放电防护的双向可控硅
CN102956632B (zh) 一种低寄生电容的双向scr静电放电保护结构
CN107528304B (zh) 瞬态电压保护电路、装置和方法
CN108701693A (zh) 用于静电放电(esd)保护的具有抑制环的嵌入式pmos-触发可控硅整流器(scr)
CN102142440B (zh) 一种可控硅器件
CN101789428B (zh) 一种内嵌pmos辅助触发可控硅结构
CN102254912B (zh) 一种内嵌p型mos管辅助触发的可控硅器件
CN102263102A (zh) 一种用于静电防护的反向二极管触发可控硅
CN102148242A (zh) 一种具有双导通路径的可控硅器件
CN109742071A (zh) 一种soi功率开关的esd保护器件
CN104269396A (zh) 寄生晶闸管以及静电保护电路
CN102034857B (zh) 一种pmos场效应晶体管辅助触发的双向可控硅
CN107403797A (zh) 高压 esd 保护器件、电路及装置
CN101814498B (zh) 一种内嵌nmos辅助触发可控硅结构
CN101771040B (zh) 二极管串辅助触发的互补型scr结构
CN102270658B (zh) 一种低触发电压低寄生电容的可控硅结构
CN109994466A (zh) 一种低触发高维持可控硅静电防护器件
CN103390618A (zh) 内嵌栅接地nmos触发的可控硅瞬态电压抑制器
CN101771043B (zh) 齐纳二极管辅助触发的互补型scr结构
CN101777555B (zh) Nmos场效应晶体管辅助触发的互补型scr结构
CN102244076B (zh) 一种用于射频集成电路的静电放电防护器件
CN102938403B (zh) 一种用于esd保护的低压触发scr器件
CN101752372B (zh) Npn双极型晶体管辅助触发的互补型scr结构
CN102222669B (zh) 一种用于静电防护的可控硅
CN209461459U (zh) 一种低触发高维持可控硅静电防护器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120104

Termination date: 20140310