CN103390618A - 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 - Google Patents
内嵌栅接地nmos触发的可控硅瞬态电压抑制器 Download PDFInfo
- Publication number
- CN103390618A CN103390618A CN2013102928509A CN201310292850A CN103390618A CN 103390618 A CN103390618 A CN 103390618A CN 2013102928509 A CN2013102928509 A CN 2013102928509A CN 201310292850 A CN201310292850 A CN 201310292850A CN 103390618 A CN103390618 A CN 103390618A
- Authority
- CN
- China
- Prior art keywords
- injection region
- trap
- type substrate
- nmos
- shallow
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,包括P型衬底,所述P型衬底上沿横向设置有N阱,在所述N阱和P型衬底上未设N阱的区域中,沿横向依次设有第一N+注入区、第一P+注入区、第三N+注入区、多晶硅栅、第二N+注入区和第二P+注入区;所述第一N+注入区和第一P+注入区设置在N阱上,所述第三N+注入区的两端分别跨设在N阱和P型衬底未设N阱的区域上,所述多晶硅栅、第二N+注入区和第二P+注入区设置在P型衬底上未设N阱的区域;所述多晶硅栅、第二N+注入区和第三N+注入区在P型衬底上构成NMOS结构;所述第一N+注入区、第一P+注入区和第三N+注入区均接入电学阳极,所述多晶硅栅、第二N+注入区和第二P+注入区均接入电学阴极。
Description
技术领域
本发明涉及一种内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,尤其是涉及一种用于静电防护并具有高维持电压的内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,属于集成电路技术领域。
背景技术
自然界的静电放电(ESD)现象对集成电路的可靠性构成严重的威胁。在工业界,集成电路产品的失效30%都是由于遭受静电放电现象所引起的。而且随着集成电路的密度越来越大,一方面由于二氧化硅膜的厚度越来越薄(从微米到纳米),器件承受的静电压力越来越低;另一方面,容易产生、积累静电的材料如塑料,橡胶等大量使用,使得集成电路受到静电放电破坏的几率大大增加。
静电放电现象的模式通常分为四种:HBM(人体放电模式),MM(机器放电模式),CDM(组件充电放电模式)以及电场感应模式(FIM)。而最常见也是工业界产品必须通过的两种静电放电模式是HBM和MM。当发生静电放电时,电荷通常从芯片的一只引脚流入而从另一只引脚流出,此时静电电荷产生的电流通常高达几个安培,在电荷输入引脚产生的电压高达几伏甚至几十伏。如果较大的ESD电流流入内部芯片则会造成内部芯片的损坏,同时,在输入引脚产生的高压也会造成内部器件发生栅氧击穿现象,从而导致电路失效。因此,为了防止内部芯片遭受ESD损伤,对芯片的每个引脚都要进行有效的ESD防护,对ESD电流进行泄放。
在集成电路的正常工作状态下,静电放电保护器件是处于关闭的状态,不会影响输入输出引脚上的电位。而在外部静电灌入集成电路而产生瞬间的高电压的时候,这个器件会开启导通,迅速的排放掉静电电流。
然而随着CMOS工艺制程的不断进步,器件尺寸不断减小,核心电路承受ESD能力大大降低,对于低压IC(集成电路)的ESD防护而言,一个有效的静电放电防护器件必须能够保证相对低的触发电压(不能高于被保护电路的栅氧击穿电压),相对高的维持电压(对电源防护而言,要高于电源电压以避免闩锁效应),提供较强的ESD保护能力(ESD鲁棒性),并占用有限的布局面积。为了避免闩锁风险,可以通过提高维持电流,提高维持电压来解决。因此在保证低触发电压的优点的同时,进一步提高其维持电压显得十分必要。
作为一种常用的ESD防护结构,可控硅被广泛的应用于集成电路芯片I/O端口以及电源域的防护中。可控硅有着高鲁棒性、制造工艺简单等优点。但可控硅也有着开速度慢,开启电压高,维持电压低等缺点,对集成电路输入输出端MOS管的栅极氧化层保护不能起到很好的效果。
发明内容
目的:为了克服现有技术中存在的不足,本发明提供一种内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,能够在不影响防护器件触发电压的前提下提高维持电压,来避免闩锁效应。
技术方案:为解决上述技术问题,本发明采用的技术方案为:
一种内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,包括P型衬底,所述P型衬底上沿横向设置有N阱,在所述N阱和P型衬底上未设N阱的区域中,沿横向依次设有第一N+注入区、第一P+注入区、第三N+注入区、多晶硅栅、第二N+注入区和第二P+注入区;
其中,所述第一N+注入区和第一P+注入区设置在N阱上,所述第三N+注入区的两端分别跨设在N阱和P型衬底未设N阱的区域上,所述多晶硅栅、第二N+注入区和第二P+注入区设置在P型衬底上未设N阱的区域;
所述多晶硅栅、第二N+注入区和第三N+注入区在P型衬底上构成NMOS结构;
所述第一N+注入区、第一P+注入区和第三N+注入区均接入电学阳极,所述多晶硅栅、第二N+注入区和第二P+注入区均接入电学阴极。
所述的内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,其特征在于:所述第一N+注入区和P型衬底的外部结构之间通过第一浅槽隔离进行隔离,所述第一N+注入区和第一P+注入区之间通过第二浅槽隔离进行隔离,所述第一P+注入区和第三N+注入区之间通过第三浅槽隔离进行隔离,所述第二N+注入区和第二P+注入区之间通过第四浅槽隔离进行隔离,所述第二P+注入区和P型衬底的外部结构之间通过第五浅槽隔离进行隔离。
有益效果:本发明提供的内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,采用可控硅中内嵌栅接地NMOS,通过栅接地NMOS触发可控硅,具有结构简单,稳定可靠,触发电压低等优点;能够在不影响防护器件触发电压的前提下提高维持电压,来避免闩锁效应。
附图说明
图1和图2为本发明内嵌栅接地NMOS触发的可控硅瞬态电压抑制器的结构示意图;
图中,P型衬底1、N阱2、第一N+注入区3、第一P+注入区4、第三N+注入区5、第二N+注入区6、第二P+注入区7、多晶硅栅8、第一浅槽隔离9a、第二浅槽隔离9b、第三浅槽隔离9c、第四浅槽隔离9d、第五浅槽隔离9e、接触孔10。
具体实施方式
下面结合附图对本发明作更进一步的说明。
本发明中的P型衬底,N阱,多晶硅栅,N+,P+注入区结构以及浅槽隔离,采用现有的标准CMOS集成电路制造工艺均可实现。
如图1和图2所示,一种内嵌栅接地NMOS触发的用于静电防护的可控硅TVS,包括P型衬底1,所述P型衬底1上沿横向设置有N阱2,在所述N阱2和P型衬底1上未设N阱的区域中,沿横向依次设有第一N+注入区3、第一P+注入区4、第三N+注入区5、多晶硅栅8、第二N+注入区6和第二P+注入区7;
其中,所述第一N+注入区3和第一P+注入区4设置在N阱2上,所述第三N+注入区5的两端分别跨设在N阱2和P型衬底1未设N阱的区域上,所述多晶硅栅8、第二N+注入区6和第二P+注入区7设置在P型衬底1上未设N阱的区域;
所述多晶硅栅8、第二N+注入区6和第三N+注入区5在P型衬底1上构成NMOS结构,所述第一N+注入区3、第一P+注入区4和第三N+注入区5均接入电学阳极,所述多晶硅栅8、第二N+注入区6和第二P+注入区7均接入电学阴极;
所述第一N+注入区3和P型衬底1的外部结构之间通过第一浅槽隔离9a进行隔离,所述第一N+注入区3和第一P+注入区4之间通过第二浅槽隔离9b进行隔离,所述第一P+注入区4和第三N+注入区5之间通过第三浅槽隔离9c进行隔离,所述第二N+注入区6和第二P+注入区7之间通过第四浅槽隔离9d进行隔离,所述第二P+注入区7和P型衬底1的外部结构之间通过第五浅槽隔离9e进行隔离。
当产生ESD信号后,由多晶硅栅8、第二N+注入区6和第三N+注入区5构成的栅接地NMOS的漏极PN结处首先产生雪崩击穿。电子将从第二N+注入区6流入到第三N+注入区5,此时泄放一部分电流。同时由于第三N+注入区5和N阱2之间电子的浓度差,第三N+注入区5中的电子将会向N阱2中扩散,这样导致N阱2上的寄生电阻存在压降。随着压降达到一定数值,可控硅结构开启,来泄放大部分的电流。
由于栅接地NMOS和可控硅的触发电压不同,将导致产生双回滞现象。维持电压会随着N阱2以及多晶硅栅8之间距离的增大而增大,同时防护器件的鲁棒性将随着第三N+注入区5上的接触孔10和多晶硅栅8的距离的增大而提高。因此可以通过调节这两个距离来调节维持电压及鲁棒性。
本发明提供的内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,采用可控硅中内嵌栅接地NMOS,通过栅接地NMOS触发可控硅,具有结构简单,稳定可靠,触发电压低等优点;能够在不影响防护器件触发电压的前提下提高维持电压,来避免闩锁效应。
以上所述仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (2)
1.一种内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,包括P型衬底,所述P型衬底上沿横向设置有N阱,其特征在于:在所述N阱和P型衬底上未设N阱的区域中,沿横向依次设有第一N+注入区、第一P+注入区、第三N+注入区、多晶硅栅、第二N+注入区和第二P+注入区;
其中,所述第一N+注入区和第一P+注入区设置在N阱上,所述第三N+注入区的两端分别跨设在N阱和P型衬底未设N阱的区域上,所述多晶硅栅、第二N+注入区和第二P+注入区设置在P型衬底上未设N阱的区域;
所述多晶硅栅、第二N+注入区和第三N+注入区在P型衬底上构成NMOS结构;
所述第一N+注入区、第一P+注入区和第三N+注入区均接入电学阳极,所述多晶硅栅、第二N+注入区和第二P+注入区均接入电学阴极。
2.根据权利要求1所述的内嵌栅接地NMOS触发的可控硅瞬态电压抑制器,其特征在于:所述第一N+注入区和P型衬底的外部结构之间通过第一浅槽隔离进行隔离,所述第一N+注入区和第一P+注入区之间通过第二浅槽隔离进行隔离,所述第一P+注入区和第三N+注入区之间通过第三浅槽隔离进行隔离,所述第二N+注入区和第二P+注入区之间通过第四浅槽隔离进行隔离,所述第二P+注入区和P型衬底的外部结构之间通过第五浅槽隔离进行隔离。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310292850.9A CN103390618B (zh) | 2013-07-12 | 2013-07-12 | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310292850.9A CN103390618B (zh) | 2013-07-12 | 2013-07-12 | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103390618A true CN103390618A (zh) | 2013-11-13 |
CN103390618B CN103390618B (zh) | 2016-01-13 |
Family
ID=49534842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310292850.9A Active CN103390618B (zh) | 2013-07-12 | 2013-07-12 | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103390618B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104810367A (zh) * | 2015-04-16 | 2015-07-29 | 江苏艾伦摩尔微电子科技有限公司 | 一种新型的高面积效率低压触发可控硅 |
CN104810393A (zh) * | 2015-04-16 | 2015-07-29 | 江苏艾伦摩尔微电子科技有限公司 | 一种具有双回滞特性的用于静电防护的可控硅 |
CN107393915A (zh) * | 2016-05-17 | 2017-11-24 | 无锡华润微电子有限公司 | 瞬态电压抑制器及其制造方法 |
WO2021068462A1 (zh) * | 2019-07-01 | 2021-04-15 | 上海维安半导体有限公司 | 一种利用纵向三极管触发表面可控硅结构的tvs器件 |
CN115863443A (zh) * | 2022-12-16 | 2023-03-28 | 扬州国宇电子有限公司 | 一种瞬态电压抑制二极管及其制备方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5682047A (en) * | 1995-06-07 | 1997-10-28 | Lsi Logic Corporation | Input-output (I/O) structure with capacitively triggered thyristor for electrostatic discharge (ESD) protection |
CN101047178A (zh) * | 2006-03-31 | 2007-10-03 | 台湾类比科技股份有限公司 | 低触发电压硅控整流器和其电路 |
CN101281909A (zh) * | 2008-05-28 | 2008-10-08 | 浙江大学 | Nmos管嵌入式双向可控硅静电防护器件 |
CN103094278A (zh) * | 2012-12-09 | 2013-05-08 | 辽宁大学 | Pmos嵌入的低压触发用于esd保护的scr器件 |
CN203351598U (zh) * | 2013-07-12 | 2013-12-18 | 江苏艾伦摩尔微电子科技有限公司 | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 |
-
2013
- 2013-07-12 CN CN201310292850.9A patent/CN103390618B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5682047A (en) * | 1995-06-07 | 1997-10-28 | Lsi Logic Corporation | Input-output (I/O) structure with capacitively triggered thyristor for electrostatic discharge (ESD) protection |
CN101047178A (zh) * | 2006-03-31 | 2007-10-03 | 台湾类比科技股份有限公司 | 低触发电压硅控整流器和其电路 |
CN101281909A (zh) * | 2008-05-28 | 2008-10-08 | 浙江大学 | Nmos管嵌入式双向可控硅静电防护器件 |
CN103094278A (zh) * | 2012-12-09 | 2013-05-08 | 辽宁大学 | Pmos嵌入的低压触发用于esd保护的scr器件 |
CN203351598U (zh) * | 2013-07-12 | 2013-12-18 | 江苏艾伦摩尔微电子科技有限公司 | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104810367A (zh) * | 2015-04-16 | 2015-07-29 | 江苏艾伦摩尔微电子科技有限公司 | 一种新型的高面积效率低压触发可控硅 |
CN104810393A (zh) * | 2015-04-16 | 2015-07-29 | 江苏艾伦摩尔微电子科技有限公司 | 一种具有双回滞特性的用于静电防护的可控硅 |
CN104810393B (zh) * | 2015-04-16 | 2018-05-11 | 江苏艾伦摩尔微电子科技有限公司 | 一种具有双回滞特性的用于静电防护的可控硅 |
CN107393915A (zh) * | 2016-05-17 | 2017-11-24 | 无锡华润微电子有限公司 | 瞬态电压抑制器及其制造方法 |
CN107393915B (zh) * | 2016-05-17 | 2020-06-12 | 无锡华润微电子有限公司 | 瞬态电压抑制器及其制造方法 |
WO2021068462A1 (zh) * | 2019-07-01 | 2021-04-15 | 上海维安半导体有限公司 | 一种利用纵向三极管触发表面可控硅结构的tvs器件 |
CN115863443A (zh) * | 2022-12-16 | 2023-03-28 | 扬州国宇电子有限公司 | 一种瞬态电压抑制二极管及其制备方法 |
CN115863443B (zh) * | 2022-12-16 | 2023-11-24 | 扬州国宇电子有限公司 | 一种瞬态电压抑制二极管及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103390618B (zh) | 2016-01-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102142440B (zh) | 一种可控硅器件 | |
CN102034858A (zh) | 一种用于射频集成电路静电放电防护的双向可控硅 | |
CN102254912A (zh) | 一种内嵌p型mos管辅助触发的可控硅器件 | |
CN103354236A (zh) | 内嵌齐纳二极管结构的可控硅瞬态电压抑制器 | |
CN103390618B (zh) | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 | |
CN109166850A (zh) | 集成电路静电防护的二极管触发可控硅 | |
CN102263102A (zh) | 一种用于静电防护的反向二极管触发可控硅 | |
CN104269402B (zh) | 一种堆叠scr‑ldmos的高压esd保护电路 | |
CN104409454A (zh) | 一种nldmos防静电保护管 | |
CN104269401B (zh) | 一种基于scr结构的新型esd保护器件 | |
CN105702675A (zh) | 一种内嵌pmos触发的用于静电防护的可控硅 | |
CN101789428B (zh) | 一种内嵌pmos辅助触发可控硅结构 | |
CN205388971U (zh) | 一种pmos触发ldmos-scr结构的高维持电压esd保护器件 | |
CN103094278B (zh) | Pmos嵌入的低压触发用于esd保护的scr器件 | |
CN102148241B (zh) | 一种耦合电容触发可控硅器件 | |
CN102244076B (zh) | 一种用于射频集成电路的静电放电防护器件 | |
CN102270658B (zh) | 一种低触发电压低寄生电容的可控硅结构 | |
CN102544068B (zh) | 一种基于pnp型三极管辅助触发的双向可控硅器件 | |
CN104241276B (zh) | 一种堆叠stscr‑ldmos的高压esd保护电路 | |
CN101814498B (zh) | 一种内嵌nmos辅助触发可控硅结构 | |
CN204558468U (zh) | 一种具有双回滞特性的用于静电防护的可控硅 | |
CN203351598U (zh) | 内嵌栅接地nmos触发的可控硅瞬态电压抑制器 | |
CN104810386B (zh) | 一种基于二维设计的高面积效率二极管触发可控硅 | |
CN102938403B (zh) | 一种用于esd保护的低压触发scr器件 | |
CN105428353A (zh) | 一种具有类鳍式ldmos结构的高压esd保护器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210415 Address after: Room 295, block B, science and technology innovation center, 128 Shuanglian Road, Haining Economic Development Zone, Haining City, Jiaxing City, Zhejiang Province Patentee after: Heining Bernstein Biotechnology Co.,Ltd. Address before: 215300 11 / f-1109, No. 1699, Weicheng South Road, Yushan Town, Kunshan City, Suzhou City, Jiangsu Province Patentee before: JIANGSU ALLENMOORE MICROELECTRONICS Co.,Ltd. |
|
TR01 | Transfer of patent right |