CN101728382A - 一种功率器件芯片 - Google Patents

一种功率器件芯片 Download PDF

Info

Publication number
CN101728382A
CN101728382A CN200810224582A CN200810224582A CN101728382A CN 101728382 A CN101728382 A CN 101728382A CN 200810224582 A CN200810224582 A CN 200810224582A CN 200810224582 A CN200810224582 A CN 200810224582A CN 101728382 A CN101728382 A CN 101728382A
Authority
CN
China
Prior art keywords
chip
cellular
dielectric layer
gate dielectric
shaped
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200810224582A
Other languages
English (en)
Inventor
刘鹏飞
方绍明
陈勇
陈洪宁
王新强
张立荣
赵亚民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University Founder Group Co Ltd
Shenzhen Founder Microelectronics Co Ltd
Original Assignee
Peking University Founder Group Co Ltd
Shenzhen Founder Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University Founder Group Co Ltd, Shenzhen Founder Microelectronics Co Ltd filed Critical Peking University Founder Group Co Ltd
Priority to CN200810224582A priority Critical patent/CN101728382A/zh
Publication of CN101728382A publication Critical patent/CN101728382A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

本发明实施例公开了一种功率器件芯片,以提高功率器件芯片电流能力,本发明实施例提供的芯片包括多个形状相同且在平面上无缝衔接的元胞,在平面上所述元胞栅极介质层的形状为与正方形面积相同时周长大于正方形周长的形状,因为单位面积内沟道的宽长比是决定芯片电流能力的重要因素。在工艺一定的情况下,沟道的长度是固定的,沟道的宽度可以近似为元胞的周长,所以采用本发明实施例提供的方案将提高功率器件芯片电流能力。

Description

一种功率器件芯片
技术领域
本发明涉及芯片制造领域,尤其涉及一种功率器件芯片。
背景技术
目前有些芯片的设计和制造采用元胞为基本结构,如双扩散金属氧化物半导体器件DMOS是当今半导体界流行的Power MOSFET(Power metallic oxidesemiconductor field effecttransistor,功率晶体管)芯片制造技术,它的基本结构为元胞。采用元胞为基本结构的芯片还有如IGBT(Insulated Gate BipolarTransistor),绝缘栅双极型功率管等。元胞的种类closed Cell(闭合型元胞)和striped cell(条形元胞)两种类型。在DMOS设计中,普通的闭合元胞为:如图1所示的在平面上正六边形元胞,或如图2所示的正方形元胞。以栅极介质层12作为正方形的外框,Source(源区阻挡区域14),Contact(接触孔16)则在栅极介质层12的中间。芯片包括多个形状为正方形(或正六边形)且在平面上无缝衔接的元胞10,如图4A或4B所示,各相邻元胞相互之间的栅极介质层12为相邻元胞的公共栅极介质层共用。
现有技术中无论是芯片的元胞为正六边形或正方形,功率器件芯片电流能力都较弱。
发明内容
本发明实施例提供一种功率器件芯片,以提高功率器件芯片电流能力。
本发明实施例提供以下技术方案:
一种功率器件芯片,包括多个形状相同且在平面上无缝衔接的元胞,在平面上所述元胞栅极介质层的形状为与正方形面积相同时周长大于正方形周长的形状。
单位面积内沟道的宽长比是决定芯片电流能力的重要因素。在工艺一定的情况下,因为沟道的长度是固定的,沟道的宽度可以近似为元胞的周长,所以采用本发明实施例提供的方案,即在平面上元胞栅极介质层的形状为与正方形面积相同时周长大于正方形周长的形状,使得沟道的宽长比变大,因此提高功率器件芯片电流能力。
附图说明
图1为现有技术中正六边形元胞的底视图;
图2为现有技术中正方形元胞的底视图;
图3为现有技术中正方形元胞的剖面图;
图4A、4B为现有技术中包括多个正方形元胞的芯片底视图;
图5为本发明实例中平行四边形B元胞的底视图;
图6为本发明实例中长方形元胞的底视图;
图7为本发明实例中梯形元胞的底视图;
图8为本发明实例中三角形元胞的底视图;
图9为本发明实例中正三角形元胞的底视图。
具体实施方式
本发明实施例提供一种芯片,该芯片包括多个形状相同且在平面上无缝衔接的元胞,在平面上元胞栅极介质层的形状为与正方形面积相同时周长大于正方形周长的形状,如:除正方形之外的平行四边形、三角形、梯形等形状,这些形状在与正方形面积相同时周长大于正方形周长的形状。元胞栅极介质层12的形状如图5所示,为相邻两边夹角为45度或135度的平行四边形B,正方形A平行四边形B的面积同样都是a2,正方形的边长为4a,平行四边形B在一对边长为a的前提条件下,若面积同样是a2,则平行四边形B周长约为4.828a,在工艺一定的情况下,正方形和平行四边形B的沟道的长度是相同的(即图3中的高度h),这样在相同的面积下,平行四边形B的周长增加了约20.7%,平行四边形B的沟道长宽比要比正方形A的沟道长宽比大20.7%,因此MOSFET电流能力得到提高。
上面仅以平行四边形B为例进行分析说明,而除去正方形之外的平行四边形,在于正方形面积相同的情况下,周长都大于正方形,如图6所示的长方形,因此元胞的形状为长方形时,MOSFET电流能力也得到提高。在与正方形面积相同的情况下如图7所示的梯形,周长大于正方形,MOSFET电流能力也得到提高。在于正方形面积相同的情况下如图8所示的三角形,周长也大于正方形,MOSFET电流能力也得到提高。为了降低加工工艺,元胞的形状可为如图9所示的正三角形。
本发明实施例中的元胞可以是闭合型元胞或条形元胞,元胞的栅极介质层可以是多晶硅介质层或阿尔法硅介质层。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若对本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种功率器件芯片,其特征在于,所述芯片包括多个形状相同且在平面上无缝衔接的元胞,在平面上所述元胞栅极介质层的形状为与正方形面积相同时周长大于正方形周长的形状。
2.如权利要求1所述的芯片,其特征在于,所述元胞栅极介质层的形状为除正方形之外的平行四边形。
3.如权利要求2所述的芯片,其特征在于,所述元胞栅极介质层的形状为相邻两边夹角为45度或135度的平行四边形。
4.如权利要求2所述的芯片,其特征在于,所述元胞栅极介质层的形状为长方形。
5.如权利要求1所述的芯片,其特征在于,所述元胞栅极介质层的形状为梯形。
6.如权利要求1所述的芯片,其特征在于,所述元胞栅极介质层的形状为三角形。
7.如权利要求6所述的芯片,其特征在于,所述元胞栅极介质层的形状为正三角形。
8.如权利要求1所述的芯片,其特征在于,所述元胞为闭合型元胞或条形元胞。
9.如权利要求1所述的芯片,其特征在于,所述元胞的栅极介质层为多晶硅介质层或阿尔法硅介质层。
10.如权利要求1所述的芯片,其特征在于,还包括:源区阻挡区和接触孔,所述源区阻挡区和接触孔在栅极介质层的中间。
CN200810224582A 2008-10-21 2008-10-21 一种功率器件芯片 Pending CN101728382A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810224582A CN101728382A (zh) 2008-10-21 2008-10-21 一种功率器件芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810224582A CN101728382A (zh) 2008-10-21 2008-10-21 一种功率器件芯片

Publications (1)

Publication Number Publication Date
CN101728382A true CN101728382A (zh) 2010-06-09

Family

ID=42448985

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810224582A Pending CN101728382A (zh) 2008-10-21 2008-10-21 一种功率器件芯片

Country Status (1)

Country Link
CN (1) CN101728382A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102339850A (zh) * 2010-07-19 2012-02-01 中国人民解放军国防科学技术大学 一种八边形网格状mosfet功率管版图结构
CN103636002A (zh) * 2011-05-19 2014-03-12 惠普发展公司,有限责任合伙企业 大于沟道长宽比的器件有源沟道长宽比
CN103579323B (zh) * 2013-11-14 2016-01-20 电子科技大学 一种宽元胞绝缘栅双极型晶体管
CN107680967A (zh) * 2017-10-25 2018-02-09 嘉兴奥罗拉电子科技有限公司 功率半导体芯片及其形成方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102339850A (zh) * 2010-07-19 2012-02-01 中国人民解放军国防科学技术大学 一种八边形网格状mosfet功率管版图结构
CN103636002A (zh) * 2011-05-19 2014-03-12 惠普发展公司,有限责任合伙企业 大于沟道长宽比的器件有源沟道长宽比
CN103636002B (zh) * 2011-05-19 2016-10-26 惠普发展公司,有限责任合伙企业 大于沟道长宽比的器件有源沟道长宽比
US9773782B2 (en) 2011-05-19 2017-09-26 Hewlett-Packard Development Company, L.P. Transistor having an active channel region
US10170466B2 (en) 2011-05-19 2019-01-01 Hewlett-Packard Development Company, L.P. Device having an active channel region
CN103579323B (zh) * 2013-11-14 2016-01-20 电子科技大学 一种宽元胞绝缘栅双极型晶体管
CN107680967A (zh) * 2017-10-25 2018-02-09 嘉兴奥罗拉电子科技有限公司 功率半导体芯片及其形成方法
CN107680967B (zh) * 2017-10-25 2024-04-26 嘉兴奥罗拉电子科技有限公司 功率半导体芯片及其形成方法

Similar Documents

Publication Publication Date Title
CN101849288B (zh) 半导体装置
CN103219364B (zh) 半导体装置及其制造方法
US20190097005A1 (en) Semiconductor Device Having Termination Trench
US9818743B2 (en) Power semiconductor device with contiguous gate trenches and offset source trenches
WO2019157820A1 (zh) 具有复合栅的igbt芯片
CN102610643A (zh) 沟槽金属氧化物半导体场效应晶体管器件
CN105633137A (zh) 一种槽栅功率mosfet器件
CN101847656B (zh) 绝缘栅双极性晶体管
US9455340B2 (en) Power semiconductor device and corresponding module
CN101728382A (zh) 一种功率器件芯片
CN103474466A (zh) 一种高压器件及其制造方法
CN105762147A (zh) 一种半导体功率器件版图
CN102148256B (zh) 一种栅增强功率半导体场效应晶体管
CN101593773B (zh) 沟槽型功率mos晶体管及利用其的集成电路
CN107425056A (zh) 一种绝缘栅双极型晶体管器件
CN202332860U (zh) 一种大功率晶闸管
US20140159104A1 (en) Semiconductor device
US9306045B2 (en) Semiconductor power device
CN203013733U (zh) 一种igbt
CN103050442B (zh) 具有抗静电放电能力的功率半导体器件及制造方法
CN107978632B (zh) 多沟道的横向高压器件
CN107942615B (zh) 一种电动汽车用igbt或mosfet版图结构
KR20100067874A (ko) 모스펫 소자
CN109994549B (zh) 半导体功率器件
CN202454560U (zh) 沟槽金属氧化物半导体场效应晶体管器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20100609